数字电路期末试卷及答案A

合集下载

数字电子技术期末试卷标准答案及评分标准(A卷)

数字电子技术期末试卷标准答案及评分标准(A卷)

班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。

正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。

( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。

( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。

( )。

5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。

( ) 6.异步时序电路是指的各级触发器类型不同的电路。

( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。

( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。

( )9.施密特触发器可用于将正弦波变换成三角波。

( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。

( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。

(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。

数字电路期末考试卷及答案解析_(1)(绝密)

数字电路期末考试卷及答案解析_(1)(绝密)

期末考试试卷(A)卷课程名称:适用年级/专业:试卷类别开卷()闭卷(√)学历层次本科考试用时120分钟《考生注意:答案要全部抄到答题纸上,做在试卷上不给分》...........................一、填空题(每空2分,共20分)1.逻辑代数中三个最基本的运算是①、②和③。

2.逻辑函数F=A+B+C D的反函数F= ①,对偶式为②。

3.D触发器的特征方程为①,JK触发器的特征方程为②。

4. 型触发器克服了空翻现象。

5.构造一个模10计数器需要①个状态,②个触发器。

二、单项选择(每小题2分,共20分)(A)1、最小项AB C D的逻辑相邻最小项是A. ABC DB. ABC DC. ABC DD.A BC D()2、若所设计的编码器是将31 个一般信号转换成二进制代码,则输出应是一组N=(C )位的二进制代码。

A.3 B. 4 C. 5 D. 6(A)3、时序逻辑电路中一定是含A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器(D )4、在何种输入情况下,“或非”运算的结果是逻辑0。

A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1(B )5、同步时序逻电路和异步时序逻电路比较,其差别在于后者A.没有触发器B. 没有统一的时钟脉冲控制C .没有稳定状态 D. 输出只与内部状态有关()6、某移位寄存器的时钟脉冲频率为100KH Z,欲将存放在该寄存器中的数左移8位,完成该操作需要()时间。

A.10μSB.80μSC.100μSD.800ms(D )7、没有置0功能的触发器是A.RS-FFB.JK-FFC.D-FFD.T-FF( )8、一个4位二进制同步加法计数器用作分频器时,若计数脉冲的频率为=CPf160KHZ ,现需要20KHZ 的信号,取自A 、0Q 端的信号 B 、1Q 端的信号;C 、2Q 端的信号 D 、3Q 端的信号( D )9、为实现将D 触发器转换为T 触发器,图(一)的虚框内应是A. 或非门B. 与非门C. 异或门D. 同或门 图一( D )10、以下表达式中符合逻辑运算法则的是 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1三、证明与化简:(每小题5分,共15分)1、用公式法证明等式A B A B A AB +++B=1成立。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电路期末考试题及答案

数字电路期末考试题及答案

数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。

答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。

2. 解释什么是触发器,并说明其在数字电路中的作用。

答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。

在数字电路中,触发器用于存储数据,实现计数、定时等功能。

3. 什么是组合逻辑电路?请举例说明。

答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。

数字电子技术试卷A及答案

数字电子技术试卷A及答案

1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。

设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。

A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。

A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。

A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。

A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。

A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。

A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。

A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。

答案:22. 一个4位二进制计数器的计数范围是从0到_____。

答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。

答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。

答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。

答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。

(完整版)数字电路的期末试题及答案

(完整版)数字电路的期末试题及答案

数字电路的期末试题一、客观题:请选择正确答案,将其代号填入()内;(本大题共10 小题,每空 2 分,共20 分)⒈ 当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是:A.与非门及或非门;B .与门及或门;C.或门及异或门; D .与门及或非门.( B )⒉ 在如下所列 4 种门电路中,与图示非门相等效的电路是:( B )⒊ 已知,则函数 F 和H 的关系,应是:( B )A.恒等; B .反演; C .对偶;D .不确定.⒋ 若两个逻辑函数恒等,则它们必然具有唯一的:(A)A.真值表; B .逻辑表达式; C .电路图; D .逻辑图形符号.⒌ 一逻辑函数的最小项之和的标准形式,它的特点是:(C)A.项数最少; B .每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍ 双向数据总线可以采用( B )构成。

A.译码器; B .三态门; C .与非门; D .多路选择器.⒎ 在下列逻辑部件中,不属于组合逻辑部件的是( D )。

A.译码器; B .编码器; C .全加器; D .寄存器.⒏ 八路数据选择器,其地址输入端(选择控制端)有( C )个。

A.8 个 B .2 个 C .3 个 D .4 个⒐ 为将D触发器转换为T 触发器,如图所示电路的虚线框内应是( D )。

A.或非门 B .与非门 C .异或门 D .同或门⒑ 为产生周期性矩形波,应当选用( C )。

A.施密特触发器 B .单稳态触发器C.多谐振荡器 D .译码器、化简下列逻辑函数(每小题 5 分,共10 分)⒈ 用公式法化简逻辑函数:⒉ 用卡诺图法化简逻辑函数:Y(A,B,C,D)= ∑ m(2 ,3,7,8,11,14)给定约束条件为m0+m5+m10+m15 =0三、非客观题(本题两小题,共20 分)⒈ 如图所示为三输入变量的或门和与门的逻辑图。

根据两种不同(见图b),画出Y1、Y 2 的输入波形的波形。

数字电子期末考试题及答案

数字电子期末考试题及答案

数字电子期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有几种?A. 2种B. 3种C. 4种D. 5种答案:B2. 以下哪个不是基本的逻辑门?A. AND门B. OR门C. NOT门D. XOR门答案:D3. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 输出状态与输入状态有关B. 输出状态与输入状态无关C. 输出状态只与当前输入状态有关D. 输出状态只与过去输入状态有关答案:A5. 以下哪个是时序逻辑电路的特点?A. 输出状态与输入状态有关B. 输出状态与输入状态无关C. 输出状态只与当前输入状态有关D. 输出状态与当前输入状态和过去输入状态都有关答案:D二、填空题(每空2分,共20分)6. 数字电路中,最基本的信号类型是______和______。

答案:数字信号;模拟信号7. 一个完整的数字系统通常由______和______两部分组成。

答案:硬件;软件8. 在数字电路中,常用的计数器类型有二进制计数器、______计数器等。

答案:十进制9. 一个8位的寄存器可以存储______个二进制位。

答案:810. 在数字电路中,信号的频率越高,其传输的______也越高。

答案:数据量三、简答题(每题10分,共30分)11. 简述数字电路与模拟电路的主要区别。

答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

数字电路具有更高的抗干扰能力,且易于实现大规模集成。

模拟电路则在信号处理的精度和连续性上有优势。

12. 解释什么是触发器,并简述其在数字电路中的作用。

答案:触发器是一种具有记忆功能的电路元件,可以存储一位二进制信息。

在数字电路中,触发器常用于存储中间结果,实现寄存器、计数器等功能。

13. 描述数字电路中同步计数器和异步计数器的区别。

答案:同步计数器的时钟信号同时控制所有触发器的时钟输入,而异步计数器的触发器时钟输入是独立控制的。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路期末试卷(含答案哦)

数字电路期末试卷(含答案哦)

《数字电路》试卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11.);Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

数字电路与系统期末题及答案两套2009-2011年。30P

数字电路与系统期末题及答案两套2009-2011年。30P

《考研专业课高分资料》大连理工大学《数字电路与系统》期末题北京总部考研专业课教研中心《考研专业课高分资料》之期末题細:餓+期末试题 (3)大连理工大学2010—2011学年寃1学期期末考试 ................ : . (3)(A) .................................... : (3)数字电路与系_试试题(A)参考答案 (12)人-连理工大学2009—2010学年第1学期期末考试 (17)(A) (17)者萨培避与襄^试试题(A)参考答案 (26)3/29 . . • •• - • -考研专业课研发中心:第四模块期末试题I ■I I I \I i 大连理工大学2010-2011学年第1学期期末考试I 1 I ti 龄猶絲鑛试试题(A )I 1 I:所有答案必须做在答案题纸上,做在试题纸上无效!以下各题,皆只有一个答案是正确的,请选择:(1分*10)1.下图是某一逻辑门的内部结构图,请固答:+5VV(1) .若输入信号X=1且¥=0,则输出信号Z 应为 :A : 1. B: 0C:.不确定 D :皆有可能’(2) .该逻辑门电路的逻辑符号为■:A: - B :CO-D :与)(3) .在正逻辑体制下,孩.逻辑门的等效逻辑符号为::上二ID-c ;-D :-I I■'2.请完成以下计窣制的转换:58in =A : 00101011B ; 01011010C : 00111011D : 0.0111010 3. 请完.成以下分数制的转换:10110010,= ■■ ,/- -'• ■ - -八:By B: A2 C: Al D: Bli- : m负載的CMOS反相器(即非门),若萬输入逻辑值为1,则其输出逻辑值为」A: 1 B:0 C:不确定 D:皆有可能扬出端有电流流入,请问:该电流是::;-■, ■:.B:灌电流i-;l ii:; iii 力 - ________ :...B:负值5 - ■:'■! b门屯路如下所示,则输出信号F= _________________________■;. 4电路和组合逻辑电路在功能上有何区别?1任意吋刻输出状态是否跟输入信号作用前的状态有关仃无输出信号::.勹令’(!分45)1-矿幵关代数(也称为布尔代数)中1 + 1=2.利周反演规则(也称为德•摩根定理),写出逻函数F=Y J- Z+X'' Y的反函数为(无需化简):F, =3:将逻辑函数G=X -Y+Y -Z+X *Z改写为最小项之和的形式:F=S X.Y.Z()和最大项之积的形式:F=JI». t. “ )4.在四变量的卡诺图中,W-X* ^Y*Z的四个相邻项为:5.写出以下电路的输出表达式:Fl= 、F2= 、F3=6.J -K 触发器的特性方程为: D 触发器的特性方程为:若使用D 触发器来设计一个模为十的计数器,请问至少需要几个D 触发器?7.利用卡诺图化简函数的结果是不是唯一的?三.某一逻辑函数 F=2,.I .r.z ( 2, 3,6, 7, 9,-12,13),回答问题(5 分*2): 1.画出该函数的卡诺图,并将菡数值填入该卡诺图:......2. 宣接在上面的卡诺图中,将可以合并的1单元圈起来,并写出该函数的最简与或式:四.集成电'路74X139包含两个二线至四线的译码器,其逻辑符号如下图所示,请回答以下问题(3分*5〉:1,.74X139中的两个二线至'四线译码德若要IE 常译码,其使能控制端EN_L 的有效逻辑值应为什么? ++ . - . 5/2?;' 、‘.• 考研专业澡研发中心F2X O T1 FiEN A BENLL -L -LL-L-L-L74X139刊奶幻妁罚们72736/291ENABCID0IDIID2D3D4D5D6D7考研专业课研发中心所奋输出端的有效电平为高电平还是低电平?JiivoZ间是何种逻辑关系?i:出苏中一个输出端Y3.L的逻辑表达式:也•• •A 74X139组成的电路如图所示,请写出输出端F的表达式:五,集成电路74X151是一个八选一的数椐选择器,其中C、B、A是3位选择变量,DO〜D7是八个数据输入端I £11.是低电平有效的使能控制端,请回答以下问题(共10分):74X151,0 ---------- ----- 9-1.在实噓屮,若使74X151正常工作,实现其数据选择的功能,使能端EN_L应如何连线?请直接在上图 f涵出(2分),2.请根据上图填写下面的数据选择表(8分):六.某一同步时序逻辑电路如下图所示(5分*3〉:1.请写出各触发器的激励方程(也称为存储器的输入方程):- Dl-= •- . • •.,曇“•. L F L•-.考研专业课研发中心《考研专业课高分资料3之期末题谞•^出该电路的次态方程(也称为状态方程):01 =调的输出方程:;)UT:-i::::组方程填写状态转换表:3.请究成该屯路的状态图,并标注状态转换时的输入输出值(X/OUT):《考研专业锞髙分资料》之期末题七.7虹163是集成的四位计数器电路,其组成的不足模计数电路如下图所示(10分h74X163->C3X <2 CLR ■o LD -ENP —ENTQAQB QC QD RCO1. •请画出该计 环图(7分乂2.该计数器电路是模几的计数器?(3分)Vcc=+5Vj — 数电路的状态循《考研专业课高分资料》之期末题A.在举重比赛中,有A、B、C三名裁判,其中A为主裁判,当两名或者两名以上裁判(且必须包括A在上举合格后,才可发出合格信号,请按照以下步骤实现丄述要求的逻辑电路(15分)。

计算机科学与技术专业《数字逻辑电路》考试题及答案(A)试卷

计算机科学与技术专业《数字逻辑电路》考试题及答案(A)试卷

院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是 【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空 9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。

2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。

3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。

4. 图2.1所示集成计数器的模M=_____________________。

图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。

二、填空题(每小题2分,共20分)。

6. 对于T 触发器,当T=______时,触发器处于保持状态。

7. 逻辑函数C B AB F +=的反函数F 为_____________________。

8. 5个变量的逻辑函数全部最大项有_____________________个。

9. 二进制数()20110.101110转换成十进制数是___________________。

10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。

数电期末考试题及答案解析

数电期末考试题及答案解析

数电期末考试题及答案解析一、选择题1. 在数字电路中,最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:C解析:在数字电路中,最基本的逻辑关系是反相器(非逻辑),它是所有其他逻辑门的基础。

2. 下列哪个不是组合逻辑电路的特点?()A. 无记忆功能B. 输出只依赖于当前输入C. 输出可以延迟输入D. 结构简单答案:C解析:组合逻辑电路的特点是无记忆功能,输出只依赖于当前输入,结构简单,而输出不能延迟输入。

3. 触发器的主要用途是()。

A. 实现组合逻辑B. 实现时序逻辑C. 作为放大器使用D. 作为电源答案:B解析:触发器是一种具有记忆功能的电路元件,主要用于实现时序逻辑。

二、填空题1. 一个4位二进制计数器可以计数到 _________ 。

答案:15解析:4位二进制计数器的计数范围是从0到2^4-1,即从0到15。

2. 一个D触发器的Q端在时钟信号的上升沿触发时,Q端输出的是_________ 。

答案:D输入端的当前状态解析:D触发器在时钟信号的上升沿触发时,Q端输出的是D输入端的当前状态。

三、简答题1. 解释什么是同步时序逻辑电路和异步时序逻辑电路的区别。

答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,触发器在时钟信号的上升沿或下降沿同时触发。

而异步时序逻辑电路中的触发器没有统一的时钟信号,触发器的触发时间取决于输入信号的变化。

解析:同步时序逻辑电路的优点是设计简单,易于实现同步操作,但可能存在时钟偏斜和传播延迟问题。

异步时序逻辑电路的优点是不受时钟信号限制,可以灵活设计,但设计复杂,难以实现大规模集成。

四、计算题1. 假设有一个4位二进制计数器,初始状态为0000,求在经过10个时钟周期后计数器的状态。

答案:1010解析:4位二进制计数器从0000开始计数,每经过一个时钟周期,计数器的状态依次为0001、0010、0011、0100、0101、0110、0111、1000、1001、1010。

《数字集成电路》期末试卷A(含答案)

《数字集成电路》期末试卷A(含答案)

浙江工业大学 / 学年第一学期 《数字电路和数字逻辑》期终考试试卷 A姓名 学号 班级 任课教师一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。

错填、不填均无分。

1.十进制数(68)10对应的二进制数等于 ;2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、逻辑电路图、波形图和硬件描述语言(HDL )法等,其中 描述法是基础且最直接。

3.1A⊕可以简化为 。

4.图1所示逻辑电路对应的逻辑函数L 等于 。

A B L≥1&CYC图1 图25.如图2所示,当输入C 是(高电平,低电平) 时,AB Y =。

6.两输入端TTL 与非门的输出逻辑函数AB Z =,当A =B =1时,输出低电平且V Z =0.3V ,当该与非门加上负载后,输出电压将(增大,减小) 。

7.Moore 型时序电路和Mealy 型时序电路相比, 型电路的抗干扰能力更强。

8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 状态。

9.JK 触发器的功能有置0、置1、保持和 。

10.现有容量为210×4位的SRAM2114,若要将其容量扩展成211×8位,则需要 片这样的RAM 。

二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

11.十进制数(172)10对应的8421BCD 编码是 。

【 】A .(1111010)8421BCDB .(10111010)8421BCDC .(000101110010)8421BCD D .(101110010)8421BCD12.逻辑函数AC B A C B A Z +=),,(包含 个最小项。

【 】A .2B .3C .4D .513.设标准TTL 与非门AB Z =的电源电压是+5V ,不带负载时输出高电平电压值等于+3.6V ,输出低电平电压值等于0.3V 。

数字逻辑电路期末试卷及答案 (3)

数字逻辑电路期末试卷及答案 (3)

第1页,共8页第2页,共8页院系: 专业班级: 学号: 姓名: 座位号:20 -20 学年第 学期期末考试试卷《数字逻辑电路》(A )卷一、选择题(每小题2分,共20分)1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8C 、(70)10D 、(1110010)22、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个C 、4个D 、8个3、逻辑电路中的晶体管一般工作在【B 】A 、放大区B 、饱和区或截至区C 、截至区D 、饱和区4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2nD 、2n -16、555定时器的结构如图1.1所示,如果芯片的5脚悬空;RD =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】U CC U CO U 6(TH)(TR)U oR D U 2放电端图1.1(题1.6图)A 、U O 输出低电平,放电开关V 1导通;B 、U O 输出高电平,放电开关V 1截止;C 、U O 输出低电平,放电开关V 1截止;D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】A 、同步置数法组成的9进制计数器;B 、异步置数法组成的8进制计数器;C 、同步置数法组成的10进制计数器;D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变,D S 、D R 端输入的信号应取 【A 】 A 、1==D D S RB 、10==D D S R 、C 、01==D DS R 、 D 、0==D D S R9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】A 、对称多谐振荡器B 、555定时器组成的对称多谐振荡器第3页,共8页第4页,共8页装订线内不许答题 C 、石英晶体振荡器 D 、单稳态触发器 10、下列关于TTL 与非门闲置输入端的处理不正确的是 【D 】 A 、直接接电源电压VccB 、与有用输入端并联使用C 、外界干扰小时,可以剪断或悬空D 、直接接地1、二进制数-110011的补码是 1001101 。

2007-2008学年第2学期《数字电路》期末考试试卷(闭卷A)

2007-2008学年第2学期《数字电路》期末考试试卷(闭卷A)

2007-2008学年第2学期《数字电路》期末考试试卷(闭卷A)我以⼀名⼤学⽣的⼈格尊严保证,在本场考试中,⾃觉遵守考试纪律,服从考试管理,决不作弊或帮助别⼈作弊!签名:学院专业学号级班··················密···················封·····················线··················命题⼈签字:系主任签字:审核院长签字:共印份数:第1页共4页聊城⼤学计算机学院07—08学年第2学期期末考试2007级《数字电路》试题(闭卷 A卷)⼀、填空题(每空1分,共20分)8421BCD代码为。

2.Y=A(B+C)+CD的对偶式Y D=。

3.常⽤的逻辑函数表⽰⽅法主要有、、、波形图、卡诺图和硬件描述语⾔等。

4.逻辑函数Y=AB+BC+AC化为与⾮—与⾮形式为。

5.如果以⾼电平表⽰逻辑1,以低电平表⽰逻辑0,则这种表⽰⽅法为。

6.⼏个OD(漏极开路输出)门的输出直接相连,可以实现逻辑。

7.CMOS电路最突出的⼀⼤优点是。

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案一、选择题(3分×10=30分)1.数字信号的特点是( )A .在时间上和幅值上都是连续的B .在时间上是离散的,在幅值上是连续的C .在时间上是连续的,在幅值上是离散的D .在时间上和幅值上都是不连续的2.将十六进制数(FD)16转换为二进制数的结果是( )A .(11011111)2B .(11111101)2C .(11111011)2D .(11111100)23.-0101的原码、反码和补码分别为( )A .10101,11010,11011B .00101,11010,11011C .10101,11010,11010D .00101,01010,110114.逻辑函数式C AB AB )('+化简后的最简与或表达式为( )A .BC A +B .AC .C AB +')(D .C AB +5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( )A . ))(('+''+E D CB A B . ))(('''+E DC B AC . ))((''+'+'ED C B A D . ))(('''+'E D C B A6.为实现将JK 触发器转换为D 触发器,应使( )。

A . D K D J '==,B . D K D J ='=,C .D K J == D .D K J '==7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。

A . 0001B . 0111C . 1110D . 11118.石英晶体振荡器的主要优点是( )A .电路简单B .频率稳定度高C .振荡频率高D .振荡频率低9.可以用来自动产生矩形波信号的是( )A. 施密特触发器B. T 触发器C. 单稳态触发器D. 多谐振荡器10.与非门...构成的SR 锁存器,使输出为“0”态的D S '、D R '端输入为:( ) A .0='='D DR S B .0='D S ,1='D R C .1='D S ,0='D R D .1='='D D R S二、填空题(2分×15=30分)1、 JK 触发器的特性方程为 。

(完整版)数字电路期末复习含答案

(完整版)数字电路期末复习含答案

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +AB A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

数字电路与逻辑设计试卷(有答案)

数字电路与逻辑设计试卷(有答案)

数字电路与逻辑设计(A 卷)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。

)二进制数。

)二进制数。

A .6B 6 B..7C 7 C..8D 8 D..92.余3码10001000对应的2421码为(码为( ))。

A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是(的真值是( ))。

A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或.标准或--与式是由(与式是由( )构成的逻辑表达式。

)构成的逻辑表达式。

)构成的逻辑表达式。

A .与项相或.与项相或 B. B. B. 最小项相或最小项相或最小项相或 C. C. C. 最大项相与最大项相与最大项相与 D. D. D.或项相与或项相与或项相与 5.5.根据反演规则,根据反演规则,()()E DE C C A F ++×+=的反函数为(的反函数为( ))。

A. E )]E D (C C [A F ×++= B. E )E D (C C A F ×++= C. E )E D C C A (F ×++= D. E )(D A F ×++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

)实现三种基本运算。

)实现三种基本运算。

A. A. 与门与门与门B. B. B. 或门或门或门C. C. 非门非门非门D. D. D. 与非门与非门与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是(所示电路中的虚线框内应是( ))。

图1A. A. 或非门或非门或非门B. B. B. 与非门与非门与非门C. C. C. 异或门异或门异或门D. D. D. 同或门同或门同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。

306数字电路结业A答案

306数字电路结业A答案

四川邮电职业技术学院 2006-2007学年第二学期期末考试306级通信类专业各班《数字电子技术》试卷(A 套)(闭卷)(参考答案及评分标准)1.A 2.A 3.A 4.C 5.C三、(10分)1.反函数Y=AB (A + B),Y=A+B+AB (2分)对偶函数Y =A+B AB '+(2分)2.Y=AB+AB (3分)3.逻辑电路图为:(3分)A B B A四、(10分)1.解:Y的卡诺图为B所以Y (A 、B 、C 、D )=B (6分)评分标准:填卡诺图2分;画圈2分;写表达式2分2.解:Y(A 、B 、C 、D )=C+AB (4分)评分标准:画圈2分;写表达式2分 五、(5分)状态转换图为:(3分)所以该计数器为六进制计数器。

(2分) 六、(6分)解:由图有Q n+1=D=n Q (2分)所以Q的波形为(设初态为0):(4分)CP Q评分说明:可以不写表达式,直接画波形,只要波形正确,给满分。

七、设计题(28分)1.(6分)解:电路图为:(3分)状态转换图为: (3分)2.(22分)(1)解: ① 分析题意列真值表。

(2分)A B C图12-19 例12-2电路图C A② 由真值表写出逻辑函数式。

(2分) Y = A BC + A B C + AB C + ABC ③ 化简(3分)Y = A BC + A B C + AB C + ABC= BC(A + A)+ AC(B +B) + AB C = BC + AC + AB C = AC + B(C + A ) = AC + BC + AB =AC+BC+AB=ACBCAB④ 画逻辑电路图。

(3分)(2)用74LS138和门电路实现(6分) 解:由(1)中真值表可知: Y = A BC + A B C + AB + ABC=m 3+m 5+m 6+m 7 =3567m m m m所以只要令74LS138的输入A 2、A 1、A 0分别代表输入变量A 、B 、C ,那么Y =3567m m m m=3567Y Y Y Y (3分)所以逻辑电路图为:(3分)(3) 用74LS151实现(6分)解:令输入变量A 、B 、C 分别对应74LS151的数据选择端A 2、A 1、A 0,则74LS151的输出Y =0011223344556677D D D D D D D D m m m m m m m m +++++++由(1)中真值表可知: Y = A BC + A B C + AB C + ABC=m 3+m 5+m 6+m 7所以只要令74LS151的数据输入端分别为D 2=D 1=D 0=D 4=0,D 3=D 5=D 6=D 7=1,那么就可以用74LS151实现。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

A 卷
一.选择题(18分)
1.以下式子中不正确的是( C ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =1
2.已知B A B B A Y ++=下列结果中正确的是( C ) a .Y =A b .Y =B c .Y =A +B d .B A Y +=
3.TTL 反相器输入为低电平时其静态输入电流为( C ) a .-3mA b .+5mA c .-1mA d .-7mA
4.下列说法不正确的是( C ) a .集电极开路的门称为OC 门
b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
c .OC 门输出端直接连接可以实现正逻辑的线或运算
d 利用三态门电路可实现双向传输 5.以下错误的是( B )
a .数字比较器可以比较数字大小
b .实现两个一位二进制数相加的电路叫全加器
c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器
d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( A )
a .触发器具有两种状态,当Q=1时触发器处于1态
b .时序电路必然存在状态循环
c .异步时序电路的响应速度要比同步时序电路的响应速度慢
d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象
7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为(B )
a.“110”b.“100”c.“010”d.“000”
8、下列描述不正确的是(A )
a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b.寄存器只能存储小量数据,存储器可存储大量数据。

c.主从JK触发器主触发器具有一次翻转性
d.上面描述至少有一个不正确
9.下列描述不正确的是(B)
a.EEPROM具有数据长期保存的功能且比EPROM使用方便
b.集成二—十进制计数器和集成二进制计数器均可方便扩展。

c.将移位寄存器首尾相连可构成环形计数器
d.上面描述至少有一个不正确
二.判断题(10分)
1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下( T )
2.三态门输出为高阻时,其输出线上电压为高电平(F)
3.超前进位加法器比串行进位加法器速度慢( F )
4.译码器哪个输出信号有效取决于译码器的地址输入信号( T )
5.五进制计数器的有效状态为五个(T)
6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。

(T )
7.当时序逻辑电路存在无效循环时该电路不能自启动(T)
8.RS触发器、JK触发器均具有状态翻转功能(F )
9.D/A的含义是模数转换(F )
10.构成一个7进制计数器需要3个触发器(T )
三.计算题(5分)
如图所示电路在V i =0.3V 和V i =5V 时输出电压V 0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。

5V ,截止区;0V ,饱和区
四.分析题(24分)
1.分析如图所示电路的逻辑功能,
写出Y 1、Y 2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。

2.分析下面的电路并回答问题
(1) 写出电路驱动方程、状态方程、输出方程 (2) 画出电路的有效状态图
(3) 当X=1时,该电路具有什么逻辑功能
五.应用题(43分)
1.用卡诺图化简以下逻辑函数
①D C A C B A D C D C A ABD ABC Y ++⋅+++==A+D" ②()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =0
V i
10k
3k
GND
+5V
V 0
2.有一水箱,由大、小两台水泵M L 和M S 供水,如图所示。

水箱中设置了3个水位检测元件A 、B 、C 。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。

试用74LS138加上适当的逻辑门电路控制两台水泵的运行。

74LS138的逻辑功能表
输 入
输 出
S 1 32S S
A 2 A 1 A 0 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7Y
0 X X X X 1 1 1 1 1 1 1 1 X 1 X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0
1 1 1
1 1 1 1 1 1 1 0
74LS161功能表
CR LD CT P CT T CP D 0 D 1 D 2 D 3
Q 0 Q 1 Q 2 Q 3
0 × × × × ××××
1 0 × × ↑ d 0d 1 d
2 d 3
1 1 1 1 ↑ ×××× 1 1 × 0 × ×××× 1 1 0 1 × ×××× 0 0 0 0 d 0 d 1 d
2 d
3 正常计数 保持(但C =0) 保持
3. 74LS161逻辑符号及功能表如下
(1)假定161当前状态Q 3 Q 2 Q 1Q 0为“0101”
“D 0 D 1 D 2 D 3”为“全1”,LD =0,请画出在两个CP ↑作用下的状态转换关系?
(2)请用复位法设计一个六进制记数器(可附加必要的门电路)
4.分析右面的电路并回答问题
(1)该电路为单稳态触发器还是无稳态触发器?
(2)当R =1k 、C =20uF 时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)。

A 卷答案
一.选择题(18分)
1. c 2. c 3. c 4. c 5.b 6. A 7. B 8. A 9. B
二.判断题(10分) 1.( √ )2.( × )3.( × )4.( √ )5.( √ )6.( √ )7.( √ )
8.( × )9.( × )10.( √ )
三.计算题 解:(1)0.3V Vi =时,三极管截止,工作在截止区,5V Vo =;
(2)5V V i =时,三极管导通,工作在饱和区,V
V ce 0V (max)o ≈=
四、分析题 1.①D A Y +=
②AC D A B Y ++=
2、
(1)Q n+11=XQ 2 Q n+12=21Q Q Y=XQ 1
2
Q
(2)
(3)当X=1时,该电路为三进制计数器
五:应用题
1. 解:(1)由图可以写出表达式:
C B A Y ⊕⊕=1 BC AC AB Y ++=2
(2)真值表如下: A B C AB AC BC C B ⊕
Y2 Y1 0
0 0 1 0 0 0 1 0 1 0 1 0 0 0 0 1 0 1 0 1 1 0 0 1 0 1 0 1 0 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 1 0 1 0 0 1 1 0 1
1
1
1
1
1
1
1
(3)判断逻辑功能:Y2Y1表示输入‘1’的个数。

2. 解:(1)输入A 、B 、C 按题中设定,并设输出
M L =1时,开小水泵 M L =0时,关小水泵 M S =1时,开大水泵 M S =1时,关大水泵; (2)根据题意列出真值表:
A B C M L M S 0 0 0 0 0 0 0 1 0 1 0 1 0 × × 0 1 1 1 0 1 0 0 × × 1 0 1 × × 1 1 0 × × 1
1
1
1
1
(3)由真值表化简整理得到:
ABC C AB BC A C B A B M L +++==
76327632m m m m m m m m M L ∙∙∙=+++=
C B A ABC C AB C B A C B A C B A M S ++++=+=
7654176541m m m m m m m m m m M S ∙∙∙∙=++++=
(4)令A=A,B=B,C=C ,画出电路图:
(1)“0101”“1111”“1111”(2)“0110”时复位
4、(1)单稳态
(2)20mS。

相关文档
最新文档