数字电路第四版第四章答案Solution4
数字电子技术基础(第四版)-第4章-组合逻辑电路解析
1
Y (Y1Y2Y3) ' (( AB) '(BC) '( AC) ') '
2
Y AB BC AC
9
最简与或 表达式
3
真值表
4
电路的逻 辑功能
Y AB BC AC
3
ABC 000 001 010 011 100 101 110 111
Y
当输入A、B、
0
C中有2个或3
第四章 组合逻辑电路
学习要点
了解组合逻辑电路的特点和工作原理。 掌握组合逻辑电路的分析、设计方法。 了解组合逻辑电路中的竞争冒险现象。
1
4.1 概 述
2
数字电路
组合逻辑电路:t时刻输出仅与t时刻 输入有关,与t以前的 状态无关。
时序逻辑电路:t时刻输出不仅与t时刻 输入有关,还与电路过 去的状态有关。
编码器:把指令或状态等转换为与其对应 的二进制信息代码的电路。
普通编码器 优先编码器
22
23
一、二进制编码器
设:编码器有M个输入,在这M个输入中, 只有一个输入为有效电平,其余M-1个输入 均为无效电平。有N个输出。则二者之间满 足M≤2N的关系。
二进制编码器——将一般信号编为二进制代 码的电路。
Y F( A)
5
组合电路的特点: 1. 输出仅由输入决定,与电路之前状态无关; 2. 电路结构中无反馈环路(无记忆); 3. 能用基本门构成,即任何组合逻辑电路都能
用三种基本门实现。
6
4.2 组合逻辑电路的 分析和设计
7
4.2.1 组合逻辑电路的分析
8
逻辑图 例1:
1
逻辑表 达式
数字电子技术基础(第4版)课后习题答案详解
(b)当v i=0V时, vB为负值 ∴ T截止 vo=5V
当
v
i=5V时,
I
=
B
5-0.7 54。7
−
8.7 18
=
0.42 mA
I BS
≈
5 50 × 2
= 0.05mA <
IB
∴ T饱和
vo ≈ 0.2V (0 ~ 0.3V都行)
悬空时,
I
=
B
5-0.7 4.7
−
8.7 18
=
0.08 mA
I BS
(5)Y =1
2
Y = ABC + ABC + ABC
(2)Y = CD + ACD (4)Y = BC + B D
(2)Y = B + AD + AC (4)Y = A + B D (6)Y = CD + B D + AC
数字电路 习题答案 (第二章)
第二章
2.1 解:
2
数字电路 习题答案 (第二章)
2.10 (1) vi2 = 1.4V (2) vi2 = 0.2V (3) vi2 = 1.4V (4) vi2 = 0.2V (5) vi2 = 1.4V
2.11 各种情况均为 1.4V 2.12 解:
输出为高电平时:Vo = Vcc − (0.2 × 2 − iL )RL = 4.6 + iL RL
114化简下列逻辑函数bdce120将下列函数化为最简与或式wwwplczonecom数字电路习题答案第二章第二章213010截止负值悬空时都行饱和悬空时都行饱和截止为负值200200ililil1010ihccihccih2002ohol系数输出为高电平时扇出系数输出为低电平时扇出所以n2025为输入端的个数分母中的系数输出为高电平时扇出系数输出为低电平时扇出2imaxohol所以n5wwwplczonecom数字电路习题答案第二章26解
数字电子技术基础第四章习题及参考答案
数字电子技术基础第四章习题及参考答案第四章习题1.分析图4-1中所示的同步时序逻辑电路,要求:(1)写出驱动方程、输出方程、状态方程;(2)画出状态转换图,并说出电路功能。
CPY图4-12.由D触发器组成的时序逻辑电路如图4-2所示,在图中所示的CP脉冲及D作用下,画出Q0、Q1的波形。
设触发器的初始状态为Q0=0,Q1=0。
D图4-23.试分析图4-3所示同步时序逻辑电路,要求:写出驱动方程、状态方程,列出状态真值表,画出状态图。
CP图4-34.一同步时序逻辑电路如图4-4所示,设各触发器的起始状态均为0态。
(1)作出电路的状态转换表;(2)画出电路的状态图;(3)画出CP作用下Q0、Q1、Q2的波形图;(4)说明电路的逻辑功能。
图4-45.试画出如图4-5所示电路在CP波形作用下的输出波形Q1及Q0,并说明它的功能(假设初态Q0Q1=00)。
CPQ1Q0CP图4-56.分析如图4-6所示同步时序逻辑电路的功能,写出分析过程。
Y图4-67.分析图4-7所示电路的逻辑功能。
(1)写出驱动方程、状态方程;(2)作出状态转移表、状态转移图;(3)指出电路的逻辑功能,并说明能否自启动;(4)画出在时钟作用下的各触发器输出波形。
CP图4-78.时序逻辑电路分析。
电路如图4-8所示:(1)列出方程式、状态表;(2)画出状态图、时序图。
并说明电路的功能。
1C图4-89.试分析图4-9下面时序逻辑电路:(1)写出该电路的驱动方程,状态方程和输出方程;(2)画出Q1Q0的状态转换图;(3)根据状态图分析其功能;1B图4-910.分析如图4-10所示同步时序逻辑电路,具体要求:写出它的激励方程组、状态方程组和输出方程,画出状态图并描述功能。
1Z图4-1011.已知某同步时序逻辑电路如图4-11所示,试:(1)分析电路的状态转移图,并要求给出详细分析过程。
(2)电路逻辑功能是什么,能否自启动?(3)若计数脉冲f CP频率等于700Hz,从Q2端输出时的脉冲频率是多少?CP图4-1112.分析图4-12所示同步时序逻辑电路,写出它的激励方程组、状态方程组,并画出状态转换图。
数字电子技术基础教材第四章答案
习题44-1 分析图P4-1所示得各组合电路,写出输出函数表达式,列出真值表,说明电路得逻辑功能。
解:图(a):;;真值表如下表所示:其功能为一位比较器。
A>B时,;A=B时,;A<B时,图(b):真值表如下表所示:功能:一位半加器,为本位与,为进位。
图(c):真值表如下表所示:功能:一位全加器,为本位与,为本位向高位得进位。
图(d):;;功能:为一位比较器,A<B时,=1;A=B时,=1;A>B时,=14-2 分析图P4-2所示得组合电路,写出输出函数表达式,列出真值表,指出该电路完成得逻辑功能。
解:该电路得输出逻辑函数表达式为:因此该电路就是一个四选一数据选择器,其真值表如下表所示:,当M=1时,完成4为二进制码至格雷码得转换;当M=0时,完成4为格雷码至二进制得转换。
试分别写出,,,得逻辑函数得表达式,并列出真值表,说明该电路得工作原理。
解:该电路得输入为,输出为。
真值表如下:由此可得:完成二进制至格雷码得转换。
完成格雷码至二进制得转换。
4-4 图P4-4就是一个多功能逻辑运算电路,图中,,,为控制输入端。
试列表说明电路在,,,得各种取值组合下F与A,B得逻辑关系。
解:,功能如下表所示,两个变量有四个最小项,最多可构造种不同得组合,因此该电路就是一个能产生十六种函数得多功能逻辑运算器电路。
4-5 已知某组合电路得输出波形如图P4-5所示,试用最少得或非门实现之。
解:电路图如下:4-6 用逻辑门设计一个受光,声与触摸控制得电灯开关逻辑电路,分别用A,B,C表示光,声与触摸信号,用F表示电灯。
灯亮得条件就是:无论有无光,声信号,只要有人触摸开关,灯就亮;当无人触摸开关时,只有当无关,有声音时灯才亮。
试列出真值表,写出输出函数表达式,并画出最简逻辑电路图。
解:根据题意,列出真值表如下:由真值表可以作出卡诺图,如下图:C AB 00 10 11 100 1由卡诺图得到它得逻辑表达式为: 由此得到逻辑电路为:4-7 用逻辑门设计一个多输出逻辑电路,输入为8421BCD 码,输出为3个检测信号。
数字电子技术第四节课后习题答案(江晓安等编)
第四章组合逻辑电路1. 解:(a)(b)是相同的电路,均为同或电路。
2. 解:分析结果表明图(a)、(b)是相同的电路,均为同或电路。
同或电路的功能:输入相同输出为“1”;输入相异输出为“0”。
因此,输出为“0”(低电平)时,输入状态为AB=01或103. 由真值表可看出,该电路是一名二进制数的全加电路,A为被加数,B为加数,C为低位向本位的进位,F1为本位向高位的进位,F2为本位的和位。
4. 解:函数关系如下:SF++⊕=+ABSABS BABS将具体的S值代入,求得312F值,填入表中。
AA FB A B A B A A F B A B A A F A A F AB AB F B B A AB F AB B A B A B A AB F BA A AB F B A B A B A F B A AB AB B A B A F B B A B A B A B A B A B A F ABBA A A B A A B A F F B A B A F B A B A F A A F S S S S =⊕==+==+⊕===+⊕===⊕===⊕===+⊕===+=+⊕===⊕==+==⊕==Θ=+=+⊕===+++=+⊕===+=⊕===⊕==+=+⊕==+=+⊕===⊕==01111111011010110001011101010011000001110110)(01010100101001110010100011000001235. (1)用异或门实现,电路图如图(a)所示。
(2) 用与或门实现,电路图如图(b)所示。
6. 解因为一天24小时,所以需要5个变量。
P变量表示上午或下午,P=0为上午,P=1为下午;ABCD表示时刻数值。
真值表如表所示。
利用卡诺图化简如图(a)所示。
化简后的函数表达式为DC A PD B A P C B A P A P D C A P D B A P C B A P A P F =+++=用与非门实现的逻辑图如图(b)所示。
数字电路第4章习题参考答案
Y0 Y1 Y2 Y3 CT54S138 Y4 S1 Y5 S2 Y6 S3 Y7
令S1 =“1”, S3或S2=“0”,数据D从S2 或S3输入,就可以完 成D的同相输出。
(3)产生逻辑函数F=AC+AC+B。
①用与非门配合实现
F=AC+AC+B=ABC+ABC+ABC+ABC+ABC+ABC
=m0+m1+m3+m4+m5+m6
E m1 m2 m4 m7 A B C A BC AB C ABC
(2)用1位全加器实现。 进位
A 0 B 0 C 0 D(红) 0
和
E(黄) 0
A B C
E
0
0 0 1 1 1 1
0
1 1 0 0 1 1
1
0 1 0 1 0 1
0
0 1 0 1 1 1
1
1 0 1 0 0 1
(1)1位全加器。 * 做译码器的习题,关键是知道译码器的输出均对应
一个地址变量的最小项,即 Y 0 ~ Y 7 对应 m0 ~ m7
Ai 0 0 0 0 1 1 1 1
Bi 0 0 1 1 0 0 1 1
Ci-1 0 1 0 1 0 1ቤተ መጻሕፍቲ ባይዱ0 1
Si 0 1 1 0 1 0 0 1
C i Si Ai BiCi 1 Ai BiCi 1 Ai BiCi 1 Ai BiCi 1 = m1m2m4m7 0 Ci Ai Bi AiCi 1 BiCi 1 = m m m m 3 5 6 7 0
Ai 0 Bi 1 C-1 i
0 1 1 1
数字电子技术基础. 第四版. 课后习题答案详解
(1)Y=A+B
(2)YABCABC
解:BCABCCABC(A+A=)
(5)Y=0
(2)(1101101)2=(6D)16=(109)10
(4)(11.001)2=(3.2)16=(3.125)10
(2)(127)10=(1111111)2=(7F)16
(4) (25.7)10(11001.1011 0011)2(19.B3)16
1.12
将下列各函数式化为最大项之积的形式
(1)Y(ABC)(ABC)(ABC)
(3)YM0⋅M3⋅M4⋅M6⋅M7
(5)YM0⋅M3⋅M5
(2)Y(ABC)(ABC)(ABC)
(4)YM0⋅M4⋅M6⋅M9⋅M12⋅M13
1.13
用卡诺图化简法将下列函数化为最简与或形式:
(3)Y(AB)(AC)ACBC
(2)Y
ACD
解:(AB)(AC)ACBC[(AB)(AC)AC]⋅BC
(ABACBCAC)(BC)BC
(5)YADACBCDC
解:Y(AD)(AC)(BCD)CAC(AD)(BCD)
ACD(BCD)ABCD
(4)YABC
(6)Y0
1.11
将函数化简为最小项之和的形式
(3)Y=1
(4)YAB CDABDAC D
解:YAD(B CBC)AD(BCC)AD
(7)Y=A+CD
(6)YAC(C DA B)BC(BADCE)
解:YBC(B⋅ADCE)BC(BAD)⋅CEABCD(CE)ABCDE
(8)YA(BC)(ABC)(ABC)
解:YA(B⋅C)(ABC)(ABC)A(AB CB C)(ABC)
数字电路与逻辑设计 (第四版)1--4章答案
第一章1.4(1)10101=1∗104+1∗102+1∗100(2)0.10101=1∗10−1+1∗10−3+1∗10−5(3)1010.101=1∗103+1∗101+1∗10−1+1∗10−31.5(1)(163)10=(10100011)2(2)(0.525)10=(0.100001)2(3)(41.41)10=(101001.01101000111)21.6(123)8=(1∗82+2∗8+3)10=(83)10 1.76n<(0.3)3⇒n log6<3(log3−1)⇒n<3(log3−1)log6=−2.016⇒n≤−3(8.705)10≈(12.412)61.8A(B+C+D)+BC(A̅+D̅)+D̅⇒A+A BC+D̅1.9A̅+BA+C+DA⇒A̅+B+C+D 1.10(1)F(A,B,C)|B=1&C=1=(AB+A̅C)|B=1&C=1=1(2)F(A,B,C)|A̅=1&B=1&C=1=A̅BC|A̅=1&B=1&C=1=11.11(1)1.12A̅+C ̅̅̅̅̅̅̅+D ∙(A +C ̅)(A +B )(B ̅+C )̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅= 1.13(1)F =A (B̅+C +D )(B +D ̅)=ABC +A (B⨀D ) (2)F =A̅⋅B ̅+(AB +AB ̅+A ̅B )C =A ̅⋅B ̅+C (3)F =A +A ⋅B̅⋅C ̅+AC ̅D +(C ̅+D ̅)E =A +C ̅E +D ̅E (4)F =AB̅(C +D )+BC ̅+A ̅∙B ̅+A ̅C +BC +B ̅⋅C ̅⋅D ̅=A ̅+B ̅ (5)F =(A +B )(A +C )(A +C̅)=A (6)F =(A +BC̅)(A ̅+D ̅B)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅=B ̅+A ̅C +AD (7)F =A (A +B̅+C ̅)(A ̅+C +D )(E +C ̅⋅D ̅)=ACE +ADE 1.14(1)F (A,B,C )=∑m(2,3,6,7)=A BC +A BC +ABC +ABC =B(2)F (A,B,C,D,E )=∏M (0,4,8,12,16,20,24,28)=A ⋅B̅⋅C ⋅D ̅⋅E ̅+A ⋅B ̅⋅C ⋅D ̅⋅E ̅+A ⋅B ⋅C ⋅D ̅⋅E ̅+A ⋅B ⋅C ⋅D ̅⋅E ̅+A ⋅B ̅⋅C ⋅D ̅⋅E ̅+A ⋅B̅⋅C ⋅D ̅⋅E ̅+A ⋅B ⋅C ⋅D ̅⋅E ̅+A ⋅B ⋅C ⋅D ̅⋅E ̅=D ̅E ̅ 1.15(1)F (A,B,C )=∑m (1,3,7)=∏M (0,2,4,5,6)(2)F (A,B,C,D )=∑m(0,2,6,12,13,14)=∏M(1,3,4,5,7,8,9,10,11,15)1.16(1)F (A,B,C )=∏M(0,3,6,7)=∑m(1,2,4,5)(2)F (A,B,C,D )=∏M(0,1,2,3,4,6,12)∑m(5,7,8,9,10,11,13,14,15)1.17(1)F (A,B,C,D )=AB +A̅B ̅+CD ̅=ABC D ̅+ABC D +ABCD ̅+ABCD +A B ̅C D ̅+A B ̅C D +A B̅CD ̅+A B ̅CD +AB ̅CD ̅+A BCD ̅=∑m(0,1,2,3,6,10,12,13,14,15) (2)F (A,B,C )=(A +B )(B̅+C )=∏M(6,7,5,1)=∑m(0,2,3,4) 1.18(1)F (A,B,C )=A ⊕B +AC̅=A B +AB ̅+A C =A BC +A BC +AB ̅C +AB ̅C +A B ̅C +A BC =∑m (2,3,4,5,1)=∏M(0,6,7)(2)F (A,B,C,D )=(A +B̅+C )(A +B ̅)(A +C ̅+D ̅)(B +C ̅+D ̅)=∏M(10,11,8,9,12,4) 1.19(1)F =(AB +A B̅)(C +D )(E +C D ̅)⇒F ̅=A ⊕B +C D ̅+E ̅ (2)F =A +B +C ̅+D +E ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅⇒F ̅=A(B +C ̅+D +E ̅̅̅̅̅̅̅̅)=AB +AC +AD̅E 1.20(1)F =AB +CD +A̅C ⇒F ∗=(A +B )(C +D )(A +C )=A BC +AC +A BD (2)F =A (B̅C +BC ̅)+AC ̅⇒F ∗=(A +(B ̅+C )(B +C ))(A +C )=A +B ̅C (3)F =(A ̅+B)(B +A ̅C)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅⇒F ∗=A B +B(A +C)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅=B̅+AC 1.21(1)A ̅⊕B =A ⊕B ̅=A ⊕B ̅̅̅̅̅̅̅̅A̅⊕B =A ̅B ̅+AB =A⨀B A ⊕B̅=AB +A ̅B ̅=A⨀B A ⊕B ̅̅̅̅̅̅̅̅=A⨀B(2)A̅B ̅C +A ̅BC ̅+AB ̅C ̅+ABC =A ⊕B ⊕C A ⊕B ⊕C =(A ̅B +AB ̅)⊕C =(A ̅B +AB ̅)C +(A ̅B +AB̅)̅̅̅̅̅̅̅̅̅̅̅̅̅̅C =A BC +AB ̅C +A B ̅C +ABC (3)AB +BC +CA =(A +B)(B +C)(C +A)(A+B)(B+C)(C+A)=(B+AC)(C+A)=AB+BC+CA (4)AB̅+BC̅+CA̅=A̅B+B̅C+C̅A令:AB̅+BC̅+CA̅=K,K=1或0{A⟶A̅B⟶B̅C⟶C⇒A̅B+B̅C+C̅A=KAB̅+BC̅+CA̅=K=A̅B+B̅C+C̅A1.22(2)1.23(1)F(A,B,C,D)=∏M(1,3,5,7,13,15)=∑m(0,2,4,6,8,9,10,11,12,14)(2)F(A,B,C,D,E)=∏M(0,1,2,3,4,6,8,10,12,13,14)1.24(1)F(A,B,C,D)=∑m(3,5,6,9,12,13,14,15)+∑ϕ(0,1,7)()∑∑(4)F(A,B,C,D,E)=A̅̅̅̅̅̅(5)F(A,B,C,D)=A̅̅̅1.25̅̅12(2)F̅̅12(3)F1(A,B,C,D)=∑m(1,3,4,5,6,7,15)F2(A,B,C,D)=∑m(1,3,10,14,15)12第二章2.1关门电平V off=1.3V:保持电路输出高电平状态所允许的输入低电平的最大值开门电平V on=1.5V:保持电路输出低电平状态所允许的输入高电平的最小值≈1.4V:V off至V on这一段狭窄转折的中值阈值电压VT输入高电平时的抗干扰容限VNH=VOHmin−V on=2.4−1.5=0.9V输入低电平时的抗干扰容限VNL=V off−VOLmax=1.3−0.7=0.6V高电平:V OH(2.4~5.0V),标称值3.6V 低电平:V OL(0~0.7V),标称值0.3V2.2TTL与非门:高电平:V OH(2.4~5.0V),标称值3.6V 低电平:V OL(0~0.7V),标称值0.3V 关门电平V off=1.3V开门电平V on=1.5V阈值电压VT≈1.4V输入高电平时的抗干扰容限VNH=VOHmin−V on=2.4−1.5=0.9V输入低电平时的抗干扰容限VNL=V off−VOLmax=1.3−0.7=0.6V输出低电平的工作状态:N0L=I OLmax(驱动门)I IL(负载门)输出高电平的工作状态:N0H=I OH(驱动门)I IH(负载门)N I≤5V1:输入信号,V0:反相输出信号;V0下降到V m/2相对应于V1上升到V m/2之间的延迟时间称为导通延迟t PLHV0上升到V m/2相对应于V1下降到V m/2之间的延迟时间称为截止延时t PHLt PLH>t PHLt pd=(t PLH+t PHL)/2平均功耗小,速度快不能并联OC门方便线与逻辑,可并联,主要应用(1)实现与或非逻辑(2)电平转换(3)实现数据采集三态与非门(TSL)具有一个使能状态CMOS与非门抗干扰容限低,负载高,速度接近TTL,可并联2.3将与门、与非门的闲置端接1电平,而将或门、或非门闲置端接接0电平。
数字电路第四版第4章组合逻辑电
03
利用多路复用器、编码 器等集成度更高的元件 代替多个小规模元件。
04
优化布线,减少不必要 的连线,降低元件间的 耦合。
提高电路速度
01
02
03
04
选择高速的逻辑门和元件,以 提高信号传输速度。
优化电路结构,减少信号传输 路径和延迟。
适当增加驱动强度,提高信号 的驱动能力。
避免信号在电路中产生反射和 振荡,减小信号延迟。
降低功耗
选择低功耗的逻辑门和元件,降低静 态功耗。
采用适当的电源管理技术,如电源关 断、时钟关断等,降低功耗。
优化电路结构,减少不必要的逻辑门 和元件,降低动态功耗。
优化布线,减小连线的电阻和电感, 降低信号传输过程中的功耗。
06 组合逻辑电路的实例分析
实例一:简单计算器电路
01
02
功能描述
实现基本的加、减、乘、除运 算功能。
的形式。
卡诺图法
利用卡诺图法将逻辑函 数表达式转换为易于实
现的形式。
卡诺图设计法
卡诺图法的基本原理
利用卡诺图法进行逻辑电路设 计的基本原理和方法。
卡诺图的构造
介绍如何构造卡诺图,以及卡 诺图中最小项和最大项的表示 方法。
卡诺图的简化
介绍如何利用卡诺图进行逻辑 函数的简化,以及如何利用卡 诺图进行逻辑电路的设计。
分析逻辑表达式时,需要注意表达式的化简,以减少所需的逻辑门数量,提高电路 的效率。
真值表分析
真值表是描述组合逻辑电路所有可能 输入情况下输出结果的表格。通过真 值表,可以全面了解电路的功能。
真值表可以帮助我们发现电路中可能 存在的冒险现象,如无关项引起的竞 争冒险。
真值表的列对应于输入变量的所有可能取值 ,行对应于输出变量的所有可能取值。在每 个格子中,填写对应输入取值下的输出取值 。
数字设计原理与实践第四版课后习题答案
数字设计原理与实践 (第四版 )_课后习题答案数字设计原理与实践 (第四版) 是一本广泛使用于电子工程、计算机科学等领域的教材,它介绍了数字电路的基础知识和设计方法。
课后习题是巩固学习内容、提高理解能力的重要部分。
下面是一些课后习题的答案,供参考。
第一章绪论1. 什么是数字电路?数字电路是一种使用二进制数表示信息并通过逻辑门实现逻辑功能的电路。
2. 简述数字系统的设计过程。
数字系统的设计过程包括需求分析、系统规格说明、逻辑设计、电路设计、测试和验证等步骤。
3. 简述数字电路的分类。
数字电路可以分为组合逻辑电路和时序逻辑电路两类。
组合逻辑电路的输出只取决于当前输入,时序逻辑电路的输出还受到过去输入的影响。
4. 什么是门电路?门电路是由逻辑门组成的电路,逻辑门是实现逻辑运算的基本模块。
第二章组合逻辑电路设计基础1. 简述一下布尔代数的基本概念。
布尔代数是一种用于描述逻辑运算的数学系统。
它包括逻辑变量、逻辑表达式、逻辑运算等概念。
2. 简述编码器和译码器的功能和应用。
编码器用于将多个输入信号转换为较少的输出信号,译码器则将少量输入信号转换为多个输出信号。
它们常用于数据压缩、信号传输和地址译码等应用中。
3. 简述多路选择器的功能和应用。
多路选择器根据选择信号选择其中一个输入信号并输出,它可以实现多个输入信号的复用和选择。
它常用于数据选择、信号传输和地址译码等应用中。
第三章组合逻辑电路设计1. 简述组合逻辑电路的设计方法。
组合逻辑电路的设计方法包括确定逻辑功能、编写逻辑表达式、绘制逻辑图和验证电路正确性等步骤。
2. 请设计一个3位二进制加法器。
一个3位二进制加法器可以通过将两个2位二进制加法器和一个与门连接而成。
3. 简述半加器和全加器的功能和应用。
半加器用于实现两个二进制位的相加,它的输出包括和位和进位位。
全加器则用于实现三个二进制位的相加,它的输出包括和位和进位位。
它们常用于二进制加法器的设计。
第四章时序逻辑电路设计基础1. 简述触发器的功能和应用。
数字电子技术基础(第四版)课后习题答案_第四章
第4章触发器[题4.1]画出图P4.1所示由与非门组成的基本RS触发器输出端Q、Q的电压波形,输入端S、R的电压波形如图中所示。
图P4.1[解]见图A4.1图A4.1[题4.2]画出图P4.2由或非门组成的基本R-S触发器输出端Q、Q的电压波形,输出入端S D,R D的电压波形如图中所示。
图P4.2[解]见图A4.2[题4.3]试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。
图P4.3 [解]由真值表得逻辑函数式01=+=+SR Q R S Q nn[题4.4]图P4.4所示为一个防抖动输出的开关电路。
当拨动开关S 时,由于开关触点接触瞬间发生振颤,D S 和D R 的电压波形如图中所示,试画出Q 、Q 端对应的电压波形。
图P4.4[解]见图A4.4图A4.4[题4.5]在图P4.5电路中,若CP 、S 、R 的电压波形如图中所示,试画出Q 和Q 端与之对应的电压波形。
假定触发器的初始状态为Q =0。
图P4.5[解]见图A4.5图A4.5[题4.6]若将同步RS触发器的Q与R、Q与S相连如图P4.6所示,试画出在CP信号作用下Q和Q端的电压波形。
己知CP信号的宽度t w = 4 t Pd 。
t Pd为门电路的平均传输延迟时间,假定t Pd≈t PHL≈t PLH,设触发器的初始状态为Q=0。
图P4.6图A4.6[解]见图A4.6[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、Q端对应的电压波形。
设触发器的初始状态为Q=0。
图P4.7[解] 见图A4.7图A4.7R各输入端的电压波形如图P4.8所示,[题4.8]若主从结构RS触发器的CP、S、R、DS。
试画出Q、Q端对应的电压波形。
1D图P4.8[解] 见图A4.8图A4.8[题4.9]已知主从结构JK触发器输入端J、K和CP的电压波形如图P4.9所示,试画出Q、Q端对应的电压波形。
设触发器的初始状态为Q = 0。
数字电路第四章答案
数字电路第四章答案【篇一:数字电路答案第四章时序逻辑电路2】p=1,输入信号d被封锁,锁存器的输出状态保持不变;当锁存命令cp=0,锁存器输出q?d,q=d;当锁存命令cp出现上升沿,输入信号d被封锁。
根据上述分析,画出锁存器输出q及 q的波形如习题4.3图(c)所示。
习题4.4 习题图4.4是作用于某主从jk触发器cp、j、k、 rd及 sd 端的信号波形图,试绘出q端的波形图。
解:主从jk触发器的 rd、且为低有效。
只有当rd?sd?1 sd端为异步清零和复位端,时,在cp下降沿的作用下,j、k决定输出q状态的变化。
q端的波形如习题4.4图所示。
习题4.5 习题4.5图(a)是由一个主从jk触发器及三个非门构成的“冲息电路”,习题4.5图(b)是时钟cp的波形,假定触发器及各个门的平均延迟时间都是10ns,试绘出输出f的波形。
cpf cp100ns10nsq(a)f30ns10ns(b)(c)习题4.5图解:由习题4.5图(a)所示的电路连接可知:sd?j?k?1,rd?f。
当rd?1时,在cp下降沿的作用下,且经过10 ns,状态q发生翻转,再经过30ns,f发生状态的改变,f?q。
rd?0时,经过10ns,状态q=0。
根据上述对电路功能的分析,得到q和f的波形如习题4.5图(c)所示。
习题4.6 习题4.6图(a)是一个1检出电路,图(b)是cp及j端的输入波形图,试绘出 rd端及q端的波形图(注:触发器是主从触发器,分析时序逻辑图时,要注意cp=1时主触发器的存储作用)。
cpj(a)qd(c)cp j(b)习题图解:分析习题4.6图(a)的电路连接:sd?1,k?0,rd?cp?q;分段分析习题4.6图(b)所示cp及j端信号波形。
(1)cp=1时,设q端初态为0,则rd?1。
j信号出现一次1信号,即一次变化的干扰,且k=0,此时q端状态不会改变;(2)cp下降沿到来,q端状态变为1,rd?cp,此时cp=0,异步清零信号无效;(3)cp出现上升沿,产生异步清零信号,使q由1变为0,在很短的时间里 rd又恢复到1;(4)同理,在第2个cp=1期间,由于j信号出现1信号,在cp下降沿以及上升沿到来后,电路q端和 rd端的变化与(2)、(3)过程的分析相同,其波形如习题4.6图(c)所示。
数字电路与数字电子技术课后答案第四章(供参考)
(4) F=ΠM(5,7,13,15)
= BD
F= +
(5) F=ΠM(1,3,9,10,11,14,15)
= AC+ D
F = ( + )(B+ )
(6) F=∑m (0,2,4,9,11,14,15, 16,17,19,23,25,29,31)
F= + + BCD+ B E+AB E+ACDE+A +A E
= A⊙B⊙C
(6) = ⊙ ⊙
证:
左=
= [(A⊕B)+ ] (A⊙B)+C]
= (A⊙B) +[(A⊕B)C]
= +AB + BC+A C
右= ( ⊙ )⊙
= [( ⊙ ) + ]
= [( +AB) + ]
= +AB +
= +AB +(A⊕B)C
= +AB + BC+A C
9.证明
(1)如果a + b = c,则a + c = b,反之亦成立
(2)F在输入组合为1,3,5,7时使F=1
15.变化如下函数成另一种标准形式
(1) F=∑m (1,3,7)
(2) F=∑m (0,2,6,11,13,14)
(3) F=ΠM(0,3,6,7)
(4) F=ΠM(0,1,2,3,4,6,12)
解:
(1)F=ΠM(0,2,4,5,6)
(2)F=ΠM(1,3,4,5,7,8,9,10,12,15)
(3)F=∑m (1,2,4,5)
数字电路习题答案第四章
BQn A 00 01 11 10
0 1 1 11
G1 &
1 0 1 11 A
Qn+1=A+B+Qn 对 A、B 的取值无约束条件。
≥1 G2 B
4.4 试写出图 P4.4 触发器电路的特征方程。
Q
Q
≥1
≥1
&
&
CP=0 时,Qn+1=Qn
CP=1时, Qn+1=S+RQn SR=0
R CP S
4.5 试写出图 P4.5 各触发器电路的特征方程。
Q2
解:特征方程为:Qn1+1= [ Qn2 ]ꞏ CP1 ,Qn2+1= [ Qn1 ]ꞏ CP2 ,Q 端波形如图所示。
4.17 试作出图 P4.17 电路中 Q1、Q2 的波形。
解:特征方程为:Qn+11= [ Q1n ]ꞏ(CP⊕Q2) ,Qn+21= [Q2n ]ꞏQ1 ,Q 端波形如图所示。
习题答案-第四章
4.1 基本触发器的逻辑符号与输入波形如图 P4.1 所示。试作出 Q、Q 的波形。
SD
RD
SD
SQQRDRQQ
4.3 对于图 P4.3 电路,试导出其特征方程并说明对 A、B 的取值有无约束条件。
解:(1)列真值表如下
(2)求特征方程
Q
Q
A B Qn+1
00 1 01 1 1 0 Qn 11 1
1T
11TD
CP
C1
(a)
1J
1J
CP
C1
1K
1K
(e)
QT Q CP
11TD C1
(b)
数字电路逻辑设计课后习题答案第四章
Q4
4-10
解:由右图写出各触发器的特征方程,有:
Q1
n +1
= [ D ] ⋅ CP ↑= ⎡ Q1n + Q 2n ⎤ ⋅ CP ↑=⎡ Q1n Q 2n ⎤ ⋅ CP ↑ ⎣ ⎦ ⎣ ⎦
⎡ ⎤ Q 2 = [ D ] ⋅ CP ↓= ⎣ Q1n ⎦ ⋅ CP ↓
n +1
根据特征方程,可以画出在下列所示CP波形作用下 Q1和Q2的工作波形:
n +1
4-16(续) Q1 = ⎡ Q 2 ⎤ ⋅ A ↑ ⎢ ⎥ ⎣ ⎦
n +1 n
Q2
n +1
⎡Q n ⎤ ⋅ B ↑ = 1 ⎢ ⎥ ⎣ ⎦
Q1
Q2
4-17
解:由上图写出各触发器的特征方程,有:
⎧Qn+1 = ⎡JQn + KQn ⎤ ⋅ CP ↓⎫ 1⎥ ⎪ 1 ⎢ 1 ⎪ ⎣ ⎦ ⎪ ⎪ n n+1 ⎪ ⎪ ⎡(A⊕Qn )Qn + BQn ⎤ ⋅ CP ↓= ⎡ AQn + BQn ⎤ ⋅ CP ↓ ⎨J = A⊕Q ⎬ ⇒Q = ⎢ 1 1 1 1 1⎥ 1⎥ ⎢ 1 ⎣ ⎦ ⎣ ⎦ ⎪ ⎪ ⎪K = B ⎪ ⎪ ⎪ ⎩ ⎭
4-3 解: 边沿触发器在CP下跳时接收输入信号并可能 改变状态。 主从触发器CP下降沿从触发器接收主触发器 状态,并在CP=0期间保持不变,而主触发 器被封锁,状态保持不变。
4-4
解: 由两个或非门组成的基本触发器可以看出: 当RD=SD=0时,触发器状态保持不变,即Qn+1=Qn; 当RD=0、SD=1时,Qn+1=1,Q n+1 = 0 ,触发器置1; 当RD=1、SD=0时,Qn+1=0,Q n+1 = 1 ,触发器置0; 当RD=SD=1时,Qn+1=Qn=0,若同时跳变为0,则出现状态不定的 情况。 将以上分析结果用表格的形式列出,得到该基本触发器的状态转 移真值表如下 RD 0 0 1 1 SD 0 1 0 1 Qn+1 Qn 1 0 不允许
数字电路与逻辑设计第四章答案PPT课件
时钟触发方式的动作特点:
①在CLK=0期间, SR触发器的状态不变化。只有 CLK=1期间,S和R的信号都能通过引导门G3和G4门, 从而使得触发器置成相应的状态;
②在CLK=1的全部时间里S和R的变化都将引起触发 器输出端状态的变化。在CLK回到0以后,触发器保 存的是CLK回到0以前瞬间的状态。
这种在CLK由“0”到“1”整个正脉冲期间触发 器动作的控制方式称为时钟触发方式。
4-3题 CLK
SRQຫໍສະໝຸດ Q禁态不定态 图4-3
禁态
不定态
4.3.1 主从JK触发器
虽然主从RS触发器克服了同步RS触发器在CLK=1期间的输出状态不断 随输入变化而变化,但仍然存在约束条件。为了使触发器输入数据不受约 束,则将主从RS触发器的输出端反馈到输入端,构成了主从JK触发器。
Q*= 1
若Q=1, Q¢=0
在CLK的
S主=0
在CLK=1时,主 触发器翻转为
R主=1
“0”,即 Q*主=
,即Q*=
0,
Q*¢
=
0 1
Q*= Q ¢
脉冲触发方式的动作特点:
1.分两步动作:第一步在CLK=1时,主触发器受输 入信号控制,从触发器保持原态;第二步在CLK到 达后,从触发器按主触发器状态翻转,故触发器输 出状态只改变一次 。CLK 到达时从触发器的状态 不一定能按此刻输入信号的状态来确定,而必须考 虑整个CLK=1输入信号的变化过程。
输入
输出
SD
RD
0
0
0
0
0
1
0
1
1
0
1
0
1
1
1
1
Qn Qn
01 10 01 10 01 10 01 10
数字电子技术基本(第四版)课后知识题目解析第四章
第4章触发器[题4.1]画出图P4.1所示由与非门组成的基本RS触发器输出端Q、Q的电压波形,输入端S、R的电压波形如图中所示。
图P4.1[解]见图A4.1图A4.1[题4.2]画出图P4.2由或非门组成的基本R-S触发器输出端Q、Q的电压波形,输出入端S D,R D的电压波形如图中所示。
图P4.2[解]见图A4.2[题4.3] 试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。
图P4.3[解]S R Q n Q n+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 0* 1 110*由真值表得逻辑函数式 01=+=+SR Q R S Q nn[题4.4] 图P4.4所示为一个防抖动输出的开关电路。
当拨动开关S 时,由于开关触点接触瞬间发生振颤,D S 和D R 的电压波形如图中所示,试画出Q 、Q 端对应的电压波形。
图P4.4[解]见图A4.4图A4.4[题4.5]在图P4.5电路中,若CP、S、R的电压波形如图中所示,试画出Q和Q端与之对应的电压波形。
假定触发器的初始状态为Q=0。
图P4.5[解]见图A4.5图A4.5[题4.6]若将同步RS触发器的Q与R、Q与S相连如图P4.6所示,试画出在CP 信号作用下Q和Q端的电压波形。
己知CP信号的宽度t w = 4 t Pd 。
t Pd为门电路的平均传输延迟时间,假定t Pd≈t PHL≈t PLH,设触发器的初始状态为Q=0。
图P4.6图A4.6[解]见图A4.6[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、Q 端对应的电压波形。
设触发器的初始状态为Q=0。
图P4.7[解] 见图A4.7图A4.7[题4.8]若主从结构RS触发器的CP、S、R、D R各输入端的电压波形如图P4.8所S。
试画出Q、Q端对应的电压波形。
示,1D图P4.8[解] 见图A4.8图A4.8[题4.9]已知主从结构JK触发器输入端J、K和CP的电压波形如图P4.9所示,试画出Q、Q端对应的电压波形。
《数字电路与系统设计》第4章习题答案
4.1分析图4.1电路的逻辑功能解:(1)推导输出表达式(略)(2) 列真值表(略)4.6 试设计一个将8421BCD 码转换成余3码的电路。
解: 电路图略。
4.7 在双轨输入条件下用最少与非门设计下列组合电路: 解:略4.8 在双轨输入信号下,用最少或非门设计题4.7的组合电路。
解:将表达式化简为最简或与式:(1)F=(A+C)(⎺A+B+⎺C)= A+C+⎺A+B+⎺C(2)F=(C+⎺D)(B+D)(A+⎺B+C)= C+⎺D+B+D+A+⎺B+C(3)F=(⎺A+⎺C)(⎺A+⎺B+⎺D)(A+B+⎺D)= ⎺A+⎺C+⎺A+⎺B+⎺D+A+B+⎺D(4)F=(A+B+C)(⎺A+⎺B+⎺C)= A+B+C+⎺A+⎺B+⎺C 4.9 已知输入波形A 、B 、C 、D ,如图P4.4所示。
采用与非门设计产生输出波形如F 的组合电路。
解: F=A ⎺C+⎺BC+C ⎺D 电路图略4.10 电话室对3种电话编码控制,按紧急次序排列优先权高低是:火警电话、急救电话、普通电话,分别编码为11,10,01。
试设计该编码电路。
解:略4.11 试将2/4译码器扩展成4/16译码器 解:A 3A 2A 1 A 0⎺Y 0⎺Y 1⎺Y 2⎺Y 3 ⎺Y 4 ⎺Y 5⎺Y 6⎺Y 7 ⎺Y 8⎺Y 9⎺Y 10⎺Y 11 ⎺ Y 12⎺Y 13⎺Y 14⎺Y 15A 1 ⎺EN ⎺Y 3A 0 2/4 ⎺Y 2译码器 ⎺Y 1⎺Y 0⎺EN A 1 2/4(1)A 0 ⎺Y 0⎺Y 1⎺Y 2⎺Y 3⎺EN A 1 2/4(2) A 0 ⎺Y 0⎺Y 1⎺Y 2⎺Y 3 ⎺EN A 1 2/4(3) A 0 ⎺Y 0⎺Y 1⎺Y 2⎺Y 3 ⎺EN A 1 2/4(4) A 0 ⎺Y 0⎺Y 1⎺Y 2⎺Y 34.12试用74138设计一个多输出组合网络,它的输入是4位二进制码ABCD,输出为:F1:ABCD是4的倍数。
数字电路_第四章答案
解:
Q (a)
图 P4.4
(b)
[P4.5] 有一简单时序逻辑电路如图 P4.5 所示,试写出当 C=0 和 C=1 时,电路的状 态方程 Qn+1,并说出各自实现的功能。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
4 时序逻辑电路习题解答
5
图 P4. 5
4 时序逻辑电路习题解答
13
Q2 Q1 Q0
(6)逻辑功能 同步六进制加法计数器
(7)自启动校验 可以自启动 [P4.18]同步时序电路如图 P4.18 所示。 (1)试分析图中虚线框电路,画出 Q0、Q1、Q2 波形,并说明虚线框内电路的逻辑功
能。
(2)若把电路中的 Y 输出和置零端 RD 连接在一起,试说明当 X0X1X2 为 110 时,整个
J1 = Q2nQ0n
K1 = Q0 n
J 2 = Q2 nQ0 n
K 2 = Q0 n
Y = Q2 nQ0 n
(2)写出状态方程
(4)列出状态转换真值表
Q n+1 0
=
Q0 n
Q n+1 1
=
Q2 n
Q1nQ0 n
+ Q1n Q0 n
Q n+1 2
=
Q2 n
Q1nQ0 n
+ Q2 n Q0 n
Q2 n
(3)列出状态转换真值表
Q2 n
Q1 n
Q0 n
Q2 n+1 Q1n+1 Q0 n+1 Q2 n
Q1 n
Q0 n
Q2 n+1 Q1n+1 Q0 n+1
0
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
6.96
Q[23:0] P[23:0]
24-bit comparators using 74x682s
[7:0]
P0~P7
P=Q
Q0~Q7
P0~P7 Q0~Q7 P0~P7 Q0~Q7
P>Q
P=Q P>Q
PEQQ
[15:8]
PGTQ
[23:16]
P=Q P>Q
01
11
d d d d
10
d d
Y8,Y9需要两个输入,Y2—Y7需要三个输入,Y0和Y1需要四个输入。
6.39 因为有10个函数,所以需要210−1 K-map
6.47
a
A3 A2 A1 A0 g b c 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1
Chapter 6
solution
6.9
From table 6-2 (P366): t PLH
( 74 LS 00 )
t
PHL
( 74 LS 00 ) 15 ns
The total delay is
= 3×15 + 3ห้องสมุดไป่ตู้15 = 90ns
6.10
t p 3 t pLH ( H C T 00) 3 t pH L ( H C T 00)
6.29
C3 = X2Y2 + (X2+Y2) C2 = X2Y2 + X2X1Y1 + X2X1X0Y0 + X2Y1X0Y0 + Y2X1Y1 + Y2X1X0Y0 + Y2Y1X0Y0 S3 = X2 Y2 C3
6.38
Y0=A’B’C’D’ Y2=A’B’CD’ Y4=A’BC’D’ Y6=A’BCD’ Y8=AB’C’D’
6.20
Z Y X
6.20
6.22
P367 Table 6-3
P437 Fig.6-62 74LS151 selY_L: 32ns data Y_L: 20ns enable Y_L: 30ns 74LS20 15ns
74LS138 G1output: 38ns G2A,G2Boutput: 32ns Any sel2output: 41ns Any sel3output: 39ns
6.16
A decoder with active-low outputs ought to be faster. It is implemented directly with inverting gates which are faster than noninverting.
P367 Table 6-3 P391 Fig.6-37 EN1: G1output EN2_L: G2Aoutput N2,1,0: Anyoutput N4,3: 2Anyoutput EN3_L: 2G2Aoutput EN4: G1output
Y1=A’B’C’D Y3=A’B’CD Y5=A’BC’D Y7=A’BCD Y9=AB’C’D Y0=A’B’C’D’ Y2=B’CD’ Y4=BC’D’ Y6=BCD’ Y8=AD’ Y1=A’B’C’D Y3=B’CD Y5=BC’D Y7=BCD Y9=AD
AB 00 CD 00 01 11 10
a b c d e f g
1 0 1 1 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 1 0 0 0 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 d 1 1 1 1 0 1 0 0 0 1 0 1 0 1 1 1 1 1 1 1 0 0 0 1 1 1 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1
6.65
P442 table 6-46
Input to select
6.74 用 MSI 器件 方法一:用3片74x151
4 input, 3-bit
4 input, 3-bit
Pi
Qi
Ri Si
U1—U3
6.74 用 MSI 器件 方法二:用74x153
4 input, 3-bit code converter
f
e
d
6.50
Truth Table for a 10-to-4 Encoder I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 Y3Y2Y1Y0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0000 0001 0010 0011 0100 0101 0110 0111 11 1000 11 1001 Y0 = I1 + I3 + I5 + I7+19 Y1 = I2 + I3 + I6 + I7 + I8 + I9 Y2 = I4 + I5 + I6 + I7 + I8 + I9 Y3 = I8 + I9
输入低电平有效, 输出高电平有效。 Y0 = I1 + I3 + I5 + I7 + I9 + I11 + I13 + I15 Y1 = I2 + I3 + I6 + I7 + I10 + I11 + I14 + I15 Y2 = I4 + I5 + I6 + I7 + I12 + I13 + I14 + I15 Y3 = I8 + I9 + I10 + I11 + I12 + I13 + I14 + I15
6.17
74LS, worst-cast: G1output: 38ns G2A,G2Boutput: 32ns Any sel2output: 41ns Any sel3output: 39ns
总延迟 = 前级‘138的延迟 + 后极 ‘138的延迟 采用最坏情况分析且忽略电路结构,最差结果82ns
= 3×35 + 3×35 = 210 ns
6.13
1 3-levels 2 2-levels 3 2-levels 4 3-levels
table 6-2 (P366)
1 OUT
0 OUT
IN 3-levels
IN
2-levels
minimun equals one-fourth to one-third of typical Low-to-High:the typical delays is 13, 10, 10, 20ns, the minimum is estimated at ( 13 + 10 + 10 + 20 ) / 4 = 13.25ns. High-to-Low:the typical delays is 20, 12, 12, 13ns, the minimum is estimated at ( 20 + 12 + 12 + 13 ) / 4 = 14.25ns.
41 + 30 + 15 = 86ns
6.21
Both halves of the ‘139 are enable when EN_L is asserted. Put an extra inverter on the signal going to G1 or G2. Ensure that exactly one source drives SDATA at all times.
6.51
Ii 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1