(完整版)杭州电子科技大学数字电路期末考试试卷及答案.doc

合集下载

(完整word版)数字电路的期末试题及答案

(完整word版)数字电路的期末试题及答案

数字电路的期末试题一、客观题:请选择正确答案,将其代号填入()内;(本大题共10小题,每空2分,共20分)⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是:A.与非门及或非门;B.与门及或门;C.或门及异或门;D.与门及或非门.( B )⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B )⒊已知,则函数F和H的关系,应是:(B )A.恒等;B.反演;C.对偶;D.不确定.⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A)A.真值表;B.逻辑表达式;C.电路图;D.逻辑图形符号.⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C)A.项数最少;B.每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍双向数据总线可以采用( B )构成。

A.译码器;B.三态门;C.与非门;D.多路选择器.⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。

A.译码器;B.编码器;C.全加器;D.寄存器.⒏八路数据选择器,其地址输入端(选择控制端)有(C )个。

A.8个B.2个C.3个D.4个⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应是( D )。

A.或非门B.与非门C.异或门D.同或门⒑为产生周期性矩形波,应当选用( C )。

A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器二、化简下列逻辑函数(每小题5分,共10分)⒈用公式法化简逻辑函数:⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14) 给定约束条件为m0+m5+ m10+m15 =0三、非客观题(本题两小题,共20分)⒈如图所示为三输入变量的或门和与门的逻辑图。

根据两种不同的输入波形(见图b),画出Y1、Y2的波形。

(本题共8分,每个Y1、Y2各2分)解.某一组合逻辑电路如图所示,试分析其逻辑功能。

(本题共12分)四、非客观题(本题两小题,共20分)⒊有红、黄、绿三只指示灯,用来指示三台设备的工作情况,当三台设备都正常工作时,绿灯亮;当有一台设备有故障时,黄灯亮,当有两台设备同时发生故障时,红灯亮,当三台设备同时发生故障时,黄灯和红灯同时亮,试写出用CT74LS138实现红、黄、绿灯点亮的逻辑函数表达式,并画出接线图。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题1 一位十六进制数可以用 C 位一进制数来表示。

A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。

A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。

数电期末试卷与答案(共4套)

数电期末试卷与答案(共4套)

XX大学信息院《数字电子技术基础》期终考试试题( 110 分钟) (第一套 )一、填空题:(每空 1 分,共 15 分)1.逻辑函数YABC 的两种标准形式分别为()、()。

2.将 2004 个“ 1”异或起来得到的结果是()。

3 .半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8 位 D/A 转换器当输入数字量10000000 为 5v。

若只有最低位为高电平,则输出电压为() v;当输入为 10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰能力强,()的转换速度快。

6.由 555 定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与 PAL 相比,GAL 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共 15 分)1.将逻辑函数P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、C 的 P、Q 波形。

三、分析图 3 所示电路:(10 分)1)试写出 8 选 1 数据选择器的输出函数式;2)画出 A2、 A1、 A0 从 000~111连续变化时, Y 的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15 分)五、已知电路及、4(a) (b)所示,设触发器的初态均为“ 0”,试CP A 的波形如图画出输出端 B 和 C 的波形。

(8 分)BC六、用 T 触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图 5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。

杭州电子科技大学单片机原理期末试卷

杭州电子科技大学单片机原理期末试卷

杭州电子科技大学单片机原理期末试卷单片机期末考试试题01、单片机是将微处理器、一定容量的RAM 和ROM以及I/O 口、定时器等电路集成在一块芯片上而构成的微型计算机。

2、单片机89C51片内集成了4 KB的FLASH ROM,共有5 个中断源。

3、两位十六进制数最多可以表示256 个存储单元。

4、89C51是以下哪个公司的产品?( C )A、INTELB、AMDC、ATMELD、PHILIPS5、在89C51中,只有当EA引脚接高电平时,CPU才访问片内的Flash ROM。

6、是非题:当89C51的EA引脚接低电平时,CPU只能访问片外ROM,而不管片内是否有程序存储器。

T7、是非题:当89C51的EA引脚接高电平时,CPU只能访问片内的4KB空间。

F8、当CPU访问片外的存储器时,其低八位地址由P0 口提供,高八位地址由P2 口提供,8位数据由P0 口提供。

9、在I/O口中,P0 口在接LED时,必须提供上拉电阻,P3 口具有第二功能。

10、是非题:MCS-51系列单片机直接读端口和读端口锁存器的结果永远是相同的。

F11、是非题:是读端口还是读锁存器是用指令来区别的。

T12、是非题:在89C51的片内RAM区中,位地址和部分字节地址是冲突的。

F13、是非题:中断的矢量地址位于RAM区中。

F14、MCS-51系列单片机是属于( B )体系结构。

A、冯诺依曼B、普林斯顿C、哈佛D、图灵15、89C51具有64 KB的字节寻址能力。

16、是非题:在89C51中,当CPU访问片内、外ROM区时用MOVC指令,访问片外RAM 区时用MOVX指令,访问片内RAM区时用MOV指令。

T17、在89C51中,片内RAM分为地址为00H~7FH 的真正RAM 区,和地址为80H~FFH 的特殊功能寄存器(SFR) 区两个部分。

18、在89C51中,通用寄存器区共分为 4 组,每组8 个工作寄存器,当CPU 复位时,第0 组寄存器为当前的工作寄存器。

电子科大数字电路期末试题半期测验

电子科大数字电路期末试题半期测验

电子科大数字电路期末试题半期测验————————————————————————————————作者:————————————————————————————————日期:电子科技大学二零零七至二零零八学年第二学期期中考试“数字逻辑设计及应用”课程考试题 期中卷(120分钟)考试形式:闭卷 考试日期 2008年4月26日课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末60 分一 二 三 四 五 六 七 八 九 十 合计一、选择填空题(单选、每空2分,共30分)1-1.与十进制数 (0. 4375 )10 等值的二进制数表达是 ( A ) A. ( 0.0111 ) 2 B. ( 0.1001 ) 2 C. ( 0.0101 ) 2 D. ( 0.01101 ) 2 1-2. 与十六进制数(FD .A )16等值的八进制数是( A )8A. ( 375.5 )8B. ( 375.6 )8C. ( 275.5 )8D. ( 365.5)8 1-3.与二进制数(11010011) 2 对应的格雷码表达是 ( C ) GrayA. ( 11111010 ) GrayB. (00111010 ) GrayC. ( 10111010 )GrayD. (11111011 ) Gray 1-4.下列数字中与(34.42)8 相同 的是( B )A.(011010.100101)2B.(1C.88)16 C.(27.56)10D.(54.28)5 1-5.已知[A]补=(10010011),下列表达式中正确的是( C )A. [–A]反=(01101100)B. [A]反=(10010100)C. [-A]原=(01101101)D. [A]原=(00010011)1-6.一个十六路数据选择器,其选择控制输入端的数量为( A )A .4个 B. 6个 C. 8个 D. 3个1-7.四个逻辑相邻的最小项合并,可以消去( B )个因子。

电子科大数字电路,期末试题101102半期考试试卷-答案

电子科大数字电路,期末试题101102半期考试试卷-答案

电子科技大学二零零九年至二零一零学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟)考试日期2011年4月23日一二三四五六七八九十总分评卷教师I. To fill the answers in the “( )” (2’ X 19=38)1. [1776 ]8 = ( 3FE )16 = ( 1111111110 )2= ( 1000000001 ) Gray .2. (365)10 = ( 001101100101 )8421BCD=( 001111001011 ) 2421 BCD.3.Given an 12-bit binary number N. if the integer’s part is 9 bits and the fraction’s part is 3 bits ( N = a8 a7 a6 a5 a4 a3 a2 a1 a0 . a-1 a-2 a-3), then the maximum decimal number it can represent is ( 511.875 ); the smallest non-zero decimal number it can represent is ( 0.125 ).4. If X’s signed-magnitude representation X SM is(110101)2, then it’s 8-bit two’s complement representation X2’s COMP is( 11101011 ) , and (–X)’s 8-bit complement representation (–X) 2’s COMP is ( 00010101 )2 .5. If there are 2011 different states, we need at least ( 11 ) bits binary code to represent them.6.If a positive logic function expression is F=AC’+B’C(D+E),then the negative logic function expression F = ( (A+C’)(B’+(C+DE)) ).7. A particular Schmitt-trigger inverter has V ILmax = 0.7 V, V IHmin = 2.1 V, V T+= 1.7 V, and V T-= 1.3 V, V OLmax=0.3V, V OHmin=2.7V. Then the DC noise margin in the HIGH state is ( 0.6V ), the hysteresis is ( 0.4V ). 8.The unused CMOS NAND gate input in Fig. 1 should be tied to logic ( 1 ).Fig.1Circuit of problem I-89. If number [ A ] two’s-complement =11011001and [ B] two’s-complement=10011101 , calculate[-A-B ]two’s-complement, [-A+B ]two’s-complement and indicate whether or not overflow occurs.[-A-B ] two’s-complement=[ 10001010 ], overflow: [ yes ][-A+B ] two’s-complement=[ 11000100 ], overflow: [ no ].10.The following logic diagram Fig.2 implements a function of 3-variable with a 74138. The logic function can be expressed as F (A,B,C) = ∑A,B,C ( 0,1,2 ).Fig.2 Circuit of problem I-10II. There is only one correct answer in the following questions.(3’ X 9 = 27)1. Which of the following Boolean equations is NOT correct? ( B )A) A+0=A B) A1 = AC) D)2. Suppose A2’s COMP =(1011),B2’s COMP =(1010),C2’s COMP =(0010). In the following equations, the most unlikely to produce overflow is( C )。

最新电子科大数字电路,期末试题-2006-1数电半期考试

最新电子科大数字电路,期末试题-2006-1数电半期考试

电子科技大学二零零五至二零零六学年第二学期期中考试“数字逻辑设计及应用”课程考试题 期中卷(120分钟)考试形式:闭卷 考试日期 2006年4月22日课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末60 分一、填空题(每空1分,共15分)1、( 323 )10 =( 101000011 ) 22、(0. 4375 )10 =( 0.0111 ) 23、(1101.0011) 2 = ( 13.1875 )104、(FD .A )16 = ( 11110000.1010 ) 2= ( 360.50 )85、( 4531 )10 = ( 0100 0101 0011 0001 ) 8421BCD 。

6、写出与下列十进制数对应的8-bit 原码(signed-magnitude),补码(two ’s-complement)和反码 (one ’s-complement)表达:7、已知二进制数 A = 10110100,对应的格雷码(GRAY CODE )表达为( 1110 1110 ) 8、与非逻辑门电路的未用输入端应接在( 高电平或某一个输入信号端 )上。

9、已知二进制数 A 的补码为:[A]补= 10110100,求 [-A]补=( 01001100 )二、填空题(每空3分,共30分)1、已知一个函数的积之和(与或式, The sum of productions )列表表达式为 F =∑ABC (1,4,5,6,7),问与其对应的最简积之和表达式为:F =( A + B ’C )。

2、对于按照逻辑式 F AC BC '=+ 实现的电路,存在静态( 1 )型冒险。

3、四变量逻辑函数F = ∑ABCD (2,4,5,7,9,14)的反函数 F ’=∏ABCD ( 2,4,5,7,9,14 )。

4、已知带符号的二进制数 X1 = +1110 ,X2 = -1011,求以下的表达,并要求字长为8位。

杭电电力电子技术期末考试

杭电电力电子技术期末考试

杭电电力电子技术期末考试案场各岗位服务流程销售大厅服务岗:1、销售大厅服务岗岗位职责:1)为来访客户提供全程的休息区域及饮品;2)保持销售区域台面整洁;3)及时补足销售大厅物资,如糖果或杂志等;4)收集客户意见、建议及现场问题点;2、销售大厅服务岗工作及服务流程阶段工作及服务流程班前阶段1)自检仪容仪表以饱满的精神面貌进入工作区域2)检查使用工具及销售大厅物资情况,异常情况及时登记并报告上级。

班中工作程序服务流程行为规范迎接指引递阅资料上饮品(糕点)添加茶水工作要求1)眼神关注客人,当客人距3米距离时,应主动跨出自己的位置迎宾,然后侯客迎询问客户送客户注意事项15度鞠躬微笑问候:“您好!欢迎光临!”2)在客人前方1-2米距离领位,指引请客人向休息区,在客人入座后问客人对座位是否满意:“您好!请问坐这儿可以吗?”得到同意后为客人拉椅入座“好的,请入座!”3)若客人无置业顾问陪同,可询问:请问您有专属的置业顾问吗?,为客人取阅项目资料,并礼貌的告知请客人稍等,置业顾问会很快过来介绍,同时请置业顾问关注该客人;4)问候的起始语应为“先生-小姐-女士早上好,这里是XX销售中心,这边请”5)问候时间段为8:30-11:30 早上好11:30-14:30 中午好 14:30-18:00下午好6)关注客人物品,如物品较多,则主动询问是否需要帮助(如拾到物品须两名人员在场方能打开,提示客人注意贵重物品);7)在满座位的情况下,须先向客人致歉,在请其到沙盘区进行观摩稍作等待;阶段工作及服务流程班中工作程序工作要求注意事项饮料(糕点服务)1)在所有饮料(糕点)服务中必须使用托盘;2)所有饮料服务均已“对不起,打扰一下,请问您需要什么饮品”为起始;3)服务方向:从客人的右面服务;4)当客人的饮料杯中只剩三分之一时,必须询问客人是否需要再添一杯,在二次服务中特别注意瓶口绝对不可以与客人使用的杯子接触;5)在客人再次需要饮料时必须更换杯子;下班程序1)检查使用的工具及销售案场物资情况,异常情况及时记录并报告上级领导;2)填写物资领用申请表并整理客户意见;3)参加班后总结会;4)积极配合销售人员的接待工作,如果下班时间已经到,必须待客人离开后下班;1.3.3.3吧台服务岗1.3.3.3.1吧台服务岗岗位职责1)为来访的客人提供全程的休息及饮品服务;2)保持吧台区域的整洁;3)饮品使用的器皿必须消毒;4)及时补充吧台物资;5)收集客户意见、建议及问题点;1.3.3.3.2吧台服务岗工作及流程阶段工作及服务流程班前阶段1)自检仪容仪表以饱满的精神面貌进入工作区域2)检查使用工具及销售大厅物资情况,异常情况及时登记并报告上级。

电子科技大学“计算机科学与技术”《数字逻辑设计及应用》23秋期末试题库含答案

电子科技大学“计算机科学与技术”《数字逻辑设计及应用》23秋期末试题库含答案

电子科技大学“计算机科学与技术”《数字逻辑设计及应用》23秋期末试题库含答案第1卷一.综合考核(共20题)1.若A+B=A+C,则一定是B=C。

()A.错误B.正确2.CMOS电路的电源电压只能使用+5V。

()A.错误B.正确3.电平异步时序逻辑电路不允许两个或两个以上输入信号()A、同时为0B、同时为1C、同时改变D、同时出现4.逻辑式A(A+B)(A+B+C)(A+B+C+D)=()A、AB、A+BC、A+B+CD、A+D5.若AB+AC=1,则一定是A=1。

()A.错误B.正确6.下列哪个不是基本的逻辑关系()。

A、与B、或C、非D、与非7.逻辑代数的三种基本运算是()A、与B、或C、非D、相除8.9.10.移位寄存器可以用作数据的串/并变换。

()A、错误B、正确11.欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。

()A.错误B.正确12.扭环形计数器都是不能自启动的。

()A、错误B、正确13.施密特触发器可以用来鉴别脉冲幅度。

()A、错误B、正确14.若A+B=A+C,则一定是B=C。

()A、错误B、正确15.下列说法中,()不是逻辑函数的表示方法。

A、真值表和逻辑表达式B、卡诺图和逻辑图C、波形图和状态图D、逻辑图16.电平异步时序逻辑电路中各反馈回路之间的竞争是由于状态编码引起的。

() T、对F、错17.18.逻辑代数的三种基本运算是()。

A.与B.或C.非D.相除19.下列电路中,是时序电路的是()。

A.二进制译码器B.移位寄存器C.数值比较器D.编码器20.移位寄存器可以用作数据的串/并变换。

()A.错误B.正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:C4.参考答案:A5.参考答案:B6.参考答案:D7.参考答案:ABC10.参考答案:B11.参考答案:B12.参考答案:A13.参考答案:B14.参考答案:A15.参考答案:C16.参考答案:F18.参考答案:ABC19.参考答案:B20.参考答案:B。

杭电 数字电路试卷2011-A

杭电 数字电路试卷2011-A

第 3 页
共 3 页

10、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用(
第1
页 共
3页
ห้องสมุดไป่ตู้
4、试用下图所示双 2 线-4 线译码器及适当逻辑门电路,构成 1 位全加器,列出真值表,画出逻辑电 路。
7. 画出序列 1011 不可重叠序列检测的原始转换图。
BIN/QUAD EN 0 0 1 G 0 3 2 1 3
一 填空选择题,每题 2 分。 (共 20 分) 1、(65)10 = ( )2 =( 2、逻辑函数
Y ( A, B , C )
)8421BCD。
m (1, 3, 5, 7 ) 以最大项表示是(
3、七段显示译码器的输出 Ya~Yg=0010010 驱动共阳极七段发光管可显示( 4、TTL 逻辑门中三极管工作在( )区和 ( )区。 5、F=A(B+C)的对偶式 F*=( ) ,反演式 F =( ) 。
3.用下列 2 选 1 的四通道数据选择器 74LS157 和四位二进制加法计数器 74LS161 以及适当门电路,设 计一个可变模值分频器,当 X=0 时,实现 M=8 分频,当 X=1 时,实现 M=5 分频。(12 分) 1) 画出完整电路图。 2) 写出对应的计数状态,并分析从哪个端口可实现所需的分频输出。
CP
三.综合分析设计题,1,2 题各 10 分,3 题 12 分。 (32 分) 1、一个寝室住四位同学,每个同学床头各有一个公共照明灯的开关:A、B、C、D,用下图所示的八 选一数据选择器 74LS151 及适当门电路设计实现控制电路,使每个同学的床头开关都能独立的控制公
C
6、下图给出了给定电路输入 A、B、C 和对应输出 F 的波形,试写出真值表,画出用最少与非门实现 的该电路逻辑图。

电子科技大学年数字电路试题

电子科技大学年数字电路试题

电子科技大学 2004年攻读工程硕士专业学位研究生入学试题 考试科目:数字电路 注意事项: 所有答案必须写在答题纸上,否则答案无效。

一、单项选择题(20分,每小题2分)1.(25.1)10的二进制数是( )。

A. 10011.0001B. 11001.0001C. 10011.1000D. 10011.10002.11101的补码是( )。

A. 00011B. 00010C. 10011D. 100103.正逻辑的“或”门在负逻辑中是( )门。

A. 或门B. 与门C. 或非门D. 与非门4.若输入变量A ,B 全为1时,输出F=0,则其输出与输入的关系是( )。

A. 异或B. 同或 C .与非 D. 或非5.已知F=BD ABC +,选出下列( )可以肯定使F=0的情况:A. A=0,BC=1B. B=1,C=1C. C=1,D=0D. BC=1,D=16.n 变量的最小项应有( )个。

A. nB. 2n C .n 2 D. 2n7.逻辑函数)(C A B A F +=的对偶函数'F 是 ( )。

A.)('C A B A F ++=B. )('C A B A F ++=C. )('C A B A F ++=D. )('C A B A F +=8.时序逻辑电路中一定包含( )。

A. 触发器B. 组合逻辑电路C. 移位寄存器D. 存储器 9.如右图所示逻辑电路的逻辑关系是( )。

A. A B B A F +=B. ))((B A B A F ++=C. B A AB F +=D.))((B A B A F ++= 10.))((C AB A F ++=,当B=0,且( )时,电路存在竞争-冒险。

A. 0=A B. 1=A C. 0=C D.1=C二、化简(10分,每小题5分)1. 用公式法化简下列逻辑函数为F 积之和式。

C AB C B BC A AC F ++=+2. 用卡若图法化简)15,11,7,5,3,1()13,9,6,4,0(),,,d m D C B A F ∑+∑=(为最简与或式。

现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年

现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年

现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年1.从大到小依次排列下列数据 (120)10, (10011010)2 , (117)8 , (B4)16。

正确的顺序为答案:(B4)16 > (10011010)2 > (120)10 > (117)82.二进制数111001的余3码是答案:100010103.8421BCD码的1000相当于十进制的数值答案:84.求[X]原=1.1101的真值和补码,求[x]反=0.1111的补码答案:-0.1101; 1.0011; 0.11115.已知十进制数为92,其对应的余3码为:答案:(11000101)余3码6.要表达一个逻辑函数常见的方法有答案:其余都是7.试选择下图门电路的输出状态答案:高阻态8.集成电路74LS245的内部结构如图所示,试说明该电路的逻辑功能。

答案:双向传输,当C=0,X的信号传送到Y;当C=1,Y的信号传送到X9.试写出图中NMOS门电路的输出逻辑表达式。

答案:10.标准或-与式是由()构成的逻辑表达式。

答案:最大项相与11.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上相邻的关系表示逻辑上的相邻。

答案:循环码12.已知逻辑电路如图所示,分析该电路的逻辑功能:答案:13.引起组合逻辑电路中竟争与冒险的原因是答案:电路延时14.已知某电路的真值表如下,该电路的逻辑表达式为答案:Y=AB+C15.八选一数据选择器74151组成的电路如图所示,则输出函数为答案:16. 74153是四选一数据选择器,电路如下。

则Y的表达式是答案:17.以下电路中常用于总线应用的有答案:三态门18.若F(A,B,C)=∑m(1,3,4,7),以下叙述正确的是:答案:F的反函数是∑m(0,2,5,6)19.可以直接实现线与的器件答案:集电极开路门20.三变量逻辑函数F(A,B,C)= A+BC,以ABC为顺序组成最小项表示中不含下列哪项答案:m1m2m0。

杭电数字电路期末试题(朱西旦)

杭电数字电路期末试题(朱西旦)

一,选择、填空、判断(2X10分)(实际考试并没有遇到判断题)
二,基本题(5X6分)
1,用卡诺图化简逻辑函数
2,已知门电路。

写出表达式,列出真值表,说明该电路完成的功能
3,已知函数直接写出反函数及它的对偶式(不需要化简)
4,画出触发器在所示输入波形作用下的输出波形
5,分析74LS290/74LS161构成的电路,画出状态转换图,判断该电路是一个几制计数器
三,综合(5X10)
1,分析图中的时序电路,画出状态图,指明其计数器类型、模值和能否自动启动2,试用一片3-8译码器74LS138及最少与非门实现电路。

列出真值表,写出表达式,画出逻辑电路图
3,用1片8选1数据选择器74LS151及最少量与非门实现函数
4,已知函数,写出输出最小项之和的表达式,画出PROM阵列图
5,用一块74LS290/74LS161及最少量与门电路实现
小结:基本每年的题目都是这样,或许会有些小改动,每次临近期末的时候,朱老师都会在课堂上展示类似以上的考试题型,所以最后几节课一定要记得去上哦。

针对以上内容,做一些例题基本上就能应付考试了(时序电路和触发器可能需要多花些工夫)。

(精选)杭州电子科技大学单片机原理期末试卷

(精选)杭州电子科技大学单片机原理期末试卷
A.1B.2C.6D.12
15.MCS—51单片机在同一级别里除串行口外,级别最低的中断源是C。
A.外部中断1B.定时器T0C.定时器T1D.串行口
二、简答题:(每小题4分,共16分)
1. 80C51系列单片机具有几个中断源?并指出各中断源对应的中断服务程序的入
口地址?
2.什么叫堆栈?复位后SP的值为多少?在程序设计时,为什么常常需要对SP重
A.PSW B.ACC C.SP D.DPTR
10.MCS-51单片机定时器T1的溢出标志TF1,若计满数产生溢出时,如不用中断
方式而用查询方式,则应B。
A.由硬件清零B.由软件清零C.由软件置位D.可不处理
11.将十进制数98转换成对应的二进制数是A。
A.1100010B.11100010C.10101010D.1000110
新赋值?
3.某8255A工作在B口选通输入、A口输出、C口高4位输出,试确定8255A
的方式控制字。
4.简述行列式键盘处理的流程。
解1、有5个中断源。
特殊地址
功能
0000H
主程序入口
0003H
外部中断0入口地址
000BH
定时器计数器0溢出中断入口地址
0013H
外部中断1入口地址
001BH
定时器计数器1溢出中断入口地址
2.访问外部存贮器时,作数据线和低8位地址线的是A。
A.P0口B. P1口C. P2口D. P0口和P2口
3.下列指令判断若定时器T0未计满数就原地等待的是B。
A.JB T0,$B.JNB TF0,$C.JNB TR0,$D.JB TF0,$
4.寻址方式就是C的方式。
A.查找指令操作码B.查找指令

杭州电子科技大学电子信息学院-杭州电子科技大学学生考试卷-模拟电路试卷(总集)

杭州电子科技大学电子信息学院-杭州电子科技大学学生考试卷-模拟电路试卷(总集)

杭州电⼦科技⼤学电⼦信息学院-杭州电⼦科技⼤学学⽣考试卷-模拟电路试卷(总集)苏州⼤学模拟电路课程试卷(1 卷)共4页院系专业成绩年级学号姓名⽇期⼀. 填空题:(20分)1. PN 结伏安特性⽅程为I=_____________________。

2. ⾼频时⼆极管的单向导电性变差,原因是PN 结存在___________(A. 结电容 B. 反向击穿 C. 单向导电性)。

3. 温度升⾼时,⼆极管的正向导通压降将。

(A. 增⼤ B. 减⼩ C. 不变)4. 单管共射电路当输⼊正弦波信号幅度很⼤时,输出信号波形可能产⽣_______和_________失真(A 饱和 B 截⽌C 交越 D 频响)。

5. 放⼤器为了稳定放⼤倍数,可以引⼊______(A.交流 B.直流)。

6. 100µV ~10V 范围内的⾳频信号, 经过_____(A.对数 B.指数 C.乘法)运算电路处理后,可以⽤0V ~10V 范围的电压表反映。

7. 已知则此电路为_________(A. HPF B. LPF C. BPF D. BEF)滤波电路。

8. ___________(A 简单 B 滞回 C 窗⼝ D 三态)⽐较器在输⼊电压⾜够⾼和⾜够低的时候,输出电平是相同的。

9. 正弦波振荡器按照选频⽹络的元件类型可分为三类:_____________、_______________和_________________。

10. 滤波电路的主要⽬的是____________________________________。

⼆.分析计算题:1.(16分)图⽰单管共射电路中,已知晶体管β=100,r bb'=200,(1)求I CQ ,U CEQ(2)求r be(3) 画出微变等效电路(4) 求Au ,Ri ,Ro1110200)(++=f f Q j f f j f f Q j Aup Au2.(12分)图⽰差动放⼤电路中,两个三极管的β=60,rbb'=200,(1)试求ICQ1 ,UC1(2)求Aud,Rid,Ro(3)求Auc3.(8分)判断如下电路的反馈类型(电压/电流,并联/串联,正/负)。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

《数字电路与数字逻辑》期末考试及答案

《数字电路与数字逻辑》期末考试及答案

《数字电路与数字逻辑》期末考试试卷考生注意:1.本试卷共有五道大题,满分100分。

2.考试时间90分钟。

3.卷面整洁,字迹工整。

1. 将下列二进制数转为十进制数(1010001)B = ( )D (11.101)B = ( )D 2. 将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+254.25)=( )真值 = ( )原码=( )反码 = ( )补码3. 把下列4个不同数制的数(76.125)D 、(27A)H 、(10110)B 、(67)O 按从大到小的次序排列()>( )>( )>( ) 。

4. 对于D 触发器,欲使Q n+1=Q n,输入D=( ),对于T 触发器,欲使Q n+1=Q n,输入T=( )5. 一个512*8位的ROM 芯片,地址线为( )条,数据线为()条。

6. 对32个地址进行译码,需要( )片74138译码器。

7. 存储器起始地址为全0,256K*32的存储系统的最高地址为( )。

8. 将下列各式变换成最简与或式的形式=+B A ( )=+B A A ()=++C B C A AB ())进制。

二、组合电路设计题(每空10分,共20分)1. 用八选一数据选择器74LS151实现逻辑函数AC BC AB C B A L ++=),,( (10分) 2、用74LS138设计一个电路实现函数F = AB+ B C (提示:在74LS138的示意图上直接连线即可)(10分)三、组合电路分析题(共10分) 已知逻辑电路如下图所示,分析该电路的功能。

四、分析题(共24分) 1、分析如下的时序逻辑电路图,画出其状态表和状态图,并画出Q1,Q2的波形图,Q1Q2初态为00。

(14分)2、电路如图所示,要求写出它们的输出函数表达式,化简,并说出它们的逻辑功能。

(10分)五、设计题(共26分)1.用JK 触发器设计一个“111”序列检测器,允许重复,要求用一个输出信号来表示检测结果。

电子科技大学数字逻辑电路期末英文考试题及试卷

电子科技大学数字逻辑电路期末英文考试题及试卷

电子科技大学XXX 学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟) 考试日期20XX 年4月25日I. TO FILL YOUR ANSWERS IN THE “[ ]” (4’ X 10=40) 1. [26.125 ]10 = [1A.2]16 2. (7A .C4)16 = ( 172.61 )8 .3. If [X]10 = -57,then [X]signed-magnitude = [ 10111001 ]2, ( Assumed the number system is 8-bit long ).4. If the signed-magnitude representation is (101101)2 for one number, then it ’s 8-bit two ’s complement representation is( 11110011 )2.5. If number [A] tw o’s -complement =11111001 and [B] two’s -complement =11010101, calculate [A-B] two’s -complement and indicate whether or not overflow occurs.[ A-B ] two’s -complement =[ 00100100 ], overflow[ NO ] 6. The binary number code is (1110101)2, then its corresponding Gray code is ( 1001111). 7. The unused CMOS NAND gate inputs should be tied to logic (____1___) or another input. 8. A CMOS circuit is shown as Fig1,it s’ logic function F =(____(A ⋅B)’______). (positive logic)9. If )(E D C B A F ⋅'+⋅'+=,then dualexpression =D F (___)))(((E D C B A F +'⋅+'⋅=______________).10. If F=∏ABCD (1,6,8,10, 13),then its invert function expression is ='F ∏ABCD (_0,2,3,4,5,7,9,11,12,14,15__).II. Give your answers whether the statements are true or false(2*5=10)F+E DFig.11. ( F ) If AB=AC is true for logic equation ,then B=C is true.2. ( F ) A product expression for all minterms of a logic function must be 1.3. ( T ) If a logic function )7,3,1(,,C B A F ∏=,then it s’ inverse funcation )7,3,1(,,'C B A F ∑=.4. ( T ) when inputs is one “1” and 1000 “0” for XOR gate, then output is “1”.5. ( T ) A properly designed two-level sum-of-products (AND-OR) circuit has no static-0 hazards.III. there is only one correct answer in the following questions.(3’ X 10=30)1. For a logical function, which representation as follows is one and only (唯一). ( C )A) logic expression B) logic diagram C) truth table D) timing diagram 2. The following logic expressions, the hazard-free one is ( D ).A) F=B ’C ’+AC+A ’B B) F=A ’C ’+BC+AB ’C) F=A ’C ’+BC+AB ’+A ’B D) F=B ’C ’+AC+A ’B+BC+AB ’+A ’C ’ 3. The output signal of ( A ) circuit is 1-out-of-M code.A) binary decoder B) binary encoder C) seven-segment decoder D) decade counter4. The logic equation for a 2-input,1-bit multiplexer is F=AC+BC ’. If we want to build a two-input OR gate (F=X+Y )with this multiplexer , show how to tie the input A, B and C? ( A ).A). The input A should be tied to logic “1”, B to X, and C to Y . B). The input A should be tied to X, B to logic “0” and C to Y . C). The input A and B should be tied together to X, and C to Y . D). The input A should be tied to logic “0”, B to X, and C to Y .5. For a NAND gate in positive logic, if negative logic is adopted ,then NAND gate will be changed to ( D )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

杭州电子科技大学 2011-2012 学年第二
学期期末考试试题(答案)

试卷类别: 3 卷考试时间: 120 分钟考试科目:数字电路
学院______________系级班
姓名学号毛

题号一二三四总分
得分
线
得分评卷人一、选择题(每小题 2 分,共 20 分)

1.八进制( 273)8中,它的第三位数 2 的位权为 ___B___。

A .(128)10B.(64)10C. (256)10D.(8)10
2. 已知逻辑表达式F AB A C BC,与它功能相等的函数表达式
请_____B____。

A.FAB B.F AB C
C.F AB AC D.F AB BC
勿3. 数字系统中,采用 ____C____可以将减法运算转化为加法运算。

A.原码B.ASCII 码C.补码D. BCD 码4.对于如图所示波形 , 其反映的逻辑关系是 ___B_____。



A .与关系B.异或关系C.同或关系D.无法判断
数字逻辑电路3卷答案第1页共8页
5.连续异或 1985 个 1 的结果是 ____B_____。

A . 0 B. 1 C.不确定D.逻辑概念错误
6. 与逻辑函数F A B C D 功能相等的表达式为___C_____。

A.FABCD B.FABCD
C.F ABCD D.FABCD
7.下列所给三态门中,能实现 C=0时,F= AB;C=1时,F 为高阻态的逻辑功能的是 ____A______。

A & A &
B F B F
C
EN C
EN
A B
A
& A &
B F B F
C
EN C
EN
C D
8.如图所示电路,若输入 CP脉冲的频率为 100KHZ,则输出 Q的频率

_____D_____。

A . 500KHz B.200KHz
Q C. 100KHz D.50KHz D
CP
C Q
9.下列器件中,属于时序部件的是_____A_____。

A .计数器B.译码器C.加法器D.多路选择器
装10.下图是共阴极七段 LED 数码管显示译码器框图,若要显示字符“ 5”,则译码器输出 a~g 应为 ____C______。

A . 0100100 B.1100011 C. 1011011 D.0011011
a a
b
c
d
e
f g

f
b
g
译码器
e c
线
d
共阴极 LED 数码管 A B C D
内得分评卷人二、填空题(每小题 2 分,共 20 分)
请11.TTL 电路的电源是 __5__V,高电平 1 对应的电压范围是 __2.4-5____V 。

12.N 个输入端的二进制译码器,共有___ 2N ____个输出端。

对于每一组
输入代码,有 ____1____个输出端是有效电平。


13.给 36 个字符编码,至少需要 ____6______位二进制数。

14.存储 12 位二进制信息需要 ___12____个触发器。


15.按逻辑功能分类,触发器可分为 __RS___、__D__、 __JK__、 _T_等
四种类型。

n n+1
=0, 则输入 D=__0_____。

16. 对于 D触发器,若现态 Q= 0 ,要使次态 Q

17.请写出描述触发器逻辑功能的几种方式 ___特性表、特性方程、状态
图、波形图 _________。

18. 多个集电极开路门( OC 门)的输出端可以 _____ 线与 _______。

19.T 触发器的特性方程是 ___ Q n 1
T Q n _____, 当 T=1时, 特性方程为
___Q n 1 Q n _____, 这时触发器可以用来作 ___2 分频器 _____。

20.构造一个十进制的异步加法计数器,需要多少个 __4____触发器。

计数器的进位 Cy 的频率与计数器时钟脉冲 CP 的频率之间的关系是 ____1﹕10_________。

得分
评卷人
三、分析题 (共 40 分)
21.(本题满分 6 分)用卡诺图化简下列逻辑函数
F (A, B, C, D)
m(0,1,2,8,9,10,12,13,14,15)
解:画出逻辑函数 F 的卡诺图。

得到
CD AB 00 01 11 10 00 1
1 1
01
11
1 1 1 1 10
1
1
1
F AB AC BC AD BD
22. (本题满分 8 分)电路如图所示, D 触发器是正边沿触发器,图中 给出了时钟 CP 及输入 K 的波形。

的波形。

(1)试写出电路次态输出 Q n 1
逻辑表达式。

( )画出
Q, Q
2 K =1 D Q
Q
CP
CP
C
K
QQ
Q
解: Q n 1 D K
Q n
Q
装订线内请勿答题23.(本题满分 10分)分析图示逻辑电路,求出 F的逻辑函数表达式,化简后用最少的与非门实现之,并画出逻辑电路图。

A
B 1
1
1
C
& & F
B 1 1
C
A &
C
解 :
F [A (B C)(B C)][ AC (B C)(B C)]
A(B C)(B C) AC(B C)(B C)
A( BC B C ) AC(BC BC)
ABC ABC A BC
ABC ABC ABC
24.(本题满分 16分)今有 A、B、C三人可以进入某秘密档案室,但条件是 A、B、C三人在场或有两人在场,但其中一人必须是 A,否则报警系统就发出警报信号。

试:
(1)列出真值表;(2)写出逻辑表达式并化简;(3)画出逻辑图。

解:设变量 A 、B、C 表示三个人,逻辑 1 表示某人在场, 0 表示不在场。

F 表示警报信号, F=1表示报警, F=0 表示不报警。

根据题意义,列出真值表
A B C F
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 0
由出真值表写出逻辑函数表达式,并化简
F ABC ABC ABC ABC AC C(A B)
画出逻辑电路图
A1&
≥ 1 F
C 1
&
=1
B
得分评卷人
四、综合应用题(每小题10分,共20分)

25.3-8 译码器 74LS138逻辑符号如图所示, S1、S2、S3为使能控制端。

试用两片 74LS138构成一个 4-16 译码器。

要求画出连接图说明设计方案。


Y7 Y6 Y5 Y4 Y3 Y 2 Y1 Y0
74LS138
线S S S
A2A1 A0
1 2 3

解:
A 0
请 A 1
A 2
1 勿 A 3


Y 0 74138
Y 7
Y8 74138
Y 15
26.下图是由三个 D 触发器构成的寄存器,试问它是完成什么功能的寄存器?设它初始状态 Q2 Q1 Q0 =110,在加入 1 个 CP 脉冲后, Q2 Q1 Q0等于多少?此后再加入一个 CP 脉冲后, Q2 Q1 Q0等于多少?
Q2 Q1 Q0
DCI DCI DCI
CP
解 : 时钟方程
CP CP CP CP
0 1 2
激励方程
D
0 Q n , D
1
Q n , D
2
Q n
2 0 1
状态方程
Q0n 1 D0 Q2n, Q1n 1 D1 Q0n, Q2n 1 D2 Q1n 状态表
Q n Q n Q n Q n 1 Q n 1 Q n 1
2 1 0 2 1 0
1 1 0 1 0 1
1 0 1 0 1 1
0 1 1 1 1 0
画出状态图。

相关文档
最新文档