现代电子技术基础(数字部分)课后答案(臧春华郑步生刘方崔晓平著)北京航空航天大学出版社

合集下载

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案
0
=(.01)B (011 111 B=O
(1111 B=H
(4 )
2
20
1
0
21
1
0
1 1
=B
B=2-1+2-3+2-4= 100)B=O B=H
满足要求。
将下列二进制数转换为十六进制数: ( l ) ( 101001)B (2)( ) B
解: (l) ( 0010 1001)B=(29)H
(2)( 1000 ) B=H 1. 3 将下列十六制数转换为二进制数:
01
1101
A
B
非门)表示。解:真值表
FABBCACABBCAC
& 1
& 1
& 1
& Y
C
用代数法化简下列各式
(1)AB BC A(
)
(2)(A B AB
(3)ABC B C( )
(5)AB AB AB AB
)
4 ABABCABAB (
)
(6)(A B
) (A B) (AB AB)( )
(7)B ABC AC AB BC
第3章 写出如图题 所示电路对应的逻辑表达式。
解:
a) LABA(BBCC
)
b L ABCABC
L ABC L ABC ABC ABC1
2
组合逻辑电路及输入波形(A、B)如图题 所示,试写出输出端的逻辑表达式并画出
输出波形。
解:
LABABAB
L
设有四种组合逻辑电路,它们的输入波形 A、B、C、D 如图题 (a)所示,其对 应的输出波形为 W、X、Y、Z 如图 题 (b)所示,试分别写出它们的简化逻辑表达式。

电子技术基础习题答案(模拟部分)

电子技术基础习题答案(模拟部分)

精编资料
?电子技术根底?习题答案(模拟局部) 半导体二极管半导体三极管放大电路根底负反应放大电路与根本运算电路线性集成电路的应用集成模拟乘法器及其应用...
技术根底
?电子技术根底?习题答案〔模拟局部〕
第一章半导体二极管
第二章半导体三极管第三章放大电路根底
第四章负反应放大电路与根本运算电路
第五章线性集成电路的应用
第六章集成模拟乘法器及其应用
第七章信号产生电路
第八章直流稳压电源
?电子技术根底?习题〔数字局部〕第一章绪论
第二章逻辑代数根底
第三章逻辑门电路
第四章集成触发器
第五章脉冲信号的产生和整形
第六章组合逻辑电路
第七章时序逻辑电路
第八章数模和模数转换器。

电子技术基础课后习题答案

电子技术基础课后习题答案

7.7(V)



Ii
Ib
Ic
rbe

Ui
Rb
Re

Ib
RL

Uo


U o I e ( R e // R L )

I b (1 )( R e // R L )



U i I b rbe I e ( R e // R L )


I b rbe I b (1 )( R e // R L )
放映结束 感谢各位批评指导!
谢 谢!
让我们共同进步
R
,此时
E
会引起 Au绝对值变小, ri变大。
2.10
+VCC
Rb
C
B
IB
E
Re
Q 点:
I BQ
V CC U BEQ R b (1 ) R e
15
200 k (1 80 )3 k
0 .03 (mA )
I CQ I BQ 80 0 .03 2 .4 ( mA )
UCEQVCCIEQRE 15(180)0.031033103
)
R e // 36 .8 36 .4 ( )
2.14
ic1
ib1 rbe1
ib1
uic
RC
RE
iRE
共模输入的微变等效电路 (单管)
共模信号即它们的平均
值,
则共模输入电压
:
u ic
u i1 u i2 2
20
10 2
15 ( mV
)
uoc1, uoc差模信号即它们的不同
值(差值),
则差模输入电压

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案

,)
10
0000 1001
CD AB 00 01 11 10
00
1
1
01
1
1
11
1
1
10
1
1
(6)Y A B C D( ,
,
m(0,1,4,6,9,13)
CD AB 00 01 11 10
00
1
0
1100
01
1
11
1
0
10
1
0
d(3,5,7,11,15)
AB AC
(7)Y A B C D( ,
,
m(0,13,14,15) d(1,2,3,9,10,11)
(2)
2 127 1 2 63 1 2 31 1 2 15 1
27 1 23 1 21 1
0
127=(1111111)B (001 111 111)B=(177)O (0111 1111)B=(7F)H
(3)
2 254 0 0.25 2 127 1
2 63 110
2 31
2 15 1 2 7 1
1.00
C 1, G1 不工作,G2 工作 F
1B B
C 0 , G1 工作,G2 不工作 F
8
(
1)
() (1 C B
ABCD ABD BC D ABD DC BC BD ABD C BC BD ()
ABD ABC BC BD BD DA BC CA BD BA BC BA ()
AB BC BD
(10) AC ABC BC ABC AC ABC BC ABC (A C A B C BC ABC AB AC CA CB C BC ABC)(

现代电子技术基础(数字部分) 课后答案(臧春华 郑步生 刘方 崔晓平 著) 北京航空航天大学出版社

现代电子技术基础(数字部分) 课后答案(臧春华 郑步生 刘方 崔晓平 著) 北京航空航天大学出版社

解:(1) F = AB(C + D)(B + C + D) = A + B + CD + BCD = A + B + CD + CD
(2) F = ABC + CD + AD = (A + B + C)(C + D)(A + D) (3) F = AB + CD(A + BC + D) = AB + CD + A(BC + D)
100110
1.9 将下列自然二进制数转换成格雷码。
(1) 011010;
(2) 10011001。
解: (1) (011010)2=(010111)gray
(2) (10011001)2=(11010101)gray
1.10 将下列格雷码转换成自然二进制数。
(1) 001101;
(2) 10010。
(与非—与非)
(或非-或非)
2.11 写出图 2-1 所示电路的逻辑表达式(无需化简)。
(与或非)
(a)
(b) 图 2-1 题 2.11 的逻辑图
解:(a) F1=A ⊕ B ⊕ C F2 =AB+(A ⊕ B)C
(b) Y=ABC ⋅ ABD ⋅ B ⋅ ABD ⋅ ACD ⋅ D = ABC ⋅ ABD ⋅ B+ABD ⋅ ACD ⋅ D
解: (3) (0.57)10=(0.1001)2 (4) (1.375)10=(1.0110)2
1.5 转换下列十六进制数为二进制数。 (1)10A; (2)0.521。
解:
(1) (10A)16=(100001010)2 (2) (0.512)16=(0.010100010010)2

《电子技术基础》第五版(数字部分)高教版课后答案

《电子技术基础》第五版(数字部分)高教版课后答案

第一章数字逻辑习题1.1 数字电路与数字信号1.1.2 图形代表的二进制数MSB LSB0121112(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于2(2)127 (4)解:(2)(127)D=27-1=()B-1=(1111111)B=(177)O=(7F)H(4)()D=B=O=H二进制代码1.4.1 将下列十进制数转换为8421BCD 码:(1)43 (3)解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)yo u (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43 的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,33逻辑函数及其表示方法解: (a)为与非,(b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3) A⊕B AB AB(A⊕B)=AB+AB解:真值表如下A(1BC ) ACD C DEA ACD C DEA CDCD EA C D E2.1.4 用代数法化简下列各式(3) ABC B C)A B A B(A B)(A B)B AB ABAB BA BAB(9) ABC D ABD BC D ABCBD BC 解:ABC D ABD BC D ABCBD BCB( A C D) L D( A C)(3) (L A B)(C D)2.2.2 已知函数L(A,B,C,D)的卡诺图如图所示,试写出函数L 的最简与或表达式解:L( A, B, C, D) BC D BCD B C D ABD2.2.3 用卡诺图化简下列个式(1)ABCD ABCD AB AD ABC3解:ABCD ABCD AB AD ABCABCD ABCD AB C C D D AD B B C C ABC D D)()()()()( ABCD ABCD ABC D ABCD ABC D ABC D ABC D(6)L( A, B, C, D) ∑m解:(0, 2, 4, 6, 9,13)∑d(1, 3, 5, 7,11,15)L A D(7)L( A, B, C, D) ∑m解:(0,13,14,15)∑d(1, 2, 3, 9,10,11)2.2.4 已知逻辑函数L AB BC C A,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1>由逻辑函数写出真值表3>由卡诺图,得逻辑表达式L AB BC AC用摩根定理将与或化为与非表达式L AB BC AC AB B C A C4>由已知函数的与非-与非表达式画出逻辑图第三章习题MOS 逻辑门电路3.1.1 根据表题 所列的三种逻辑门电路的技术参数,试选择一 种最合适工作在高噪声 环境下的门电路。

电子技术基础(数字部分)第五版答案

电子技术基础(数字部分)第五版答案

第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:〔1〕周期;〔2〕频率;〔3〕占空比例MSBLSB0 1 2 11 12 〔ms〕解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制1.2.2将以下十进制数转换为二进制数,八进制数和十六进制数〔要求转换误差不大于 42. 〔2〕127 〔4〕2.718解:〔2〕〔127〕D=-1=〔10000000〕B-1=〔1111111〕B=〔177〕O=〔7F〕H 72〔4〕〔2.718〕D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将以下十进制数转换为8421BCD码:〔1〕43 〔3〕254.25解:〔43〕D=〔01000011〕BCD1.4.3试用十六进制写书以下字符繁荣ASCⅡ码的表示:P28〔1〕+ 〔2〕@ 〔3〕you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

〔1〕“+〞的ASCⅡ码为0101011,那么〔00101011〕B=〔2B〕H〔2〕@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1. 6.1中,输入信号A,B`的波形,画出各门电路输出L的波形。

解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明以下恒等式(3)ABABAB⊕=+〔A⊕B〕=AB+AB 解:真值表如下ABAB⊕ABABAB⊕AB+AB111111111111由最右边2栏可知,与AB+AB的真值表完全相同。

数字电子技术基础课后答案(李雪飞)

数字电子技术基础课后答案(李雪飞)
[题2.10]
(1)
(2)
[题2.11]
(1)
(2)
[题2.12]
Y1为高电平,Y2为低电平,Y3为低电平,Y4为高阻态,Y5为低电平,Y6为高阻态,Y7为低电平,Y8为低电平,Y9为高电平,Y10为低电平
[题2.13]
Y1为低电平,Y2为低电平,Y3为低电平,Y4为低电平
[题2.14]
这种扩展输入端的方法不能用于TTL门电路。CMOS门电路的内部结构决定了其输入端的个数不能太多,由于其输入信号的范围较宽(0~VDD),因此,可以采用本题的扩展方式。而TTL门的输入输出信号的高低电平分别为3.6V和0.3V。
对于Y3和Y4来说,采用此连接方式后,不能满足TTL电路输出电平的要求,无法驱动后级TTL门工作。
[题2.15]
(a)错。TTL门电路不能直接驱动晶体管,否则在与非门输出高电平3.6V时,会将晶体管和门电路损坏。应在晶体管基极接一个电阻Rb,电路如图(a)所示。
(b)错。集电极开路门应用中必须在电源与其输出端之间加一个外接电阻,正确的电路如图(b)所示。
[题3.18]
电路如下图
当M=0时,
当M=1时,
[题3.19]
[题3.20]
解:设两个5位二进制数分别为A( )和B( )。依据题意,将两个5位二进制数的高4位,即 和 分别接入比较器的数据输入端,将 和 比较的结果 , 和 分别接入级联输入的 , 和 端,其函数表达式为
[题3.21]
解:由电路写出输出Y的逻辑函数式为
[题1.4]
(1)(2942)D(2)(10010010.01110101)BCD
[题1.5]
(1)原码和补码都是01001(2)原码是11101,补码是10011

电子技术基础第五版习题册参考答案

电子技术基础第五版习题册参考答案

电子技术基础第五版习题册参考答案电子技术基础是一门涉及广泛且实用性强的学科,其第五版习题册对于学习者巩固知识、提升能力具有重要意义。

以下是为您提供的参考答案,希望能对您的学习有所帮助。

一、直流电路部分1、电路的基本概念和定律习题 1:计算通过电阻 R =5Ω 的电流,已知电阻两端的电压为10V。

解:根据欧姆定律 I = U/R,可得 I = 10V /5Ω = 2A。

习题 2:已知电源电动势 E = 12V,内阻 r =1Ω,外接电阻 R =5Ω,求电路中的电流和电源的端电压。

解:电路中的总电阻 R总= R + r =5Ω +1Ω =6Ω,电流 I = E / R总= 12V /6Ω = 2A。

电源的端电压 U = IR =2A × 5Ω = 10V。

2、电阻的串联、并联和混联习题 3:三个电阻 R1 =2Ω,R2 =3Ω,R3 =6Ω 串联,求总电阻。

解:总电阻 R = R1 + R2 + R3 =2Ω +3Ω +6Ω =11Ω。

习题 4:两个电阻 R1 =4Ω,R2 =12Ω 并联,求总电阻。

解:总电阻 1/R = 1/R1 + 1/R2 ,即 1/R =1/4Ω +1/12Ω ,解得 R =3Ω 。

3、基尔霍夫定律习题 5:在如图所示的电路中,已知 I1 = 2A,I2 =-1A,I3 =3A,求 I4 。

解:根据基尔霍夫电流定律,在节点处电流的代数和为零,所以 I1 + I2 + I3 + I4 = 0 ,即 2A 1A + 3A + I4 = 0 ,解得 I4 =-4A 。

习题 6:在如图所示的电路中,已知 U1 = 10V,U2 =-5V,U3= 3V,求 U4 。

解:根据基尔霍夫电压定律,在回路中电压的代数和为零,所以U1 U2 U3 + U4 = 0 ,即 10V (-5V) 3V + U4 = 0 ,解得 U4 =-12V 。

二、交流电路部分1、正弦交流电的基本概念习题 7:已知正弦交流电压 u = 10sin(314t + 30°) V,求其最大值、有效值、角频率、频率和初相位。

(完整版)电子技术基础(数字部分)康华光(第五版)习题解答

(完整版)电子技术基础(数字部分)康华光(第五版)习题解答

1.1.1一数字信号的波形如图1.1.1所示,试问该波形所代表的二进制数是什么?解:0101 10101.2.1试按表1.2.1所列的数字集成电路的分类依据,指出下列器件属于何种集成度器件:(1) 微处理器;(2) IC计算器;(3) IC加法器;(4) 逻辑门;(5) 4兆位存储器IC。

解:(1) 微处理器属于超大规模;(2) IC计算器属于大规模;(3) IC加法器属于中规模;(4) 逻辑门属于小规模;(5) 4兆位存储器IC属于甚大规模。

1.3.1将下列十进制数转换为二进制数、八进制数、十六进制数和8421BCD码(要求转换误差不大于2-4):(1) 43 (2) 127 (3) 254.25 (4) 2.718解:(1) 43D=101011B=53O=2BH;43的BCD编码为0100 0011BCD。

(2) 127D=1111111B=177O=7FH;127的BCD编码为0001 0010 0111BCD。

(3) 254.25D=11111110.01B=376.2O=FE.4H;0010 0101 0100.0010 0101BCD。

(4) 2.718D=10.1011 0111B=2.56O=2.B7H;0010.0111 0001 1000BCD。

1.3.3将下列每一二进制数转换为十六进制码:(1) 101001B (2) 11.01101B解:(1) 101001B=29H (2) 11.01101B=3.68H1.3.4将下列十进制转换为十六进制数:(1) 500D (2) 59D (3) 0.34D (4) 1002.45D解:(1) 500D=1F4H (2) 59D=3BH (3) 0.34D=0.570AH(4) 1002.45D=3EA.7333H1.3.5 将下列十六进制数转换为二进制数: (1) 23F.45H(2) A040.51H解:(1) 23F.45H=10 0011 1111.0100 0101B(2) A040.51H=1010 0000 0100 0000.0101 0001B1.3.6 将下列十六进制数转换为十进制数: (1) 103.2H(2) A45D.0BCH解:(1) 103.2H=259.125D (2) A45D.0BCH=41024.046D2.4.3 解:(1) LSTTL 驱动同类门mA I OL 8(max)= mA I IL 4.0(max)= 204.08==mA mAN OL mA I OH 4.0(max)=mA I IH 02.0(max)=2002.04.0==mAmA N OHN=20(2) LSTTL 驱动基本TTL 门mA I OL 8(max)= mA I IL 6.1(max)=56.18==mA mAN OL mA I OH 4.0(max)=mA I IH 04.0(max)=1004.04.0==mAmA N OHN=52.4.5 解:E D BC AB E D BC AB L +++=⋅⋅⋅=__________________________2.6.3 解:B=0时,传输门开通,L=A ;B=1时,传输门关闭,A 相当于经过3个反相器到达输出L ,L=A A B L 0 0 0 0 1 1 1 0 1 1 1 0所以,B A B A B A L ⊕=+= 2.7.1 解:C ,__________BC C B =D ,__________DE D E =__________DE BC ⋅,______________________________________________________)(DE BC A DE BC A +=⋅__________GF AF ⋅,_______________________________________________________________________)()(G A EF GF AF E GF AF E +=+=⋅____________________________________________________________________)()()()(G A EF DE BC A G A EF DE BC A L +++=+⋅+=2.7.2 解:B A B A B A B A AB A B B A ⊕=+=+⋅=⋅⋅)(__________________________B A L ⊕==A ⊙B2.9.11 解:当没有车辆行驶时,道路的状态设为0,有车辆行驶时,道路的状态为1;通道允许行驶时的状态设为1,不允许行驶时的状态设为0。

数电课程设计 - JK同步时序逻辑电路

数电课程设计 - JK同步时序逻辑电路

贵州大学明德学院课程设计报告课程名称:同步时序电路设计系部:机械与电气工程系专业班级:电信081班小组成员:宋亚雄、彭涛、毛晓龙指导教师:吴锐老师完成时间:2010年1月9日目录一、设计要求 (3)二、设计的作用、目的 (3)三、设计的具体实现 (4)1、系统概述 (4)2、电路分析与设计 (7)⑴与门逻辑电路 (7)⑵异或门逻辑电路 (8)⑶下降沿JK触发器 (8)⑷电路分析 (10)⑸发展及应用 (11)四、心得体会及建议 (12)五、附录 (14)六、参考文献 (15)同步时序电路课程设计报告一、设计要求课程设计的基本任务,是着重提高动手能力及在字集成电路应用方面的实践技能,培养综合运用理论知识解决实际问题的能力。

各组人员可分别通过设计图纸,上网查找资料以及撰写报告这几个过程来锻炼逻辑思维能力及实际动手能力。

从实际操作中学习知识,思考存在的问题以及解决问题。

提交的文件包括:1、一份用WORD完成的课程设计报告,要求打印,格式见后面的附件,2、设计图纸(A2图纸)手绘或使用相关绘图软件皆可。

设计图的元器件要求全部用与、或、非门实现并用虚线框表明模块名称。

题目如下:用JK触发器设计一同步时序电路,其状态表如下:表1.1二、设计的作用、目的随着时代的发展,电子技术的日新月异,数字系统越来越广泛地运用于各个领域,而时序电路逻辑的正确性及稳定性是数字系统成败的关键。

我们作为电子信息工程工程专业的学生,就应该抓住时代的脉搏,在自己的专业课程上下功夫,在理论知识丰富的情况下,更要加强动手能力,努力提高我们自身的综合素质。

我们本次设计应该要达到以下几点:⑴通过本次课程设计,巩固所学知识,掌握同步时序电路的组成,分析。

⑵掌握各类型触发器的特性方程,以及相互之间的转换。

⑶熟练分析时序电路,能写出已知电路的时钟方程,激励方程,输出方程,特性方程,能够列出真值表,画出状态图、时序图。

三、设计的具体实现1、系统概述同步时序电路的设计是电路分析的逆过程,即是由逻辑问题的描述,产生实现逻辑功能的电路,其主要设计步骤如下:第一步:根据问题的逻辑要求,建立原始流程表。

(完整word版)《电子技术基础》第五版课后答案

(完整word版)《电子技术基础》第五版课后答案

第一章数字逻辑习题1.1数字电路与数字信号1。

1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0。

01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1。

2数制21.2。

2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2。

718)D=(10。

1011)B=(2。

54)O=(2.B)H1。

4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1。

4。

3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@(3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+"的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331。

6逻辑函数及其表示方法1。

6.1在图题1。

6。

1中,已知输入信号A,B`的波形,画出各门电路输出L的波形.解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB A B A B ⊕AB AB A B ⊕ AB +AB 0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。

现代电子技术基础(数字部分)_第八章课件(臧春华_郑步生_刘方_崔晓平_著)_北京航空航天大学出版社(1)

现代电子技术基础(数字部分)_第八章课件(臧春华_郑步生_刘方_崔晓平_著)_北京航空航天大学出版社(1)

二、集成A/D转换技术
1、并行型A/D转换器
特点: 转换速度 快(100MHz以 上),器件量 过大,精度不 高。
并行ADC输入输出关系表
2、串/并行型A/D转换器
特点:兼顾转换速度和器件量。
3、逐次比较型A/D转换器
特点:转换速度中速(几十K到几百KHz), 成本较低。
3位数码设定器的状态变化图
WR 2 XFER
D7 8 Q7 位 输 入 锁 存 D0 器 Q0 LE1 & & &
D7
Q7 8 位 D/A 锁 存 器 D0 Q 0 LE2
8 位 D/A 转 换 器
VREF IOUT1 IOUT2
RFB AGND
VCC DGND
LE1 ILE CS WR1
LE2 WR2 XFER
4、电流激励型DAC
特点:用恒流源IREF,开关内阻不影响转换精度, 电子开关用差分放大器,速度高。
三、DAC的主要技术指标
VLSB:最小输出电压,输入D只有最低位为1时 的输出电压。
VFSR:满量程输出电压,输入D的各位都为1时 的输出电压。
2、转换误差
DAC转换误差产生的原因有许多,包括参考电 压的偏差、运放的零点漂移、电阻网络阻值的偏差、 电子开关有压降等。 ①、绝对误差 实际值和理想值之间的最大差值。通常用VLSB或 LSB表示。如:1/2 VLSB等。
双极性电压输出电路(续)
VR 7 V0 7 ( Di 2i 27 ) 2 i 0
表8-1-2 典型输入下双极性DAC的输出模拟电压 输入D 输出VO(VR=+5V) 输出VO(VR=-5V)
00000000
00100000 01000000 01100000 10000000 10100000 11000000 11100000 11111111

现代电子技术基础(数字部分)_第五章课件(臧春华_郑步生_刘方_崔晓平_著)_北京航空航天大学出版社(1)

现代电子技术基础(数字部分)_第五章课件(臧春华_郑步生_刘方_崔晓平_著)_北京航空航天大学出版社(1)

一、根据输入序列推导状态表(图)
步骤:
1、选择状态,以记忆电路输入的历史过程;
2、对每一个状态,考察在每一种输入组合下 应转入的下一个状态和输出,从而导出原 始状态图; 3、由状态图导出原始状态表。
例1:设计一个01序列检测器(米里型)
x 序列 检测器 z CP 1 2 3 4 5 6 7 8 91011121314 x 0101000 0001111 z 0101000 0001000
第5章:同步时序电路设计
§5-1 同步时序电路的建模 §5-2 用触发器实现同步时序电路
§5-3 用MSI时序模块设计同步时序电路
§5-4 数字系统设计初步 §5-5 小结
§5-1 同步时序电路的建模
用状态表或状态图等逻辑表述方法表示要设计的 同步时序电路。 一、根据输入序列推导状态表(图) 二、根据输出序列推导状态表(图)
╳ ╳ ╳
110
Q2n+1Q1n+1Q0n+1/z
S0
S4 S5
S2 S3
S1
误码检测器(次态方程)
误码检测器(激励方程及电路图)
n n n n n n Q n 1 Q n Q1 Q1 x ( Q2 Q n ) Q1 xQ2 Q1 Q n ; K 2 Q1n 2 2 2 2 n n n n n n Q1 1 Q0 ( Q n Q1 ) Q0 Q1n Q0 Q1 ; 1 n n n n n n n n n Q0 1 Q1 Q1 ( Q0 Q0 ) Q1 Q0 Q1 Q0 ; n K1 Q 0 n J 2 Q1 x n J1 Q0 n J 0 Q1
X
1 &
1 1
CP

现代电子技术基础(数字部分)_第三章课件(臧春华_郑步生_刘方_崔晓平_著)_北京航空航天大学出版社(1)

现代电子技术基础(数字部分)_第三章课件(臧春华_郑步生_刘方_崔晓平_著)_北京航空航天大学出版社(1)
输出端除0,1状态外,还有一种高阻态,等效 于输出端开路。输出端可以并联,但要保证在同一 时刻最多只有一个输出端不是高阻态。
三态输出结构的应用(1)
Y3 Y2 Y1 Y0
0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 其它 0 1 0 0 0
Y
高阻
d0 d1 d2 d3
不允许
Y0~Y3在同一时刻只有一个为1; 当Yi=1时,Y=di。
分析:已知逻辑电路,导出电路的逻辑功能。
一、组合电路分析步骤
二、SSI组合电路分析
三、MSI组合电路分析
一、组合电路分析步骤
步骤:
① 由给定的逻辑图逐级写出逻辑函数表达式;
② 由逻辑函数表达式列出真值表;
③ 分析、归纳电路的逻辑功能。
以上各步骤不是一成不变的,应视具体情况 而定,只要能达到分析的目的,可以略去其中的 某些步骤。 连线画法:
用5片2-4译码器组成4-16译码器(树型扩展)
2、数据分配器
由变量译码器构成。
3、显示译码器
显示的内容:指示灯、数字、符号、图形等。 显示的器件:发光二极管、辉光管、荧光管、液晶显示器、 等离子体显示板等。 显示器的组成:单个、数码管、点阵等。 驱动器: 要求输出一定的电流使发光器件发光。
7段共阴极LED数码管
加法器:完成二进制数加法运算。
1、4位加法器的逻辑符号
2、加法器的级联
3、加法器的应用
用4位加法器构成余3码到8421码的转换器。
余3码减去3得到8421码,减3用加-3实现,-3的补 码为1101。
二、数值比较器
比较两个二进制无符号数的大小关系。
一位数值比较器
A
0 0 1 1

《电子技术基础》第五版(数字部分)高教版课后答案

《电子技术基础》第五版(数字部分)高教版课后答案

__________________________________________________ 1.1 数字电路与数字信号第一章数字逻辑习题1.1.2 图形代表的二进制数010110100MSBLSB0121112(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制−41.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 2(2)127 (4)2.718解:(2)(127)D=27-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1 将下列十进制数转换为 8421BCD 码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)yo u (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43 的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法解: (a)为与非,(b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式1 1 011111= A(1+ BC ) + ACD+C DE = A+ ACD+C DE= A+CD+CD E= A+C D+ E2.1.4 用代数法化简下列各式(3) ABC B+C)= A⊕B+ A⊕B+(A+ B)(A+ B)__________________________________________________1__________________________________________________= B + AB + AB= AB + B= A + B= AB(9) ABC D + ABD + BC D + ABCBD + BC解: ABC D + ABD + BC D + ABCBD + BC=+ +++= = =B ( A +C +D )L = D ( A +C )__________________________________________________2__________________________________________________(3)( L= A+ B)(C+ D)2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示,试写出函数 L 的最简与或表达式解:L( A, B, C, D) = BC D+ BCD+B C D+ ABD2.2.3 用卡诺图化简下列个式(1)ABCD+ ABCD+ AB+ AD+ ABC3__________________________________________________解:ABCD+ ABCD+ AB+ AD+ ABC= ABCD+ ABCD+ AB C+C D+D+ AD B+ B C+C+ ABC D+ D)( )( ) ( )( ) ( = ABCD+ ABCD+ ABC D+ ABCD+ ABC D+ ABC D+ ABC D(6)L( A, B, C, D) = m解:(0, 2, 4, 6, 9,13) +d(1, 3, 5, 7,11,15)L= A+D(7)L( A, B, C, D) = m解: (0,13,14,15) +d(1, 2, 3, 9,10,11)__________________________________________________L= AD+ AC+ AB4__________________________________________________2.2.4 已知逻辑函数L= AB+ BC+C A,试用真值表,卡诺图和逻辑图(限用非门和与非112>由真值表画出卡诺图11113>由卡诺图,得逻辑表达式L= AB+ BC+ AC 用摩根定理将与或化为与非表达式L= AB+ BC+ AC= AB⊕B C⊕A C4>由已知函数的与非-与非表达式画出逻辑图__________________________________________________5__________________________________________________第三章习题3.1 MOS 逻辑门电路逻辑门 B 逻辑门 C3.54.20.2 0.22.53.20.6 0.8P D /mW逻辑门 A 1 1.2 16逻辑门 B 逻辑门 C 5 106 10 8 1解:延时-功耗积为传输延长时间与功耗的乘积,即DP = t pd P D根据上式可以计算出各逻辑门的延时-功耗分别为DP A =t PLH +t PHLP D =+ ns (1 1.2)*16mw=17.6* 10 12 J=17.6PJ__________________________________________________-16802-16802同理得出: DP B=44PJ DP C=10PJ,逻辑门的DP 值愈小,表明它的特性愈好,所以逻辑门C 的性能最好.3.1.5 为什么说74H C 系列CMOS 与非门在+5V电源工作时,输入端在以下四种接法下都属于逻辑0: (1)输入端接地; (2)输入端接低于1.5V 的电源; (3)输入端接同类与非门的输出低电压0.1V; (4)输入端接10kΩ的电阻到地.解:对于74HC 系列CMOS 门电路来说,输出和输入低电平的标准电压值为:V OL=0.1V, V IL=1.5V,因此有:(1) Vi=0< V IL=1.5V,属于逻辑门0(2) Vi<1.5V=V IL,属于逻辑门0(3) Vi<0.1<V IL=1.5V,属于逻辑门0__________________________________________________3.1Vi<0.01V< IL3.1.7 求图题3.1.7 所示电路的输出逻辑表达式.解:图解 3.1.7 所示电路中L1= AB,L2= BC,L3= D,L4 实现与功能,即L4=L1 L2 L3,而L= L4 E,所以输出逻辑表达式为L= AB BC D E3.1.9 图题3.1.9 表示三态门作总线传输的示意图,图中n 个三态门的输出接到数据传输总线,D1,D2,……Dn为数据输入端,CS1,CS2……CSn为片选信号输入端.试问:(1) CS 信号如何进行控制,以便数据D1,D2, ……Dn通过该总线进行正常传输; (2)CS 信号能否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果所有CS 信号均无效,总线处在什么状态?__________________________________________________-724解: (1)根据图解3.1.9 可知,片选信号CS1,CS2……CSn为高电平有效,当CSi=1时第i 个三态门被选中,其输入数据被送到数据传输总线上,根据数据传输的速度,分时地给CS1,CS2……CSn 端以正脉冲信号,使其相应的三态门的输出数据能分时地到达总线上.(2)CS 信号不能有两个或两个以上同时有效,否则两个不同的信号将在总线上发生冲突,即总线不能同时既为0 又为1.(3)如果所有CS 信号均无效,总线处于高阻状态.3.1.12 试分析3.1.12 所示的CMOS 电路,说明它们的逻辑功能(A )(C )(B )(D )解:对于图题 3.1.12(a )所示的 CMOS 电路,当 EN =0 时, T P 2 和 T N 2 均导通,T P 1 和T N 1构成的反相器正常工作,L=A ,当 EN =1 时, 和 T N 2 均截止,无论 A 为高电平还是T P 211 113.1.12(d)高阻高阻高阻将处于截止状态,由( 1 )这时相当于输入端输入高电平。

现代电子线路基础(新版教材)答案

现代电子线路基础(新版教材)答案

第六章习题答案6.1 在题图6.1所示调谐放大器中,工作频率f o =10.7MHz,L 1-3=4μH,Q o =100, N 1-3=20匝, N 2-3=5匝, N 4-5=5匝,晶体管3DG39在f o =10.7MHz 时测得g ie =2860μS,C ie =18pF, g oe =200μS, C oe =7pF,|y fe |= 45mS,y re =0,试求放大器的电压增益A vo 和通频带BW 。

解:25.02053~13~21===N N P , 25.02053~15~42===N N P 总电容pF 4.55)L *)f 2/((1C 20==∑πLC 振荡回路电容pF 8.53C p C p C C ie 22oe 21=--=∑ LC振荡回路固有谐振频率'0f ==10.85(MHz)固有损耗电导:''600036.710()0011g S Q L2Q f Lωπ-===⨯ 22262661200.25200100.2528601036.7100.228()oe ie G P g P g g mS ---∑=++=⨯⨯+⨯⨯+⨯=116.32L 0Q G Lω∑==)KHz (6563.167.10Q f B L 0W ===, 1210228.0104525.025.0G |y |P P A 63fe 210V -=⨯⨯⨯⨯-=-=--∑ 注:由上述计算可以看出,'0f 和0f 相差不大,即部分接入后对谐振频率影响较小,但概念要清楚。

另外,这里给出了fe y (即认为是m g )不要通过EQ I 来计算m g 。

6.2 题图6.2是某中放单级电路图。

已知工作频率f o =30MHz,回路电感L =1.5μH, Q o =100,N 1/N 2=4,C 1~C 4均为耦合电容和旁路电容。

晶体管在工作条件下的y 参数为ie (2.8j3.5)mS y =+; re 0y ≈ fe (36j27)mS y =- oe (0.2j2)mS y =+ 试解答下列问题:(1) 画出放大器y 参数等效电路; (2) 求回路谐振电导g Σ; (3) 求回路总电容C Σ;(4) 求放大器电压增益A vo 和通频带BW ;(5) 当电路工作温度或电源电压变化时, A vo 和BW 是否变化?解:(1) y 参数等效电路如上图: (3) 由0f =22262121118784431415103010C .(pF )Lf ..∑π-===⨯⨯⨯⨯⨯ (2) 11=P , 25.041122===N N P 由y 参数得)(58.1810302105.363pF C ie =⨯⨯⨯=-π,)(6.101030210263pF C oe =⨯⨯⨯=-π 2221218781060251858702oe ie C C P C P C .....(pF )∑=--=--⨯=491'o f .(MHz )===固有损耗电导:6066001112161022314100491101510''o o g .(S )Q LQ f L ...ωπ--====⨯⨯⨯⨯⨯⨯⨯ 22323612002100252810214100396oe ie G P g P g g .....(mS )---∑=++=⨯+⨯⨯+⨯= (4) 36601189039610230101510L Q .G L..ωπ--∑===⨯⨯⨯⨯⨯⨯03033789W L f B .(MHz )Q .=== 31203102510284039610fe V PP |y |.A .G .--∑⨯=-=-=-⨯(5) 当电路工作温度或电源电压变化时,会引起y 参数变化,从而vo A 和BW 会发生变化。

模电(第四版)习题解答

模电(第四版)习题解答

实用文档模拟电子技术基础第四版清华大学电子学教研组编童诗白华成英主编自测题与习题解答目录第1章常用半导体器件‥‥‥‥‥‥‥‥‥‥3第2章基本放大电路‥‥‥‥‥‥‥‥‥‥‥14 第3章多级放大电路‥‥‥‥‥‥‥‥‥‥‥31 第4章集成运算放大电路‥‥‥‥‥‥‥‥‥41 第5章放大电路的频率响应‥‥‥‥‥‥‥‥50 第6章放大电路中的反馈‥‥‥‥‥‥‥‥‥60 第7章信号的运算和处理‥‥‥‥‥‥‥‥‥74 第8章波形的发生和信号的转换‥‥‥‥‥‥90 第9章功率放大电路‥‥‥‥‥‥‥‥‥‥‥114 第10章直流电源‥‥‥‥‥‥‥‥‥‥‥‥‥126第1章常用半导体器件自测题一、判断下列说法是否正确,用“×”和“√”表示判断结果填入空内。

(1)在N 型半导体中如果掺入足够量的三价元素,可将其改型为P 型半导体。

( √ )(2)因为N 型半导体的多子是自由电子,所以它带负电。

( × )(3)PN 结在无光照、无外加电压时,结电流为零。

( √ )(4)处于放大状态的晶体管,集电极电流是多子漂移运动形成的。

( × )(5)结型场效应管外加的栅一源电压应使栅一源间的耗尽层承受反向电压,才能保R大的特点。

( √ )证其GSU大于零,则其输入电阻会明显变小。

( × )(6)若耗尽型N 沟道MOS 管的GS二、选择正确答案填入空内。

(l) PN 结加正向电压时,空间电荷区将 A 。

A.变窄B.基本不变C.变宽(2)稳压管的稳压区是其工作在 C 。

A.正向导通B.反向截止C.反向击穿(3)当晶体管工作在放大区时,发射结电压和集电结电压应为 B 。

A.前者反偏、后者也反偏B.前者正偏、后者反偏C.前者正偏、后者也正偏(4) U GS=0V时,能够工作在恒流区的场效应管有 A 、C 。

A.结型管B.增强型MOS 管C.耗尽型MOS 管三、写出图Tl.3所示各电路的输出电压值,设二极管导通电压U D=0.7V。

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

第1章习题与参考答案题1-1将下列十进制数转换为二进制数、八进制数、十六进制数;125;243;356;478解:125=110012=318=1916243=1010112=538=2B16356=1110002=708=3816410011102、1168、4E16题1-2 将下列二进制数转换为十进制数;题1-3 将下列十六进制数转换为十进制数;1FF;23FF;3AB;413FF解:1FF16=25523FF16=10233AB16=171413FF16=5119题1-4 将下列十六进制数转换为二进制数;111;29C;3B1;4AF解:11116=00010001229C1623B116=1011 000124AF162题1-5 将下列二进制数转换为十进制数;1;2;3;4解:12=22=32=题1-6 将下列十进制数转换为二进制数;1;2;3;4解:1=22=23=24=2题1-7 写出下列二进制数的反码与补码最高位为符号位;解:101101100是正数,所以其反码、补码与原码相同,为01101100题1-8 将下列自然二进制码转换成格雷码;000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100题1-9 将下列十进制数转换成BCD码;(1)25;234;378;4152解:125=0010 0101BCD234=0011 0100BCD378=0111 1000BCD4152=0001 0101 0010BCD题1-10 试写出3位和4位二进制数的格雷码;解:4位数格雷码;0000、0001、0011、0010、0110、0111、0101、0100、1100、1101、1111、1010、1011、1001、1000、第2章习题与参考答案题2-1 试画出图题2-1a 所示电路在输入图题2-1b 波形时的输出端B 、C 的波形;图题2-1解:题2-2 试画出图题2-2a 所示电路在输入图题2-2b 波形时的输出端X 、Y 的波形;图题2-2解:题2-3 试画出图题2-3a 所示电路在输入图题2-3b 波形时的输出端X 、Y 的波形;图题2-3解:题2-4 试画出图题2-4a 所示电路在输入图题2-4b 波形时的输出端X 、Y 的波形;图题2-4解:题2-5 试设计一逻辑电路,其信号A 可以控制信号B ,使输出Y 根据需要为Y =B 或Y =B ;解:可采用异或门实现,B A B A Y +=,逻辑电路如下:题2-6 某温度与压力检测装置在压力信号A 或温度信号B 中有一个出现高电平时,输出低电平的报警信号,试用门电路实现该检测装置;解:压力信号、温度信号与报警信号之间的关系为:B A Y +=,有如下逻辑图;题2-7 某印刷裁纸机,只有操作工人的左右手同时按下开关A 与B 时,才能进行裁纸操作,试用逻辑门实现该控制;解:开关A 、B 与裁纸操作之间的关系为B A Y +=,逻辑图如下:题2-8 某生产设备上有水压信号A 与重量信号B ,当两信号同时为低电平时,检测电路输出高电平信号报警,试用逻辑门实现该报警装置;解:水压信号A 、重量信号B 与报警信号之间的关系为B A Y +=,逻辑图如下:题2-9 如果如下乘积项的值为1,试写出该乘积项中每个逻辑变量的取值; 1AB ;2ABC ;3ABC ;4ABC解:1A=1,B=12A=1、B=1、C=0 3A=0,B=1,C=0 4A=1,B=0或C=1题2-10 如果如下和项的值为0,试写出该和项中每个逻辑变量的取值; 1A B +;2A B C ++;3A B C ++;4A B C ++解:1A=0,B=02A=0,B=1或C=1 3A=1,B=0,C=1 4A=0,B=1或C=0题2-11 对于如下逻辑函数式中变量的所有取值,写出对应Y 的值; 1Y ABC AB =+;2()()Y A B A B =++解:1Y AB )B2()()Y A B A B =++A =当A 取1时,输出Y 为1,其他情况Y=0;题2-12 试证明如下逻辑函数等式;1AB ABC AB +=;2ABC C AC AB AC ++=+(); 3()()A BC BC AC A BC AC ++=+解:1左边==+=+=B A C B A C B A B A )(1右边 2左边==+=++AC AB AC C C AB )(右边 3左边=右边)()(=+=++AC BC A AC BC BC A题2-13 对如下逻辑函数式实行摩根定理变换;11Y A B =+;22Y AB =;33Y AB C D =+();44Y A BC CD BC =+++()解:1B A B A Y =+=1 2B A B A Y +==23D C B A D C B A D C BA Y ++=++=+=)()(3 4题2-14 试用代数法化简如下逻辑函数式; 11()Y A A B =+;22Y BC BC =+;33()Y A A AB =+解:11()Y A A B =+=A22Y BC BC =+=C 33()Y A A AB =+=A题2-15 试用代数法将如下逻辑函数式化简成最简与或式; 11 Y AB ABC ABCD ABC DE =+++;22Y AB ABC A =++; 33Y AB A B C AB =+++() 解:11 Y AB ABC ABCD ABC DE =+++B A = 22Y AB ABC A =++=C A +33Y AB A B C AB =+++()=C AB + 题2-16 试用代数法将如下逻辑函数式化简成最简与或式; 11()Y A BC A B C A B CD =++++;22Y ABCD ABCD ABCD =++;33(())Y ABC AB C BC AC =++解:11()Y A BC A B C A B CD =++++=B A22Y ABCD ABCD ABCD =++=CD AB + 33(())Y ABC AB C BC AC =++=ABC题2-17 将如下逻辑函数式转换成最小项之和形式;11()()Y A B C B =++;22()Y A BC C =+;33Y AB CD AB CD =++(); 44()Y AB B C BD =+解:11()()Y A B C B =++=∑),,,(7651m 22()Y A BC C =+=∑),(75m 33Y AB CD AB CD =++()=∑),,,,,,(151413121173m 44()Y AB B C BD =+∑),(1513m 题2-18 试用卡诺图化简如下逻辑函数式; 11Y ABC ABC B =++; 22Y A ABC AB =++; 33Y AC AB AB =++;44 Y AB C AC C =++解:11Y ABC ABC B =++ 22Y A ABC AB =++; 33Y AC AB AB =++ 44 Y AB C AC C =++题2-19 试用卡诺图化简如下逻辑函数式;解:1(,,,)(0,1,2,8,9,10,12,13,14,15)F A B C D m =∑;2(,,,)(2,4,5,6,7,11,12,14,15)F A B C D m =∑; 3(,,,)(0,2,4,6,7,8,12,14,15)F A B C D m =∑题2-20 试用卡诺图化简如下具有任意项的逻辑函数式;解:1(,,,)(3,5,8,9,10,12)(0,1,2,13)F A B C D m d =+∑∑;2(,,,)(4,5,6,13,14,15)(8,9,10,12)F A B C D m d =+∑∑; 3(,,,)(0,2,9,11,13)(4,8,10,15)F A B C D m d =+∑∑题2-21 将如下逻辑函数式画成真值表;解:11Y AB BC =+;22(Y A =33(Y A =题2-22 将如下逻辑函数式画成真值表;解:11F ABC ABC ABC =++;22F ABCD =题2-23 写出图题2-23所示逻辑电路的逻辑函数式;图题2-23解:1B A B A Y +==2C B C A C B A Y +=+=)(题2-24 画出如下逻辑函数式的逻辑电路图; 1AB AB +;2AB A B ABC ++;3()AB C D +;4(())A B C D B C +++题2-25 写出表题2-25的与或逻辑函数式; 题2-26 用与非门实现如下逻辑函数; 1F ABC ==ABC2F AB CD =+=ABCD CD AB =+3()()F A B C D =++=BD AD BC AC BD AD BC AC +++=+++题2-27 用或非门实现题2-26中的逻辑函数; 1F ABC ==C B A ABC ++=2F AB CD =+=D C B A CD AB +++=+3()()F A B C D =++=BD AD BC AC BD AD BC AC +++=+++第3题3-1 试画出74HC 与74LS ; 解:74HC 系列5V : 74LS 系列:题3-2 某逻辑门的输入低电平信号范围为3~12V,电压值为5V 、8V 、+5V 、+8V ,对于正逻辑约定,,这些电压值各代表什么逻辑值解:-5V 、-8V 代表逻辑0;+5V 、+8V 代表逻辑1 若是复逻辑:-5V 、-8V 代表逻辑1;+5V 、+8V 代表逻辑题3-3 CMOS 非门电路采用什么类型的MOS 管 解:采用一个PMOS 管和一个NMOS 管;题3-4 试确定图题3-4所示的MOS 管中,图题3-4解:a 通;b 通;c 通;d 通题3-5 试分析图题3-5所示MOS 电路的逻辑功能,写出Y ;图题3-5解:表题2-25题3-6 请查阅74HC04手册,确定该器件在V电源时的高电平与低电平噪声容限;解:查手册74HC04,V CC=时:V IHmin=,V ILmax=20μA负载电流时:V OHmin=,V OLmax=V NL= V ILmax-V OLmax=-=V NH= V OHmin-V IHmin==-=4mA负载电流时:V OHmin=,V OLmax=V NL= V ILmax-V OLmax=-=V NH= V OHmin-V IHmin==-=题3-7 某门电路的输出电流值为负数,请确定该电流是拉电流还是灌电流;解:流出芯片的电流为负数,因此为拉电流;题3-8 请查阅74HC04手册,确定该器件在拉电流4mA负载时,可否保持V OHmin> 4V V CC=; 解:可以保持V OH>4V,因为V OHmin=题3-9 请查阅74HC04手册,确定该器件在灌电流4mA负载时,可否保持V OLmax< V CC=; 解:可以保持V OL<,因为V OLmax=;题3-10 请查阅74HC04手册,确定该器件在驱动74HC00时的高电平与低电平扇出系数; 解:若输出高电平为时,高电平扇出系数N H=I OHmax/I IH=1μA=20若扇出低电平为时,低电平扇出系数N L=I OLmax/I IL=1μA =20题3-11 查阅商业温度范围的74HC00芯片手册,回答如下问题:1电源电压范围;2输出高电平电压范围;3输出低电平电压范围;4输入高电平电压范围5输入低电平电压范围;6该芯片的静态电源电流;7典型传播延迟时间;8扇出系数;解:1电源电压范围2~6V2输出高电平范围:当I OH≤20μA时:Vcc-~Vcc当Vcc=3V、|I OH|≤时:~3V当Vcc=、|I OH|≤4mA时:~当Vcc=6V、|I OH|≤时:~6V3输出低电平范围:当I OL≤20μA时:GND+当Vcc=3V、|I OL|≤时:0V~当Vcc=、|I OL|≤4mA时:0V~当Vcc=6V、|I OL|≤时:0V~4输入高电平电压范围当Vcc=2V时,~2V当Vcc=3V时,~3V当Vcc=时,~当Vcc=6V时,~6V5输入低电平电压范围;当Vcc=2V时,0V~当Vcc=3V时,0V~当Vcc=时,0V~当Vcc=6V时,0V~6该芯片的静态电源电流;6V时:2μA/每封装7典型传播延迟时间;Vcc=2V时,t PHL= t PLH=75ns;Vcc=3V时,t PHL= t PLH=30ns;Vcc=时,t PHL= t PLH=15ns;Vcc=2V时,t PHL= t PLH=13ns;8扇出系数;如果保证输出电流小于20μA时输出高低电平,则由于输入漏电流为±1μA,因此有扇出系数为20;题3-12 请叙述CMOS数字电路输入端不能悬空的原因;解:因为CMOS电路的输入端具有非常高的输入阻抗,容易受到干扰,一旦受到干扰后,会使输出电平发生转换,产生功耗,因此输入端不能悬空,应该连接确定的逻辑电平;题3-13 去耦电容的安装位置与芯片电源引脚之间的距离有何关系解:去耦电容的作用是消除芯片动作对电源电流的影响,或是消除电源电压波动对芯片的影响,因此越接近芯片的电源引脚越好;题3-14 门电路有哪两个重要时间参数各有何意义解:一个是输出瞬变时间,门电路的输出从一个状态向另外一个状态转换需要的过渡时间;另外一个是传输延迟时间,是输入信号变化到输出信号变化之间需要的时间;题3-15 某CMOS开漏输出门驱动发光二极管,若电源电压为5V,发光二极管电流为5mA,发光管压降为,试计算上拉电阻值;解:忽略开漏输出门的管压降,上拉电阻R≈/5=Ω题3-16 试判断图题3-16中哪个三极管是导通或是截止的;图题3-16解:a导通;b截止;c导通;d截止题3-17 请查阅74LS00手册,确定该门的高电平与低电平噪声容限;解:查手册74LS00,VCC=5V时:V IH min=2V,V ILmax=-400μA拉电流时:V OHmin=;8mA灌电流时,V OLmax=低电平噪声容限:V NL= V ILmax-V OLmax=-=高电平噪声容限:V NH= V OHmin-V IHmin==-2V=题3-18 请回答TTL电路的灌电流能力强还是拉电流能力强解:灌电流能力为8mA,拉电流能力为,因此灌电流能力强;题3-19 试计算74LS系列门驱动74LS系列门时的扇出系数;解:查手册可知,I IH=20μA;I IL=-因此有N H=I OHmax/I IHmax=400/20=20N L=I OLmax/I ILmax=8/=20题3-20 当74LS系列门电路采用拉电流方式驱动流过5mA电流的发光二极管时,出现什么情况若是采用74HC系列电路驱动,有什么不同吗解:74LS下列电路的拉电流能力只有,因此驱动发光二极管时,二极管亮度很小;而采用74HC系列电路时,有足够的驱动能力使发光二极管发光;题3-21 连接5V电压的上拉电阻要保持15个74LS00输入为高电平,上拉电阻的最大阻值是多少若按照计算的最大阻值,高电平噪声容限为多少解:若使上拉高电平与74LS输出高电平VOHmin相同,则有R max=Vcc-V OHmin/15×I IHmax=5-/15×20μA=Ω选为Ω;对于所选Ω电阻,有上拉高电平=5-Ω×15×20μA=,因此有噪声容限为;题3-22 有源输出图腾柱与集电极开路OC输出之间有什么区别解:OC门输出端只能输出低电平和开路状态,其输出级需要上拉电阻才能输出高电平,且上拉电源可以与芯片电源不同,因此常用于不同电源电压芯片之间实现信号电平变换,OC门输出端可以并联实现线与;有源输出可以输出低电平与高电平,两个有源输出端连接在一起时,若是一个输出端输出高电平,另外一个输出端输出低电平时,可引起较大电流损坏输出级;题3-23 查阅商业温度范围的74LS00芯片手册,回答如下问题:1电源电压范围;2输出高电平电压范围;3输出低电平电压范围;4输入高电平电压范围;5输入低电平电压范围;6该芯片的电源电流;7典型传播延迟时间;8扇出系数;解:1电源电压范围~2输出高电平范围:当|I OH|≤时:~5V3输出低电平范围:当I OL≤8mA时:0~4输入高电平电压范围:2V~5V5输入低电平电压范围;0~6该芯片的静态电源电流;时:I CCH=每封装时:I CCL=每封装7典型传播延迟时间;t PHL =10ns;t PLH=9ns;8扇出系数;高电平输入电流I IH=20μA,输出I OH为400μA,因此高电平扇出系数为20;低电平输入电流I IL=,输出I OL为8mA,因此低电平输出心事为20;题3-24 试确定图题3-24所示74LS门电路的输出状态设电源V CC为5V;图题3-24解:Y1=高电平;Y2=开路;Y3=高电平;Y4=高阻;Y5=高电平;Y6=高电平Y7=高电平;Y8=高阻;Y9=高电平;Y10=高电平题3-25 试确定图题3-25所示74HC门电路的输出状态设电源V CC为5V;图题3-25解:Y1=高电平;Y2=低电平;Y3=低电平题3-26 试确定图题3-26所示74LS门电路的输出负载是灌电流还是拉电流,并确定最大电流值;图题3-26解:1输出低电平,因此是灌电流负载,保证输出为时的最大电流值为8mA;2输出高电平,因此是拉电流负载,保证输出为时的最大电流值为;题3-27 写出图题3-27所示电路的逻辑函数式;若是每个门的I OLmax=20mA,V OLmax=,假设Y端连接10个TTL负载;试求电源电压是5V情况下的最小上拉电阻值;图题3-27解:逻辑函数式:EF⋅=ABCDY⋅若假设每个LS TTL低电平输入电流为,则有:R min=Vcc-V OLmax/I OLmax-10×=5V-/20mA-4mA≈Ω题3-28 图题3-28所示的74LS电路中,若是V I1为下列情况时,V I2为多少这里假设电压表内阻为50k;1V I1悬空;2V I1接低电平;3V I1接高电平;4V I1经过68电阻接地;5V I1经过10k电阻接地;图题3-28解:设肖特基二极管压降为,晶体管发射结压降,则有1V12≈1V;2V12≈;3V12≈1V;4V12≈0V;5V12≈1V;题3-29 试说明如下各种门电路中哪些输出端可以直接并联使用1具有推拉输出图腾柱的TTL电路;2TTL电路OC门;3TTL电路三态门;4具有互补输出非门结构的CMOS 电路; 5CMOS 电路OD 门; 6CMOS 电路三态门;解:2356可以;第4章 习题与参考答案题4-1 写出图题4-1的输出逻辑函数式;图题4-1解:1C A A AC B A Y +=++=12D B C B A CD B A CD B A D BD CD A B A Y ++=++=+=++=)(2 题4-2 使用与门、或门实现如下的逻辑函数式;11Y ABC D =+ 22Y A CD B =+() 33Y AB C =+ 解:题4-3 使用与门、或门和非门,或者与门、或门和非门的组合实现如下的逻辑函数式; 11Y AB BC =+22Y A C B =+() 33Y ABC B EF G =++()题4-4 试写出图题4-4所示电路的逻辑函数式,列出真值表,并分析该电路的逻辑功能;图题4-4解:此电路是三人表决电路,只要有两个人输入1,输出就是1;该电路在4个输入中有3个为1时,输出Y2为1;题4-5 逻辑电路与其输入端的波形如图题4-5所示,试画出逻辑电路输出端Y 的波形;图题4-5解:B A Y +=题4-6 图题4-6所示的逻辑电路中,与非门为74LS00,或非门是74LS02,非门是74LS04;试分析该电路的最大传输延迟时间;图题4-6解:74LS00、74LS02和74LS04的最大t PHL 和t PLH 都是15ns,因为A 信号经过4级门达到输出端X,因此最大传输延迟时间为4×15ns=60ns;题4-7 图题4-7所示的是家用报警器装置,该装置具有6个开关,各开关动作如下:图题4-7人工报警开关M,该开关闭合时,报警信号ALARM=1,开始报警;报警使能开关EN,该开关闭合时,窗户、门和车库信号才能使ALARM=1; 复位开关RST,该开关断开时,取消报警;窗户开关W,该开关平常处于闭合状态,一旦断开,使ALARM=1,开始报警; 门开关D,该开关平常处于闭合状态,一旦断开,使ALARM=1,开始报警; 车库开关G ,该开关平常处于闭合状态,一旦断开,使ALARM=1,开始报警;1试写出图示电路的逻辑函数式;2该报警装置采用了HC 、LS 和HCT 系列的门电路,试计算电路接口之间的噪声容限; 3确定开关与74HC04之间、74HCT32与9013晶体管之间的接口电路是否可以正确动作;4试计算该电路的最大静态功耗,若用5V 电压、800mA ·h 的电池供电,可以工作多长时间;各芯片静态电源电流如下:四2输入或门74HCT32的静态电源电流I CC =20A,每个引脚附加电源电流ΔI CC =;六非门74HC04的电源电流I CC =2A ;四2输入与门74LS08的电源电流I CCH =,I CCL =;解: 1图示电路的逻辑函数式为:)(G D W RST EN M ALARM +++= 2三种逻辑电路之间的噪声容限74HC04驱动74LS08,高电平噪声容限为-2V=;低电平噪声容限-=;74HCT 的输入信号兼容TTL,因此LS08电路可以驱动HCT32电路,因此噪声容限计算如下: 高电平噪声容限==;低电平噪声容限为;3输入开关与逻辑电路之间、逻辑电路与9013晶体管之间是否正常动作输入开关信号RST 、D 、G 、W 的与74HC04连接,由于HC 系列电路的输入电阻很大,只需要1μA 电流,因此开关信号的高电平近似为5V ,低电平近似为0,因此高电平噪声容限为,低电平噪声容限为;输入开关信号EN 与74LS08连接,74LS08低电平输入电流为,因下拉电阻为1k Ω,因此输入低电平V IL 为,因此低电平噪声容限为-=,高电平噪声容限为5V-2V=3V;输入开关信号M 与74HCT32连接,由于74HCT32的输入电流为1μA,因此开关输入信号的高电平接近于5V ,低电平接近于0V,因此高电平噪声容限为5V -2V=3V,低电平噪声容限为-1=;HCT32的高电平驱动能力在4mA 时,可保证输出高电平为4V ,因此有9013三极管的基极电流为I B =V OHmax -V BE /R 6=/Ω=;若9013的电流放大倍数为180倍,因此有临界饱和集电极电流IC=×180=270mA,也就是IC 小于270mA 时,9013处于饱和区,大于270mA 时9013处于放大区;若蜂鸣器SPK 的工作电流为20mA,因此9013可以可靠饱和导通;4试计算该电路的最大静态功耗,若用5V 电压、800mA ·h 的电池供电,可以工作多长时间;各芯片静态电源电流如下:74HC04的静态电流为2A;若是4个门都输出高电平,每个驱动74LS08的高电平输入电流为20A,共80A;I CC04=2A+4×20A =82A;74HCT32的静态电流为20A ;每个引脚附加电源电流,则附加电源电流6×=;报警时,74HCT32在输出高电平时,驱动三极管的基极电流为;不报警时的电流:I CC32=20A+6×= 报警时的电流:I CC32=20A+6×+=74LS08的平均静态电流I CC08=I CCH + I CCL /2=+/2=;报警动作时流过上下拉电阻的最大电流I R =6×5V/1k Ω=6mA; 不报警动作时,3个上下拉电阻的电流I R =3×5V/1k Ω=3mA; 报警动作时的蜂鸣器工作电流I SPK =20mA; 蜂鸣器不报警动作时的电源电流I CC 为:I CC =I CC04+I CC32+I CC08+I R =+++3mA ≈ mA若是采用若用5V 电压、800mA ·h 的电池供电,可以工作时间t=800/≈; 蜂鸣器动作时的电源电流I CC 为:I CC =I CC04+I CC32+I CC08+I R +I SPK =+++6mA+20mA ≈ mA若是蜂鸣器一直报警,5V 电压、800mA ·h 的电池只能工作约800/≈20h;若要增加运行时间,需要全部使用HC 系列芯片,同时将上下拉电阻阻值增加到400k Ω,则蜂鸣器不动作时的电源电流为:I CC =I CC04+I CC32+I CC08+I R =6A+8A +14A+A ×3=这里所用的HC 电路的静态电流都是2A,每用一个引脚增加1A;3个上下拉电阻的电流为A ×3=A;因此800mA ·h 的电池供电,可以工作时间t=800/≈12121h,约为505天;题4-8 试用74LS147、74LS04和74LS21组成一个0~9按键编码器,要求输出任一按键按下信号EN,并输出高电平有效的编码A 3~A 0;解:题4-9 试用门电路设计4线-2线优先编码器,输入、输出信号都是高电平有效,要求任一按键按下时,G S 为1,否则G S =0;还要求没有按键按下时,E O 信号为1,否则为0;解:得到:逻辑电路如下图所示;题4-10 用3线-8线译码器74LS138和与非门实现如下多输出函数;解:1F AB C AB BC AC =++(,,)= =76537653m m m m m BC A C B A C AB ABC ⋅⋅⋅==+++∑),,,( 题4-11 试用3线-8线译码器74LS138和门电路实现一位二进制全减器输入为被减数、减数与来自低位的借位;输出为差和向高位的借位;要求用按键输入减数、被减数和进位,发光二极管显示减法结果;解:题4-12试用74LS147、74LS46、74LS04与共阳数码管等元件设计一个0~9按键输入,数码管显示按键数字值的电路;解:题4-13试用门电路设计一个2选1数据选择器;解:若是输入信号为A、B,选择信号为S,输出信号为Y,则有:用门电路实现如下:题4-14试用8选1数据选择器74LS151实现如下函数;解:=)Amm5mA4m+++7+Am+m6())((1()13)1(1()题4-15试用8选1数据选择器74LS151实现一个代码转换电路,输入为3位二进制代码,输出为3位格雷码;解:题4-16试用8选1数据选择器74LS151实现4个开关控制一个灯的逻辑电路,要求改变任何一个开关的状态都能控制灯的状态由灭到亮,或反之;解:设D、C、B、A为四个开关,开关断开输出1,闭合输出0;Y表示灯,1表示亮;题4-17 试分析图题4-17所示电路在S1、S0信号控制下,其输入A、B与输出Y之间的关系;图题4-17解:由图得到:题4-18 试采用门电路设计一个6线-1线数据选择器;要求电路最简单; 解:根据题意,有如下函数式:就是用3-6译码器、与门和或门组成6-1选择器,由于为不完全译码器,任意项m6和m7不出现,因此可以化简译码器逻辑函数;因此有下图:题4-19 试写出图题4-19所示加法器的输出;图题4-19解:C O S 2S 1S 0=1100题4-20 对于图题4-20所示波形作为输入的74LS85电路,试画出其输出端的波形;图题4-20解:题4-21 对于图题4-21所示波形作为输入的电路,试画出其输出端的波形;解: A A A A 0123...Y....图题4-21题4-22 试设计一个BCD 代码转换成格雷码的代码转换器; 解:根据题意做真值表如下:D C B A W X Y Z 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 0 1 1 0 0 1 0 0 1 0 0 0 1 1 0 0 1 0 1 0 1 1 1 0 1 1 0 0 1 0 1 0 1 1 1 0 1 0 0 1 0 0 0 1 1 0 0 11111用卡诺图化简:D W = =X D+C B C B C Y += CB A B A B D Z ++= 因此有如下电路:题4-23 试设计一个检测电路,当4位二进制数为0、2、4、6、8、10、12、14时,检测电路输出为1; 解:D C B A Y 0 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 0 1 1 0 0 1 0 0 1 0 1 0 1 0 0111得到:AY因此有电路如下:题4-24某公司3条装配线各需要100kW电力,采用两台发电动机供电,一台100kW,另外一台是200kW,3条装配线不同时开工,试设计一个发电动机控制器,可以按照需求启动发电动机以达到节电的目的;解:设C、B、A代表三条装配线,G100代表100kW发电机,G200代表200kW发电机;有逻辑图如下:题4-25 某单片机控制外部设备的电路如图题4-25所示,图中S1、S2是受控外部设备,单片机输出地址为A7~A0,试求出设备S1与S2的地址码;图题4-25解:S1地址为:S2地址为:题4-26试用4线-16线译码器74154、16选1数据选择器74150以及非门7404设计一个用6根线传输16线信号的电路需要查阅74154和74150数据手册,了解这两个芯片的功能;解:直接设计如下:题4-27试设计一个BCD输入的4位数码管扫描显示电路,输入信号为4位BCD码与4位低电平有效的扫描信号使用共阳数码管、BCD-7段译码器74LS247、双4选1数据选择器74LS153与三极管;题4-28某医院有4间病房,各个房间按患者病情严重程度不同分类,1号房间患者病情最重,4号房间病情最轻;试用74LS148设计一个患者呼叫装置,该装置按患者的病情严重程度呼叫大夫按下按钮相当于呼叫,就是若两个或两个以上的患者同时呼叫大夫,则只显示病情重患者的呼叫;要求采用数码管显示房间号,并用蜂鸣器提示;解:直接设计,逻辑电路如下;第5章习题与参考答案题5-1 画出图题5-1所示的SR锁存器输出端Q、Q端的波形,输入端S与R的波形如图所示;设Q初始状态为0图题5-1解:题5-2 画出图题5-2所示的SR锁存器输出端Q、Q端的波形,输入端S与R的波形如图所示;设Q初始状态为0图题5-2解:题5-3 画出图题5-3所示的电平触发SR触发器输出端Q、Q端的波形,输入端S、R与CLK的波形如图所示;设Q初始状态为0图题5-3解:题5-4 画出图题5-4所示的电平触发D触发器输出Q端的波形,输入端D与CLK的波形如图所示;设Q初始状态为0图题5-4解:题5-5 画出图题5-5所示的边沿触发D触发器输出端Q端的波形,输入端D与CLK的波形如图所示;设Q初始状态为0图题5-5解:题5-6 画出图题5-6所示的边沿D触发器输出Q端的波形,CLK的波形如图所示;设Q初始状态为0图题5-6解:题5-7 试画出图题5-7所示电路输出端Q1、Q0端的波形,CLK的波形如图所示;设Q初始状态为0图题5-7解:题5-8 画出图题5-8所示的JK触发器输出Q端的波形,输入端J、K与CLK的波形如图所示;设Q 初始状态为0图题5-8解:题5-9 画出图题5-9所示的正边沿触发JK触发器输出Q端的波形,输入端J、K与CLK的波形如图所示;设Q初始状态为0图题5-9解:题5-10 画出图题5-10所示的JK触发器输出端Q端的波形, CLK的波形如图所示;设Q初始状态为0图题5-10解:题5-11 画出图题5-11所示的脉冲JK触发器输出Q端的波形,输入端J、K与CLK的波形如图所示;设Q初始状态为0图题5-11解:题5-12试画出图题5-12所示电路输出端Q 1、Q 0端的波形, CLK 的波形如图所示;设Q 初始状态为0图题5-12解:题5-13试画出图题5-13所示T 触发器输出Q 端的波形,输入端CLK 的波形如图所示;设Q 初始状态为0图题5-13题5-14试画出图题5-14所示各触发器输出Q 端的波形, CLK 、A 和B 的波形如图所示;设Q 初始状态为0图题5-14解:对于Q1:A Q A Q A A A J =+=+⋅=)(111 对于Q2:B A D ⊕= 对于Q3:B A T ⊕=题5-15试画出图题5-15所示各触发器输出Q 端的波形, CLK 的波形如图所示;设Q 初始状态为0图题5-15解:Q CLK CLKQ ⊕=题5-16 试画出图题5-16所示触发器输出Q 端的波形, CLK 的波形如图所示;设Q 初始状态为0图题5-16解:题5-17 试画出图题5-17所示电路中触发器输出Q 1、Q 2端的波形, CLK 的波形如图所示;设Q 初始状态为0图题5-17解:211Q K J == 121211 Q Q Q Q Q n +=+题5-18 试画出图题5-18所示电路中触发器输出Q 1、Q 2端的波形,CLK 的波形如图所示;设Q 初始状态为0图题5-18解:题5-19 试画出图题5-19所示电路中触发器输出Q 1、Q 2端的波形,输入端CLK 的波形如图所示;设Q 初始状态为0图题5-19解: 11n 1111Q Q K J ===+ 题5-20 试画出图题5-20所示电路中触发器输出Q 1、Q 2端的波形,CLK 的波形如图所示;设Q 初始状态为0图题5-20解:2111Q D Q n ==+题5-21 试将D 触发器转换成JK 触发器; 题5-22 试将JK 触发器转换成D 触发器; 两式对比有:D K D J == ,第6章 习题与参考答案题6-1 用文字描述图题6-1所示的状态图,并说明是何种类型状态机;图题6-1解:状态A :如果输入为0,转移到状态A,输出0 如果输入为1,转移到状态B,输出0状态B :如果输入为0,转移到状态A,输出0 如果输入为1,转移到状态C,输出0状态C :如果输入为0,转移到状态A,输出0如果输入为1,转移到状态D,输出0 状态D :如果输入为0,转移到状态A,输出0如果输入为1,转移到状态D,输出1 该状态为梅里状态机;题6-2 试写出图题6-2所示状态图的状态表;图题6-2解:12题6-3 试画出图题6-3所示的状态表的状态图; 解:图题6-3题6-4 试写出图题6-4所示电路的驱动方程、状态方程、输出方程与状态图,并按照所给波形画出输出端Y 的波形;图题6-4解:左图:驱动方程:A D = 状态方程:A Q n =+1 输出方程:Q A Y +=1 右图:驱动方程:A K A J == 状态方程:A Q A Q A Q n =+=+1 输出方程:Q A Y +=2 由于状态方程=输出方程与左图一样,因此具有与左图相同的状态表、状态图与时序图;题6-5 分析图题6-5所示的电路;写出驱动方程、状态方程、输出方程,画出状态表和状态图,并说明是何种状态机;图题6-5解FF0驱动方程: 1Q A K J ⊕== 状态方程:01010110Q Q A Q Q A Q Q A Q n ⊕⊕=⊕+⊕=+)()( FF1驱动方程:1 ==K J 状态方程:111Q Q n=+ 输出方程:10Q Q Y = 状态表如下:状态机如下:可以看出是摩尔状态机;题6-6 分析图题6-6所示的电路;写出驱动方程、状态方程、输出方程,画出状态表和状态图,并说明是何种状态机;图题6-6解:驱动方程:A D =0 状态方程:A Q n =+10 01Q D = 状态方程:011Q Q n =+输出方程:1010Q Q Q Q Y +==该状态机是摩尔状态机;题6-7 分析图题6-7所示的电路;写出驱动方程、状态方程、输出方程,画出状态表和状态图,并说明是何种状态机;图题6-7解:FF0驱动方程: X K X J == 状态方程:X Q X Q X Q n =+=+0010FF1驱动方程:X K X Q J == 0 状态方程:)(1011011Q Q X XQ Q XQ Q n +=+=+ 输出方程:1Q X Y =该状态为梅里状态机; 状态表与状态图如下:题6-8~题6-14的分析方法与上述题目的分析方法相同,这里留给读者;题6-15图题6-15所示的是5位右移寄存器与输入信号DATA 、时钟CLK 的波形图,若寄存器初始状态为00000,试画出寄存器输出Q 4~Q 0的波形图;图题6-15解:题6-16 图题6-16所示的是8位右移寄存器74HC164符号、输入信号DATA 、时钟CLK 的波形图,若寄存器初始状态为00000000,试画出寄存器输出Q F ~Q A 的波形图;图题6-16解:题6-17 图题6-17所示的是8位右移寄存器74HC164与共阳数码管的连接图,其输入信号DATA 、时钟CLK 的波形图,若寄存器初始状态为00000000,试画出74HC164输出Q F ~Q A 的波形图,并说明数码管显示的数字是多少图题6-17解:显示数字1题6-18 图题6-18所示的是并入串出8位右移寄存器74HC165的连接图,以及输入信号CLKINH 、移位/置数信号LD SH /图题6-18解:题6-19 试用上升沿D 触发器构成异步3位二进制加法计数器,要求画出逻辑电路图,以及计数器输入时钟CLK 与D 触发器输出端Q 2~Q 0的波形图;题6-20 同题6-16,将所设计计数器改为减法计数器;。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档