如何解决多层PCB设计时的EMI

合集下载

高速PCB设计解决EMI问题的九大规则

高速PCB设计解决EMI问题的九大规则

高速PCB设计解决EMI问题的九大规则
随着信号上升沿时间的减小及信号频率的提高,电子产品的EMI 问题越来越受到电子工程师的关注,几乎60%的EMI 问题都可以通过高速PCB 来解决。

以下是九大规则:
规则一:高速信号走线屏蔽规则
在高速的PCB 设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI 的泄漏。

建议屏蔽线,每1000mil,打孔接地。

规则二:高速信号的走线闭环规则
由于PCB 板的密度越来越高,很多PCB LAYOUT 工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB 走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI 的辐射强度。

规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成EMI 辐射,然而开环同样会造成EMI 辐射。

时钟信号等高速信号网络,在多层的PCB 走线的时候一旦产生了开环的结果,将产生线形天线,增加EMI 的辐射强度。

规则四:高速信号的特性阻抗连续规则。

pcb辐射超标的整改例子

pcb辐射超标的整改例子

在PCB(印刷电路板)设计中,辐射超标指的是电路板在工作时发出的电磁干扰(EMI)超出了规定的标准。

电磁兼容(EMC)问题会影响电路的正常工作,甚至可能对周围设备产生干扰。

因此,设计时需采取一系列措施来降低辐射并确保产品符合相关EMC法规。

整改PCB辐射超标的例子包括:1. 优化布局和布线减少高速信号的回路面积:高速信号的布线应该尽量短并且避免大回路,因为大的回路面积会增加辐射。

使用地平面:在高速信号线下方使用地平面可以大幅降低辐射。

差分信号:使用差分信号对进行高速数据传输,因为差分信号的电磁场会互相抵消,从而降低辐射。

2. 使用去耦和旁路电容在电源线路上使用去耦电容,可以降低电源噪声和开关噪声,减少辐射。

3. 控制阻抗和终端匹配确保信号线的阻抗连续,并且在线路的两端使用恰当的终端匹配,以减少反射和辐射。

4. 屏蔽金属屏蔽罩:对高辐射的元件或区域使用金属屏蔽罩。

屏蔽层:在多层PCB中,使用内部层作为屏蔽层可以降低辐射。

5. 过滤设计合适的滤波器:在信号进出口处使用滤波器可以抑制高频噪声,防止其辐射出去。

6. 控制时钟信号时钟信号是辐射的主要来源,应当尽量减少时钟线路的长度,避免时钟线路与I/O 线路并行。

7. 分区将模拟和数字部分分开,并且使它们的地平面分开连接到主地,以减少相互干扰。

实施案例假如有一款PCB产品在测试时发现辐射超标,工程师可能会采取以下步骤进行整改:1. 识别问题源:使用频谱分析仪识别产生辐射的主要频段。

2. 测量和评估:确定辐射超标的严重程度和辐射源的位置。

3. 修改设计:根据上述整改措施,修改PCB设计,重点关注高速信号的布局和布线。

4. 原型测试:制作修改后的PCB原型,并进行EMC测试。

5. 验证整改效果:如果测试结果符合标准,则继续进行生产;如果仍有问题,则需要进一步修改和测试。

每一个整改措施都需要在设计的早期阶段考虑,以避免在后期需要进行昂贵的重新设计和测试。

此外,整改过程可能涉及多次迭代,每次都需要重新测试来验证改进的效果。

PCB 板 EMC EMI 的设计技巧

PCB 板 EMC EMI 的设计技巧

PCB 板EMC EMI 的设计技巧随着IC 器件集成中心议题:EMI的产生及抑制原理详析数字电路PCB的EMI控制技术详析EMI的其它控制手段详析EMI分析与测试详析解决方案:叠层设计、合理布局、布线电源系统设计、接地、串接阻尼电阻、屏蔽、扩频引言随着IC 器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高,电子产品中的EMI问题也更加严重。

从系统设备EMC /EMI设计的观点来看,在设备的PCB设计阶段处理好EMC/EMI问题,是使系统设备达到电磁兼容标准最有效、成本最低的手段。

本文介绍数字电路PCB设计中的EMI控制技术。

1 EMI的产生及抑制原理EMI的产生是由于电磁干扰源通过耦合路径将能量传递给敏感系统造成的。

它包括经由导线或公共地线的传导、通过空间辐射或通过近场耦合三种基本形式。

EMI的危害表现为降低传输信号质量,对电路或设备造成干扰甚至破坏,使设备不能满足电磁兼容标准所规定的技术指标要求。

为抑制EMI,数字电路的EMI设计应按下列原则进行:* 根据相关EMC/EMI技术规范,将指标分解到单板电路,分级控制。

* 从EMI的三要素即干扰源、能量耦合途径和敏感系统这三个方面来控制,使电路有平坦的频响,保证电路正常、稳定工作。

* 从设备前端设计入手,关注EMC/EMI设计,降低设计成本。

2 数字电路PCB的EMI控制技术在处理各种形式的EMI时,必须具体问题具体分析。

在数字电路的PCB设计中,可以从下列几个方面进行EMI控制。

2.1 器件选型在进行EMI设计时,首先要考虑选用器件的速率。

任何电路,如果把上升时间为5ns的器件换成上升时间为2.5ns的器件,EMI会提高约4倍。

EMI的辐射强度与频率的平方成正比,最高EMI频率(fknee)也称为EMI发射带宽,它是信号上升时间而不是信号频率的函数:fknee =0.35/Tr (其中Tr为器件的信号上升时间)这种辐射型EMI的频率范围为30MHz到几个GHz,在这个频段上,波长很短,电路板上即使非常短的布线也可能成为发射天线。

印刷电路板(PCB)设计中的EMI解决方案

印刷电路板(PCB)设计中的EMI解决方案

印刷电路板(PCB)设计中的EMI 解决方案---使用EMIStream 的实际案例分析作者:钱傲峰 Cybernet 高级应用工程师一、 摘 要电子系统的复杂度越来越高,EMC 的问题相应的也就多了起来,为了使自己的产品能达到相关国际标准,工其中Ip 表示电流强度,f 表示共模电流的频率,Ls 表示环路面积,d 表示测量天线到电缆的距离共差摸辐射的计算其中I 表示电流强度,f 表示共模电流的频率,L 表示电缆线长度,d 表示测量天线到电缆的距离解决EMI 的主要途径是减少电路板上由各种原因产生的辐射能量。

控制EMI 的关键,是降低电源地平面谐振和电路回流路径阻抗,正确放置旁路和去藕电容。

实例:笔者使用EMIStream 工具对板极的EMI 问题进行分析。

该工具的两大主要功能是PCB 板的全部网络的EMI 分析,以及电源谐振分析。

EMIStream 是由日本NEC 公司基于多年EMI 设计经验开发的应用软件,可以用于Allegro,Mentor, Zuken 和Altium 等各种PCB 设计流程,在PCB 制造之前解决EMI 问题。

EMIStream 软件内建13条经典EMI 检查规则,均经过日本NEC 内部产品实际设计结果验证,每个检查规则的设置值是经过实际验证的最佳理论值。

1:EMIStream 分析流程下图是使用EMIStream 对电路板进行分析的设计流程EMIStream嵌入在PCB设计的全过程,在设计阶段将EMI问题解决,减少反复设计的次数。

2:布局的EMI检查:A:当我们完成布局后,把ALLEGRO数据直接导入EMIStream工具。

EMIStream和Mentor,Zuken,Altium等其他市场主流的PCB设计工具都有接口,保证数据的完全导入。

B:设定层叠信息,根据PCB板中的层叠信息,填写入EMI.C: 根据电路的设计数据,正确填写电路中相关NET的频率,串扰组,差分对,电源地信号的指定。

EMI处理方法(精选5篇)

EMI处理方法(精选5篇)

EMI处理方法(精选5篇)第一篇:EMI处理方法技术应用-开关电源的EMI处理新方法关键字:技术应用开关电源 EMI 处理方法 2009-05-11一、开关电源EMI整改中,关于不同频段干扰原因及抑制办法。

1MHZ以内,以差模干扰为主。

①增大X电容量;②添加差模电感;③小功率电源可采用 PI 型滤波器处理(建议靠近变压器的电解电容可选用较大些)。

1MHZ-5MHZ,差模共模混合,采用输入端并联一系列 X 电容来滤除差摸干扰并分析出是哪种干扰超标并以解决,①对于差模干扰超标可调整 X 电容量,添加差模电感器,调差模电感量;②对于共模干扰超标可添加共模电感,选用合理的电感量来抑制;③也可改变整流二极管特性来处理一对快速二极管如 FR107 一对普通整流二极管1N4007。

5M以上,以共摸干扰为主,采用抑制共摸的方法。

对于外壳接地的,在地线上用一个磁环串绕2-3 圈会对10MHZ 以上干扰有较大的衰减作用;可选择紧贴变压器的铁芯粘铜箔, 铜箔闭环.处理后端输出整流管的吸收电路和初级大电路并联电容的大小。

20-30MHZ,①对于一类产品可以采用调整对地Y2 电容量或改变Y2 电容位置;②调整一二次侧间的Y1 电容位置及参数值;③在变压器外面包铜箔;变压器最里层加屏蔽层;调整变压器的各绕组的排布。

④改变PCB LAYOUT;⑤输出线前面接一个双线并绕的小共模电感;⑥在输出整流管两端并联RC滤波器且调整合理的参数;⑦在变压器与MOSFET之间加BEAD CORE;⑧在变压器的输入电压脚加一个小电容。

⑨可以用增大MOS驱动电阻.30-50MHZ,普遍是MOS管高速开通关断引起。

①可以用增大MOS驱动电阻;②RCD缓冲电路采用1N4007 慢管;③VCC供电电压用1N4007 慢管来解决;④或者输出线前端串接一个双线并绕的小共模电感;⑤在MOSFET的D-S脚并联一个小吸收电路;⑥在变压器与MOSFET之间加BEAD CORE;⑦在变压器的输入电压脚加一个小电容;⑧PCB心LAYOUT 时大电解电容,变压器,MOS构成的电路环尽可能的小;⑨变压器,输出二极管,输出平波电解电容构成的电路环尽可能的小。

几种解决EMI问题的方法

几种解决EMI问题的方法

几种解决EMI问题的方法对策一:尽量减少每个回路的有效面积图1 回路电流产生的传导干扰传导干扰分差模干扰DI和共模干扰CI两种。

先来看看传导干扰是怎么产生的。

如图1所示,回路电流产生传导干扰。

这里面有好几个回路电流,我们可以把每个回路都看成是一个感应线圈,或变压器线圈的初、次级,当某个回路中有电流流过时,另外一个回路中就会产生感应电动势,从而产生干扰。

减少干扰的最有效方法就是尽量减少每个回路的有效面积。

对策二:屏蔽、减小各电流回路面积及带电导体的面积和长度图2 屏蔽、减小各电流回路面积及带电导体的面积和长度如图2 所示,e1、e2、e3、e4为磁场对回路感应产生的差模干扰信号;e5、e6、e7、e8为磁场对地回路感应产生的共模干扰信号。

共模信号的一端是整个线路板,另一端是大地。

线路板中的公共端不能算为接地,不要把公共端与外壳相接,除非机壳接大地,否则,公共端与外壳相接,会增大辐射天线的有效面积,共模辐射干扰更严重。

降低辐射干扰的方法,一个是屏蔽,另一个是减小各个电流回路的面积(磁场干扰),和带电导体的面积及长度(电场干扰)。

对策三:对变压器进行磁屏蔽、尽量减少每个电流回路的有效面积图3 变压器漏磁对回路产生的电磁感应如图3所示,在所有电磁感应干扰之中,变压器漏感产生的干扰是最严重的。

如果把变压器的漏感看成是变压器感应线圈的初级,则其它回路都可以看成是变压器的次级,因此,在变压器周围的回路中,都会被感应产生干扰信号。

减少干扰的方法,一方面是对变压器进行磁屏蔽,另一方面是尽量减少每个电流回路的有效面积。

对策四:用铜箔对变压器进行屏蔽图4 减少线路中的EMI如图4所示,对变压器屏蔽,主要是减小变压器漏感磁通对周围电路产生电磁感应干扰,以及对外产生电磁辐射干扰。

从原理上来说,非导磁材料对漏磁通是起不到直接屏蔽作用的,但铜箔是良导体,交变漏磁通穿过铜箔的时候会产生涡流,而涡流产生的磁场方向正好与漏磁通的方向相反,部分漏磁通就可以被抵消,因此,铜箔对磁通也可以起到很好的屏蔽作用。

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧 -回复

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧 -回复

避免pcb 设计中出现emc 和emi 的9 个技巧-回复PCB(Printed Circuit Board)设计中,EMC(Electromagnetic Compatibility)和EMI(Electromagnetic Interference)是两个重要的考虑因素。

EMC是指电子设备在同一环境下,互相之间不会对彼此的正常工作产生负面影响的能力。

而EMI则是指电子设备在工作时,产生的电磁辐射对周围的其他电子设备和系统产生的有害影响。

为了确保PCB设计不会出现EMC和EMI问题,以下是9个技巧供设计工程师参考:1. 分层设计:将电路板的信号层、地层和电源层进行合理的分层设计,可以有效地减小信号之间的干扰,并降低电磁辐射的水平。

信号和电源层之间应确保有足够的地层以提供良好的屏蔽效果。

2. 阻抗匹配:在设计信号线路时,要注意保持合适的阻抗匹配。

通过匹配信号线和驱动电路的阻抗,可以减小信号的反射和干扰,降低电磁辐射。

3. 使用电磁屏蔽材料:在设计中使用电磁屏蔽材料可以有效地抑制电磁辐射和吸收外部的电磁干扰。

常见的电磁屏蔽材料包括电磁屏蔽膜和金属屏蔽箱等。

4. 地线设计:合理的地线设计可以减小电磁辐射,降低EMI问题的发生。

在设计过程中要确保地线的连通性好,并且尽量避免共地引发的回流路径问题。

5. 电源滤波设计:在电源输入和输出端添加适当的滤波电路,可以有效地限制电磁干扰的传播和扩散,提高抗干扰能力。

滤波电路可以包括电容、电感和滤波器等元件。

6. 合理布局:合理的布局可以减小信号回流路径的长度,降低电磁辐射的水平。

将高频和低频信号线路进行分离布局,并减小信号线与电源线和地线之间的交叉干扰,可以有效地减小EMC和EMI问题。

7. 防护接地:在设计中要合理设置防护接地,确保各个部分之间的接地电位相同,并保证接地回路的连续性。

防护接地可以有效地降低EMI问题,提高系统的电磁兼容性。

8. 外部电磁屏蔽:在设计中可以考虑添加外部电磁屏蔽,如金属屏蔽罩或金属屏蔽网格等。

如何解决PCB电路板中的EMI辐射问题

如何解决PCB电路板中的EMI辐射问题

如何解决PCB电路板中的EMI辐射问题电源汇流排在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。

然而,问题并非到此为止。

由於电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。

除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。

我们应该怎麽解决这些问题?就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。

此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。

当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。

为了控制共模EMI,电源层要有助於去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。

有人可能会问,好到什麽程度才算好?问题的答案取决於电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。

通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。

显然,层间距越小电容越大。

上升时间为100到300ps的器件并不多,但是按照目前IC的发展速度,上升时间在100到300ps范围的器件将占有很高的比例。

对於100到300ps上升时间的电路,3mil层间距对大多数应用将不再适用。

那时,有必要采用层间距小於1mil的分层技术,并用介电常数很高的材料代替FR4介电材料。

现在,陶瓷和加陶塑料可以满足100到300ps上升时间电路的设计要求。

尽管未来可能会采用新材料和新方法,但对於今天常见的1到3ns上升时间电路、3到6mil 层间距和FR4介电材料,通常足够处理高端谐波并使瞬态信号足够低,就是说,共模EMI 可以降得很低。

本文给出的PCB分层堆叠设计实例将假定层间距为3到6mil。

如何解决高速PCB的SI-EMI问题

如何解决高速PCB的SI-EMI问题

如何解决高速PCB的SI/EMI问题高速高密度多层PCB板的SI/EMC(讯号完整性/电磁兼容)问题长久以来一直是设计者所面对的最大挑战。

然而,随着主流的MCU、DSP和处理器大多工作在100MHz 以上(有些甚至工作于GHz级以上),以及越来越多的高速I/O埠和RF前端也都工作在GHz级以上,再加上应用系统的小型化趋势导致的PCB空间缩小问题,使得目前的高速高密度PCB板设计已经变得越来越普遍。

许多产业分析师指出,在进入21世纪以后,80%以上的多层PCB设计都将会针对高速电路。

高速讯号会导致PCB板上的长互连走线产生传输线效应,它使得PCB设计者必须考虑传输线的延迟和阻抗搭配问题,因为接收端和驱动端的阻抗不搭配都会在传输在线产生反射讯号,而严重影响到讯号的完整性。

另一方面,高密度PCB板上的高速讯号或频率走线则会对间距越来越小的相邻走线产生很难准确量化的串扰与EMC问题。

SI和EMC的问题将会导致PCB设计过程的反复,而使得产品的开发周期一再延误。

一般来说,高速高密度PCB需要复杂的阻抗受控布线策略才能确保电路正常工作。

随着新型组件的电压越来越低、PCB板密度越来越大、边缘转换速率越来越快,以及开发周期越来越短,SI/EMC挑战便日趋严峻。

为了达到这个挑战的要求,目前的PCB设计者必须采用新的方法来确保其PCB设计的可行性与可制造性。

过去的传统设计规则已经无法满足今日的时序和讯号完整性要求,而必须采取包含仿真功能的新款工具才足以确保设计成功。

目前业界适用于解决这类SI/EMC问题的主要PCB设计工具有Cadence的Allegro PCB SI 230/630和EMControl、明导国际的HyperLynx和Quiet Expert、图研(Zuken)的Hot-Stage 和EMC Adviser,以及AlTIum的PCB Designer和P-CAD。

Cadence的Allegro PCB SI 230/630提供了一种弹性化且整合的解决方案,它是一种完整的SI/PI(功率完整性)/EMI 问题的协同解决方案,适用于高速PCB设计周期的每个阶段,并解决与电气性能相关的问题。

emi整改方法

emi整改方法

emi整改方法
EMI整改方法主要包括以下步骤:
1. 确定干扰源:首先需要确定哪些元件或电路产生EMI干扰。

这可以通过
使用频谱分析仪等工具来检测和定位。

2. 评估干扰程度:根据测量的EMI值,评估干扰程度是否符合相关标准和
规定。

如果不符合,需要进行整改。

3. 制定整改方案:根据干扰源和程度,制定相应的整改方案。

这可能包括改变电路设计、增加滤波器、改进屏蔽措施、优化布局和布线等。

4. 实施整改措施:根据整改方案,实施相应的措施来降低EMI干扰。

这可
能涉及到硬件的修改、元件的替换、电路的优化等。

5. 测试整改效果:在实施整改措施后,使用频谱分析仪等工具测试整改效果,确认是否达到标准和规定的要求。

6. 优化和完善:如果整改效果不理想,需要进一步优化和完善整改方案,并重复实施和测试过程,直到达到要求为止。

需要注意的是,EMI整改需要综合考虑多个因素,如电路设计、元件选择、布局和布线等。

因此,在进行整改时,需要综合考虑各种因素,采取综合性的措施来降低EMI干扰。

PCB设计中降低EMI

PCB设计中降低EMI

package supply voltage SS% operating current REFout PownDown Standby current
Revision 0.60
ASM3P218XA 性能
Fs
SS
Deviation %
Jeter Cycle
1
0
1.4%
77.8080 ps
Revision 0.60
Revision 0.60
SSC 原理 (cont.)
图 A - 40 MHz 非扩频的信号
图B - 40 MHz 扩频的信号
调制在39MHz和41 MHz之间 和 调制在 之间 频普分析仪 频普分析仪
45 40 35 30 25 20 15
`
45 40 35 30 25 20 15
20
40
60
80
ASM3P218XA 性能
Fs
SS
Deviation %
Jeter Cycle
1
0
1.4%
77.8080 ps
Revision 0.60
低功耗 EMI系列 EMI系列
ALSC Part Number ASM3P2759AF ASM3P2760AF ASM3P2870AF ASM3P2872AF ASM3P2780AF ASM3P2590AF
EMI Reduction 产品
Revision 0.60是非常危害的 不同的电子设备产生的电磁干扰互相影响 从而引起这些电子设备工作的不稳定 电磁干扰是非常危害的, 不同的电子设备产生的电磁干扰互相影响, 从而引起这些电子设备工作的不稳定, 同一电子设备系统内部,不同部件间的也会产生干扰 也会造成设备的不稳定和功能的降级. 不同部件间的也会产生干扰, 同一电子设备系统内部 不同部件间的也会产生干扰 也会造成设备的不稳定和功能的降级 EMI的危害远 的危害远 不止这些, 会使飞机导航系统失灵,从而导致重大空难 影响医疗设备,导致医疗事故 从而导致重大空难; 导致医疗事故;EMI会对人体造成直 不止这些 会使飞机导航系统失灵 从而导致重大空难 影响医疗设备 导致医疗事故 会对人体造成直 接伤害;

浅谈多层板PCB设计时的EMI解决方法

浅谈多层板PCB设计时的EMI解决方法

浅谈多层板PCB设计时的EMI解决方法解决EMI问题的方法无数,现代的EMI抑制办法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI设计等。

本文从最基本的布板动身,研究PCB分层堆叠在控制EMI辐射中的作用和设计技巧。

电源汇流排在IC的电源引脚附近合理地安置适当容量的,可使IC输出的跳变来得更快。

然而,问题并非到此为止。

由於电容呈有限频率响应的特性,这使得电容无法在全频带上生成整洁地驱动IC输出所需要的谐波功率。

除此之外,电源汇流排上形成的瞬态电压在去耦路径的两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。

我们应当怎麽解决这些问题?就我们板上的IC而言,IC周围的电源层可以看成是优良的高频,它可以收集为整洁输出提供高频能量的分立电容器所泄漏的那部份能量。

此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。

固然,电源层到IC电源引脚的连线必需尽可能短,由于数位信号的升高沿越来越快,最好是挺直连到IC电源引脚所在的焊盘上,这要另外研究。

为了控制共模EMI,电源层要有助於去耦和具有足够低的电感,这个电源层必需是一个设计相当好的电源层的配对。

有人可能会问,好到什麽程度才算好?问题的答案取决於电源的分层、层间的材料以及工作频率(即IC升高时光的函数)。

通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。

明显,层间距越小电容越大。

升高时光为100到300ps的器件并不多,但是根据目前IC的进展速度,升高时光在 100到300ps范围的器件将占有很高的比例。

对於100到300ps升高时光的电路,3mil层间距对大多数应用将不再适用。

那时,有须要采纳层间距小於1mil的分层技术,并用介电常数很高的材料代第1页共3页。

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧:
避免PCB设计中出现EMC和EMI的9个技巧:
1.合理的分区:根据电路的功能,将PCB划分为不同的区域,如模拟区域、数字区域、
电源区域等。

在不同的区域之间设置适当的隔离,以减少信号之间的干扰。

2.合适的布局:在PCB布局时,应将高电流、高电压、高速数字信号等区域进行适当
的分离,避免相互干扰。

同时,要考虑到电源和地的分配,保证电源和地网络的连续性。

3.良好的接地设计:接地是解决EMC和EMI问题的关键。

设计合理的接地网络,可以
有效地抑制干扰信号,提高电路的稳定性。

4.使用适当的屏蔽技术:对于关键的电路部分,可以采用屏蔽措施,如电磁屏蔽罩、
导电衬垫等,以减少外界对电路的干扰。

5.合理的布线:在布线时,应避免使用过长的信号线、90度折线、突然的线宽变化等
不良布线方式。

合理的布线可以降低信号的传输阻抗,减少信号之间的干扰。

6.使用适当的滤波技术:在电路中加入适当的滤波器,可以有效地滤除高频噪声信号,
提高电路的抗干扰能力。

7.合理的元件布局:在元件布局时,应将元件按照功能进行分组,并保持合适的间距。

这样可以减少信号之间的耦合和干扰。

8.使用合适的去耦电容:在电路中加入适当的去耦电容,可以减小电源和地之间的噪
声,提高电路的稳定性。

9.进行充分的仿真和测试:在完成PCB设计后,应进行充分的仿真和测试,以确保设
计的可行性和可靠性。

同时,也可以通过测试来优化设计,提高电路的性能。

PCB设计中EMI传导干扰该如何处理?

PCB设计中EMI传导干扰该如何处理?

PCB设计中EMI传导干扰该如何处理?
PCB设计中EMI传导干扰该如何处理?
我们在进行电子产品或设备进行EMI 分析时先要分析系统的干扰的传播路径。

如果在我们产品设计测试时出现超标的情况,能通过分析路径或者知道干扰源的路径对解决问题就变得轻松。

在实际应用中我将EMI 的耦合路径进行总结为设计提供理论依据。

EMI 的传播路径:感性耦合;容性耦合;传导耦合;辐射耦合。

在电磁兼容设计中,我们基本的理论是:确认噪声源;了解噪声源的特性;确认噪声源的传播路径。

对于开关电源系统,我们就噪声源进行了总结分析,电磁兼容的三要素是重点。

分析框从上面的三要素中,我们对EMI 的传播路径空间耦合和传导耦合比较熟悉。

我们实际也是重点在运用上述的理论来进行实践指导。

在实际进行电路设计时我们PCB 的设计也很关键,基本60%的EMC 问题都是PCB 设计的问题。

PCB 的设计问题受限于产品的PCB 大小、结构、接口的位置影响会导致我们例外的EMC 的问题。

EMI 传导干扰的以下几种路径
(总的EMI 的耦合路径)在电路中的分析如下:
上面的原理路径示意框注意电路中的感性元件:电感及变压器等等。

2.容性耦合路径问题
注意电路中任意相近的两根电流导线都会存在分布电容耦合:PCB 走线及连接线等等。

B.在进行特殊例分析时就出现实际的案例:EMI 传导设计-中高频部分优化我们共模滤波器没有明显的效果。

分析框如果我们的EMI 电路的滤波电路使用2 级滤波器结构;当共模电感大小和结构无论怎么调整测试都不能解决。

关于7个减少PCB板电磁干扰的技巧

关于7个减少PCB板电磁干扰的技巧

关于7个减少PCB板电磁干扰的技巧
有人说,世界上只有两种电子工程师:经历过电磁干扰(EMI)的和没有经历过电磁干扰的。

随着速度的提升,EMI变得越来越严重,并表现在很多方面上(例如互连处的电磁干扰),高速器件对此尤为敏感,它会因此接收到高速的假信号,而低速器件则会忽视这样的假信号。

同时,EMI还威胁着电子设备的安全性、可靠性和稳定性。

因此,在设计电子产品时,PCB 板的设计对解决EMI问题至关重要。

电磁干扰(EMI)
电磁干扰(EMI,Electro MagneTIc Interference),可分为辐射和传导干扰。

辐射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。

而传导干扰就是以导电介质作为媒体把一个电网络上的信号干扰到另一电网络。

在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB板设计中常见的辐射干扰源,它们散发的电磁波就是电磁干扰(EMI),自身和其他系统都会因此影响正常工作。

针对EMI的PCB板设计技巧
1、共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降)
在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。

减少电源层到IC电源引脚连线的长度。

使用3-6 mil的PCB层间距和FR4介电材料。

2、减小环路
每个环路都相当于一个天线,因此我们需要尽量减小环路的数量,环路的面积以及环路的天线效应。

确保信号在任意的两点上只有唯一的一条回路路径,避免人为环路,尽量使用电源层。

有效避免PCB中EMI的三个必看要点

有效避免PCB中EMI的三个必看要点

有效避免PCB中EMI的三个必看要点
从事PCB设计的朋友最苦恼的问题恐怕就是EMI了。

即便板子设计的再美观,体积压缩的再小,一旦发现EMI的存在,那幺再精细的设计也会变得毫无用处。

在本文中,小编将为大家介绍PCB设计中想要规避EMI发生所必须了解的三个元素。

 在处理一个问题时,想要完全解决,首先需要的就是了解问题本身。

所以在PCB电路设计中EMC电磁兼容设计者必修的一课。

不知道如何减少EMI,那幺这样做pcblayout是没有很大价值的。

 电磁干扰的三要素:骚扰源;耦合途径;敏感设备
 为了实现电磁兼容,必须从上面三个基本要素出发,运用技术和组织两方面措施。

 所谓技术措施,就是从分析电磁骚扰源、耦合途径和敏感设备着手,采取有效的技术手段,抑制骚扰源、消除或减弱骚扰的耦合、降低敏感设备对骚扰的响应或增加电磁敏感性电平;
 为了对人为骚扰进行限制,并验证所采用的技术措施的有效性,还必须采取组织措施,制定和遵循一套完整的标准和规范,进行合理的频谱分配,控制与管理频谱的使用,依据频率、工作时间、天线方向性等规定工作方式,分析电磁环境并选择布置地域,进行电磁兼容性管理等。

 电磁骚扰源
 任何形式的自然或电能装置所发射的电磁能量,能使共享同一环境的人或其它生物受到伤害,或使其它设备、分系统或系统发生电磁危害,导致性能降低或失效,即称为电磁骚扰源。

 耦合途径。

多种在电路板中对EMI进行控制的方法

多种在电路板中对EMI进行控制的方法

多种在电路板中对EMI进行控制的方法
相信有经验的开发者都知道,如果在电路板中开始添加针对EMI有效的控制,便能够在之后检测环节省去非常多的EMI测试时间和成本,并且能达到非常好的效果。

本文就将从电源系统、接地、串接阻尼电阻、屏蔽等方面来对电路板中的EMI控制进行介绍。

 电源系统设计
 设计低阻抗电源系统,确保在低于fknee频率范围内的电源分配系统的阻抗低于目标阻抗。

 使用滤波器,控制传导干扰。

 电源去耦。

在EMI设计中,提供合理的去耦电容,能使芯片可靠工作,并降低电源中的高频噪声,减少EMI。

由于导线电感及其它寄生参数的影响,电源及其供电导线响应速度慢,从而会使高速电路中驱动器所需要的瞬时电流不足。

合理地设计旁路或去耦电容以及电源层的分布电容,能在电源响应之前,利用电容的储能作用迅速为器件提供电流。

正确的电容去耦可以提供一个低阻抗电源路径,这是降低共模EMI的关键。

 接地
 接地设计是减少整板EMI的关键。

 确定采用单点接地、多点接地或者混合接地方式。

 数字地、模拟地、噪声地要分开,并确定一个合适的公共接地点。

 双面板设计若无地线层,则合理设计地线网格很重要,应保证地线宽度>电源线宽度>信号线宽度。

也可采用大面积铺地的方式,但要注意在同一层上的大面积地的连贯性要好。

 对于多层板设计,应确保有地平面层,减小共地阻抗。

PCB中EMI的产生原因及工程对策

PCB中EMI的产生原因及工程对策

PCB中EMI的产生原因及工程对策发表时间:2017-04-10T10:08:26.777Z 来源:《电力设备》2017年第2期作者:岳峰1 董金才2 [导读] 摘要:随着日常生活中使用的电子产品种类越来越多,各种电子设备在工作时都会产生电磁波,造成了各种频率的电磁干扰。

(南京国电南自软件工程有限公司江苏南京 210000)摘要:随着日常生活中使用的电子产品种类越来越多,各种电子设备在工作时都会产生电磁波,造成了各种频率的电磁干扰。

本文介绍了对电子设备的电磁干扰测量要求,从电磁波的产生机理着手,分析PCB为什么会产生电磁干扰,哪些是产生电磁干扰的主要辐射源;从电磁干扰辐射强度相关因素着手,分析PCB中产生电磁辐射的具体情况,并给出减小或消除这些产生电磁干扰的因素。

关键字:PCB; EMI ;原因;对策0前沿自从英国科学家麦克斯韦从理论上预言并推导出了电磁波的规律,建立了理论体系,到二十年后德国科学家发现并用试验验证了电磁波的存在,后来的人们发明了无线电报、广播、电话、传真、电视、微波、雷达、卫星通讯、电子计算机因特网等极大地改善了人们的生活。

但伴随着人们享受各种电子产品带来便利的同时,这些电子产品也产生对人们的生活环境造成污染的无用电磁波,这就是电磁干扰。

这里简单讨论一下电子产品的PCB中产生无用电磁波的原因以及怎样减轻或消除这些干扰。

1 EMI分类电磁干扰(Electro Magnetic Interference,EMI),任何可能引起装置、设备或系统性能降低的电磁现象均称为电磁干扰。

在实际使用和相关的法规中,通常按照耦合方式的不同来进行分类: 1.1传导发射干扰传导发射是指电磁噪声的能量在电路中以电压或电流的形式,通过金属导线或其他分离电子元器件耦合到被干扰设备或线路。

常用的传导发射干扰电压测试标准为CISPR11和CISPR 22,测试频率范围为9kHz~30MHz,传导发射测试通常对电源端口或和通信端口进行,测试的结果是一张频谱图,即各个频率点的传导发射强度。

抑制EMI方法 减少板噪音的8种方法

抑制EMI方法 减少板噪音的8种方法

共模阻抗。

我們用三個電阻器(代表性的50OHMS)來終止未使用過的電訊對的共模阻抗。

這些未使用過的線對起到無終端天線的作用﹐通過改變電阻從0到100歐姆便可達到目的。

在文章的后面﹐我們會用曲線圖來表示其效果。

變壓器初級電感限制低頻率反應和漏電感﹐分流器電容限制高于50MHZ的高頻率反應﹐高頻率反應下值越小就會越能改善的回損失﹐從而擴展頻帶寬。

●避免將磁性器件下的接地平面延伸到RJ45塞孔﹐這樣能提高噪音耦合。

非傳播信號通道不應該在這個范圍內。

所有與RJ45連接差模對數據通道不要求回路徑。

●能擴展接地到界面模塊來提高額外屏蔽。

接地不應該重和模擬裝置或數字接地。

在接地平面與信號平面之間應該有間隙來減少耦合﹐配分模擬和接地平面。

一個普通的實踐就是用45度角的軌跡路線來代替90度角的彎曲線(45度角曲線能避免90度角曲線能避免90度角曲線產生的電場集合)﹐這也能減少串音。

●按并聯軌跡來運轉差模或對稱通道。

我們假定帶線﹐微帶線和嵌入帶線的長度。

綜上所述的假定情況﹐設計者應該進行雙重核查示意圖來看一些問題是否存在于通向防噪音板的路徑中。

其它范圍的假定就是磁性耦合模塊的移除和縮短通向RJ45連接器的軌跡。

結合模塊磁性與連接器塞孔便可達到此目的。

這樣也能使板的尺寸減少。

將減少邊緣板的EMI作為目標﹐用結合磁性連接器來代替RJ45連接器便能有效的減少EMI,結合磁性連接器是由共模扼流組成的。

如來自脈動的脈動塞孔﹐這只是一個簡單的“插入與運作的”問題。

使用完整的變壓器和共模扼流連接器﹐通過移除分立元件來減少軌跡長度。

在繼續減少EMI的過程中﹐有很多方法來并聯噪音與底板接地。

對于尚未用過的電線孔的線對而言尤其有用。

如10\100BASE T﹐電線插銷4﹑5﹑7﹑8.一種最常用的方法就是BOB SMITH 終端。

如圖1的示意圖﹐將插銷4和5并聯﹐用75歐姆電阻來分流2KV的電容器﹐插銷7和8也用同樣的方法處理。

這樣﹐這兩根天線就能與接地耦合。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

如何解决多层PCB设计时的EMI
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。

本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。

电源汇流排
在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。

然而,问题并非到此为止。

由于电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。

除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。

我们应该怎么解决这些问题?
就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。

此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。

当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。

为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。

有人可能会问,好到什么程度才算好?问题的答案取决于电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。

通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。

显然,层间距越小电容越大。

上升时间为100到300ps的器件并不多,但是按照目前IC的发展速度,上升时间在100到300ps范围的器件将占有很高的比例。

对于100到300ps上升时间的电路,3mil层间距对大多数应用将不再适用。

那时,有必要采用层间距小于1mil的分层技术,并用介电常数很高的材料代替FR4介电材料。

现在,陶瓷和加陶塑料可以满足100到300ps上升时间电路的设计要求。

尽管未来可能会采用新材料和新方法,但对于今天常见的1到3ns上升时间电路、3到6mil 层间距和FR4介电材料,通常足够处理高端谐波并使瞬态信号足够低,就是说,共模EMI 可以降得很低。

本文给出的PCB分层堆叠设计实例将假定层间距为3到6mil。

电磁屏蔽
从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨着电源层或接地层。

对于电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层"策略。

PCB堆叠
什么样的堆叠策略有助于屏蔽和抑制EMI?以下分层堆叠方案假定电源电流在单一层上流动,单电压或多电压分布在同一层的不同部份。

多电源层的情形稍后讨论。

4层板
4层板设计存在若干潜在问题。

首先,传统的厚度为62mil的四层板,即使信号层在外层,电源和接地层在内层,电源层与接地层的间距仍然过大。

如果成本要求是第一位的,可以考虑以下两种传统4层板的替代方案。

这两个方案都能改善EMI抑制的性能,但只适用于板上元件密度足够低和元件周围有足够面积(放置所要求的电源覆铜层)的场合。

第一种为首选方案,PCB的外层均为地层,中间两层均为信号/电源层。

信号层上的电源用
宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低。

从EMI控制的角度看,这是现有的最佳4层PCB结构。

第二种方案的外层走电源和地,中间两层走信号。

该方案相对传统4层板来说,改进要小一些,层间阻抗和传统的4层板一样欠佳。

如果要控制走线阻抗,上述堆叠方案都要非常小心地将走线布置在电源和接地铺铜岛的下边。

另外,电源或地层上的铺铜岛之间应尽可能地互连在一起,以确保DC和低频的连接性。

6层板
如果4层板上的元件密度比较大,则最好采用6层板。

但是,6层板设计中某些叠层方案对电磁场的屏蔽作用不够好,对电源汇流排瞬态信号的降低作用甚微。

下面讨论两个实例。

第一例将电源和地分别放在第2和第5层,由于电源覆铜阻抗高,对控制共模EMI辐射非常不利。

不过,从信号的阻抗控制观点来看,这一方法却是非常正确的。

第二例将电源和地分别放在第3和第4层,这一设计解决了电源覆铜阻抗问题,由于第1层和第6层的电磁屏蔽性能差,差模EMI增加了。

如果两个外层上的信号线数量最少,走线长度很短(短于信号最高谐波波长的1/20),则这种设计可以解决差模EMI问题。

将外层上的无元件和无走线区域铺铜填充并将覆铜区接地(每1/20波长为间隔),则对差模EMI的抑制特别好。

如前所述,要将铺铜区与内部接地层多点相联。

通用高性能6层板设计一般将第1和第6层布为地层,第3和第4层走电源和地。

由于在电源层和接地层之间是两层居中的双微带信号线层,因而EMI抑制能力是优异的。

该设计的缺点在于走线层只有两层。

前面介绍过,如果外层走线短且在无走线区域铺铜,则用传统的
6层板也可以实现相同的堆叠。

另一种6层板布局为信号、地、信号、电源、地、信号,这可实现高级信号完整性设计所需要的环境。

信号层与接地层相邻,电源层和接地层配对。

显然,不足之处是层的堆叠不平衡。

这通常会给加工制造带来麻烦。

解决问题的办法是将第3层所有的空白区域填铜,填铜后如果第3层的覆铜密度接近于电源层或接地层,这块板可以不严格地算作是结构平衡的电路板。

填铜区必须接电源或接地。

连接过孔之间的距离仍然是1/20波长,不见得处处都要连接,但理想情况下应该连接。

10层板
由于多层板之间的绝缘隔离层非常薄,所以10或12层的电路板层与层之间的阻抗非常低,只要分层和堆叠不出问题,完全可望得到优异的信号完整性。

要按62mil厚度加工制造12层板,困难比较多,能够加工12层板的制造商也不多。

由于信号层和回路层之间总是隔有绝缘层,在10层板设计中分配中间6层来走信号线的方案并非最佳。

另外,让信号层与回路层相邻很重要,即板布局为信号、地、信号、信号、电源、地、信号、信号、地、信号。

这一设计为信号电流及其回路电流提供了良好的通路。

恰当的布线策略是,第1层沿X方向走线,第3层沿Y方向走线,第4层沿X方向走线,以此类推。

直观地看走线,第1层1和第3层是一对分层组合,第4层和第7层是一对分层组合,第8层和第10层是最后一对分层组合。

当需要改变走线方向时,第1层上的信号线应藉由”过孔"到第3层以后再改变方向。

实际上,也许并不总能这样做,但作为设计概念还是要尽量遵守。

同样,当信号的走线方向变化时,应该藉由过孔从第8层和第10层或从第4层到第7层。

这样布线可确保信号的前向通路和回路之间的耦合最紧。

例如,如果信号在第1层上走线,回路在第2层且只在第2层上走线,那么第1层上的信号即使是藉由“过孔”转到了第3层上,其回路仍在第2层,从而保持低电感、大电容的特性以及良好的电磁屏蔽性能。

如果实际走线不是这样,怎么办?比如第1层上的信号线经由过孔到第10层,这时回路信
号只好从第9层寻找接地平面,回路电流要找到最近的接地过孔(如电阻或电容等元件的接地引脚)。

如果碰巧附近存在这样的过孔,则真的走运。

假如没有这样近的过孔可用,电感就会变大,电容要减小,EMI一定会增加。

当信号线必须经由过孔离开现在的一对布线层到其他布线层时,应就近在过孔旁放置接地过孔,这样可以使回路信号顺利返回恰当的接地层。

对于第4层和第7层分层组合,信号回路将从电源层或接地层(即第5层或第6层)返回,因为电源层和接地层之间的电容耦合良好,信号容易传输。

多电源层的设计
如果同一电压源的两个电源层需要输出大电流,则电路板应布成两组电源层和接地层。

在这种情况下,每对电源层和接地层之间都放置了绝缘层。

这样就得到我们期望的等分电流的两对阻抗相等的电源汇流排。

如果电源层的堆叠造成阻抗不相等,则分流就不均匀,瞬态电压将大得多,并且EMI会急剧增加。

如果电路板上存在多个数值不同的电源电压,则相应地需要多个电源层,要牢记为不同的电源创建各自配对的电源层和接地层。

在上述两种情况下,确定配对电源层和接地层在电路板的位置时,切记制造商对平衡结构的要求。

总结
鉴于大多数工程师设计的电路板是厚度62mil、不带盲孔或埋孔的传统印制电路板,本文关于电路板分层和堆叠的讨论都局限于此。

厚度差别太大的电路板,本文推荐的分层方案可能不理想。

此外,带盲孔或埋孔的电路板的加工制程不同,本文的分层方法也不适用。

电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是保证电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压最小并将信号和电源的电磁场屏蔽起来的关键。

理想情况下,信号走线层与其回路接地层之间应该有一个绝缘隔离层,配对的层间距(或一对以上)应该越小越好。

根据这些基本概念和原则,才能设计出总能达到设计要求的电路板。

现在,IC的上升时间已经很短并将更短,本文讨论的技术对解决EMI屏蔽问题是必不可少的。

相关文档
最新文档