数字逻辑电路基础试题
《数字逻辑电路》试题及参考答案
《数字逻辑电路》在线作业参考资料一、单选题1. 一位8421BCD计数器,至少需要(B)个触发器A 3B 4C 5D 102. 在(A)的情况下,函数运算的结果是逻辑“1”A全部输入是“0” B任一输入是“0” C任一输入是“1” D全部输入是“1”3. 表示两个相邻脉冲重复出现的时间间隔的参数叫(A )A.脉冲周期B.脉冲宽度C.脉冲前沿D.脉冲后沿4. 只能读出不能写入,但信息可永久保存的存储器是(A)A.ROMB.RAMC.RPROMD.PROM5. 在(D)的情况下,函数Y=AB运算的结果不是逻辑“0”。
A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”6. 下列哪些信号一定不属于数字信号(A)A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号7. 在(B)的情况下,函数Y=/(AB)运算的结果不是逻辑“0”。
A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”8. 符合六变量m5的相邻最小项,有下列(C )说法成立A. 共有5 个相邻最小项B. m0、m4、m7、m13是它的相邻项C. 共有6 个相邻最小项D. m4、m21、m13、m38是它的相邻项9. 下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器10. 在n变量的逻辑函数F中,有(C )A. 若mi为1,则Mi也为1B. 若F所有mi为0,则F为1C. 若F所有Mi为1,则F为1D. F的任一最小项标记为mni( i = 1~2n )11. 半加器的逻辑功能是(A)A. 两个同位的二进制数相加B. 两个二进制数相加C. 两个同位的二进制数及来自低位的进位三者相加D. 两个二进制数的和的一半12. 1路—4路数据分配器有(A)A.一个数据输入端,两个选择控制端,四个数据输出端B.四个数据输入端,两个选择控制端,一个数据输出端C.一个数据输入端,一个选择控制端,四个数据输出端D.四个数据输入端,一个选择控制端,一个数据输出端13. 全部的最小项之和恒为(B)A.0B.1C.0或1D.非0非114. 对于四变量逻辑函数,最小项有(D)个A.0B.1C.4D.1615. 逻辑表达式A+BC=( C )A. ABB. A+CC. (A+B)(A+C)D. B+C16.在(A)的情况下,函数运算的结果不是逻辑“1”A全部输入是“0” B 任一输入是“0”C任一输入是“1” D全部输入是“1”17. 十进制数25用8421BCD码表示为(B )。
数字逻辑第1章习题
高位
低位
所以:(44.375)10=(101100.011)2。 采用基数连除、连乘法,可将十进制数转换 为任意的N进制数。
5 、用代数法化简下列逻辑函数并变换为最简与 或式。
解:本题主要考查对逻辑代数基本公式、定理的 掌握与熟练程度。
6 、用卡诺图化简下列逻辑函数: 解:本题考查用卡诺图化减逻辑函数的能力。
CA CB BA L
第一章 数字电路基础
习题集
1、 将二进制数1101010.01转换成八进制数。
解:二进制数转换为八进制数: 将二进制数由小 数点开始,整数部分向左,小数部分向右,每3位 分成一组,不够3位补零,则每组二进制数便是一 位八进制数。
001
101
010 . 010 = (152.2)8
2、将八进制数(374.26)8转换为二进制数:
2 2 2 2 2 2
44
余数
低位
22 „„„ 0=K0 11 „„„ 0=K1 5 „„„ 1=K2 2 „„„ 1=K3 1 „„„ 0=K4 0 „„„ 5 1=K 高位
0.375 × 2 整数 0.750 „„„ 0=K-1 0.750 × 2 1.500 „„„ 1=K-2 0.500 × 2 1.000 „„„ 1=K-3
0001 1101 0100 .0110 = (1D4.6)16
4 、将十进制数(44.375)10转换为二进制数
解:采用的方法 — 基数连除、连乘法
原理:将整数部分和小数部分分别进行转换, 转 换后再合并。 整数部分采用基数连除法,先得到的余数为低位, 后得到的余数为高位。 小数部分采用基数连乘法,先得到的整数为高位, 后得到的整数为低位。
则:
7 、三个人表决一件事情,结果按“少数服从多数” 的原则决定,试建立该逻辑函数的真值表。 解:本题考查逻辑函数建立的方法与真值表表示 方法。
数字逻辑10套题
《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。
2.()2=()10。
3.()10=( ) 8421-BCD。
4.A⊕0= 。
5.大体门电路包括、、。
6.A⊙B= 。
7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。
8.数字逻辑电路包括两类,别离是电路和电路。
9.JK触发器的特性方程是。
10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。
11.F(A,B,C,D)=CD,它包括了个最小项。
12.A(A+B)= 。
13.F=AB+AC,这种形式的逻辑函数表达式称为。
14.F=A·B·A·C这种形式的逻辑函数表达式称为。
15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。
16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。
17.设计一个25进制计数器,最少需要个触发器。
二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。
当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。
数字逻辑习题-基础概念
1. 已知二进制数01001010,其对应的十进制数为 ( )(A)48 (B)74 (C)106 (D)92 2. A +A B = ( )(A)A +B (B)A +B (C)A+B (D)A+B3. =++=C B A BC A ABC ABC F ____)( ( ) (A)∑)4,2,0(m(B)∑)7,5,3(m (C)∑)5,3,1(m (D) ∑)5,3,1(m4. 和二进制数(1100110111.001)等值的十六进制数是( )(A)337.2 (B)637.2 (C)1467.1 (D)c37.4 5. 余三码1011对应的二进制码是( )(A)0011 (B) 1100 (C) 1000 (D) 0101 6. 下列等式不成立的是 ( ) (A)B A B A A +=+__(B)(A+B)(A+C)=A+BC(C) AB+AC+BC=AB+BC(D)1________=+++B A AB B A B A 7. BCD )D ,C ,B ,A (F =,它包含最小项个数是 ( )(A)1(B)2(C)3(D)48. 如要把最简与或式转化为与非式,应使用下列哪个定律( )(A)还原律和摩根定理 (B)交换律(C)结合律(D)还原律和重叠律9. 若对全班29个同学以二进制代码编码表示,最少需要二进制的位数是 ( )(A)3(B)4(C)5(D)610. 在二进制译码器中,若输入有5位二进制代码,则输出有________个信号。
( )(A)32(B)16(C)8(D)411. 计数器的异步清零端的功能是 ( )(A)在CP 上升沿清零 (B)在CP 下降沿清零 (C)清零端有效即清零 (D)在CP 为高电平时清零 12. 在CP 作用下,欲使D 触发器具有n 1n Q Q =+的功能,其D 端应接 ( )(A)1 (B)0 (C)nQ (D)__nQ13. 与非门构成的基本RS 触发器,输入端SR 的约束条件是 ( )(A)SR=0(B)SR=1(C)1____=+R S(D)0____=+R S11.[10101]2转换为十进制数是 ( )(A)11 (B)15 (C)21 (D)25 12.十进制数995.7对应的8421BCD 码为( ) (A) (1001 1001 0110.1110)(B) (1001 1001 0101.0111)(C) (0001 1001 1010.1110)(D) (1001 1001 1010.0111)13.化简=+++__A AB BC A ( )(A) A(B)A+C(C) 1(D)01. 测得某逻辑门输入A 、B 和输出F 的波形如图所示,则F(A ,B)的表达式是 ( ) (A)F=AB (B)F=A+B(C)B A F ⊕=(D)__B A F =2. 如图所示电路实现的逻辑功能=F( )(A)F=AB (B)F=A+B (C)B A F += (D)AB = 3. 不是最小项ABCD 逻辑相邻的最小项是( )(A)A BCD (B)A B CD (C)A B C D (D)AB C D4. 欲对全班30个同学以二进制代码编码表示,最少需要二进制的位数是 ( )(A)3(B)4(C)5(D)65. 一片三位二进制译码器,它的输出端有( )(A)1个 (B)8个 (C)10个 (D)16个6. 在下列逻辑电路中,不是组合逻辑电路的有 ( )(A)译码器(B)编码器(C)全加器(D)寄存器7. 某4位移位寄存器,现态为1111,若串行输入始终为0,则经过4个移位脉冲后,该移位寄存器的内容为 ( ) (A)0000 (B)1000 (C)1100 (D)11101. =⊕__B A ( )(A)____B A AB + (B)B A B A ____+ (C)__B A (D)B A __题4图A B F 题5图2. 与ABC+A BC 函数式相等的表达式是 ( )(A) ABC(B) A(C) A BC(D) ABC+BC3. 对全班29个同学以二进制代码编码表示,最少需要二进制的位数是( )(A)3(B)4(C)5(D)64. 一块数据选择器有三个地址输入端,则它的数据输入端应有( )(A)4(B)6(C)8(D)15. 下列电路中,属于时序逻辑电路的是( )(A)编码器 (B) 译码器(C)数值比较器 (D)计数器6. 分析图示电路的逻辑功能应为__________。
数字逻辑试题及答案
数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。
答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。
如果两个输入相同,输出为0。
其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。
而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。
3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。
答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。
每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。
《数字逻辑电路》试题及参考答案
一、 填空题(40分,每空2分,除非特殊声明)1、(57.25)10=(111001.01 )2 = ( 71.2 )8; -26的二进制反码为(100101 ),补码为( 100110 )。
(每空一分)2、为了给345位同学进行2进制编码,至少需要( 9 )位编码位数3、写出图1中Y=( 同或 )图14. 在图2中,当输入为高电平,C 端接地,则输出为( 高阻抗 )图25. Y=(A+(BC)’)’+D, 则 Y ’=(( A+B ’+C ’)D ’ )6. 在图3中,T1属于 P 沟道增强 型三极管。
当输入U i 为高电平时,___T2___导通,输出U o 为__低电平_____。
图37. 组合逻辑电路和时序逻辑电路的根本区别在于_组合电路无记忆功能,时序电路有记忆T1T2功能,_ 体现在电路上为:___组合电路无反馈,时序电路有反馈____。
8. 请写出JK 触发器的特性方程___Q*=JQ ’+K ’Q_______________.9. 用JK 触发器转换为T 触发器功能,那么J= T ;K= T 。
(每空一分) 10. 为构成4096×8的RAM ,需要 8 片1024×4的RAM 。
11. 状态机分为米利和摩尔两种类型,某状态机电路,输入为X 、状态变量为Q 0Q 1Q 2,若输出为Y= X’Q 0Q 2’,则该状态机属于 米利 型。
12. 施密特触发器、单稳态触发器和多谐振荡器中,__施密特触发器_____的稳态数最多。
13. 10位倒T 电阻网络DA 转换器。
如图4,当输入为10 0000 0000时,输出电压为V o =5V 则 V REF 为 10 V 。
14. 某D/A 转换器中,输入的数字量为8位,则其理论转换精度为___1/255_______。
9、图2中,用555定时器组成的多谐振荡器电路中,若R1= 10k Ω,R2=5k Ω, C=0.01μF ,Vcc=10V ,则该电路的震荡频率为 5/ln2= 7.2 kHz 。
《数字逻辑与电路》复习题及答案
《数字逻辑与电路》复习题及答案《数字逻辑与电路》复习题第⼀章数字逻辑基础(数制与编码)⼀、选择题1.以下代码中为⽆权码的为CD。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB 。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
A. 1B. 2C. 4D. 164.⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101015.在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是CD 。
A.(256)10B.(127)10C.(FF)16D.(255)106.与⼗进制数(53.5)10等值的数或代码为ABCD 。
A. (0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与⼋进制数(47.3)8等值的数为:A B。
A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常⽤的B C D码有C D。
A.奇偶校验码B.格雷码C.8421码D.余三码⼆、判断题(正确打√,错误的打×)1. ⽅波的占空⽐为0.5。
(√)2. 8421码1001⽐0001⼤。
(×)3. 数字电路中⽤“1”和“0”分别表⽰两种状态,⼆者⽆⼤⼩之分。
(√)4.格雷码具有任何相邻码只有⼀位码元不同的特性。
(√)5.⼋进制数(17)8⽐⼗进制数(17)10⼩。
(√)6.当传送⼗进制数5时,在8421奇校验码的校验位上值应为1。
(√)7.⼗进制数(9)10⽐⼗六进制数(9)16⼩。
(×)8.当8421奇校验码在传送⼗进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。
(√)三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1和0来表⽰。
数字逻辑电路习题集1
第一章 数字逻辑电路基础一、填空题1、模拟信号的特点是在 和 上都是 变化的。
(幅度、时间、连续)2、数字信号的特点是在 和 上都是 变化的。
(幅度、时间、不连续)3、数字电路主要研究 与 信号之间的对应 关系。
(输出、输入、逻辑)4、用二进制数表示文字、符号等信息的过程称为_____________。
(编码)5、()11011(2= 10),()1110110(2= 8),()21(10= 2)。
(27、166、10101) 6、()101010(2= 10),()74(8= 2),()7(16=D 2)。
(42、111100、11010111)7、最基本的三种逻辑运算是 、 、 。
(与、或、非)8、逻辑等式三个规则分别是 、 、 。
(代入、对偶、反演)9、逻辑函数化简的方法主要有 化简法和 化简法。
(公式、卡诺图)10、逻辑函数常用的表示方法有 、 和 。
(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可)11、任何一个逻辑函数的 是唯一的,但是它的 可有不同的形式,逻辑函数的各种表示方法在本质上是 的,可以互换。
(真值表、表达式、一致或相同) 12、写出下面逻辑图所表示的逻辑函数Y= 。
(C B A Y )(+=)13、写出下面逻辑图所表示的逻辑函数Y= 。
())((C A B A Y ++=)14、半导体二极管具有 性,可作为开关元件。
(单向导电)15、半导体二极管 时,相当于短路; 时,相当于开路。
(导通、截止) 16、半导体三极管作为开关元件时工作在 状态和 状态。
(饱和、截止) 二、判断题1、十进制数74转换为8421BCD 码应当是BCD 8421)01110100(。
(√)2、二进制只可以用来表示数字,不可以用来表示文字和符号等。
(╳)3、十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。
(╳)4、若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。
B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。
C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。
D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。
7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。
2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。
3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。
数字逻辑试题及答案
数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
数字逻辑试题及答案
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。
2. 一个2输入的与门,当输入都为高电平时,输出为______。
3. 布尔代数的基本定理包括______、结合律、分配律等。
4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。
5. 4位二进制计数器的计数范围是从______到1111。
6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。
数字逻辑电路试题(5)
数字逻辑电路试题(卷)一、填空题(20分)1、与十进制数19等值的二进制数为_______2、与十进制数673.3对应的8421BCD码为__________3、与十进制数21对应的余3码为________4、对正逻辑而言的与非门,对负逻辑为_______5、与门最少应有_______个输入端,________个输出端。
6、逻辑电路可分为_________和___________两大类7、编码器按码制的不同,一般可分为____________、____________等。
8、半加器本位和的表达式_________________ 向高位进位的表达式为____________9、JK触发器转换为T触发器时,其J=___________K=________10、集成触发器工作频率最高为________门,频率最低的为______门,频率中等的为___门。
11、ADC是将_________信号转换为________信号的电路。
12、PLA电路主要是采用了________原理可用较少的存储单元存储大量的信息。
二、填空题(20分)1、数据选择器一般数据输出端为( )个A. 1B. 2C. 3D. 42、二进制数(110011)2 对应的格雷码为()A. 111001B. 101010C. 111100D. 1100003、3/8对应的二进制数为()A. (0.11) 2B. (0.001)2C. (0.011)2D. (0.0001)24、F=A B+AB对应的最简与—或—非表达式为()A. AB+ABB. AB+ABC. ABD. BAA+B5、卡诺图的优点是它形象直观的表达了最小项之间的()A. 相接B. 相重C. 逻辑化简D. 逻辑相邻性6、全体最大项之积恒为()A. 1B. AC. 0D. 无法确定7、D触发器转换为T触发器时,则D=( )A. T+QB. T○+QC. QT+ D. T+Q8、如图2.8 D-A转换器,若参考电压V ref =10v D3D2D1D0=1111时,R=R f,输出的模拟电压为()A. 9.375VB. 10VC. 15VD. 1.5V9、F=AC+AB的对偶式为()A. (A+C)(A+B)B. (A+C)(A+B)C. AC·ABD. A C+A B10、可根据用户要求,将应该存储的信息一次写入存储器中,写好不能再更改的存储器称为()A. ROMB. RAMC. EPROMD. PROM三、证明、化简题(20分)1、用代数法化简F=A(A+B)(A+B)+(A+B)C+AB2、用公式法证明(A+B+C)(A+B+C)=AC+AB+BC3、用卡诺图化简F=ABC+ABC+ABC+BC D4、用卡诺图化简F=∑m(7.10.15)+∑d(2.3.6.11.14)四、分析题(本科16分,专科20分)1、试分析图4.1的逻辑功能2、试分析图4.2的逻辑功能五、设计题(本科做1—3题24分,专科做1—2题20分)1、用与非门设计一四变量的奇数检测电路2、试用D触发器和与非门设计一个同步五进制计数器,计数状态3、用D触发器设计一个101序列检测器。
数字逻辑电路复习题逻辑代数基础.docx
逻辑代数基础一、选择题 ( 多项选择 )1. 以下表达式中符合逻辑运算法则的是。
2+1 = 10 C. 0 < 1+ 1 = 1· C= C2.逻辑变量的取值1和0可以表示:。
A. 开关的闭合、断开B.电位的高、低C. 真与假D.电流的有、无3.当逻辑函数有n 个变量时,共有个变量取值组合?A. nB.2nC.n 2D. 2 n4.逻辑函数的表示方法中具有唯一性的是。
A . 真值表 B.表达式 C.逻辑图 D.卡诺图=A B +BD+CDE+A D=。
(加一个盈余项AD)A. AB DB.( A B) DC.( A D)( B D )D. (A D )(B D)6. 逻辑函数 F= A( A B)=。
C. A BD.A B7.求一个逻辑函数 F 的对偶式,可将 F 中的。
A . “·”换成“ +”,“ +”换成“·”B. 原变量换成反变量,反变量换成原变量C. 变量不变D. 常数中“ 0 ”换成“ 1 ”,“ 1 ”换成“ 0 ”E. 常数不变8. A+BC=。
A . A+ B+C C.( A+ B)( A+ C)+ C9 .在何种输入情况下,“ 与非”运算的结果是逻辑 0 。
DA .全部输入是 0 B.任一输入是 0 C.仅一输入是 0 D.全部输入是 11 0 .在何种输入情况下,“ 或非”运算的结果是逻辑 0。
A .全部输入是 0 B.全部输入是 1 C. 任一输入为0,其他输入为 1 D. 任一输入为 1二、判断题(正确打√,错误的打×)1.逻辑变量的取值,1比0大。
(× )。
2.异或函数与同或函数在逻辑上互为反函数。
(√ )。
3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。
(× )。
4.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
(×)5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
《数字逻辑电路》试题及答案
一、填空题(1-5小题每空1分,6-10小题每空2分,共20分)1. (16.25) 10 = (_____________________________) 2 = ( ) 8 = ( ) 16 2.三态门输出的三种状态分别为: 、 和 。
3. 基本RS 触发器的约束条件是____________________。
4. 多谐振荡器是一种波形____________电路,它没有稳态,只有两个____________。
5. 把JK 触发器改成T 触发器的方法是___________________。
6.(,,,)(())F A B C D A B C D E ''=++++的对偶式为_______________________________。
7.十进制数(-12)的补码形式为___________________________。
8. 某信号采集系统要求一片A/D 转换器集成芯片在1S 内对16个热电偶的输出电压分时进行A/D 转换。
已知热电偶输出电压范围为0~0.025V (对应0~450 oC 温度范围),需要分辨的温度为0.1oC ,试问选用_______位的A/D 转换器。
9. RAM 存储器地址线4条,数据线8条,其存储容量为_______________。
10. 写出下图有ROM 构成的组合逻辑函数式Y 2=_________________________。
二、逻辑函数化简证明题(共3题,共20分)1.(6分)用公式法化简下面逻辑函数为最简与或式(,,)()()F A B C A BC AB ''''=+2.(6分)证明下面逻辑恒等式,方法不限。
()()()A C B D B D AB BC '''+++=+3.(8分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。
(,,,)F A B C D ABC ABD C D AB C A CD AC D ''''''=+++++三、电路分析题(共4题,共30分)1.(6分)分析如图所示组合逻辑电路的功能。
数字逻辑电路试卷(附答案)
一、填空题(每空1分,共10分)1.逻辑函数 的两种标准形式分别为。
2.将2004个“1”异或起来得到的结果是(0)。
3.半导体存储器的结构主要包含三个部分,分别是( 译码器 )、(存储阵列)、( 控制逻辑)。
4.A/D 转换的四个过程是采样、保持 、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。
5.8位D/A 转换器当输入数字量10000000为5v 。
若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)v 。
6.就逐次逼近型和双积分型两种A/D 转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。
7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD ;8.已知某74ls00为2输入4与非门,I OL =22mA ,I OH =2mA , I IL =2mA , I IH =40μA ,则其低电平输出的扇出系数N OL =(11),其高电平输出的扇出系数N OH =( 50);9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6)10. 根据对偶规则和反演规则,直接写出的对偶式和反函数,Fd =(), =(); 11.12.已知X=(-17),则X 的8位二进制原码为(10001001),其8位二进制补码为(11110111);13.T' 触发器的次态方程是(Qn+1 = ~Qn );14.D 触发器的次态方程是( );15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=()的情形,则存在1型险象;二、单选题(每题2分,共20分)1.表示任意两位无符号十进制数需要(B )二进制数。
A.6 B.7 C.8 D.92. 一个多输入与非门,输出为0的条件是(C)A 只要有一个输入为1,其余输入无关B 只要有一个输入为0,其余输入无关C 全部输入均为1D 全部输入均为03.余3码10001000对应的2421码为( C )。
期中考试卷(数字电路基础)
数字电路基础期中考试试卷一、填空题1.在数字逻辑电路中,基本的逻辑门是、、 3 种。
2.三态门的输出端可以输出、、三种状态。
3.与门的逻辑功能是或门的逻辑功能是非门的逻辑功能是。
4.正逻辑规定高电平用表示,低电平用表示;而负逻辑体制规定高电平用表示,低电平用表示。
5.常用数制值有进制、进制、进制6.把二进制数码0 和 1 按一定的规律编排成一组组代码,并使每组代码具有一定的含义(如代表某个十进制数),这就叫做。
7.逻辑函数的化简方法主要有化简法和化简法8.按照逻辑功能的不同数字电路可以分成两大类:。
9. 43 D=B=H10.二进制只有和两个数码,进位规律是;十进制有个数码,进位规律是。
11.常用的译码器有、和二线—十线译码器。
、二、选择题1.符合“或”逻辑关系的表达式是()A、1+1=2B、1+1=10 C 、1+1=1 2.“与非门”输入和输出的逻辑关系是()A.有 1 出 1,全0 出0 B.有 0 出 1,全 1 出0C .相同出 1,不同出 0 D、不同出 1,相同出0 和5、“或非门”的逻辑函数式 Y=+B。
()3.能实现“有 0 出0,全 1 出1”逻辑功能的是()A、与门B、或门 C 非门4.晶体二极管作为开关器件使用,它的工作状态是()A、截止状态B、开关状态 C 饱和状态5.能使逻辑函数AB= 1 的变量A、 B 的取值组合有()A、00B、01C、11D、106、下列表达式中()是不对的。
A .Aּ 0=A B.A+0=A C. Aּ A=2A D.A+A=07.十进制数29 换算为二进制为()。
A.11101 B、11001 C、10011 D、101118、AB+B=()。
A、AB、B+AC、0D、B9、=()。
A、 A B CB、B+A+C C 、0 D、10、优先编码器同时有两个输入信号时,是按()的输入信号编码的。
A、高电平B、低电平 C 、优先级别 D、无法编码三、判断题1、二进制只有 0 和 1 两个数码,进位规则“逢二进一”。
数字逻辑电路试题及答案
数字逻辑电路试题及答案一、填空题(每空1分,共10分)1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。
2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__.3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。
4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ).5.逻辑代数中的三种基本逻辑运算是与、或、非。
6.1个触发器可以存放 1 位二进制数,它具有记忆功能。
二、选择题(每小题2分,共10分)1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。
(A)A⊙B (B)A?B(C) (D)2.用0,1两个符号对100个信息进行编码,则至少需要 B 。
(A)8位(B) 7位(C) 9位(D) 6位3.下列电路中属于组合电路的是 D 。
(A)集成触发器(B)多谐振荡器(C)二进制计数器(D)3—8译码器4.下列电路中只有一个稳定状态的是 C 。
(A)集成触发器(B) 施密特触发器(C)单稳态触发器(D) 多谐振荡器5.为产生周期性矩形波,应当选用 C 。
(A) 施密特触发器(B) 单稳态触发器(C) 多谐振荡器 (D) 译码器三、逻辑函数化简(共10分)用卡诺图法化简下列逻辑函数,结果为最简与或式。
(每题5分,共10分) .解:四、分析题(共45分)1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。
⒉列真值表:(2分)2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟解:3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。
解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1,⑵写状态方程(2分) ,)⑶列全状态转换表(2分) ⑷画全状态转换图(2分⑸功能(2分):该电路为一个三进制同步计数器,并且具有自启动功能。
数字逻辑电路基础慕课版课后题答案李广明
数字逻辑电路基础慕课版课后题答案李广明数字电子技术基础试题及答案一、单项选择题(每小题1分后,共10分后)1、以下描述一个逻辑函数的方法中,( )只能唯一表示。
A.表达式 nbsp;B.逻辑图 nbsp;C.真值表D.波形图2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。
A.接高电平B.接低电平 nbsp;C.悬空 nbsp;D.通过电阻中剧3、一个八位二进制减法计数器,初始状态为,问经过268个输入脉冲后,此计数器的状态为( )。
A. B. C. D.4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。
A.A或B中存有一个直奔“1”B.A或B中存有一个直奔“0”C.A和B并联使用 nbsp;D.不能实现5、在时序电路的状态切换表,若状态数N=3,则状态变量数最少为( nbsp;)。
A.16B.4C.8D.26、以下几种TTL电路中,输入端的可实现线与功能的.门电路就是( )。
A.或非门B.与非门C.异或门D.OC门7、以下几种A/D转换器中,切换速度最快的就是( )。
A.并行A/D转换器 nbsp;B.计数型A/D转换器C.逐次渐进式型A/D转换器D.双分数A/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。
A.8B.12C.13D.149、4个触发器构成的BCD码计数器,共有( )个无效状态。
A.6B.8C.10D.1210、以下哪一条不是消除竟争冒险的措施( )。
A.互连滤波电路B.利用触发器C.加入选通脉冲D.修改逻辑设计二、填空题(每空1分后,共20分后)1、时序逻辑电路一般由()和( )两分组成。
2、多谐振荡器就是一种波形产生电路,它没稳态,只有两个3、数字电路中的三极管一般工作于________区和________区。
4、四个逻辑变量的最轻项最多存有________个,任一两个最轻项之积为________。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1、数字逻辑电路的特点?
(1) 电路的基本工作信号是二值信号。
它表现为电路中电压的“高”或“低”、开关的“接通”或“断开”、晶体管的“导通”或“截止”等两种稳定的物理状态。
(2) 电路中的半导体器件一般都工作在开、关状态。
(3) 电路结构简单、功耗低、便于集成制造和系列化生产;产品价格低廉、使用方便、通用性好。
2、(5分)
3、数值转换(每小题5分,共10分)
(1).(10110.101)2 =(?)10
(2)(234)8 =(?)10
(3)(25.625)10 =(?)2
4、将函数转换成最小项表达式。
(10分)
5、(10分)
6、用卡诺图化简逻辑函数(10分)
7、
7.1分析下图电路的逻辑功能
(15分)
7.2分析下图电路的逻辑功能--2
(15分)
8、A
8.1设计一个比较3位二进制数是否相等的数值比较器。
8.2用与非门设计一个三变量多数表决电路。
(15分)
9、常用的消除冒险的三种方法(5分)
10、写出同步时序电路设计的一般步骤(5分)
11、给出如下状态图,求其状态表。
(10分)。