北京邮电大学计算机组成原理(第四版)自测试题库_试卷一
计算机组成原理练习题附标准答案
一、选择题1、完整的计算机系统应包括运算器、存储器、控制器。
一个完整的计算系统应该是:硬件系统和软件系统,硬件系统应该包括运算器,控制器,存储器,输入设备和输出设备,软件系统包括系统软件和应用软件.而你给的答案中B和D是可以排除的,也就是不能选,A和C两个中A的可能性最大,答案只能选A.3、冯. 诺依曼计算机工作方式的基本特点是按地址访问并顺序执行指令。
4、移码表示法主要用于表示浮点数中的阶码。
5、动态RAM的刷新是以行为单位的。
8、在定点运算器中产生溢出的原因是运算的结果的超出了机器的表示范围。
10、在指令的地址字段中,直接指出操作数本身的寻址方式,称为立即寻址。
11、目前的计算机,从原理上讲指令和数据都以二进制形式存放。
13、计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是冯. 诺依曼。
16、在CPU中,跟踪后继指令地址的寄存器是程序计数器。
20、系统总线中地址总线的作用是用于选择指定的存储单元或外设。
21、计算机中的主机包含运算器、控制器、存储器。
23、原码一位乘运算,乘积的符号位由两个操作数的符号进行异或运算。
24、对于真值“0”表示形式唯一的机器数是移码和补码。
25、若[X]补=0.0100110,则[X]反= 0.0100110。
--x为正数26、在CPU中,存放当前执行指令的寄存器是指令寄存器。
保存当前正在执行的指令的寄存器称为(指令寄存器)。
指示当前正在执行的指令地址的寄存器称为(程序计数器或指令计数器)。
27、下列编码中通常用作字符编码的是ASCII码。
ASCIIASCII(American Standard Code for Information Interchange,美国信息互换标准代码)是基于拉丁字母的一套电脑编码系统。
它主要用于显示现代英语和其他西欧语言。
它是现今最通用的单字节编码系统,并等同于国际标准ISO/IEC 646。
计算机组成原理期末考试试卷及答案(1)
计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001D. 110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。
A. 补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是____。
A. 提高了主存储器的存取速度B. 扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是____。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。
A. 堆栈B. 立即C. 隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是______ 。
A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。
A. 指令长度固定,指令种类少B. 寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指______。
A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为____。
最新计算机组成原理期末考试试题及答案(五套)
计算机组成原理试题(一)选择题(共 20 分,每题 1 分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自 ______________________________________________________________________ 。
A •立即数和栈顶;B •暂存器;C .栈顶和次栈顶;D •累加器。
2. ____ 可区分存储单元中存放的是指令还是数据。
A •存储器;B •运算器;C .控制器;D .用户。
3 •所谓三总线结构的计算机是指 _______ 。
A •地址线、数据线和控制线三组传输线。
B • I/O 总线、主存总统和 DMA 总线三组传输线;C .I/O 总线、主存总线和系统总线三组传输线;D •设备总线、主存总线和控制总线三组传输线. 。
4.某计算机字长是 32位,它的存储容量是 256KB ,按字编址,它的寻址范围是 _________A . 128K ;B .64K ;C . 64KB ;D . 128KB 。
5.主机与设备传送数据时,采用 ________ ,主机与设备是串行工作的。
A .程序查询方式;B .中断方式;C .DMA 方式;D .通道。
6.在整数定点机中,下述第A .原码和反码不能表示B .三种机器数均可表示C ・三种机器数均可表示D .三种机器数均不可表示7.变址寻址方式中,操作数的有效地址是 __________A .基址寄存器内容加上形式地址(位移量) ;B .程序计数器内容加上形式地址;C .变址寄存器内容加上形式地址;D .以上都不对。
8.向量中断是 ______A •外设提出中断;______ 种说法是正确的。
- 1,补码可以表示 - 1; -1;-1,且三种机器数的表示范围相同;-1。
B •由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D .以上都不对。
9•一个节拍信号的宽度是指 ________ 。
计算机组成原理(四版)本科生试题库整理附答案
29 设由S ,E ,M 三个域组成的一个32位二进制字所表示的非零规格化数x ,真值表示为 x =(-1)s ×(1.M)×2E-127 问:它所能表示的规格化最大正数、最小正数、最大负数、最小负数是多少?解:(1)最大正数 (2)最小正数011 111 111 111 111 111 111 111 111 11111X = [1+(1-2-23)]×2127(3)最小负数1111 111 11 111 111 111 111 111 111 111 11X== -[1+(1-2-23)]×212730 画出单级中断处理过程流程图(含指令周期)。
9 图2所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自增功能),M 为主存(受R/W#信号控制),AR 为地址寄存器,DR 为数据缓冲寄存器,ALU 由加、减控制信号决定完成何种操作,控制信号G 控制的是一个门电路。
另外,线上标注有小圈表示有控制信号,例中y i 表示y 寄存器的输入控制信号,R 1o 为寄存器R 1的输出控制信号,未标字符的线15 图1为某机运算器框图,BUS 1~BUS 3为3条总线,期于信号如a 、h 、LDR 0~LDR 3、S 0~S 3等均为电位或脉冲控制信号。
3位 3位 5位 4位 3位 2位X目的操作数 源操作数 运算操作 移动操作 直接控制 判别 下址字段000 000 000 000 000 000 000 000 000 00000 X =1.0×2-128 (4)最大负数100 000 000 000 000 000 000 000 000 000 00 X=-1.0×2-128××× ××× ××××× ×××× ××× ××编码表如下:目的操作数字段源操作数字段运算操作字段移位门字段直接控制字段001 a, LDR0010 b, LDR1011 c, LDR2100 d, LDR3001 e010 f011 g100 hMS0S1S2S3L, R,S, Ni, j,+120 某机器单字长指令为32位,共有40条指令,通用寄存器有128个,主存最大寻址空间为64M。
《计算机组成原理》测试试题库和答案
《计算机组成原理》测试试题库参考答案一、填空题1、电子模拟计算机,电子数字计算机2、软件3、 [X]补= 1.0011 。
4、__00.0**___或__11.1**___5、__字节__。
6、_读写存储器和只读存储器7、__二___8、__指令的操作码__9、___状态___和__控制信息___10、__相容__11、算术运算和逻辑运算12、__中断处理优先级__13、___调用___14、 [X]原=_1.001101__,[X]补=_1.110011_。
15、___加法器__16、__地址__和___控制__17、_01.***__或_10.***_18、_操作码___和__地址码__19、___同步___和__异步___20、__并行___接口和 __串行___ 接口两大类。
21、___FIFO___和___LRU__22、 16 , 16i23、1010124、 [X]补= 11110101 。
25、动态RAM26、主存读/写周期27、局部性原理28、 25629、系统30、溢出标志位(V)31、控制存储器、微指令寄存器和地址转移逻辑32、微指令33、系统内部各大部件34、解决CPU和主存之间的速度匹配问题35、光盘存储器36、中断允许、中断屏蔽37、快速性、准确性、通用性、和逻辑性38、数据和程序39、__1946 _40、网络化计算机系统、分布式计算机系统和智能化计算机系统等方向发展__。
41、_自动化程度_42、_存储器、运算器、控制器、_输入设备和输出设备__43、_运算器和控制器_44、_机器数的二进制位数__。
45、_运算器和控制器_46、__指挥、协调机器个部分工作47、主存储器和外存储器48、_指一台计算机上的程序不加任何修改可在另一台计算机上正确运行的特性__49、__字长、主频、存储容量、兼容性、数据传送速率__50、__机器语言_51、__汇编语言__52、__一种符号语言_53、__变程容易、修改调试方便_54、__能直接被机器识别_55、_速度快、价格高__56、__灵活性好、但速度较慢_57、__指令系统___58、__计算机系统的某功能可以由硬件也可以由软件实现,在逻辑功能上是等价的59、860、可显示字符和控制字符二、单项选择题1—5BDBAC 6—10 BADAB 11—15 ADCBB 16—20 CBADC21—25 DCDCC 26—30 ACCBA 31—35 BDACD 36—40 DCACA41—45 CCCCA 46—50 CBCBD三、判断题(对的打“√”,错的打“×”)1、×2、√3、×4、×5、√6、×7、×8、×9、√10、×11、×12、×13、×14、√15、×16、×17、√18、×19、√20、×21、×22、×23、√24、×25、√26、×27、×28、√29、×30、√四、名词解释1、存储程序的工作方式答:将计算机需进行的工作事先编写成程序,存入计算机中,运行程序时计算机自动进行工作。
计算机组成原理期末试卷及答案(1-6套)
本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。
A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为______。
A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。
A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。
A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。
A 地址方式B 堆栈方式C 容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。
A 基值寄存器容加上形式地址(位移量)B 堆栈指示器容加上形式地址(位移量)C 变址寄存器容加上形式地址(位移量)D 程序记数器容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。
A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。
A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。
A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区。
计算机组成原理 期末考试题库 试卷4套
计算机组成原理试卷1一、选择题(共20分,每题1分)1.CPU响应中断的时间是______。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
2.下列说法中______是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是______。
A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由______两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含______。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是______。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是______。
A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。
10.下列描述中______是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是______。
A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存。
《计算机组成原理》第四版练习题
2、设某计算机为32位的16M字主存,若按字编 设某计算机为32位的16M字主存, 32位的16M字主存 其地址码多少位?若按字节编址, 址,其地址码多少位?若按字节编址,其地 址码又为多少位? 址码又为多少位? 解:按字编址,1字一个地址,224=16M, 字一个地址, 编址, 字一个地址 , 因此,地址码应为 位 因此,地址码应为24位; 字节编址, 编址 × 按字节编址,16MW = (16M×4)B = 226B 因此,地址码应为 位 因此,地址码应为23位;
采用相对寻址, 解:(6) 采用相对寻址,操作数的有效地址 中的内容与指令中的位移量D之和 为PC中的内容与指令中的位移量 之和, 中的内容与指令中的位移量 之和, 即 EA=(PC)+D=4000H-2000H=2000H, , 操作数S=(2000H)=3000H 操作数
习题二: 习题二: 1. 某机主存容量为 ×16,且存储字长等 某机主存容量为4M× , 于指令字长,若该机指令系统可完成 于指令字长,若该机指令系统可完成108 种操作,操作码位数固定,且具有直接、 种操作,操作码位数固定,且具有直接、 间接、变址、基址、相对、立即等六种寻 间接、变址、基址、相对、 址方式,试回答: 址方式,试回答: (1)画出一地址指令格式,并指出各字段 )画出一地址指令格式, 的作用; 的作用;
3、某计算机字长为16位,主存容量为64K字, 某计算机字长为16位 主存容量为64K字 16 64K 采用单字长单地址指令,共有50条指令。若 50条指令 采用单字长单地址指令,共有50条指令。以 有的指令设置了专门的寻址方式字段, 有的指令设置了专门的寻址方式字段, 有直接寻址、间接寻址、变址寻址、 有直接寻址、间接寻址、变址寻址、相对寻 说明采用何种寻址方式, 说明采用何种寻址方式,有的指令则通过 操作码的含义, 试设计其指令格式。 种寻址方式, 址操作码的含义,隐含约定采用何种寻址方式 4种寻址方式 试设计其指令格式。 解:单字长指令:指令长度为16位 单字长指令:指令长度为 位 50条指令,25 < 50 < 26,操作码 位 条指令, 操作码6位 条指令 4种寻址方式,22 = 4,寻址方式 位 种寻址方式, 种寻址方式 ,寻址方式2位 16-6-2=8,单地址,地址码8位 ,单地址,地址码 位
计算机组成原理-第四版课后习题答案(完整版)[1]
计算机组成原理-第四版课后习题答案(完整版)[1]第一章1.比较数字计算机和模拟计算机的特点。
解:模拟计算机的特点:数值由连续量来表示,运算过程是连续的;数字计算机的特点:数值由数字量(离散量)来表示,运算按位进行。
两者主要区别见P1表1.1。
2.数字计算机如何分类?分类的依据是什么?解:分类:数字计算机分为专用计算机和通用计算机。
通用计算机又分为巨型机、大型机、中型机、小型机、微型机和单片机六类。
分类依据:专用和通用是根据计算机的效率、速度、价格、运行的经济性和适应性来划分的。
通用机的分类依据主要是体积、简易性、功率损耗、性能指标、数据存储容量、指令系统规模和机器价格等因素。
3.数字计算机有那些主要应用?(略)4.冯.诺依曼型计算机的主要设计思想是什么?它包括哪些主要组成部分?解:冯.诺依曼型计算机的主要设计思想是:存储程序和程序控制。
存储程序:将解题的程序(指令序列)存放到存储器中;程序控制:控制器顺序执行存储的程序,按指令功能控制全机协调地完成运算任务。
主要组成部分有:控制器、运算器、存储器、输入设备、输出设备。
5.什么是存储容量?什么是单元地址?什么是数据字?什么是指令字?解:存储容量:指存储器可以容纳的二进制信息的数量,通常用单位KB、MB、GB来度量,存储容数据字:若某计算机字是运算操作的对象即代表要处理的数据,则称数据字。
指令字:若某计算机字代表一条指令或指令的一部分,则称指令字。
6.什么是指令?什么是程序?解:指令:计算机所执行的每一个基本的操作。
程序:解算某一问题的一串指令序列称为该问题的计算程序,简称程序。
7.指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?解:一般来讲,在取指周期中从存储器读出的信息即指令信息;而在执行周期中从存储器中读出的信息即为数据信息。
8.什么是内存?什么是外存?什么是CPU?什么是适配器?简述其功能。
解:内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。
2022年北京邮电大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年北京邮电大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、对36位虚拟地址的页式虚拟存储系统,每页8KB,每个页表项为32位,页表的总容量为()。
A.1MBB.4MBC.8MBD.32MB2、某C语言程序段如下:for(i=0;i<9;i++){temp=1;for(j=0;j<=i;j++)temp+=a[J];sum+=temp;}下列关于数组a的访问局部性的描述中,正确的是()。
A.时间局部性和空间局部性皆有B.无时间局部性,有空间局部性C.有时间局部性,无空间局部性D.时间局部性和空间局部性皆无3、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错4、4位机器内的数值代码,则它所表示的十进制真值可能为()。
I.16 Ⅱ.-1 Ⅲ.-8 V.8A. I、V、ⅢB.IⅡ、IⅣC.Ⅱ、Ⅲ、IVD.只有V5、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、某总线共有88根信号线,其中数据总线为32根,地址总线为20根,控制总线36根,总线工作频率为66MHz、则总线宽度为(),传输速率为()A.32bit 264MB/sB.20bit 254MB/sC.20bit 264MB/sD.32bit 254MB/s7、下列关于总线设计的叙述中,错误的是()。
A.并行总线传输比串行总线传输速度快B.采用信号线复用技术可减少信号线数量C.采用突发传输方式可提高总线数据传输率D.采用分离事务通信方式可提高总线利用率8、指令寄存器的位数取决()。
A.存储器的容量B.指令字长C.机器字长人D.存储字长9、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ10、下列操作中,不属于“中断隐指令”所完成的是()。
(完整版)计算机组成原理样卷及参考答案
题号一二三四合计分数阅卷人一、单选题(每题2分,共30分)1冯.诺依曼计算机结构的核心思想是:_________ 。
A二进制运算B 有存储信息的功能C运算速度快D存储程序控制2计算机硬件能够直接执行的只有_________ 。
A机器语言B 汇编语言C机器语言和汇编语言D各种高级语言3零的原码可以用哪个代码来表示:_________ 。
A 11111111B 10000000C 01111111D 1100000,其真值为A 789B 789HC 1929D 11110001001B 4某数在计算机中用8421码表示为0111 1000 10015目前在小型和微型计算机里最普遍采用的字符编码是A BCD 码B十六进制代码 C ASC I I码 D 海明码6当-1 v x v 0时,【x】原二:_______ 。
A 1-xB xC 2+xD (2-2-n) - | x |7 执行一条一地址的加法指令需要访问主存__________ 次。
A 1B 2C 3D 48 在寄存器间接寻址中,操作数应在_________ 中。
A 寄存器B 堆栈栈顶C 累加器D 主存单元9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______________ 。
A 门电路的级延迟B 元器件速度C 进位传递延迟D 各位加法器速度的不同10 运算器虽由许多部件组成,但核心部件是__________ 。
A 算术逻辑运算单元B 多路开关C 数据总线D 累加寄存器1 1在浮点数编码表示中_______ 在机器中不出现,是隐含的。
A. 阶码B. 符号C 尾数D 基数12下列关于RISC 的叙述中,错误的是: ________ 。
A RISC 普遍采用微程序控制器B RISC 大多数指令在一个时钟周期内完成 C RISC 的内部通用寄存器数量相对 CISC 少D RISC 的指令数、寻址方式和指令格式种类相对 CISC 少13计算机主频的周期是指 _______ 。
计算机组成原理试题及答案全套
计算机组成原理试题及答案一、填空(12分)1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。
2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供,指令提供;而在变址寻址中,变址寄存器提供,指令提供。
3.影响流水线性能的因素主要反映在和两个方面。
4.设机器数字长为16位(含1位符号位)。
若1次移位需10ns,一次加法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。
5.CPU从主存取出一条指令并执行该指令的时间叫,它通常包含若干个,而后者又包含若干个。
组成多级时序系统。
二、名词解释(8分)1.微程序控制2.存储器带宽3.RISC4.中断隐指令及功能三、简答(18分)1. 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。
2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位。
(1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。
(2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。
3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。
4. 某机主存容量为4M ×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。
操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。
(1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围; (3)一次间址的寻址范围; (4)相对寻址的寻址范围。
四、(6分)设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则计算 [25169⨯] + [24)1611(-⨯]五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。
【北邮本科课件 计算机组成原理】(2009—2012年)全国计算机统考之计算机组成原理试题及解析
硕士研究生入学考试初试专业课资料计算机专业考研统考真题——计算机组成原理部分(2009-2012 年)2009年计算机统考——计算机组成原理部分 (2)2009年计算机统考——计算机组成原理部分解析 (7)2010年计算机统考——计算机组成原理部分 (12)2010年计算机统考——计算机组成原理部分解析 (18)2011年计算机统考——计算机组成原理部分 (23)2011年计算机统考——计算机组成原理部分解析 (28)2012年计算机统考——计算机组成原理部分 (31)2012年计算机统考——计算机组成原理部分解析 (37)2009年计算机统考——计算机组成原理部分一、单项选择题:每小题2 分。
11.冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU 区分它们的依据是。
A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元12.一个C 语言程序在一台32 位机器上运行。
程序中定义了三个变量x、y 和z,其中x 和z 为int 型,y 为short 型。
当x=127,y=-9 时,执行赋值语句z=x+y 后,x、y 和z 的值分别是。
A.x=0000007FH,y=FFF9H,z=00000076H B.x=0000007FH,y=FFF9H,z=FFFF0076H C.x=0000007FH,y=FFF7H,z=FFFF0076H D.x=0000007FH,y=FFF7H,z=00000076H13.浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5 位和7 位(均含2 位符号位)。
若有两个数X=27×29/32,Y=25×5/8,则用浮点加法计算X+Y 的最终结果是。
A.00111 1100010 B.00111 0100010C.01000 0010001 D.发生溢出14.某计算机的Cache 共有16 块,采用2 路组相联映射方式(即每组2 块)。
计算机组成原理模拟试卷和答案
北京语言大学网络教育学院《计算机组成原理》模拟试卷一注意:1、试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2、请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3、本试卷满分100分,答题时间为90分钟。
4、本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、八位微型计算机中乘除法大多数用()实现。
[A]软件;[B]硬件;[C]固件;[D]专用片子;2、在机器数()中,零的表示是唯一的。
[A]原码;[B]补码;[C]移码;[D]反码;3、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是()。
[A]23;[B]25;[C]50;[D]19;4、某机字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
[A]8M;[B]16MB;[C]16M;[D]8MB;5、采用虚拟存贮器的主要目的是()。
[A] 提高主存贮器的存取速度;[B] 扩大主存贮器的存贮空间,并能进行自动管理和调度;[C] 提高外存贮器的存取速度;[D] 扩大外存贮器的存贮空间;6、算术右移指令执行的操作是()。
[A] 符号位填0,并顺次右移1位,最低位移至进位标志位;[B] 符号位不变,并顺次右移1位,最低位移至进位标志位;[C] 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位;[D] 符号位填1,并顺次右移1位,最低位移至进位标志位;7、微程序控制器中,机器指令与微指令的关系是()。
[A] 每一条机器指令由一条微指令来执行;[B] 每一条机器指令由一段用微指令编成的微程序来解释执行;[C] 一段机器指令组成的程序可由一条微指令来执行;[D] 一条微指令由若干条机器指令组成;8、CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量是()。
2022年北京邮电大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)
2022年北京邮电大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、下述说法中正确的是()。
I.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的IV.半导体RAM是非易失性的RAMA.I、ⅢB.只有ⅢC.Ⅱ、IVD.全错2、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB3、计算机中表示地址时,采用()。
A.原码B.补码C.移码D.无符号数4、某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为()A.2-9B.2-8C.2-7D.2-65、4位机器内的数值代码,则它所表示的十进制真值可能为()。
I.16 Ⅱ.-1 Ⅲ.-8 V.8A. I、V、ⅢB.IⅡ、IⅣC.Ⅱ、Ⅲ、IVD.只有V6、下列关于同步总线的说法中,正确的有()。
I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV7、在下列各种情况中,最应采用异步传输方式的是().A.I/O接口与打印机交换信息B.CPU与主存交换信息C.CPU和PCI总线交换信息D.由统一时序信号控制方式下的设备8、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。
A.外存、主存、Cache、寄存器B.外存、主存、寄存器、CacheC.外存、Cache、寄存器、主存D.主存、Cache、寄存器、外存9、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。
现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。
计算机组成原理-9套考试试卷
计算机组成原理题库计算机组成原理试卷1一、填空题(共 20 分,每空 1 分)1.在 DMA 方式中,CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是、和。
2.设 n = 8 (不包括符号位),则原码一位乘需做次移位和最多次加法,补码 Booth 算法需做次移位和最多次加法。
3.设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。
4.一个总线传输周期包括、、和四个阶段。
5.CPU 采用同步控制方式时,控制器使用和组成的多极时序系统。
6.在组合逻辑控制器中,微操作控制信号由、和决定。
二、名词解释(共 10 分,每题 2 分)1.机器周期答:机器周期:基准,存取周期。
2.周期挪用答:周期挪用:DMA 方式中由 DMA 接口向 CPU 申请占用总线,占用一个存取周期。
3.双重分组跳跃进位答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。
4.水平型微指令答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。
从编码方式看,直接编码、字段直接编码、字段间接编码以及直接编码和字段直接和间接混合编码都属水平型微指令。
其中直接编码速度最快,字段编码要经过译码,故速度受影响。
5.超标量答:超标量(Super scalar)技术是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上指令编译并执行,在一个时钟周期内需要多个功能部件。
三、计算题(5 分)四、简答题(15 分)1.某机主存容量为4M×16 位,且存储字长等于指令字长,若该机的指令系统具备 97 种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址五种寻址方式。
(5 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。
计算机组成原理模拟试题(附参考答案)
计算机组成原理模拟试题(附参考答案)一、单选题(共90题,每题1分,共90分)1、下列陈述中,正确的是()。
A、程序中断过程是由硬件和中断服务程序共同完成的B、每条指令的执行过程中,每个总线周期要检查一次有无中断请求C、检测有无DMA请求,一般安排在一条指令执行过程的末尾D、中断服务程序的最后一条指令是无条件转移指令正确答案:A2、计算机硬件能够直接执行的是()。
I.机器语言程序∏.汇编语言程序II1硬件描述语言程序A、仅I、IIIB、仅I、IIC、仅I、IEIIID、仅I正确答案:D3、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作()。
A、停止CPU访问主存B、周期挪用C、DMA与CPU交替访问D、DMA正确答案:A4、堆栈指针SP的内容是()oA、栈顶地址B、栈底地址C、栈底内容D、栈顶内容正确答案:A5、CPU响应中断的时间是()oA、一个指令周期结束时B、一个总线周期结束时C、一个机器周期结束时D、一个时钟周期结束时正确答案:A6、在程序执行过程中,()控制计算机的运行总是处于取指令、分析指令和执行指令的循环之中。
A、控制器B、CPUC、指令存储器D、指令译码器正确答案:A7、计算机操作的最小时间单位是()。
A、时钟周期B、指令周期C、CPU周期D、微指令周期正确答案:A8、相对于微程序控制器,组合逻辑控制器的特点是()oA、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度快,指令功能的修改和扩展容易C、指令执行速度快,指令功能的修改和扩展难D、指令执行速度慢,指令功能的修改和扩展难正确答案:C9、32位的个人计算机,一个字节(byte)由()位(bit)组成。
A、16B、4C、32D、8正确答案:D10、直接执行微指令的是()。
A、编译程序B、硬件C、汇编程序D、微指令程序正确答案:B11、零地址运算指令在指令格式中不给出操作数地址,它的操作数来自()。
北京邮电大学计算机组成原理(第四版)自测试题库_试卷一
本科生期末试卷(一)一、选择题(每小题2分,共30分)1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于()计算机。
A 并行B 冯·诺依曼C 智能D 串行2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为()。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)3以下有关运算器的描述,()是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指()。
A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在()。
A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器7当前的CPU由()组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU 的吞吐能力是()。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9在集中式总线仲裁中,()方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链10 CPU中跟踪指令后继地址的寄存器是()。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11从信息流的传输速度来看,()系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求C 中断屏蔽D DMA请求13安腾处理机的典型指令格式为()位。
A 32位B 64位C 41位D 48位14下面操作中应该由特权指令完成的是()。
计算机组成原理第四章单元测试(一)(含答案)
计算机组成原理第四章单元测试(一)(含答案)存储系统(一)单元测验1、CPU可直接访问的存储器是A、磁盘B、主存C、光盘D、磁带2、主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是A、提高存储系统访问速度B、简化存储管理C、扩大主存容量D、支持虚拟存储技术3、存储字长是指A、存储器地址线的二进制位数B、存放在一个存储单元中的二进制位数C、存储单元总数D、寄存器的数据位数4、计算机字长32位,主存容量为128MB,按字编址,其寻址范围为A、0 ~ 32M-1B、0 ~ 128M-1C、0 ~ 64M-1D、0 ~ 16M-15、字位结构为256Kx4位SRAM存储芯片,其地址引脚与数据引脚之和为A、18B、22C、24D、306、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目分别为A、64,16B、16,64C、16,16D、64,647、假定用若干块4K *4位的存储芯片组成一个8K*8位的存储器,则地址0B1F所在芯片的最小地址是A、0000HB、0600HC、0700HD、0B00H8、计算机系统中的存贮器系统是指A、RAM和ROM存贮器B、CacheC、磁盘存储器D、Cache、主存贮器和外存贮器9、用若干片2K′4位的存储芯片组成一个8K′8位的存储器,则地址0B1FH所在的芯片在全局的最大地址是A、0CFFHB、0BFFHC、1BFFHD、0FFFH10、动态存储器刷新以()为单位进行A、存储单元B、行C、列D、字节11、下列存储器类型中,速度最快的是A、DRAMB、Flash MemoryC、SRAMD、EPROM12、某计算机字长32位,下列地址属性中属于按双字长边界对齐的是A、存储器地址线低三位全部为0B、存储器地址线低二位全部为0C、存储器地址线最低为0D、存储器地址线低三位取值随意13、在32位的机器上存放0X12345678,假定该存储单元的最低字节地址为0X4000,则在小端存储模式下存在在0X4002单元的内容是A、0X12B、0X34C、0X56D、0X7814、关于内存的下列说法中,错误的是A、内存的存取速度不能低于CPU速度,否则会造成数据丢失B、程序只有在数据和代码等被调入内存后才能运行C、采用虚拟内存技术后程序可以在硬盘上直接运行D、某计算机内存容量为8GB,按字节编址,那么它的地址总线为33位15、下列关于RAM和ROM的叙述中,正确的是A、RAM是易失性存储器,ROM是非失性存储器B、RAM和ROM都采用随机存取的方式进行访问C、Cache可选RAM、ROM做数据存储体D、ROM和RAM都不需要刷新16、下列属于衡量存储器技术指标的是A、存储容量B、存取时间C、存储周期D、存储器带宽17、不需要定时刷新的半导体存储器芯片是A、SRAMB、DRAMC、EPROMD、Flash Memory18、DRAM比SRAM慢,可能的原因包括A、DRAM需要刷新B、DRAM存储体行列地址线复用C、DRAM读之前需要预充电D、DRAM存储单元采用了双译码结构19、全部使用4片32K*8位的SRAM存储芯片,可设计的存储器有A、128K* 8位B、32K* 32位C、64K* 16位D、128K* 16位20、符合存储体系构建思想的是A、时间局部性B、空间局部性C、编程采用顺序结构D、编程采用分支结构21、某计算机主存容量为64K*16,其中ROM区为4K,其余为RAM区,按字节编址。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
本科生期末试卷(一)
一、选择题(每小题2分,共30分)
1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于()计算机。
A 并行
B 冯·诺依曼
C 智能
D 串行
2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为()。
A -(231-1)
B -(230-1)
C -(231+1)
D -(230+1)
3以下有关运算器的描述,()是正确的。
A 只做加法运算
B 只做算术运算
C 算术运算与逻辑运算
D 只做逻辑运算
4 EEPROM是指()。
A 读写存储器
B 只读存储器
C 闪速存储器
D 电擦除可编程只读存储器
5常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存
B 主存-辅存
C cache-辅存
D 通用寄存器-cache
6 RISC访内指令中,操作数的物理位置一般安排在()。
A 栈顶和次栈顶
B 两个主存单元
C 一个主存单元和一个通用寄存器
D 两个通用寄存器
7当前的CPU由()组成。
A 控制器
B 控制器、运算器、cache
C 运算器、主存
D 控制器、ALU、主存
8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU 的吞吐能力是()。
A 具备同等水平
B 不具备同等水平
C 小于前者
D 大于前者
9在集中式总线仲裁中,()方式响应时间最快。
A 独立请求
B 计数器定时查询
C 菊花链
10 CPU中跟踪指令后继地址的寄存器是()。
A 地址寄存器
B 指令计数器
C 程序计数器
D 指令寄存器
11从信息流的传输速度来看,()系统工作效率最低。
A 单总线
B 双总线
C 三总线
D 多总线
12单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许
B 中断请求
C 中断屏蔽
D DMA请求
13安腾处理机的典型指令格式为()位。
A 32位
B 64位
C 41位
D 48位
14下面操作中应该由特权指令完成的是()。
A 设置定时器的初值
B 从用户模式切换到管理员模式
C 开定时器中断
D 关中断
15下列各项中,不属于安腾体系结构基本特征的是()。
A 超长指令字
B 显式并行指令计算
C 推断执行
D 超线程
二、简答题(每小题8分,共16分)
1假设主存容量16M×32位,Cache容量64K×32位,主存与Cache之间以每块4×32位大小传送数据,请确定直接映射方式的有关参数,并画出内存地址格式。
2指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。
三、计算题(14分)
设x=-18,y=+26,数据用补码表示,用带求补器的阵列乘法器求出乘积
x×y,并用十进制数乘法进行验证。
四、证明题(12分)
用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。
五、分析题(12分)
图1所示的系统中,A、B、C、D四个设备构成单级中断结构,它要求CPU在执行完当前指令时转向对中断请求进行服务。
现假设:
① T
DC
为查询链中每个设备的延迟时间;
② T
A 、T
B
、T
C
、T
D
分别为设备A、B、C、D的服务程序所需的执行时间;
③ T
S 、T
R
分别为保存现场和恢复现场所需的时间;
④主存工作周期为T
M
;
⑤中断批准机构在确认一个新中断之前,先要让即将被中断的程序的一条指令执行完毕。
试问:在确保请求服务的四个设备都不会丢失信息的条件下,中断饱和的最小时间是多少?中断极限频率是多少?
六、设计题(16分)
某计算机有图2所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR为主存数据寄存器,MAR为主存地址寄存器,R
~R3为通用寄存器,IR为指令寄存器,PC为程序计数器(具有自动加1功能),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、直通传送。
(1)将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。
(2)画出“ADD R1,(R2)”指令周期流程图。
该指令的含义是将R
1中的数与(R
2
)指示的主存单元中
的数相加,相加的结果直通传送至R
1
中。
(3)若另外增加一个指令存贮器,修改数据通路,画出⑵的指令周期流程图。