数字电子技术练习题集

合集下载

数字电子技术练习题及答案

数字电子技术练习题及答案

数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。

(110110.01)2=( 36.4 )16=( 54.25 )10。

2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。

复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。

8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。

在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。

12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。

(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。

14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。

16、T TL 与非门的多余输入端不能接( 低 )电平。

17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。

19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

数字电子技术练习题完整

数字电子技术练习题完整
A、100 B、111 C、011 D、001
5、若将一个异或门(输入端为A、B)当作反向器使用,则A,B端应按连接。
A、A或B中有一个接1 B、A或B中有一个接0
C、A和B并联使用D、不能实现
6、如图所示的电路,输出F的状态是
A、AB、A
C、1D、0
7、如果编码0100表示十进制数4,则此码不可能是。
C、可用前级的输出作为后级触发器的时钟
D、可用后级的输出作为前级触发器的时钟
15、设模值为36的计数器至少需要个触发器。
A、3 B、4 C、5 D、6
16、一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为。
A、0001 B、0111 C、1110 D、1111
11、下图所示的电路是逻辑电路。
A、或门B、与门C、或非门D、与非门
VCC
12、三极管作为开关时工作区域是。
A、饱和区+放大区B、击穿区+截止区
C、放大区+击穿区D、饱和区+截止区
13、下逻辑图的逻辑表达式为。
A、 B、
C、 D、
14、同步计数器是指的计数器。
A、由同类型的触发器构成的计数器
B、各触发器时钟连在一起,由统一时钟控制
10、与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的___ ___;还与电路有关。
11、已知ROM有24位地址输入,8位数据输出,该ROM能够存放
个8位数据。
12、A/D转换的基本步骤是、保持、量化、四个。
13、如果对全班50名同学各分配一个二进制代码,而该功能用一逻辑电路来实现,则该电路称为,该电路的输出代码至少有位。
余3码加法规则:

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术习题和答案

数字电子技术习题和答案

习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。

2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。

4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。

5.( 2分) C A AB Y +=,Y 的最简与或式为 。

6.( 2分) 电路如图1,电路的逻辑表达式F 。

图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。

8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。

如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。

9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。

10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。

11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。

15.请写出下图S 的表达式 。

CO 的表达式 。

二、选择题1、是8421BCD 码的是( )。

A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。

A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。

数字电子技术试题集及答案

数字电子技术试题集及答案

数字电子技术基础试卷试题答案汇总数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。

3 .下图所示电路中的最简逻辑表达式为。

AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。

二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。

A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。

A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。

A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。

数字电路试题五套(含答案)汇总

数字电路试题五套(含答案)汇总

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

数字电子技术典型题选

数字电子技术典型题选

数字电子技术典型题选一、填空题1.在数字电路中,逻辑变量的值只有个值,即和。

2.在逻辑函数的化简中,合并最小项的个数必须是2n 个。

3.组合逻辑电路的输出仅取决于该电路当前的输入信号,与电路原来的状态。

4.TTL三态门的输出有三种状态:高电平、低电平和高阻态状态。

5.基本的逻辑关系有,,。

6.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于同步计数器。

7. A/D转换器的转换过程包括,,,四个步骤。

8.施密特触发器有 2 个稳定状态.,单稳态触发器有 1 个稳定状态.,多谐振荡器有0 个稳定状态。

9.随机存储器RAM的电路结构主要由、和三部分组成。

为构成4096×8的RAM,需要片1024×4的RAM芯片,并需要用位地址码以完成寻址操作。

10. 8位移位寄存器,串行输入时经个CP脉冲后,将得到8位数据的并行输出;欲将其串行输出,需经个CP脉冲后,数码才能全部输出。

11.(93)10= ( ) 16= ( ) 8= ( ) 2 。

12.寻址1M×16的内存单元需要用根地址线,根数据线。

13.RS触发器的特性方程为,其约束条件为。

14. D触发器的特性方程T触发器的特性方程。

15.正逻辑中,高电平表示,低电平表示。

16.时序逻辑电路通常由和两部分组成。

17.共阴极的LED数码管应与输出电平有效的显示译码器匹配。

18.共阳极的LED数码管应与输出电平有效的显示译码器匹配。

19.某逻辑函数F的卡诺图如图所示,则F= 。

20.单稳态触发器的特点是电路有一个和一个。

21.“逻辑相邻”是指两个最小项因子不同,而其余因子。

22..在数字系统中,所有的运算都可以分解成和两种操作。

23..TTL电路如图,则F1= F2=F3=24. CMOS电路的阈值电压为。

25. 现场可编程门阵列FPGA 主要由IOB CLB 互连资源和SRAM组成。

25. A/D转换过程包括,,,等步骤。

数字电子技术习题及答案

数字电子技术习题及答案

第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。

已知A 、B 的波形如图题1-5所示。

试画出Y 1、Y 2、Y 3对应A 、B 的波形。

图题1-51-6选择题1.以下代码中为无权码的为 。

A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。

A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。

A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。

数字电子技术题库

数字电子技术题库

(一).数字逻辑基础(1).进制与进制之间的转换(2).与逻辑和与门电路(3).或逻辑和或门电路(4).非逻辑和非门电路(5).与非门电路(6).集成门电路(7).逻辑代数定律与逻辑函数化简(二).组合逻辑电路(8).组合逻辑电路的分析与设计(9).编码器(10).译码器(11).加法器(12).数值比较器(13).数据选择器(三).时序逻辑电路(14).RS触发器(15).D触发器与数据寄存器(16).移位寄存器(17).JK触发器与计数器(四).555时基电路与石英晶体多谐振荡器(18).定时器(19).施密特触发器(20).多谐振荡器(五).数模与模数转换(21).数模转换电路DAC(22).模数转换电路ADC(六).半导体存储器(23).只读存储器ROM(24).随机存储器RAM(一).数字逻辑基础(1).进制与进制之间的转换1.在数字电路中,通常用数字来表示高电平,用数字来表示低电平。

2.某二进制数由4位数字组成,其最低位的权是,最高位的权是。

3.完成下列进制的转换:(00011111)2=()10 ;(10)10=()2 ;(1111)2=()8 ;(10)8=()2 ;(011111)2=()16 ;(2A)16=()2 。

(01010101)8421=()10 ;(32)10=()8421 ;4.二进制数只有()数码。

A.0 B.1C.0、1 D.0、1、25.十六进制数只有()数码。

A.0~F B.1~FC.0~16 D.1~166.一位十六进制数可以用()位二进制数来表示。

A.1 B.2C.4 D.16(2).与逻辑和与门电路7.“Y等于A与B”的逻辑函数式为。

8.与门电路是当全部输入为时,输出才为“1”。

9.开关串联的电路可以用“与”逻辑表示。

()10.门电路可以有多个输出端。

()11.门电路可以有多个输入端。

()(3).或逻辑和或门电路12.“Y等于A或B”的逻辑函数式为。

数字电子技术基础习题

数字电子技术基础习题

数字逻辑复习资料一、单选题1、A⊕1⊕0⊕1⊕1⊕0⊕1 = ()。

A. AB.AC. 0D. 12、AB C+A D在四变量卡诺图中有()个小格是“1”。

A.13B.12C.6D.53、完全确定原始状态表中的五个状态A、B、C、D、E,若有效对A和B,B和D,C和E,则最简状态表中只含()个状态。

A.2B.3C.1D.44、十进制数555的余三码为()。

A.101101101B.010*********C.100010001000D.010*********5、下列逻辑门中,()不属于通用逻辑门。

A.与非门B.或非门C.或门D.与或非门6、下列触发器中,()一般不能作为同步时序逻辑电路的记忆元件。

A. D触发器B. J-K触发C. T触发器D. 基本RS触发器7、同步时序电路设计中,状态编码采用相邻编码法的目的是()。

A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门8、设计一个8421码加1计数器,至少需要()个触发器。

A.3B.4C.6D.109、三极管作为开关时工作区域是()。

A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区10、()触发器可以用来构成移位寄存器。

A. 基本R-SB. 同步R-SC. 同步DD. 边沿D二、填空题1、数字逻辑电路可分为()和()两大类。

2、在定点计算机中,“0”的原码有()种形式,补码有()种形式。

3、对由与非门组成的基本R-S触发器,当R =()、S =()时,触发器保持原有状态不变。

4、全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生本位“和”及()功能的逻辑电路。

5、化简不完全确定原始状态表引用了状态()的概念。

6、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。

7、二进制数10111111对应的八进制数为(),十进制数为()。

8、两输入与非门的输入为01时,输出为()。

《数字电子技术》各章练习题题库

《数字电子技术》各章练习题题库
A.1B.2 C. 3 D. 4
6.下述BCD码中,属于有权码的是________。()
A.余3码B.循环码C.格雷码D.8421码
7.若变量A,B,C,D,E取值为10011时,某最小项的值为1,则此最小项是____。()
A. B. C. D.
8.在下列电路中,不是组合逻辑电路的是________。()
D.FPGA基于SRAM技术的体系结构是可变的。
26.下面器件中,属于复杂可编程逻辑器件的是_______。
A.PLAB.PALC.FPGAD.GAL
27.ISP技术的特点是________。
A.必须用编程器 B.不可反复编程
C.成为产品后不可再改变 D.系统在线工作过程中可以编程
28. 卡诺图如图1-1所示,电路描述的逻辑表达式F=________。
14.在________情况下,“与非”运算的结果是“0”
A.全部输入项是0 B.任一输入项是0
C.仅一输入项是0 D.全部输入项是1
15._______电路在任何时刻只能有一个输入端有效。 ( )
A.普通二进制编码 B.优先编码器
C.七段显示译码器 D. 二进制译码器
16.TTL集成电路74LS138是3线8线译码器,当输入信号A2A1A0=110时,输出端 信号为。 ( )
A. 01000000 B.10111111
C.111111101 D. 00000010
17.逻辑函数 ,当变量的取值为______时,不出现冒险现象。()
A.B=C=1 B.B=C=0 C.A=1 C=0 D.A=0,B=0
18.有S1,S2两个状态,在相同输入条件下_____,可确定S1和S2等价。()
A. B. , C. , D. ,

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术习题库及参考答案

数字电子技术习题库及参考答案

数字电子技术习题库一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其和端应接( )电平。

5. 已知某函数,该函数的反函数( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0 110时,输出 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

d R d S ⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C) AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出的值是( )。

数字电子技术练习题库

数字电子技术练习题库

数字电子技术练习题库数字电子技术练习题库1、由555定时器构成的三种电路中,多谐振荡器不是脉冲的整形电路。

A. 正确B. 错误正确:【A】2、将十进制39.75转换成二进制(100111.11)B。

A. 正确B. 错误正确:【A】3、一个JK触发器可记录一位二进制代码,它有2个稳态。

A. 正确B. 错误正确:【A】4、多谐振荡器有0个稳态。

A. 正确B. 错误正确:【A】5、驱动门电路输出高电平时,所带为拉电流负载,即负载电流从驱动门流向外电路。

A. 正确B. 错误正确:【A】6、数据选择器、触发器、计数器和寄存器,属于组合逻辑电路的是数据选择器。

A. 正确B. 错误正确:【A】7、漏极或集电极开路门电路必须在输出端外接上拉电阻到电源方可正常工作,多个这样的门的输出端直接相连可以实现线与的逻辑功能。

A. 正确B. 错误正确:【A】8、逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的0、1互换,加、乘互换,原变量与反变量互换,就得到F的反函数F。

A. 正确B. 错误正确:【A】9、按逻辑功能分类,触发器可分为D、JK、RS、T等四种类型A. 正确B. 错误正确:【A】10、T触发器的特性方程是Qn+1=T异或Qn。

A. 正确B. 错误正确:【A】11、组合逻辑电路与时序逻辑电路的区别是有无记忆功能。

A. 正确B. 错误正确:【A】12、数字电路中的三极管一般工作在开关状态,线性放大区只是一种过渡状态。

A. 正确B. 错误正确:【A】13、n位移位寄存器,完成一次完整的n位数据存储或输出需要时钟的个数为()A. n2B. 2nC. nD. 2n2正确:【C】14、与ABC+A 函数式相等的表达式是()A. ABCB. AC. AD. ABC+正确:【B】15、三极管工作在开关状态下,其“关”态和“开态,分别指三极管的()A. 截止状态和饱和状态B. 截止状态和放大状态C. 放大状态和饱和状态D. 饱和状态和截止状态正确:【D】16、以下各电路中,()可以产生脉冲定时。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

数字电子技术基础试卷及答案8套

数字电子技术基础试卷及答案8套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5.设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式.八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项.三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A〉B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现.四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数.74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持—阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5—1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动.2.分析图5—2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5—1图5—2七.八.(10分)电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称。

2.对应画出V C、V01、A、B、C的波形。

并计算出V01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0。

7v。

(1)求电路的静态工作点;(2) 画出微变等效电路图,求Au、r i和r o;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势。

二.(15分)求图示电路中、、、及。

三.(8分)逻辑单元电路符号和具有“0"、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。

设各触发器初始状态为“0"态。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。

答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。

答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。

答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。

数电试题及答案(五套)

数电试题及答案(五套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)A B C R Y G0 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 00 1 01 0 00 1 01 0 0 1 0 0 0 0 11)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

数字电子技术练习

数字电子技术练习

数字电子技术练习题113AF.2H = 0011 1010 1111.0010 = 1110101111.001B1111101.11B = 0111 1101.1100 = 7D.CH21011.1010B=(1×23+1×21+1×20+1×2-1+1×2-3)D=11.625DDFC.8H =(13×162+15×161+12×160+8×16-1)D = 3580.5D3208转换成十六进制数208D = D0H40.625转换成十六进制数0.625D = 0.1010B= 0.AH5求十进制数876的BCD码876D = (1000 0111 0110)8421BCD876D = 1101101100B=36CH6(1)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。

(2)数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。

TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。

(3)TTL电路和CMOS电路之间一般不能直接连接,而需利用接口电路进行电平转换或电流变换才可进行连接,使前级器件的输出电平及电流满足后级器件对输入电平及电流的要求,并不得对器件造成损害。

7①利用半导体器件的开关特性,可以构成与门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。

②随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。

③TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。

④CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS 电路的工作速度已有了大幅度的提高。

数字电子技术基础-习题题库.

数字电子技术基础-习题题库.

1110101
10100011
10112 11 10
110102 26 10 1101012 53 10 101000112 163 10
3.
将下列二进制数转换成十六进制数: 1)
101011112 AF 16
2)
101011112 16
5.将下列十进制数转换成十六进制数: 37 312 125
37 10 25 16 31210 138 16
12510 7D 16
6.将下列十六进制数转换成十进制数:
A0 F43 6A 10
F 4316 3907 10 6 A16 106 10
数字电子技术基础习题
第一章
一、填空题
数字逻辑基础
1. 十进制数 128 对应的二进制数是 10000000 , 对应 8421BCD 码是 000100101000 ,对应的十六进 80 制数是 。 1 0 1 0 1
二、判断题
1. 数字电路中用“1”和“0”分别表示两种状态,二者 无大小之分。( √ ) 2. 在时间和幅度上都断续变化的信号是数字信号,语 音信号不是数字信号。( √ ) 3. 若两个函数具有相同的真值表,则两个逻辑函数必然 相等。(√) 4. 逻辑函数Y AB AB B C B C 已是最简与或表达式。 ( )× 5. 若两个函数具有不同的真值表,则两个逻辑函数必然 不相等。(× )


为全加器的逻辑电路图。
4. 试用与非门和反相器设计一个四位的奇偶校验器,即当四位数 中有奇数个1时,输出为0,否则输出为1。 解:1)分析命题。设输入变量为A、B、C、D,输出变量用 Y表示,然后对逻辑变量进行赋值:Y=0表示A、B、C、D 四位数中有奇数个1,Y=1表示A、B、C、D四位数中有偶 数个1。 2)根据题意列真值表(见后表) 3)根据真值表写出相应的逻辑表达式并进行化简和变换。 由于要求用与非门和反相器实现,所以表达式应该用与非—与非 表达式。根据真值表可得: Y ABC D ABCD ABCD ABC D ABCD ABC D ABC D ABCD
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术习题一、 选择题1.余3码01111001对应的8421BCD 码为:( A )A.(01000110)BCDB. (00111001)BCDC.(01100110)BCDD.(10011100)BCD2.用8421BCD 码表示的十进制数45,可以写成:( C )A .75 B. [1011101]BCD C. [01000101]BCD D. [1010111]2 3.函数)15,13,9,8,7,5,4,3,2(),,,(m D CB A F ∑=的最简与或式为:( D ) A .C B A CD A C B A BD C B A F ++++=; B .C B A D C A C B A BCD C B A F ++++=; C .BD CD A D C A C B A C B A C B A F +++++=; D .BD C B A C B A C B A F +++=.4.函数F WX WY XY WZ XZ =++++,可以写成:( A )A .F WX Y Z =++B .))((Z X W Y X W F ++++=C .F W X Y Z =+++D .Z X Y W WX F ++=5.在下列各种电路中,属于组合电路的有:( A )A .译码器 B. 触发器 C. 寄存器 D. 计数器 6.在下列各种电路中,不属于组合电路的有:( D )A .译码器 B. 编码器 C. 加法器 D. 计数器 7.试判断图示组合电路,在C =1时的逻辑功能为:( C ) A .同或门B .与非门C .或非门D .与或非门8.试判断图示组合电路,在C =0时的逻辑功能为:( C )A .同或门B .与非门C .与门D .与或非门9.某台计算机的存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:( D )A . 16GB .128GC .32GD .64G10.某台计算机的存储器设置有32位的地址线,8位并行数据输入/输出端,试计算它的最大存储量是:( C )A . 16GB .128GC .32GD .64G11. 十进制数56用8421BCD 码表示可以写成:( D )A .36 B. [00100100]BCD C. [01101001]BCD D. [01010110] BCD 12. 函数CB A F +=的对偶式为:( A )A .)(CB A F += B .)(C B A F += C .)(C B A F +=D .)(C B A F += 13.下列各种常用逻辑器件中,属于组合逻辑器件的有: ( A ) A .74LS153 B. 74LS160 C. 74LS194 D. 74LS161 14.判断图示组合电路的逻辑功能为:( A )A .异或门B .或门C .与或非门D .或非门15.知某门电路的输入及输出波形如附图所示,试按正逻辑判断该门是:( C )A .与非门B .异或门C .或非门D .同或门二、填空1、 OC 门电路的输出状态除了有高电平、低电平,还有____高阻态______。

F FY t2、路在信号电平变化瞬间,可能与稳态下的逻辑功能不一致,产生错误输出,这种现象就是电路中的___竟争冒险________。

3、编码是____译码____的逆过程。

4、D 触发器的特性方程为______ Q n +1 =D ____________。

5、单稳态触发器有___1___个稳定状态。

6、 译码是_编码_的逆过程。

7、JK 触发器的特性方程为n n n Q K Q J Q +=+1。

8、施密特触发器有_2__个阈值电压。

三、逻辑代数化简(第1题8分,第2题7分,共15分)1.用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式 1)BA BC A Y +=解:1=++++=++++=C B B A A B A C B A Y )()( 2)CD D AC ABC C A Y +++=CD AC AB C A D D A C BC C A Y +++=+++=)()( CD A CD AB C C A +=+++=)(2. 用卡诺图法把下列函数化简为最简与或形式。

1)F (a,b,c,d )=∑m(0,1,2,3,4,5, 6,7, 10,11,14,15)F (a,b,c,d )=a c +2)F (a,b,c,d )=∑m(0,1,2,3,4,5, 6,7, 10,11,15)=++。

F a cd bc3)F(a,b,c,d)=∑m(2,4,5,6,8,9,10,12,13,14,15)=+++F ab cd ac bc四、设计题1、试用译码器74LS138和基本门电路设计一个一位全加器。

A i、B i、C i-1分别为被加数、加数、低位来的进位,C i、S i分别为向高位的进位和本位和。

要求:1、列出真值表;2、写出表达式;3、画出逻辑图。

解:74211111 m m m m C B A C B A C B A C B A S i i i i i i i i i i i i i +++=+++=---- 74217421m m m m m m m m =+++=7421Y Y Y Y = 76531111m m m m C B A C B A C B A C B A C i i i i i i i i i i i i i +++=+++=---- 76537653m m m m m m m m =+++=7653Y Y Y Y =2、试用小规模集成器件(与非门和非门)和中规模集成器件(译码器74LS138和基本门电路)分别设计一个三人意见一致电路,A ,B ,C 分别表示三个人,Y 为输出。

要求:1、列出真值表;2、写出表达式;3、画出逻辑图。

解:ABC C B A Y +=3、试用译码器74LS138和基本门电路设计一个一位全减器。

A i 、B i 、C i-1分别为被减数、减数、低位来的借位,C i 、D i 分别为向高位的借位和本位差。

要求:1、列出真值表;2、写出表达式;3、画出逻辑图。

74211111 m m m m C B A C B A C B A C B A D i i i i i i i i i i i i i +++=+++=---- 74217421m m m m m m m m =+++=7421Y Y Y Y = 73211111m m m m C B A C B A C B A C B A C i i i i i i i i i i i i i +++=+++=---- 73217321m m m m m m m m =+++=7321Y Y Y Y =4、用两种方法把74LS161设计成N = 12的计数器。

5、用两种方法把74LS161设计成N = 9的计数器。

6、用两种方法把74LS160设计成N =7的计数器。

7、试用74LS161设计一个计数器,其计数状态为自然二进制数0011~1110。

五、分析题1、试分析下图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。

[解]321Q Q J =,11=K ; 12Q J =,312Q Q K =;23213Q K Q Q J ==,=+11n Q 32Q Q ·1Q ;2112Q Q Q n =++231Q Q Q ;3232113Q Q Q Q Q Q n +=+Y = 32Q Q电路的状态转换图如图所示,。

电路能够自启动2、试分析图示时序电路,写出时钟方程、驱动方程、输出方程、状态方程,列出状态转换表,并说明电路的功能。

设电路初态Q 1Q 0=00。

X ZCP解:时钟方程:CP 0 = CP 1 = CP ↓ 同步; 驱动方程: J 0 = 1,K 0 = 1;J 1 = X ⊕ Q 0n ,K 1 = X ⊕ Q 0n 输出方程:1Q Z =状态方程:nn Q Q 010=+ ; n n n Q Q X Q 1011⊕⊕=+ 状态转换表:3、这是一个可逆模4计数器,当X =0时,执行加法;当X =1时,执行减法 试根据图示电路及输入波形,写出Q 和F 的表达式并画出输出波形,假设电路初始态Q =0,画波形时不考虑延迟时间。

X FtFQ解:n n n Q X Q X Q +=+1F=XQ4、试分析图示时序电路,写出时钟方程、驱动方程、输出方程、状态方程,列出状态转换表和转换图,并说明电路的功能,设电路初态Q 1Q 0=00。

时钟方程:CP 0 = CP 1 = CP 同步; 驱动方程:⎪⎩⎪⎨⎧==nn n Q D Q Q D 01100 输出方程:CP Q Z 1=Z状态方程:⎪⎩⎪⎨⎧==++nn n n n Q Q Q Q Q 0111010 列状态转换表Q 1Q 0三进制的计数器六、综合题1、由555定时器构成的多谐振荡器如下图所示,若R 1=10 k Ω,R 2=5.1k Ω,C=0.01μF , Vcc =12V ,试计算电路的振荡频率。

解:KHz HzHz C R R f 07.77.01001.010)1.5210(12ln )2(16321⨯⨯⨯⨯⨯+=+=-2、综合题由555定时器构成的施密特触发器如下图所示,求当V CC =12V 时,V T+、V T- 及△V T 值。

解:V T+=2/3VCC=8VV T-=1/3VCC=4V△V T =V T+- V T-=4V3、由555定时器构成的多谐振荡器如下图所示,若R 1=2K ,R 2=5.1k Ω,C=0.01μF , Vcc =12V ,试计算电路的振荡频率。

解: 123361(2)ln 21Hz (2102 5.110)0.0110ln 211.88KHz f R R C -=+=⨯+⨯⨯⨯⨯⨯=。

相关文档
最新文档