长沙理工大学 数字电子技术基础复习试卷及答案 (7)
最新长沙理工大学数字电子技术基础试卷数电试卷题库参考答案(01-10)
数字电子技术试卷(1)参考答案
一•填空
1、1111011,7B2、86 1
3、 与,或,非4、0,1,高阻
5、真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图)
6、波形的整形7、20伏
&并行A/D,串并行A/D,逐次比较A/D,双积分A/D(三种) 二•判断题
1.X2•V3.X4.25.2
111
1
n1n
3Qn=D D =TQ +TQ
4.65.1伏6.16 ,8
7.1.1RC&转换速度,转换精度
二、回答问题(10) 不正确。当X=0时,丫丰乙等式仍然成立。
正确。只有X=Y=O或X=Y=1时,等式X+Y=XY才成立。
3.简答(10分)
1.答:RS触发器:Qn_S・RQn且RS = 0
JK触发器:Qn+=JQn+KQn冲rs触发器有约束方程,因为
RS触发器有不允许的输入条件。
2证.右=AbCBC(A A) =B(AC C) =B(A C)
左=AB+BC=B(A+C)证毕!
4.用卡诺图化简(10分)①丫二A・D②y=b・Ad・ac
5.(15分)根据图1,可列出丫得真值表,真值表可得丫
得卡诺图,化简得
Y = A B A CB C=A B A C B C
-:!
*U
a—I—一
a~lI—I
nn
精品文档
1
©Q2,K1=1J2=XEQ1,K2=1
七.
精品文档
0 0 10
Do
DiD2D3
EP
CO
ET
74161一
LD
CP
Rd
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术基础试卷及答案套
数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。
长沙理工大学数字电子技术基础复习试卷及答案(7)
长沙理⼯⼤学数字电⼦技术基础复习试卷及答案(7)长沙理⼯⼤学数字电⼦技术基础复习试卷及答案电⼦技术试卷(07)⼀、数制转换(12)1、(1101101)2=()16=()102、(3D.BE)16=()2=()103、(25.7)10=()2=()164、(010110000111)8421BCD=()85、(-00101B)原码=()反码=( )补码⼆、选择填空题(12)1)、以下的说法中,——是正确的。
a) ⼀个逻辑函数全部最⼩项之和恒等于0b )⼀个逻辑函数全部最⼤项之和恒等于0c )⼀个逻辑函数全部最⼤项之积恒等于1d )⼀个逻辑函数全部最⼤项之积恒等于02)、已知R、S是与⾮门构成的基本RS触发器的输⼊端,则约束条件为——。
a )R+S=1 b )R+S=0c )RS=1d )RS=03)、若JK触发器的原状态为0,欲在CP作⽤后仍保持为0状态,则激励函数JK的值应是——。
a )J=1,K=1b )J=0,K=0c )J=0,K=Χd )J=Χ,K=Χ4)、同步计数器是指——的计数器。
a )由同类型的触发器构成。
b )各触发器时钟端连在⼀起,统⼀由系统时钟控制。
c )可⽤前级的输出做后级触发器的时钟。
d )可⽤后级的输出做前级触发器的时钟。
5)、同步四位⼆进制计数器的借位⽅程是B=1234Q Q Q Q ,则可知B的周期和正脉冲宽度为——。
a )16个CP周期和2个CP周期。
b )16个CP周期和1个CP周期。
c )8个CP周期和8个CP周期。
d )8个CP周期和4个CP周期。
三、⽤卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、D C BC C A B A Y +++=(2)、Y (A,B,C,D)=Σ(m 3,m 5,m 6,m 7,m 10),给定约束条件为:m 0+m 1+m 2+m 4+m 8=0四、证明下列逻辑恒等式(⽅法不限)(12)(1)、C B AB D B D B CA +=+++))()(((2)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++五、分析下图所⽰电路中当A 、B、C、D单独⼀个改变状态时是否存在竞争-冒险现象?如果存在,那么都发⽣在其它变量为何种取值的情况下?(16)六、分析如下时序电路的逻辑功能,写出电路的驱动⽅程、状态⽅程和输出⽅程,画出电路的状态转换图(20)。
长沙理工大学 数字电子技术基础复习试卷及答案 (6)
长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=( )16=( )102、(8C)16=( )2=( )103、( 127 )10=( )2=( )164、( 110101.11)8=( )165、(-1101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。
a) 一个逻辑函数全部最小项之和恒等于0b )一个逻辑函数全部最大项之和恒等于0c )一个逻辑函数全部最大项之积恒等于1d )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。
a )A或B有一个接1 b )A或B有一个接0c )A和B并联使用d )不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。
a )RS=0 b )R+S=1c )RS=1d )R+S=04)、用8级触发器可以记忆——种不同的状态。
a )8b )16c )128d )2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。
a )8和8b )6和3c )6和8d )3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、D C A D C A C B A D C ABD ABC Y +++++=(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A四、证明下列逻辑恒等式(方法不限)(12)(1)、1))(()(=+++++C B D B A C B D C C B A(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(五、设计一位二进制全减器逻辑电路。
(D=A-B-CI,A:被减数,B:减数,CI:借位输入,D:差,另有CO:借位输出)(16)六、分析如下时序电路的逻辑功能。
长沙理工大学数字电子技术试卷
长沙理工大学考试试卷2………………………………………………………………………………………………………试卷编号 2 拟题教研室(或教师)签名 教研室主任签名………………………………………………………………………………………………………课程名称(含档次) 课程代号专 业 电子信息工程 层次(本、专) 本科 考试方式(开、闭卷) 闭卷 一、填空(每空1分,共20分)1、二进制数101001对应的八进制数为 、十六进制数为 。
2、十进制数59对应的二进制数为 、8421BCD 码为 。
3、逻辑函数D C AB L +=的对偶函数为 、反函数为 。
4、逻辑函数C A AB C B A L +=),,(的最小项表达式为 。
5、描述时序电路逻辑功能的方程有输出方程、激励方程和 方程。
6、555定时器构成的基本施密特触发器没有外接控制电压时,正、负向阈值电压分别为 和 ,回差电压为 。
7、8位并行比较型A/D 转换器中的电压比较器有 个。
8、7位D/A 转换器的分辨率为 。
9、A/D 转换器的一般工作过程有取样与 , 与编码。
10、集成单稳态触发器分为 和 两种类型。
11、555定时器由 、电压比较器、 、放电三极管和 组成。
二、选择题(10分)1、 与图1所示波形相对应的真值表是 。
第 1 页 (共4 页)2、欲将正弦信号转换成与之频率相同的脉冲信号,应用 。
A.T ,触发器 B.施密特触发器 C.A/D 转换器 D.移位寄存器3、译码器的输入地址线为4根,那么输出线为多少根A 、8B 、12C 、16D 、204、 某时序电路的状态图如图4所示,该电路为 。
A 、 四进制加计数器;B 、 四进制计数器;C 、 五进制加计数器;D 、 五进制计数器。
5、某时序电路如图5所示,若在输入端CP 加入10Z KH 的脉冲波形,则该电路输出端Z 的频率为 。
A 、Z KH 5.2;B 、Z KH 5;C 、 Z KH 20D 、 Z KH 40 。
长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)
数字电子技术试卷(1)一、填空(16)1.十进制数123的二进制数是 ;十六进制数是 。
2.是8421BCD 码,其十进制为。
3.逻辑代数的三种基本运算是 , 和。
4.三态门的工作状态是 ,,。
5.描述触发器逻辑功能的方法有。
6.施密特触发器的主要应用是 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。
二、判断题(10)1.BCD 码即8421码 ( ) 2. 八位二进制数可以表示256种不同状态。
( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。
( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
( ) 5.计数器可作分频器。
( ) 三、化简逻辑函数(14) 1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。
五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O,V C的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)一.填空(16)1.十进制数的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 。
3.组合逻辑电路的输出状态只与 有关而与电路 。
4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意。
5.触发器的基本性质有。
6.单稳态触发器的主要应用是 。
7.设6位D/A 转换器的满度输出电压位伏,则输入数字量为110111,输出模拟电压为8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。
长沙理工大学模拟电子技术试卷及答案07
一、填空(本题共18分,每空1分):1.二极管最主要的特性是________。
2.如果变压器二次(即副边)电压的有效值为10V ,则桥式整流后(不滤波)的输出电压为________V ,经过电容滤波后为________V ,整流二极管所承受的最大反向电压为________V 。
3.差分放大电路,若两个输入信号为u I1=u I2,则输出电压u O =________;若u I1=100μV ,uI 2=80μV ,则差模输入电压u Id =________μV ;共模输入电压u Ic =________μV 。
4.在信号处理电路中,当有用信号频率低于10 Hz 时,可选用________滤波器;有用信号频率高于10 kHz 时,可选用________滤波器;希望抑制50 Hz 的交流电源干扰时,可选用________滤波器;有用信号频率为某一固定频率,可选用________滤波器。
5.若三级放大电路中A u 1=A u 2=30dB ,A u 3=20dB ,则其总电压增益为______dB ,折合为______ 倍。
6.乙类功率放大电路中,功放晶体管静态电流I CQ =________、静态时的电源功耗P DC =________。
这类功放的能量转换效率在理想情况下,可达到________,但这种功放有________失真现象。
7.集成三端稳压器CW7915的输出电压为________V 。
1. 单向导电性。
2. 9,12,14。
3. 0,20,90。
4. 低通,高通,带阻,带通。
5. 80,104。
6. 0,0,78.5%,交越。
7. 15。
8. 二、单项选择(本题共20分,每个选择2分):1.在某放大电路中,测得三极管三个电极的静态电位分别为0 V ,-10 V ,-9.3 V ,则这只三极管是( )。
A. NPN 型硅管B. NPN 型锗管C. PNP 型硅管D. PNP 型锗管2.某场效应管的转移特性如图1所示,该管为( )。
数字电子技术基础考试试卷(附答案)
数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
数字电子技术基础试卷及答案8套
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
长沙理工大学模拟电子技术试卷及答案07
一、填空(本题共18分,每空1分):1.二极管最主要的特性是_。
2. ______________________________________________________________________ 如果变压器二次(即副边)电压的有效值为10V,则桥式整流后(不滤波)的输出电压为V,经过电容滤波后为V,整流二极管所承受的最大反向电压为V。
3.差分放大电路,若两个输入信号为U[]=U[2,则输出电压u O=____;若u I1=100y V,u=80y V,则差模输入电压U[d=u V;共模输入电压u Ic=U V Q124.在信号处理电路中,当有用信号频率低于10Hz时,可选用°滤波器;有用信号频率高于10kHz时,可选用滤波器:希望抑制50Hz的交流电源干扰时,可选用________滤波器;有用信号频率为某一固定频率,可选用滤波器。
5. ________________________________________________________________若三级放大电路中A u1=A u2=30dB,A u3=20dB,则其总电压增益为dB,折合为_______倍Q6.乙类功率放大电路中,功放晶体管静态电流I C Q=、静态时的电源功耗P D C=这类功放的能量转换效率在理想情况下,可达到,但这种功放有失真现象。
7.集成三端稳压器CW7915的输出电压为V。
1.单向导电性。
2.9,12,14Q3.0,20,90。
4.低通,高通,带阻,带通。
5.80,104Q6.0,0,78.5%,交越。
7・15Q8・二、单项选择(本题共20分,每个选择2分):1.在某放大电路中,测得三极管三个电极的静态电位分别为0V,-10V,-9.3V,则这只三极管是()QA.NPN型硅管B.NPN型锗管C.PNP型硅管D.PNP型锗管2•某场效应管的转移特性如图1所示,该管为()QA.P沟道增强型MOS管B.P沟道结型场效应管C.N沟道增强型MOS管D.N沟道耗尽型MOS管3.通用型集成运放的输入级采用差动放大电路,这是因为它的()QA.输入电阻高B.输出电阻低C.共模抑制比大D.电压放大倍数大图16.RC桥式正弦波振荡电路由两部分电路组成,即RC串并联选频网络和(A.基本共射放大电路B.基本共集放大电路C.反相比例运算电路D.同相比例运算电路8.与甲类功率放大方式相比,乙类互补对称功放的主要优点是()Qa.不用输出变压器b.不用输出端大电容c.效率高d.无交越失真5.图2所示复合管,已知T]的几=30,T2的內=50,则复合管的B约为()。
数字电子技术试题及答案
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
《数字电子技术基础》试题及参考答案
试卷一一、填空题每空1分,共20分1、与非门的逻辑功能为;2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示;3、三态门的“三态”指, 和;4、逻辑代数的三个重要规则是、、;5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行, 、、、;;二、选择题每题1分,共10分1、有八个触发器的二进制计数器,它们最多有种计数状态;A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是;A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为,或门表达式为;A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要个触发器构成;A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为;A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有,74LS148编码器有A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端;8、单稳态触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断每题1分,共10分:1、逻辑变量的取值,1比0大;2、对于MOS门电路多余端可以悬空;3、计数器的模是指对输入的计数脉冲的个数;4、JK触发器的输入端J 悬空,则相当于J = 0;5、时序电路的输出状态仅与此刻输入变量有关;6、RS触发器的输出状态Q N+1与原输出状态Q N无关;7、JK触发器的J=K=1 变成T 触发器;8、各种功能触发器之间可以相互转换;9、优先编码只对优先级别高的信息进行编码;10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰;四、数制转化每题2分,共10分:1、11110.112= 102、100011.011 2= 8 = 163、374.5110= 8421BCD五、逻辑函数化简每题5分,共10分:1、用公式法化简逻辑函数F= AB+C+A B+C+ BCDE+B C D+EF2、用卡诺图法化简逻辑函数F= ∑m1,3,8,9,10,11,14,15六、分析电路:每题10分,共20分1.八路数据选择器构成的电路如图所示, A 2 、A 1 、A 0 为数据输入端,根据图中对D 0 ~ D 7 的设置,写出该电路所实现函数Y 的表达式;2.如图所示为利用74LS161的同步置数功能构成的计数器分析1当D3D2D1D0=0000时为几进制计数器2当D3D2D1D0=0001时为几进制计数器七、设计电路共10分为提高报警信号的可靠性,在有关部位安置了 3 个同类型的危险报警器,只有当 3 个危险报警器中至少有两个指示危险时,才实现关机操作;试画出具有该功能的逻辑电路;答案一一、填空题1. 全1出0,有0出12.时间、幅值、1、03.高电平, 低电平, 高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题1. C2.D3. D A4. C5. A6.C7. A8. A三、判断题1.×2.×3. ×4.×5.×6.×7.×8.√9. × 10.×四、数制转化:1、11110.112= 30.75 102、100011.011 2= 143.3 8 = 63.6 163、374.5110 8421BCD五、逻辑函数化简1、F= BC+A C+A B2、F= A B+A C + B D六、分析电路1、F= A B C +A B C+ A B C2、1当D3D2D1D0=0000时为八进制计数器;2当D3D2D1D0=0001时为七进制计数器;七、设计电路1.列真值表:2.逻辑表达式:ABCBCL+++=AACABCB3.化简得:AC=+L+ABBC用于非门实现:AC=+=⋅+BCABL⋅ACABBC4.画逻辑图:真值表:。
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。
答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。
12. 一个二进制数1101转换为十进制数是________。
13. 数字电路与模拟电路相比,具有________、________和________等优点。
14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。
15. 触发器是一种________电路,用于存储________。
长沙理工大学数电试卷及答案
A 卷班级: 姓名: 学号:一、单项选择题(每小题2分,共20分)1、逻辑函数F =)(A D C C B ++的反函数是( b ) (A )F =)()(A D C C B +⋅+ (B )F =)(DA C C B +⋅+ (C )F =)(A D C BC +⋅+ (D )F =A D C C B +⋅+2、某电路的真值表如下表所示,则该电路的逻辑表达式为(d )。
(A)C Y = (B)AB C Y = (C)C AB Y += (D)C C B Y +=3、二进制数1110111.11转换成十进制数是 ( b )。
(A )119.125 (B )119.3 (C )119.375 (D )119.75 4、一个十六选一的数据选择器,其地址输入端的个数为( c ) (A )2个 (B )3个 (C )4个 (D )5个5、若将一个TTL 异或门(输入端为A 、B )当作反相器使用,则A 、B 端应按( b )连接。
(A )A 或B 中有一个接1; (B )A 或B 中有一个接0; (C )A 和B 并联使用; (D )不能实现 6、下列几种说法中与BCD 码的性质不符的是( c )。
(A )一组四位二进制数组成的BCD 码只能表示一位十进制数码(B )因为BCD 码是一组四位二进制数,所以BCD 码能表示十六进制以内的任何一个数码。
(C )有许多种不同的BCD 码(D )BCD 码是一种用二进制数码表示十进制数码的方法 7、已知=+FABC CD ,选出下列可以肯定使0F =的情况是( )。
(A )A=0,BC=1 (B )B=1,C=1 (C )C=1,D =0 (D)BC=1,D =1 8、要实现1n n Q Q +=,JK 触发器的J 、K 取值应为( )。
(A )J=0,K=0 (B )J=0,K=1 (C )J=1,K=0 (D )J=1,K=1 9、一个五位的二进制加法计算器,由00000状态开始,问经过169个输入脉冲后,此计数器的状态为( )(A )00111 (B )00101 (C )01000 (D )0100110、一个5位地址码、8位输出的ROM ,其存储矩阵的容量为( ) (A )48 (B )64 (C )512 (D )256二、填空题(每空2分,共14分)1、由TTL 集电极开路与非门(OC 门)构成的电路如图1所示,其输出函数 F = 。
数字电子技术基础-复习题(带答案)
7 / 41
考研专业课研发中心
A B C D CO 0 0 0 00 0 0 1 11 0 1 0 11 0 1 1 01 1 0 0 10 1 0 1 00 1 1 0 00 1 1 1 11
编程图为:(4 分)
卡诺图为:(3 分)
A BC 00 01 11 10
0010 1 1101 0
D
A B C
和 1111,并且利用 CO 端作 13 进制计数器的进位输出。74161 的功能表如下,可以附加必要的门电路 (10 分)
74161 功能表
输
入
输出
RD LD ET EP CP D0 D1 D2 D3 Q0 Q1
Q2 Q3
4 / 41
考研专业课研发中心
D0 D1 D2 D3
EP
CO
ET
74161
① AB
② AB
③ AB
④ AB
3. 一片 2k×16 存储容量的只读存储器(ROM),有[ ]个字节
①2000
②4000
③2048
④4096
4. 下列关于 TTL 与非门的输出电阻描述中,正确的是
[]
①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻
③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻
A BC 00 01 11 10
0011 1 1001 0
CO
或 阵 列
D
或阵列
CO
图 5.1 PLA 逻辑阵列图
2.(10 分) 解: (1)电路连接图如下:
(4 分)
8 / 41
考研专业课研发中心
VCC
8
4
R1
7
VCC
数字电子技术基础试题及答案
数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。
答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。
它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。
数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。
2. 第二题题目:简述数字电路系统的设计与分析方法。
答案:数字电路系统的设计与分析涉及到多个步骤。
首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。
然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。
接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。
最后,进行电路的仿真与测试,验证电路的功能和性能。
3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。
答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。
常见的编码与解码方式包括BCD码、格雷码、ASCII码等。
编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。
4. 第四题题目:简述数字电子技术中的时序电路和控制电路。
答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。
它包括时钟信号发生、计数器、触发器、寄存器等组件。
控制电路是数字电子技术中用于实现逻辑控制和决策的电路。
它通过逻辑门电路、电平转换电路等实现数据的选择与控制。
时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。
5. 第五题题目:简述数字电子技术中的记忆器件和处理器。
答案:记忆器件是数字电子技术中用于存储数据和程序的组件。
常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。
处理器是数字电子技术中用于执行指令和运算的核心组件。
处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
长沙理工大学
数字电子技术基础复习试卷及答案
电子技术试卷(07)
一、数制转换(12)
1、(1101101)2=( )16=( )10
2、(3D.BE)16=( )2=( )10
3、( 25.7)10=( )2=( )16
4、( 010110000111)8421BCD=( )8
5、(-00101B)原码=( )反码=( )补码
二、选择填空题(12)
1)、以下的说法中,——是正确的。
a) 一个逻辑函数全部最小项之和恒等于0
b )一个逻辑函数全部最大项之和恒等于0
c )一个逻辑函数全部最大项之积恒等于1
d )一个逻辑函数全部最大项之积恒等于0
2)、已知R、S是与非门构成的基本RS触发器的输入端,则约束条件为——。
a )R+S=1 b )R+S=0
c )RS=1
d )RS=0
3)、若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则激励函数JK的值应是——。
a )J=1,K=1
b )J=0,K=0
c ) J=0,K=Χ
d )J=Χ,K=Χ
4)、同步计数器是指——的计数器。
a )由同类型的触发器构成。
b )各触发器时钟端连在一起,统一由系统时钟控制。
c )可用前级的输出做后级触发器的时钟。
d )可用后级的输出做前级触发器的时钟。
5)、同步四位二进制计数器的借位方程是B=1234Q Q Q Q ,则可知B的周期和正脉冲宽度为——。
a )16个CP周期和2个CP周期。
b )16个CP周期和1个CP周期。
c )8个CP周期和8个CP周期。
d )8个CP周期和4个CP周期。
三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)
(1)、D C BC C A B A Y +++=
(2)、Y (A,B,C,D)=Σ(m 3,m 5,m 6,m 7,m 10),给定约束条件
为:m 0+m 1+m 2+m 4+m 8=0
四、证明下列逻辑恒等式(方法不限)(12)
(1)、C B AB D B D B C
A +=+++))()((
(2)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++
五、分析下图所示电路中当A 、B、C、D单独一个改变状态时是否存在竞争-冒险现象?如果存在,那么都发生在其它变量为何种取值的情况下?(16)
六、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图(20)。
七、如图所示,用CMOS反相器组成的施密特触发器电路中,若R1=50KΩ,R2=100KΩ,VDD=5V,VTH=VDD/2,试求电路的输入转换电平VT+、VT-以及回差电压ΔVT。
(16)
A B C D Y
&
&
&
&
&
数字电子技术试卷参考答案(07)
一、数制转换(12)
答案:1、(1101101)2=(6D)16=(109)10
2、(3D.BE)16=(111101.10111110)2=(61.742187)10
3、( 25.7)10=(11001.1011)2=(19.B )16
4、( 010110000111)8421BCD=(1113)8
5、(-00101B)原码=(111010)反码=(111011 )补码
二、选择填空题(12)
答案:1)d 2)d 3)c 4)b 5)b
三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)
答案:(1)、B A D C Y ++= (2)、D B A Y += 四、证明下列逻辑恒等式(方法不限)(12)
答案:用公式法或卡诺图法以及其他方法均可。
五、分析下图所示电路中当A 、B、C、D单独一个改变状态时是否存在竞争-冒险现象?如果存在,那么都发生在其它变量为何种取值的情况下?(16)
答案:D C C B D B A CD A Y +++=
当CD=1,0,0,1===D C C B D B ,即C=1,D=1,B=0时,A A Y +=将出现竞争-冒险现象。
当0,1,1,0====D C C AD CD A ,即C=0,D=1,A=1时,B B Y +=将出现竞争-冒险现象。
当1,0,1===+B D B A D D A ,即B=1,1=+D A 时,C C Y +=将出现竞争-冒险现象。
当1,0,1===+C C B B A C A ,即C=1,1=+B A 即C=1,A、B不全为1时,D D Y +=将出现竞争-冒险现象。
六、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图(20)。
答案:1)据逻辑图写出电路的驱动方程:
11Q D =
212Q Q A D ⊕⊕=
2)求出状态方程:
1111Q D Q n ==+
21212Q Q A D Q n ⊕⊕==+
3)写出输出方程:Y=21212121Q Q A Q Q A Q Q A Q Q A +=• 4) 列出状态转换表或状态转换图:
n n Q Q 12
Y Q Q n n /1112++ A
00 01 11 10
0
01/0 10/0 00/1 11/0 1 11/1 00/0 10/0 01/0
5)从状态转换图可得出:该电路作为四进制可控计数器使用。
当A=0时,是一个加法计数器, 当A=1时,是一个减法计数器。
七、(16)
解:
VT+=(1+R 1/R 2) VTH=(1+R 1/R 2) VDD/2=3.75V
VT-=(1-R 1/R 2) VTH=(1-R 1/R 2) VDD/2=1.25V ΔVT。
=VT+-VT-=2.5V。