数字逻辑期末考试A卷参考答案

合集下载

电子技术及数字逻辑试卷A及答案

电子技术及数字逻辑试卷A及答案

绝密★启用前黑龙江外国语学院继续教育学院 2014 年 秋 季学期《电子技术及数字逻辑》试卷( A 卷)一、 填空题(本大题共 9小题,每空 1分,共 15分)1.N 型半导体是在本征半导体中掺入 价元素,其多数载流子是 ,少数载流子是 。

2.稳压管的稳压区是其工作在 。

3.数字系统使用 的物理元件,与此相对应,采用的记数制和编码制也都以 数 为基础。

4.使用布尔代数定律时,利用 规则. 规则. 规则可得到更多的公式。

5.放大电路必须加上合适的 才能正常工作。

6.运放的共模抑制比定义为 。

7.直接写出函数F=[(AB+C)D+E]B 的反演函数为 。

8.三极管工作在饱和区时,发射结应为 偏置,集电结应为 偏置。

9.为提高放大电路的输入电阻,应引入 反馈;为降低放大电路输出电阻。

二、选择题(本大题共15小题,每题2分,共30分)1.当温度升高时,二极管的反向饱和电流将 。

A .增大 B.减小 C.不变2.互补输出级采用共集形式是为了使 。

A.电压放大倍数大B.不失真输出电压大C.带负载能力强3.测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是 。

A. 输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化 4.交流负反馈是指 。

A .阻容耦合放大电路中所引入的负反馈B .只有放大交流信号时才有的负反馈C .在交流通路中的负反馈5.功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大 。

A .交流功率B .直流功率C .平均功率 6.滤波电路应选用 。

A .高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7.放大电路中,测得某三极管三个电极电位U 1.U 2.U 3分别为U 1=3.3V ,U 2=2.6V ,U 3=15V 。

由此可判断该三极管为 。

A .NPN 硅管 B. NPN 锗管 C. PNP 硅管 d.PNP 锗管8.与八进制数(47.3)8等值的数为 。

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试 A 卷参考答案、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分)1、为了表示104个信息,需7位二进制编码[V ]2、BCD码能表示0至15之间的任意整数[X ]3、余3码是有权码[X ]4、2421码是无权码[X ]5、二值数字逻辑中变量只能取值6、计算机主机与鼠标是并行通信7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ][X ][V ][V ]9、上升时间和下降时间越长,器件速度越慢[V ]10、卡诺图可用来化简任意个变量的逻辑表达式[X ]、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)1、F=A B2、F= AB CD2分,共20分)1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A °TTL 电路(A) F = ABCD(B) F = AH ・ CD -(C) F= A + B + C + D(D) F = A + B • C + D (E) F= A BCD4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _°(A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q.(D) BC= 1 , D= 15、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。

(A) AB + AC + BC (B) AB + C (A4-B)(C) AB + CABA — O ?=11 QA |— I1 F •-&1 Q AB L Il —(B)悬0----空。

—A — &Bo —Co- &BA3 •满足如图所示电路的输岀函数F 的表达式为丄3B 1 o — VOF(D) AB +C (E) 19.图示电路中,当各触发器的状态为C 时.再输入一个CP 脉冲,融发器的 状态为QiQ 严0 0。

《数字逻辑与数字系统》期末考试试题(A)

《数字逻辑与数字系统》期末考试试题(A)

北京邮电大学2008——2009学年第一学期《数字逻辑与数字系统》期末考试试题(A )考试注意事项一、学生参加考试须带学生证或学院证明,未带者不准进入考场。

学生必须按照监考教师指定座位就坐。

二、书本、参考资料、书包等物品一律放到考场指定位置。

三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有考场违纪或作弊行为者,按相应规定严肃处理。

四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。

五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。

考试 课程 数字逻辑与数字系统 考试时间 2009年1月13日 题号 一 二 三 四 五 六 七 八 总分满分 10 20 10 10 10 12 14 14 得分 阅卷 教师一、选择题(每小题1分,共10分。

)1. )D C B (B )B A (A F ++++==( )A .B B . A+BC . 1D .AB2.同步时序电路和异步时序电路比较,其差异在于后者( ) A . 没有稳定状态 B . 没有统一的时钟脉冲控制 C . 输入数据是异步的 D . 输出数据是异步的 3.(10000011)8421BCD 的二进制码为( )。

A .( 10000011)2B .(10100100)2C . (1010011)2D . (11001011)24. 74LS85为四位二进制数据比较器。

如果只进行4位数据比较,那么三个级联输入端a<b 、a>b 、a=b 应为( )。

A . a<b 接地,a>b 接地,a=b 接地B . a<b 接高电平,a>b 接高电平,a=b 接高电平C . a<b 接高电平,a>b 接高电平,a=b 接地5. N 个触发器可以构成能寄存( )位二进制数码的寄存器。

A. NB. 2NC. 2ND. N 26.时序电路中对于自启动能力的描述是( )。

A . 无效状态自动进入有效循环,称为具有自启动能力。

2001级《数字逻辑》试卷A答案及评分标准

2001级《数字逻辑》试卷A答案及评分标准

2001级《数字逻辑》试卷A 答案及评分标准一填空题(每空2分,共20分)1. (BE.29D )16=( 276.1235 )82. 十进制数6413-=D 对应的二进制补码为 (1.110011)补 3. 求 D B ABC AB F ++= 的反函数)()()(D B C B A B A F +⋅++⋅+=。

4. 消除组合电路险象的方法有增加冗余项、增加惯性延时环节、选通法。

5. TTL 与非门的输入端如果悬空,输入逻辑相当于 高 电平。

6. 一个Mealy 型“0011”序列检测器的最简状态表中包含4个状态,电路中有 2 个触发器。

7. 化简完全确定原始状态表引用了状态 等效 的概念;化简不完全确定原始状态表引用了状态相容的概念8. 构造一个模7同步计数器,需要 3 个触发器。

9. 与(1010011)2对应的8421码是 (1000 0011)8421 。

10. 逻辑函数F (A ,B ,C )=AB+BC+AC 的最大项表达式为)4,2,1,0(M ∏ 二、逻辑函数化简(10分)化简函数F(A,B,C,D)=∑m(5,6,7,8,9)+∑φ(10,11,12,13,14,15)解:作出逻辑函数F(A,B,C,D)的卡诺图。

(5分)若将任意项全部看作为1来处理,卡诺圈构成如图所示,函数化简为)(),,,(D C B A BD BC A D C B A F ++=++=(5分)三、组合逻辑电路分析(15分)写出输出Y 的逻辑函数表达式,分析电路的逻辑功能。

指出A1A0=10时,Y=?D3 D2 D1 D0 Y解:地址变量A1和A0为00时,D0被送至输出端;A1和A0为01时,D1被送至输出端;A1和A0为10时,D2被送至输出端。

A1和A0为11时,D3被送至输出端。

因此输出Y 的逻辑方程为301201101001D A A D A A D A A D A A Y +++=(8分)为四选一数据选择器。

(完整word版)数字逻辑期末考试题

(完整word版)数字逻辑期末考试题

数字逻辑考试题数字逻辑考试题(一)一、填空(共17分,每空1分)1。

(1011。

11)B =( ) D =( )H 2. (16)D =( )8421BCD 码。

3。

三态门的输出有 、 、 三种状态。

6。

ABC C B A C AB C B A Y ++=),,( 的最简式为Y= 。

7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。

10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。

11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。

12。

设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。

13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。

二、选择(共10分,每题1分)1。

DE BC A Y +=的反函数为Y =( )。

A 。

E D CB A Y +++⋅= B 。

E DC B A Y +++⋅=C 。

)(ED C B A Y +++⋅= D 。

)(E D C B A Y +++⋅= 3. 十进制数25用8421BCD 码表示为( )。

A 。

10101B 。

0010 0101C 。

100101 D. 101014。

若用1表示高电平,0表示低电平,则是( )。

A 。

正逻辑B 。

负逻辑C 。

正、负逻辑 D. 任意逻辑 5. 下逻辑图的逻辑表达式为( ).A. AC BC AB Y = B 。

BC AC AB Y ++= C. BC AC AB Y ++= D. BC AC AB Y = 6. 三态门的逻辑值正确是指它有( )。

A. 1个B. 2个C 。

3个D. 4个 9。

组合逻辑电路在电路结构上的特点下列不正确的是( )。

A 。

在结构上只能由各种门电路组成B. 电路中不包含记忆(存储)元件C. 有输入到输出的通路 D 。

有输出到输入的反馈回路10. 已知74LS138译码器的输入三个使能端(E 1=1,022==B A E E )时,地址码A 2A 1A 0=011,则输出07~Y Y 为( ).A. 11111101B 。

数字逻辑期末考试试卷(含答案)

数字逻辑期末考试试卷(含答案)

2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑 试卷类别:3卷 考试时间:110 分钟计算机学院 ______________系级 班姓名学号毛题号一二三四总分得分 一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . CB AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断得分评卷人5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D CB A F +++= B . DC B A F +++=C .D .D C B A F =DC B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的AB 逻辑功能的是____A______。

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (1)

数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (1)

200 /200 学年第一学期《数字电路》试卷班级________________学号________________姓名_______________成绩______________一、选择题(每题2分,共20分) 1、下面属于有权码的是( B )A 、格雷码B 、8421BCD 码C 、奇偶校验码D 、余三码2、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( C )A 、与非门B 、或门C 、或非门D 、异或门 3、和逻辑式AB 逻辑关系不同的逻辑式是( B )A 、B A + B 、B A ∙C 、B B A +∙D 、A B A + 4、数字电路中机器识别和常用的数制是( A )A 、二进制B 、八进制C 、十进制D 、十六进制 5、十进制数100对应的二进制数为( C )A 、1011110B 、1100010C 、1100100D 、110001006、七段译码器74LS47(共阳)的输出低电平有效,当输入的4位数为0101显示 5时,输出七段LED 数码管的abcdefg 为( A )A 、1011011B 、0100100C 、1101101D 、00100107、在函数D ABC F +=的真值表中,0=F 的状态共有多少个( D )A 、2B 、4C 、9D 、78、下列各型号中属于优先编码器的是( C )A 、74LS85B 、74LS138C 、74LS148D 、74LS48 9、逻辑函数中的逻辑“或”和它对应的逻辑代数运算关系为( A )A 、逻辑加B 、逻辑乘C 、逻辑非10、余三码与8421BCD 码相差0011,因此,用下列哪个器件实现将8421BCD 码转换到余三码的设计最简单。

( A )A 、4位二进制加法器B 、比较器C 、数据选择器D 、译码器abcd e fg二、填空题(每空1.5分,共30分)1、具有“相异出1,相同出0”功能的逻辑门是 异或 门,它的反是 同或 门。

计算机科学与技术专业《数字逻辑电路》考试题及答案(A)试卷

计算机科学与技术专业《数字逻辑电路》考试题及答案(A)试卷

院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是 【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空 9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。

2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。

3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。

4. 图2.1所示集成计数器的模M=_____________________。

图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。

二、填空题(每小题2分,共20分)。

6. 对于T 触发器,当T=______时,触发器处于保持状态。

7. 逻辑函数C B AB F +=的反函数F 为_____________________。

8. 5个变量的逻辑函数全部最大项有_____________________个。

9. 二进制数()20110.101110转换成十进制数是___________________。

10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。

数字逻辑电路期末考试试卷及答案资料

数字逻辑电路期末考试试卷及答案资料

数字逻辑电路期末考试试卷与答案资料期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟学院 系 级 班姓名 学号 毛一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式。

A .AB F = B . C AB F +=C .C A AB F +=D . C B AB F +=3. 数字系统中,采用可以将减法运算转化为加法运算。

A . 原码B .码C . 补码D . 码4.对于如图所示波形,其反映的逻辑关系是。

装订线 内请勿答题A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为。

A . D CB A F +++= B .D C B A F +++=C .D C B A F = D .D C B A F ++= 7.下列所给三态门中,能实现0时,AB ;1时,F 为高阻态的逻辑功能的是。

FCB A & ∇DCB A F& ∇AB FCB A & ∇FCB A & ∇C8. 如图所示电路,若输入脉冲的频率为100,则输出Q 的频率为。

A . 500B .200C . 100D .509.下列器件中,属于时序部件的是。

A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为。

A . 0100100B .1100011C . 1011011D .0011011装订线内答题二、填空题(每小题2分,共20分)Array11电路的电源是5,高电平1对应的电压范围是2.4-5。

2016-2017学年1学期数字逻辑电路期末考试试卷_A卷_

2016-2017学年1学期数字逻辑电路期末考试试卷_A卷_

3
vO
6
vI2 555
2
15
0.01µF
5.逻辑函数
P=A
⊕B
⊕C,写成最小项和的形式应为
P(A,B,C)=
∑ m

)。
评卷人
得分
三、综合题(8 小题,1-5 题每题 8 分,6 题 10 分, 7-8 题每题 15 分,共 80 分)
4.在 10 位二进制数 D/A 转换器中,已知其最大满刻度输出模拟电压 Vom=5V,求最小分辨
电压 VLSB 和分辨率。
5.图为由中规模 4 位二进制同步加法计数器 74LS161(同步置数,异步清零,QD 最高位)
构成的电路,试画出完整状态转换图,说明它是几进制计数器?
1.化简逻辑函数 P=AB+ A C+ B C+CD,用与非门实现该逻辑函数。 2.分析图逻辑电路,写出输出 Y0、Y1、Y2 和 Y3 的表达式和真值表,说明该电路的逻辑功能。
6. 试分析图所示电路的逻辑功能,列出特性表,写出特性方程。
队别__________
3.图题为一通过可变电阻 RW 实现占空比调节的多谐振荡器,图中 R W = RW1 + RW 2 ,试分
析电路的工作原理,求振荡频率 f 和占空比 q 的表达式。
试卷 第 2 页 (共 3 页)
…………………………密………………………………封………………………………线………………………………………
南京信息工程大学 2015-2016 学年第二学期《数字电子技术基础》期末考试试卷
南京信息工程大学
2016-2017 年 第 1 学期 数字逻辑电路 课程 期末 试卷(A 卷)
本试卷共 3 页;考试时间 120 分钟;出卷时间 2016 年 12 月

数字逻辑期末考试试卷(含答案)

数字逻辑期末考试试卷(含答案)

2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑 试卷类别:3卷 考试时间:110 分钟 计算机学院 ______________系 级 班姓名 学号题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断得分 评卷人装订线 内请勿答题5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D CB A F +++=B . DC B A F +++= C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A.计数器 B.译码器 C.加法器 D.多路选择器10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。

《数字集成电路》期末试卷A(含答案)

《数字集成电路》期末试卷A(含答案)

浙江工业大学 / 学年第一学期 《数字电路和数字逻辑》期终考试试卷 A姓名 学号 班级 任课教师一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。

错填、不填均无分。

1.十进制数(68)10对应的二进制数等于 ;2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、逻辑电路图、波形图和硬件描述语言(HDL )法等,其中 描述法是基础且最直接。

3.1A⊕可以简化为 。

4.图1所示逻辑电路对应的逻辑函数L 等于 。

A B L≥1&CYC图1 图25.如图2所示,当输入C 是(高电平,低电平) 时,AB Y =。

6.两输入端TTL 与非门的输出逻辑函数AB Z =,当A =B =1时,输出低电平且V Z =0.3V ,当该与非门加上负载后,输出电压将(增大,减小) 。

7.Moore 型时序电路和Mealy 型时序电路相比, 型电路的抗干扰能力更强。

8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 状态。

9.JK 触发器的功能有置0、置1、保持和 。

10.现有容量为210×4位的SRAM2114,若要将其容量扩展成211×8位,则需要 片这样的RAM 。

二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

11.十进制数(172)10对应的8421BCD 编码是 。

【 】A .(1111010)8421BCDB .(10111010)8421BCDC .(000101110010)8421BCD D .(101110010)8421BCD12.逻辑函数AC B A C B A Z +=),,(包含 个最小项。

【 】A .2B .3C .4D .513.设标准TTL 与非门AB Z =的电源电压是+5V ,不带负载时输出高电平电压值等于+3.6V ,输出低电平电压值等于0.3V 。

数字逻辑电路期末试卷及答案 (3)

数字逻辑电路期末试卷及答案 (3)

第1页,共8页第2页,共8页院系: 专业班级: 学号: 姓名: 座位号:20 -20 学年第 学期期末考试试卷《数字逻辑电路》(A )卷一、选择题(每小题2分,共20分)1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8C 、(70)10D 、(1110010)22、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个C 、4个D 、8个3、逻辑电路中的晶体管一般工作在【B 】A 、放大区B 、饱和区或截至区C 、截至区D 、饱和区4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2nD 、2n -16、555定时器的结构如图1.1所示,如果芯片的5脚悬空;RD =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】U CC U CO U 6(TH)(TR)U oR D U 2放电端图1.1(题1.6图)A 、U O 输出低电平,放电开关V 1导通;B 、U O 输出高电平,放电开关V 1截止;C 、U O 输出低电平,放电开关V 1截止;D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】A 、同步置数法组成的9进制计数器;B 、异步置数法组成的8进制计数器;C 、同步置数法组成的10进制计数器;D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变,D S 、D R 端输入的信号应取 【A 】 A 、1==D D S RB 、10==D D S R 、C 、01==D DS R 、 D 、0==D D S R9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】A 、对称多谐振荡器B 、555定时器组成的对称多谐振荡器第3页,共8页第4页,共8页装订线内不许答题 C 、石英晶体振荡器 D 、单稳态触发器 10、下列关于TTL 与非门闲置输入端的处理不正确的是 【D 】 A 、直接接电源电压VccB 、与有用输入端并联使用C 、外界干扰小时,可以剪断或悬空D 、直接接地1、二进制数-110011的补码是 1001101 。

数字逻辑期末考试A卷参考答案

数字逻辑期末考试A卷参考答案

数字逻辑期末考试A卷参考答案Company number【1089WT-1898YT-1W8CB-9UUT-92108】《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√ ]2、BCD码能表示0至15之间的任意整数 [× ]3、余3码是有权码 [× ]4、2421码是无权码[× ]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[× ]6、计算机主机与鼠标是并行通信[× ]7、计算机主机与键盘是串行通信[√ ]8、占空比等于脉冲宽度除于周期[√ ]9、上升时间和下降时间越长,器件速度越慢[√ ]10、卡诺图可用来化简任意个变量的逻辑表达式 [× ]二、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)1、F=A⊕B2、F=CDAB+三、选择题:(多选题,多选或少选不得分,每小题2分,共20分)四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。

2、欲表示十进制的十个数码,需要__4__个触发器。

3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。

4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。

5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。

6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。

7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。

8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。

(完整版)数字逻辑电路期末考试试卷及答案

(完整版)数字逻辑电路期末考试试卷及答案

数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号 毛题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。

DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。

A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。

A.计数器B.译码器C.加法器D.多路选择器装数字逻辑电路3卷答案第2 页共8 页数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

数字逻辑期末考试试卷(含答案)

数字逻辑期末考试试卷(含答案)

2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑 试卷类别:3卷 考试时间:110 分钟计算机学院 ______________系级 班姓名学号毛题号一二三四总分得分 一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . CB AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断得分评卷人5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D CB A F +++= B . DC B A F +++=C .D .D C B A F =DC B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的AB 逻辑功能的是____A______。

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

数字逻辑试卷及答案

数字逻辑试卷及答案

数字逻辑试卷及答案计算机学院第⼆学期《数字逻辑》期未考试试卷 A 卷学号班级姓名成绩⼀、填空(每空1分,共14分)1、(21.5)10=()2=()8=()162、若0.1101x =-,则[]x 补=()3、⼗进制数809对应的8421BCD 码是()4、若采⽤奇校验,当信息位为10011时,校验位应是()5、数字逻辑电路分为()和()两⼤类6、电平异步时序逻辑电路的描述⼯具有()、()、()7、函数()()F A B C D =+?+的反函数是()8、与⾮门扇出系数N O 的含义是()9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是()⼆、选择题(每空2分,共16分)从下列各题的四个答案中,选出⼀个正确答案,并将其代号填⼊括号内1、数字系统采⽤()可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作⽤下的次态与现态相反,JK 的取值应为() A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进⾏⽐简,若有(A ,B ),(D 、E )等效,则最简状态表中只有()个状态A .2B .4C .5D .6 4、下列集成电路芯⽚中,()属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三⼀⼋译码器74138 D .集成定时器5G555 5、设计⼀个20进制同步计数器,⾄少需要()个触发器 A .4 B .5 C .6 D .20 6、⽤5G555构成的多谐振荡器有()A .两个稳态B .两个暂稳态C .⼀个稳态,⼀个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是()A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最⼤项和最⼩项的关系是()A .i i m M =B .i i m M =C .1i i m M ?=D .⽆关系三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式四、分析题(每⼩题12分,共24分)1、分析图1所⽰组合逻辑电路①写出输出函数表达式②列出真值表③说明电路功能2、分析图2所⽰脉冲异步时序逻辑电路①写出输出函数和激励函数表达式②列出次态真值表,作出状态表和状态图③说明电路功能④设初态2100y y =,作出x 输⼊4个异步脉冲后的状态y 2y 1和输出z 的波形图。

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√]2、BCD码能表示0至15之间的任意整数[×]3、余3码是有权码[×]4、2421码是无权码[×]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[×]6、计算机主机与鼠标是并行通信[×]7、计算机主机与键盘是串行通信[√]8、占空比等于脉冲宽度除于周期[√]9、上升时间和下降时间越长,器件速度越慢[√]10、卡诺图可用来化简任意个变量的逻辑表达式[×]二、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)AB+1、F=A⊕B2、F=CD三、选择题:(多选题,多选或少选不得分,每小题2分,共20分)四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。

2、欲表示十进制的十个数码,需要__4__个触发器。

3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。

4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。

5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。

6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。

7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。

8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。

9、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=__1__,反向输出端Q=__1__,当_R、S同时由0变1_时,输出不定状态。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字逻辑期末考试A卷
参考答案
Document number:WTWYT-WYWY-BTGTT-YTTYU-2018GT
《数字逻辑》期末考试A卷参考答案
一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)
1、为了表示104个信息,需7位二进制编码[√ ]
2、BCD码能表示0至15之间的任意整数 [× ]
3、余3码是有权码 [× ]
4、2421码是无权码[× ]
5、二值数字逻辑中变量只能取值0和1,且表示数的大小[× ]
6、计算机主机与鼠标是并行通信[× ]
7、计算机主机与键盘是串行通信[√ ]
8、占空比等于脉冲宽度除于周期[√ ]
9、上升时间和下降时间越长,器件速度越慢[√ ]
10、卡诺图可用来化简任意个变量的逻辑表达式 [× ]
二、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)
AB+
1、F=A⊕B
2、F=CD
三、选择题:(多选题,多选或少选不得分,每小题2分,共20分)
四、填空题(每空1分,共20分)
1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。

2、欲表示十进制的十个数码,需要__4__个触发器。

3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。

4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。

5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。

6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。

7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP 为_高电平_时输入信号要求稳定不变。

8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。

9、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=__1__,反向输出端Q=__1__,当_R、S同时由0变1_时,输出不定状态。

10、T触发器是由_JK_触发器的数据输入端短接而成。

11、触发器的脉冲工作特性是指对_时钟脉冲_和_输入信号的时间关系_的要求。

五、用CMOS电路实现下面的逻辑函数,画出其内部电路图(用场效应管作为基本单元) ,要求清晰整洁。

(共10分,每小题5分)
1、L=B
A 2、L=AB
六、设计一个由三人投票(只能投赞成和反对票)的表决电路,当多数人赞成时,投票通过。

投赞成票约定为1,投票通过约定为1,只限用与非门电路,要求写出设计过程(10分)
解:
1、依题意可得下面的真值表,L=1代表投票通过;
A B C L
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
2、由上面的真值表可得逻辑表达式为:
L=AB+BC+CA+ABC=AB+BC+CA
3、将其划简为与非表达式为:
L=CA BC AB ⋅⋅
4、依上式画出逻辑电路图如下:
七、 解:
设每个门的时延均为 t 。

考虑门的传输延迟时间,电路波形图如下所示,可见电路存在竞争冒险。

八、
解:(1)按题意要求的状态转换表整理后可得出各驱动信号的真值表如下
0 0 0 0 0 1 0 X 0 X 1 X
0 0 1 0 1 1 0 X 1 X X 0
0 1 0 1 1 0 1 X X 0 0 X
0 1 1 0 1 0 0 X X 0 X 1
1 0 0 0 0 0 X 1 0 X 0 X
1 0 1 1 0 0 X 0 0 X X 1
1 1 0 1 1 1 X 0 X 0 1 X
1 1 1 1 0 1 X 0 X 1 X 0
(2)根据上表画出3J 、3K 、2J 、2K 、1J 、1K 的卡诺图如下:
(3)根据卡诺图得驱动方程如下:
n
n Q Q J 123= ; n
n Q Q K 123⋅= ; n n Q Q J 132= ; n
n
Q Q K 132= ;
n n n
n
Q Q Q Q J 23231⋅⋅= ; n
n
n n
Q Q Q Q J 23231⋅⋅= ;。

相关文档
最新文档