数字电路期末复习题
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路期末知识点复习题
数字电子电路复习练习题一、填空题1.半导体具有三种特性,即:热敏性、光敏性和_________性。
2.集电极反向饱和电流I CBO是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。
3.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数⎺F 。
4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。
5.从TTL 反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。
6. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。
7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。
8. 时序电路除了包含组合电路外,还必须包含具有记忆功能的_________电路。
因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。
9.要使触发器实现异步复位功能(Q n+1=0),应使异步控制信号(低电平有效)⎺R D =___________,⎺S D =___________。
10.JK触发器当J =K =________时,触发器Q n+1=⎺Q n 。
11.n 位二进制加法计数器有_________个状态,最大计数值为_________。
12.用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R 、C 表示,则该单稳态触发器形成的脉冲宽度t w ≈____________。
13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。
14.组成ROM 电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
10套数字电路复习题(带完整答案)
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路期末考试复习题
1.555定时器的阈值分别为 . 定时器的阈值分别为 。 2.555定时器输出端状态的改变有 现象,回差电压为 。 . 定时器输出端状态的改变有 现象, 3.555定时器构成的多谐振荡器如图,其振荡周期为 。 定时器构成的多谐振荡器如图, . 定时器构成的多谐振荡器如图 其占空比为 。
1、1/3Vcc,2/3Vcc;2、滞回现象,回差电压为 、 , ; 、滞回现象,回差电压为1/3Vcc
、(13分 电路如题图5所示 设初态Q 所示, 七、( 分)电路如题图 所示,设初态 2 Q1 Q0=000, , 1、试分析该电路是同步还是异步? 、试分析该电路是同步还是异步? 2、列出电路的激励(驱动)方程; 、列出电路的激励(驱动)方程; 3、列出电路的状态方程; 、列出电路的状态方程; 4、画出状态转换图; 、画出状态转换图; 5、说明该时序电路功能;能否自启动? 、说明该时序电路功能;能否自启动?
6.图示电路的名称是什么?对触发信号的逻辑电平有 .图示电路的名称是什么? 何要求? 何要求? 输出波形是什么形状? 的占空比是否相等? 输出波形是什么形状?uo1和uo2的占空比是否相等? 和 的占空比是否相等
施密特触发器,触发信 施密特触发器, 号的高电平应大于 Vcc2/3,低电平应小于 , Vcc/3 方波, 方波,相同
练习 1、TTL与非门为提高开关速度,可采取 、 与非门为提高开关速度, 措施。 与非门为提高开关速度 措施。 2、CMOS数字集成电路与 、 数字集成电路与TTL数字集成电路相比突出的 数字集成电路相比突出的 数字集成电路与 优点是 。 信号波形。在数字系统中, 3、多谐振荡器可产生 信号波形。在数字系统中, 电路可以产生脉冲定时。 电路可以产生脉冲定时。 555定时器组成施密特触发器 定时器组成施密特触发器, 4、用555定时器组成施密特触发器,当输入控制端外接 10V电压时 电压时, 10V电压时,回差电压为 。 一个无符号12位数字量输入的DAC 12位数字量输入的DAC, 5、一个无符号12位数字量输入的DAC,其分辨率为 位。 1、抗饱和;2、静态功耗低;3、矩形脉冲、单稳态 、抗饱和; 、静态功耗低; 、矩形脉冲、 4、5V ;5、12 、 、
数电复习资料(含答案)
数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
数电期末考试试卷及答案
一.填空题(1分/空,共24分)1)十进制数(99.375)10=(1100011.011)2=(63.6)16。
2)数字电路按照其结构和工作原理分为两大类:组合逻辑电路和时序逻辑电路。
3)以下类型门电路多余的输入端应如何处理:TTL 与非门:接高电平或者悬空或者并联,CMOS 与非门:接高电平或者并联。
4)逻辑函数Y=AB+BC+CA 的与非-与非式为((AB)’(BC)’(CA)’)’。
5)三态输出门在普通门电路输出状态的基础上增加的状态为__高阻态___。
6)TTL 反相器的阈值电压为V TH =1.4V 。
若CMOS 反向器的V DD =10V 则其阈值电压为V TH =5V。
7)RS 触发器的特性方程为:Q*=S+R’Q ,(约束条件:SR=0),T 触发器的特性方程为:Q*=T’Q+TQ’。
8)16选1数据选择器的地址端有4位,n 个触发器构成计数器的最大计数长度为2n 。
9)如图(1-1)所示触发器电路中,当A=1时,输出状态为____Q=1___,如图(1-2)所示计数器电路为___6___进制计数器。
10)触发器三种触发方式分别为:电平触发,脉冲触发(主从触发),边沿触发,其中边沿触发的触发器抗干扰能力最强。
11)在多谐振荡器,单稳态触发器,施密特触发器中,施密特触发器中常用于波形的变换和整形,单稳态触发器常用于定时及延时,多谐振荡器常用于产生脉冲波形。
图(1-3)中555定时器接成的是施密特触发器。
√二.将下列逻辑函数化简为最简与-或形式(方法不限)(每小题5分,共15分,按步骤酌情给分)1)CDACD ABC AC Y +++=''2)求Y=BC AC C A B A +++))'')('((的反函数并化简=AC’+C(AB+AD’+D)Y’=[(A’B+AC’)’+(A’+C’)](B’+C’)=AC’+C(A+D)=[(A+B’)(A’+C)+A’+C’](B’+C’)=AC’+AC+CD =(AC+A’B’+B’C+A’+C’)(B’+C’)=A+CD=B’+C’3)356710(,,,)(,,,,)Y A B C D m m m m m =∑,给定约束条件:012480m m m m m ++++=。
数电期末考试试卷
数电期末考试试卷一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算2. 以下哪个不是组合逻辑电路的特点?A. 输出只与当前输入有关B. 输出与输入的过去状态有关C. 没有反馈回路D. 可以并行工作3. 触发器的主要用途是:A. 实现逻辑运算B. 存储二进制数据C. 作为放大器使用D. 进行信号调制4. 在数字电路中,同步计数器和异步计数器的主要区别是:A. 同步计数器的时钟频率更高B. 异步计数器的计数速度更快C. 同步计数器的输出是同步的D. 异步计数器的计数过程是连续的5. 下列哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗大D. 易于实现大规模集成电路6. 以下哪个是数字电路中常用的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 三角波7. 以下哪个不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 锁存器8. 在数字电路中,布尔代数的基本运算不包括:A. 与B. 或C. 非D. 加9. 以下哪个是数字电路中实现数据传输的常用方式?A. 并行传输B. 串行传输C. 模拟传输D. 无线传输10. 以下哪个是数字电路中实现数据存储的常用方式?A. 静态RAMB. 动态RAMC. 只读存储器D. 所有选项都是二、填空题(每空1分,共10分)11. 数字电路中最基本的逻辑门是______和______。
12. 一个4位二进制数可以表示的最大十进制数是______。
13. 一个3位二进制计数器的最大计数值是______。
14. 在数字电路中,一个8位的寄存器可以存储的二进制数据量是______位。
15. 布尔代数中的德摩根定律指的是非(A与B)等价于______与______。
三、简答题(每题5分,共10分)16. 简述数字电路与模拟电路的主要区别。
17. 描述同步计数器和异步计数器的工作原理及其应用。
【精品】数字电路期末试题及答案
【精品】数字电路期末试题及答案6 数字电路期末试题及答案6一、选择题1.在数字电路中,下列哪个元件可以用来存储数据?A. 门电路B. 寄存器C. 译码器D. 多路复用器答案:B. 寄存器2.下列哪个逻辑门电路可以实现与非门?A. 与门B. 或门C. 非门D. 异或门答案:C. 非门3.以下哪个选项是正确的?A. 1个字节等于8个位B. 1个字节等于16个位C. 1个字节等于32个位D. 1个字节等于64个位答案:A. 1个字节等于8个位4.在数字电路中,下列哪个元件可以将二进制数据转换为十进制数据?A. 译码器B. 多路复用器C. 寄存器D. 编码器答案:A. 译码器5.在数字电路中,下列哪个元件可以实现多个输入信号的选择?A. 与门B. 或门C. 译码器D. 多路复用器答案:D. 多路复用器二、填空题1.将二进制数1101转换为十进制数________。
答案:132.将十进制数5转换为二进制数________。
答案:1013.在逻辑电路中,当输入信号为0时,与门的输出为________。
答案:04.在逻辑电路中,当输入信号为1时,或门的输出为________。
答案:15.在数字电路中,将两个4位二进制数相加,最多可以得到________位的结果。
答案:5三、简答题1.请解释数字电路中的门电路是如何工作的。
答:门电路是数字电路的基本构建单元,通过接收输入信号并根据特定的逻辑运算规则产生输出信号。
常见的门电路包括与门、或门、非门和异或门等。
与门只有当所有输入信号都为1时,输出信号才为1;或门只有当任意输入信号为1时,输出信号才为1;非门将输入信号取反作为输出信号;异或门只有当输入信号中有且仅有一个为1时,输出信号才为1。
门电路的工作原理是通过逻辑运算实现对输入信号的处理和转换,从而产生所需的输出信号。
2.请解释数字电路中的寄存器的作用和工作原理。
答:寄存器是数字电路中用于存储数据的元件,可以用来暂时存储和保持输入信号的数值。
数字电路期末总复习题
第一章数制与码一、填空题1.十进制数(30. 25)10的等值十六进制数是()16,等值二进制数()2。
2.欲对100个对象进行二进制编码,则至少需要()位二进制数。
3.二进制数为(1101. 101)2的等值十六进制数是()16。
4.十六进制数(F6. A)16的等值八进制数是()8。
5.十进制(57)10的8421BCD码是()8421BCD,格雷BCD码是() BCD。
6.若[x]原=[x]反=[x]补,则此数是()数。
7.二进制数000000~111111能代表()个十进制整数。
8.数字信号的特点是在()上和()上都是断续变化的,其高电平和低电平常用()和()来表示。
9.常用的BCD码有()、()、()等,常用的可靠性代码有()、()等。
10.PN结具有单向导电性。
正向偏置时,多子以()运动为主,形成正向电流;反向偏置时,少子()运动形成反向饱电流。
11.双极型晶体三极管输出特性曲线的三个工作区是放大区、()、()。
12.三极管有NPN和PNP两种类型,当它工作在放大状态时,发射结(),集电结();NPN型三极管的基区是()型半导体,集电区和发射区是()型半导体。
13.当PN结外加正向电压时,PN结中的多子()形成较大的正向电流。
14.NPN型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于()偏置和()偏置。
15.二进制数A=1011010;B=10111,则A-B=()。
16.十进制数211转换成二进制数是()2;十六进制数是()16。
17.有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()。
18.将十进制数45转换成8421码可得()。
19.十进制数238转换成二进制数是();十六进制数是()。
20.将十进制数287转换成二进制数是()2;十六进制数是()16。
21.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
数电期末复习题
14、 请将 555 定时器组成单稳态电路。
15、写出如下真值表的逻辑表达式,化简后,画出与非--与 非门构成的逻辑图。
16、用 74LS90(二—五—十进制异步计数器)组成六进制计
6
数器 17、用全译码器 74LS138 实现逻
辑函数
f ABC ABC ABC ABC
74LS138 的逻辑图如图所示
K3 1
n n C Q1n Q2 Q3
3)求状态方程 , 将驱动方程代入 JK 触发器的特性方程
Q1n 1 J 1n Q1n K 1n Q1n Q3n Q1n
n 1 n n n Q2 Q1n Q2 Q1nQ2 Q1n Q2
4)将输入信号和现态的各种取值组合代入状 态方程,得到状态表如表所示。 5)由状态表作状态图, Q 3n Q 2n Q 1n 如图所示。
0 1 1 0 0 1 1 0
1 0 1 0 0 0 0 0
1 1 1
(3) 画出图 1 所示电路的状态图和时序 图(设初始状态为 00,X 为输入控制信 号,可分别分析 X=0 和 X=1 时的情况 解:1)分析电路组成 2)写驱动方程和输出方程 J1=K1=1 J2=K2=Q1X’+Q1’X Y=Q2 特征方程为 :Qn+1=JQ’+K’Q 3)写出状态转换方程 Q1n+1=Q1’ Q2n+1=(Q1X’+Q1’X)Q2’+(Q1X’+Q1’X)’Q2 当 X=0 时, Q1n+1=Q1’ Q2n+1=Q1Q2’+Q1’Q2= Q1 Q2
(10)、图示的对称式多谐振荡器中为提高振荡频率采取的正确措施是: A. 加 大 电 容 C1 的 容 量 , B. 减小电阻 RF1, RF2 的阻值, C. 加大电阻 RF1, RF2 的阻值, D. 提高电源电压 VDD.
数电期末试题及答案
数电期末试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出具有记忆功能C. 没有反馈回路D. 可以并行处理数据答案:B3. 触发器的主要用途是:B. 存储一位二进制信息A. 进行算术运算C. 执行逻辑判断D. 转换模拟信号答案:B4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗低D. 可实现复杂的功能答案:D5. 下列哪个是同步时序逻辑电路的特点?A. 所有触发器的时钟信号相同B. 所有触发器的时钟信号不同C. 没有统一的时钟信号D. 触发器之间存在反馈回路答案:A二、填空题(每空2分,共20分)1. 一个完整的数字系统包括________和________。
答案:组合逻辑部分;时序逻辑部分2. 布尔代数的基本运算有________、________和________。
答案:与;或;非3. 一个D触发器具有________个稳定状态。
答案:24. 一个4位二进制计数器可以计数到________。
答案:155. 一个8位的寄存器可以存储________位二进制数。
答案:8三、简答题(每题10分,共30分)1. 简述什么是同步时序逻辑电路,并给出其与异步时序逻辑电路的区别。
答案:同步时序逻辑电路是指电路中所有触发器的时钟信号都是同步的,即所有触发器在相同的时钟脉冲下更新状态。
与异步时序逻辑电路相比,同步时序逻辑电路具有更少的时钟偏斜,设计更简单,但可能存在竞争冒险问题。
2. 解释什么是冒险和竞争冒险,并说明它们的区别。
答案:冒险是指在逻辑电路中,由于电路的延迟,输出在稳定状态之间短暂地出现不确定状态的现象。
竞争冒险是指由于电路中存在多条路径到达某个逻辑门,不同路径的延迟时间不同,导致输出在稳定状态之间出现不确定状态的现象。
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路期末复习(含参考答案)
数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。
3. 逻辑函数的表示方法有 真值表 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。
4. A B +=,AB =,A AB += A +B ,AB AB += A 。
5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
6. 编码器的功能是将输入信号转化为 二进制代码输出 。
7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。
所以时序电路具有 记忆 性。
8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。
9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n-1 。
10. 寄存器可分成 数码 寄存器和 移位 寄存器。
11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。
12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。
13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。
14. 施密特触发器具有 回差 现象,又称 滞回 特性。
15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。
16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。
17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。
18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。
19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。
二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。
数字电路期末复习题
.第一套一、选择题(本大题共10道小题,每小题2分,共20分。
)1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A.2位B.3位C.4位D.16位2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A.B A +B CB.AB+B CC. B A +CD.AB+B C3.一个8选一数据选择器的地址输入端有_______个。
( ) A.1 B.2 C.3 D.44.同步时序电路和异步时序电路比较,其差异在于后者( ) A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态D.输出只与内部状态有关5. 如下图所示电路中,只有______不能实现Q n+1=n Q 。
( )6.下列各函数等式中无冒险现象的函数式有( ) A.F= F=C B +AC+A B+BC+A B +C A B.F=C A +BC+A B C.F=A C +BC+A B +A B D.C B +AC+A B7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A.J=K=0 B.J=K=1 C.J=O ,K=1 D .J=1,K=08. 下列电路中,不属于组合逻辑电路的是( ) A.编码器B.全加器C.寄存器D.译码器9. 可以用来实现并/串转换和串/并转换的器件是( ) A.计数器B.全加器C.移位寄存器D.存储器10. 自动产生矩形波脉冲信号为( ) A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器1. 八进制数 (34.2 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为。
2. 二极管内含PN 结,PN 结在导电性能上的最大特点是_______________。
3.函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。
4.常见的脉冲产生电路有 ,常见的脉冲整形电路有 。
5. A/D 转换器的主要参数有 , 。
6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为 和 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
.第一套一、选择题(本大题共10道小题,每小题2分,共20分。
)1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A.2位B.3位C.4位D.16位2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A.B A +B CB.AB+B CC. B A +CD.AB+B C3.一个8选一数据选择器的地址输入端有_______个。
( ) A.1 B.2 C.3 D.44.同步时序电路和异步时序电路比较,其差异在于后者( ) A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态D.输出只与内部状态有关5. 如下图所示电路中,只有______不能实现Q n+1=n Q 。
( )6.下列各函数等式中无冒险现象的函数式有( ) A.F= F=C B +AC+A B+BC+A B +C A B.F=C A +BC+A B C.F=A C +BC+A B +A B D.C B +AC+A B7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A.J=K=0 B.J=K=1 C.J=O ,K=1 D.J=1,K=08. 下列电路中,不属于组合逻辑电路的是( ) A.编码器 B.全加器 C.寄存器D.译码器9. 可以用来实现并/串转换和串/并转换的器件是( ) A.计数器B.全加器C.移位寄存器D.存储器10. 自动产生矩形波脉冲信号为( ) A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器1. 八进制数 (34.2 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。
2. 二极管内含PN 结,PN 结在导电性能上的最大特点是_______________。
3.函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。
4.常见的脉冲产生电路有 ,常见的脉冲整形电路有 。
5. A/D 转换器的主要参数有 , 。
6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为 和 。
7. 对于JK 触发器的两个输入端,当输入信号相反时构成 触发器,当输入信号相同时构成 触发器。
8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ ________有关。
9. TTL 或非门多余输入端应 .三态门的输出除了有高、低电平外,还有一种输出状态叫 态10. D 触发器的特征方程为 ,JK 触发器的特征方程为 。
三、作图题(本大题共2道小题,每小题6分,共12分。
)1、如下图所示,根据CP 波形画出Q 波形。
(设各触发器的初态均为1)2、试说明如下图所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,得 分 阅卷人并画出其输出波形。
四、分析题1.利用公式法将函数Y化简成最简与或式:(本小题5分)2.利用图形法将函数F化简成最简与或式:F 2(A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13) (本小题5分)3. 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。
(本小题10分)五、设计题 1. 设计一个A 、B 、C 三人表决电路,以表决某一提案是否通过,如多数赞成,则提案通过,同时A 有否决权。
用4选1数据选择器74LS153来实现,连线时可附加适当门电路。
&&&11K 11J 1J 1K1 CPFF 0QQ QQQQFF 1FF 22. 用同步四位二进制计数器74163构成八进制计数器,画出连线图。
74163引脚图和功能表如下图。
3. 用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。
第二套一、选择题1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A.m1与m3B.m4与m6C.m5与m13D.m2与m82.L=AB+C 的对偶式为:()A. A+BCB. (A+B)CC. A+B+CD. ABC3.属于组合逻辑电路的部件是()。
A.编码器B.寄存器C.触发器D.计数器4.T触发器中,当T=1时,触发器实现()功能。
A.置1 B.置0 C.计数D.保持5.指出下列电路中能够把串行数据变成并行数据的电路应该是()。
A.JK触发器B.3/8线译码器C.移位寄存器D.十进制计数器6.某电路的输入波形u I 和输出波形u O 下图所示,则该电路为()。
A.施密特触发器B.反相器C.单稳态触发器D.JK触发器7. 三极管作为开关时工作区域是( )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区8.已知逻辑函数与其相等的函数为()。
A. B. C. D.9.一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A.4 B.6 C.8 D.1610.用触发器设计一个24进制的计数器,至少需要( )个触发器。
A.3 B.4 C.6 D.5二、填空题1.八进制数(34.2 ) 8的等值二进制数为;十进制数98的8421BCD码为。
2. 组合逻辑电路的冒险现象是由引起,表现为脉冲。
3.函数Y=,其反函数为,对偶式为。
4. 有一个稳定状态和一个暂稳状态。
有两个稳定状态、有两个不同的触发电平,具有回差特性。
5. A/D 转换器的主要参数有 , 。
6.欲构成能计最大十进制数为999的计数器,至少需要 片十进制加法计数器,或 片4位二进制加法计数器芯片。
7. 一个 JK 触发器有 个稳态,它可存储 位二进制数。
8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ _______有关。
9. 在使用与非门时多余的输入端应接 电平,在使用或非门时多余的输入端应接 电平。
10. n 进制计数器中的n 表示计数器的 ,最大计数值是 。
三、作图题1、555定时器应用电路如下图所示,若输入信号u I 如图(b)所示,请画出u O 的波形,说明这是什么电路。
2、主从型JK 触发器各输入端的波形如下图所示,试画出Q 端对应的电压波形。
Qcp1S J C1 K RJ QS d K S dt JKtt tcpQ四、分析题1.利用公式法将函数Y 化简成最简与或式:CD D AC ABC C A F +++=2.利用图形法将函数F 化简成最简与或式:∑∑+=m d D C B A Y )12,2()14,10,8,7,0(),,,(3. 分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
4. 已知下图所示的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:(1) 写出驱动方程、状态方程、输出方程。
(2) 画出状态转换图,指出是几进制计数器。
(3) 说明该计数器能否自启动。
1. 试用两个3线-8线译码器和适当的门电路设计一个三人多数表决器。
2.用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。
第三套一、选择题1.下列电路中不属于时序电路的是()。
A.同步计数器B.异步计数器C.组合逻辑电路D.数据寄存器2.3线—8线译码器有()。
A.3条输入线,8条输出线B.8条输入线,3条输出线C.2条输入线,8条输出线D.3条输入线,4条输出线3.一个五位的二进制加法计数器,初始状态为00000,问经过201个输入脉冲后,此计数器的状态为()。
A.00111 B.00101 C.01000 D.010014.若将一TTL异或门输入端A、B当作反相器使用,则A、B端的连接方式为()。
A.A或B中有一个接1 B.A或B中有一个接0C.A和B并联使用D.不能实现5.下列各种电路结构的触发器中哪种能构成移位寄存器()。
A.基本RS触发器B.同步RS触C.主从结构触发器D.SR锁存器6.逻辑函数F(A,B,C) = AB+B C+AC'的最小项标准式为()。
A.F(A,B,C)=∑m(0,2,4) B.F(A,B,C)=∑m(1,5,6,7)C.F(A,B,C)=∑m (0,2,3,4) D.F(A,B,C)=∑m(3,4,6,7)7.设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为()A.M=N=10 B.M=10,N=2C.M=10,N=4 D.M=10,N=38.数字电路中的工作信号为( )。
A.直流信号B.脉冲信号C.随时间连续变化的电流信号 D. 随时间连续变化的电压信号9.L=AB+C 的对偶式为:( )A .A+BCB.(A+B)CC. A+B+C D .ABC10. 自动产生矩形波脉冲信号为( ) A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器二、填空题1. (101011111)2= ( )16= ( )8421BCD2. 在数字电路中三极管工作在 和 状态,所以数字电路只有两个状态。
3.函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。
4.施密特触发器有 个稳定状态.,多谐振荡器有 个稳定状态。
5. A/D 转换器的主要参数有 , 。
6. 四位环型计数器和扭环形计数器,初始状态都是1000,经过5个时钟脉冲后,状态分别为 和 。
7. 一个 JK 触发器有 个稳态,它可存储 位二进制数。
8. 时序逻辑电路的输出不仅和____ _ __有关,而且还与___ __________有关。
9. TTL 或非门多余输入端应 .三态门的输出除了有高、低电平外,还有一种输出状态叫 态10.基本的RS 触发器的特征方程为 ,约束条件为 。
三、作图题1.D 触发器各输入端的波形如图所示,试画出Q 端对应的电压波形。
2.用集成芯片555构成的施密特触发器电路及输入波形Vi 如图6.3(a 、b )所示,试画出对应的输出波形Vo四、分析题1. 利用公式法将函数Y 化简成最简与或式:B A C B AC AB ⋅+⋅++=C)B,F(A,2.利用图形法将函数F 化简成最简与或式: Y (A,B,C,D )=∑m(0,1,4,9,2)+∑d(2,3,6,10,11,14)3. 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。
五、设计题1. 设计一个三变量判偶电路,当输入变量A ,B ,C 中有偶数个1时,其输出为1;否则输出为0。
并用3/8线译码器(74LS138)和适当门电路实现。
2. 用两个十六进制CPD R____LDEP ET工作状态 × 0 × × × 异步置零 1 0 × × 置数 × 1 1 01保持 × 1 1 × 0保持(C=0)1111计数3. 用JK触发器设计一个按自然态序进行计数的七进制同步加法计数器。