带隙基准电路设计要点
无运放带隙基准电路设计
无运放带隙基准电路设计
运放带隙基准电路(opamp bandgap reference circuit)是一种基于运放的电路,用于提供稳定的参考电压。
它的设计基于运放的放大特性和电压反馈机制,通过差分放大和反馈调整,产生一个相对稳定的参考电压。
下面是一种常见的运放带隙基准电路的设计:
1. 选择一个适当的运放芯片,具有低噪声、高增益和低温漂移等特性。
2. 将运放芯片的非反相输入端与反相输入端相连,形成一个差分输入。
3. 将一个稳定的参考电压Vref1与非反相输入端相连。
4. 将运放芯片的反相输入端与一个电阻R1相连,然后将R1与一个稳流二极管D1的阴极相连。
5. 通过调整R1的值,使得二极管D1的电流可以产生一个正向电压降,并且与稳定的参考电压Vref1相等。
6. 将运放芯片的输出端与R1与D1的连接处相连,形成一个反馈回路。
7. 调整运放芯片的反馈电阻R2的值,使得输出电压与稳定的参考电压Vref2相等。
通过以上设计,运放正向反馈的放大特性和电压反馈机制可以保证输出电压与参考电压的稳定性。
同时,稳定的参考电压Vref1的产生通过差分放大和反馈调整的方式可以减少温度、电源等参数的影响。
需要注意的是,具体的设计参数需要根据具体的应用要求来确定,比如参考电压的稳定性要求、输出电压的范围等。
同时,在实际设计过程中,还需要考虑电源稳定性、电路布局和滤波等因素,以确保设计的稳定性和可靠性。
带隙基准电路
精选ppt课件
温度系数
SS 5.79ppm/℃
TT 1.13ppm/℃
FF 0.74ppm/℃
3.3
图
温 度 系 数 仿 真 图
9
4.功耗
精选ppt课件
功耗
SS
TT
FF
0.99mW 1.35mW 2.05mW
3.4
图
功 耗 仿 真 图
10
5.蒙特卡罗分析
输出电压
精选ppt课件
温度系数
电源抑制比
功耗
2.运放电路
三级运放 通过运放,使整个核心电路 的偏置电压独立于电源电压, 从而提高电源抑制比。
精选ppt课件
4
图2.2 运放电路
3.启动电路
2.3
图
保证运放正常工作,并提供偏置
启
动
电
路
5
精选ppt课件
启动电路
精选ppt课件
三级运放
此电路共计49个MOS管,5个三极管,8个电阻和1个电容 图2.4 整体电路
11
蒙特卡罗分析结果
输出电压(V) 电源抑制比(dB) 温度系数(ppm/℃) 功耗(uA)
SS 1.356-1.041 98.54-51.226 105.78-1.337
218-182
TT 1.342-1.023 106.58-51.55 89.205-0.566
321-274
FF 1.332-1.013 95.71-48.64 78.72-2.183
VBE
VT
ln
IC IS
,VT
KT
q
VBE2 VT ln n (R2 R3) R3 VREF
精选ppt课件
带隙基准电流源设计
带隙基准电流源设计随着集成电路技术的发展,带隙基准电流源在模拟电路设计中扮演着至关重要的角色。
带隙基准电流源是一种能够提供稳定、准确的电流输出的电路,通常用于模拟电路中的参考电流源或者偏置电流源。
本文将介绍带隙基准电流源的设计原理和实现方法。
带隙基准电流源的设计原理基于半导体材料的能带结构。
在半导体材料中,导带和价带之间存在一个禁带,称为带隙。
当半导体材料的温度变化时,导带和价带的能级随之改变,从而影响电子的激发和传导。
带隙基准电流源利用这种特性,通过合理设计电路,使得输出电流与温度变化无关。
带隙基准电流源的设计过程可以分为以下几个步骤:1. 选择合适的半导体材料:带隙基准电流源的核心是带隙电压参考源,因此需要选择具有稳定带隙电压温度系数的半导体材料。
常用的材料包括硅和砷化镓等。
2. 设计基准电流源电路:基准电流源电路通常由参考电流源和输出电流稳定电路组成。
参考电流源可以通过电流源镜像电路或者电流源比例电路实现。
输出电流稳定电路用于提供稳定的输出电流,并对温度变化进行补偿。
3. 进行电路参数计算:根据设计要求和选定的材料,进行电路参数的计算。
主要包括电流源的电流范围、输出电流的稳定度、带隙电压的选择等。
4. 电路仿真和优化:通过电路仿真软件对设计的电路进行仿真,检查电路的性能是否满足设计要求。
根据仿真结果进行优化,调整电路参数,提高电路性能。
5. 原型电路的制作与测试:根据设计方案制作电路原型,并通过实验进行测试。
测试结果与仿真结果进行对比,验证电路的性能和稳定性。
带隙基准电流源的设计需要兼顾多个方面的因素,包括温度稳定性、功耗、尺寸等。
在实际应用中,还需要考虑电源噪声、温度漂移、工艺变化等因素对电路性能的影响。
因此,设计带隙基准电流源需要综合考虑这些因素,并进行合理的权衡。
带隙基准电流源是模拟电路设计中的重要组成部分,能够提供稳定、准确的电流输出。
通过合理的设计和优化,可以实现高性能的带隙基准电流源。
bandgap带隙基准源电路
bandgap带隙基准源电路Bandgap带隙基准源电路是一种用于产生带隙基准电压的电路,它在模拟电路设计和集成电路设计中具有重要的作用。
带隙基准电压是一种与温度和电源电压无关的直流电压,它可以用于电路的偏置、ADC的基准、温度传感器等。
带隙基准源电路的设计原理是基于硅材料的带隙能量,它的带隙能量为1.12eV,对应于温度为273.15K。
带隙基准源电路的核心思想是将带隙能量转化为直流电压,并通过一定的放大和调节电路,得到温度和电源电压无关的基准电压。
带隙基准源电路的基本结构包括三个部分:偏置电路、带隙电压产生电路和放大电路。
其中,偏置电路用于产生一个与电源电压无关的直流电流,带隙电压产生电路用于将带隙能量转化为直流电压,并且放大电路用于调节带隙基准电压的大小和精度。
偏置电路通常采用一个PNP晶体管和一个电阻组成,PNP晶体管的基极-发射极电压作为偏置电压。
这个偏置电压具有负的温度系数,即随着温度的升高,它的值会减小。
为了使整个电路的温度系数为零,需要将这个偏置电压与一个具有正温度系数的电压进行补偿。
带隙电压产生电路通常采用两个晶体管和电阻组成,其中一个晶体管的基极-发射极电压作为带隙电压,另一个晶体管的基极-发射极电压具有正的温度系数。
通过调节两个晶体管的发射极电流比值,可以得到一个与温度无关的带隙电压。
放大电路用于调节带隙基准电压的大小和精度。
通常采用一个高精度、低噪声的放大器,将带隙基准电压进行放大和调节。
放大器的增益和带宽需要满足一定的要求,以确保带隙基准电压的精度和稳定性。
在实际应用中,带隙基准源电路还需要考虑一些其他的因素,如电源噪声、温度范围、功耗等。
为了实现高精度的带隙基准电压,需要采用一些优化设计方法,如低噪声电源、温度补偿技术、自偏置电路等。
在实际应用中,带隙基准源电路有着广泛的应用。
它可以用于各种类型的模拟电路和数字电路中,如运算放大器、比较器、ADC、DAC、PLL等。
它可以提供高精度的基准电压,帮助这些电路实现高精度、低噪声、稳定的性能。
带隙基准电路设计与仿真
带隙基准电路设计与仿真带隙基准电路是一种用于产生稳定电压参考的电路,它的工作原理是利用带隙参考电压源的稳定性,将其转换为稳定的输出电压。
在电子设备中,带隙基准电路被广泛应用于各种需要稳定参考电压的场合,如模拟电路中的比较器、放大器、ADC、DAC等。
1.确定设计指标和要求:首先需要确定带隙基准电路的设计指标和要求,包括输出电压的精度、波动、温漂等。
这些指标将直接影响到整个电路的设计和性能。
2.选择合适的带隙参考电压源:带隙参考电压源是带隙基准电路的核心部分,选择合适的电压源对于整个电路的性能至关重要。
常见的带隙参考电压源有基准二极管电压源、基准电流源和温度补偿电压源等。
3.设计和优化调整电路:调整电路用于校准输出电压,使其达到所需的精度,也可以用于调整输出电压的温度系数。
调整电路通常由运放、电阻网络和校准电压源等组成,通过合理选择和设计这些元件,可以优化整个电路的性能。
4.进行仿真和优化:在设计结束后,需要进行电路的仿真和优化。
通过仿真可以验证电路的性能,并进行参数调整和优化,以满足设计指标和要求。
5.制作原型并测试:在设计和仿真完成后,可以制作原型并进行测试。
测试结果将反馈给设计人员,并根据需要进行进一步的调整和优化。
设计带隙基准电路需要综合考虑电路的稳定性、精度、功耗和成本等因素。
在选择和设计电路元件时,可以采用一些常用的优化方法,如小信号模型分析、傅里叶级数分析、参数扫描等。
最后,需要注意的是,在设计带隙基准电路时,还应考虑一些特殊因素,如温度变化、噪声干扰、工作电流等影响电路性能的因素,并采取相应的补偿措施。
总之,带隙基准电路的设计与仿真是一个复杂的过程,需要综合考虑各种因素,通过合理的选择和设计来满足设计指标和要求。
带隙基准电路设计
带隙基准电路设计
嘿,朋友们!今天咱来聊聊带隙基准电路设计。
这玩意儿啊,就像是电路世界里的定海神针!
你想想看,在那复杂纷繁的电路海洋中,要是没有一个可靠的基准,那不就像船在大海上没了指南针,瞎转悠嘛!带隙基准电路就是那个能给其他电路指明方向、提供稳定参照的宝贝。
它就好比是一场比赛中的裁判,公正公平地给出标准,让其他电路元件能按部就班地工作。
要是没有它,那电路里还不得乱套呀!各种信号乱跑,功能都没法正常实现了。
设计带隙基准电路可不容易哦!得像个细心的工匠,一点一点地雕琢。
从选择合适的元件开始,这就跟挑食材做饭一样,得挑新鲜的、好的食材,才能做出美味的菜肴。
元件选不好,那后面可就难办咯!
然后呢,还得精心设计电路的布局,这可不是随便摆摆就行的。
就好像搭积木,得考虑怎么搭才最稳固、最合理。
每个元件的位置都有讲究,牵一发而动全身呐!
在调试的过程中,那可得有耐心。
有时候就像解谜一样,一点点地找问题,解决问题。
要是没耐心,那肯定不行呀!难道遇到点困难就打退堂鼓啦?那可不行!
而且啊,这带隙基准电路还得适应各种环境呢!就像人一样,得能经得住各种考验。
热了不行,冷了也不行,得始终保持稳定可靠。
你说它容易吗?
咱再想想,要是没有带隙基准电路,那些电子设备还能这么好用吗?手机说不定一会儿信号好,一会儿信号差;电脑可能会时不时地出故障。
哎呀,那可太糟糕了!
所以说呀,带隙基准电路设计真的太重要啦!咱可得重视起来,好好研究,把它设计得稳稳当当的。
让我们的电子世界因为它而更加精彩,更加可靠!这就是我对带隙基准电路设计的看法,你们觉得呢?。
带隙基准设计
带隙基准设计带隙基准参数设计基准源核心电路参数设计首先,考虑两个三极管发射极面积之比N的选取。
由上述公式可知:N值越大,则R2/R3的比例就越小,从而可以减小电阻的版图面积。
但是N值越大,也会导致三极管的静态电流增大。
折中选取N=8,这样版图可以采用中心对称布局,有利于减少匹配误差。
假设选取的工艺下的三极管的电流大于1uA时,VBE的输出曲线较为平滑。
从节省功耗的角度,假定流过三极管集电极的电流为1uA。
由上述公式可知,当N=8、IR3=1uA、T=300K时,计算得:考虑到R1和R2的数值数倍于R3,则电阻值太大,消耗版图面积太大。
因此,作为折中,选取R3为10K,电流值为5uA 左右。
确定了以上参数后,考虑一阶补偿时R2的取值。
对上述公式在T0处求导可得:令上式为零,即进行一阶补偿,可得:化简得:代入参数,VG0=1.205V,查图可知VEB1在5uA的偏执电流下约为716mV,300K温度下VT0=26mV,r=3.2,a=1(三极管的偏置电流为PTAT),N=8,计算得:为了产生600mV的输出电压,需要调整R4的值。
由上式可以推出:在T=300K条件下代入各值,求得R4=48.5K。
考虑到各个电阻阻值偏大,故将各电阻设为高阻多晶型。
然而,高阻多晶虽然有很高的方阻,但是工艺稳定性不太好,故后期的Trimming工序是必不可少的。
最后,确定电流镜的尺寸。
采用适当偏小的宽长比,可以提高电流镜的过驱动电压,进而可以减小电流镜阈值电压失配所带来的影响。
另外,沟道长度调制效应也是一个重要影响因素,考虑到低压应用不能使用Cascode结构,可以增大器件的栅长来减小沟道长度调制效应的影响。
但是过大的沟道长度会导致版图的面积的增加,需要在性能和版图面积之间做出折中。
经过计算与迭代仿真,选取M1、M2和M3的宽长比为10um/1um。
注意电流镜的版图设计中需采用中心对称布局以减小误差。
综上,通过理论分析,确定带隙核心电路的器件参数为:运算放大器设计运放的性能对带隙的性能有着直接的影响。
设计带隙时考虑的几个问题(适合初学者)
熟悉模拟电路的人可能都知道,这里所说的bandgap,指的就是带隙基准电路。
关于这个话题,我想了很久,究竟把它放在什么样的位置合适?因为在模拟IC的过程中,Bandgap总是在这里或那里出现,充当不同的功能模块。
我觉得它是基础的基础,但也因为是基础,感觉更难去把这个话题说清楚。
好在有很多参考书中都有对这一章节的详细阐述,我也不再多说关于工作原理这些方面东西了。
模型就在那里,推导的思路也很清楚。
如果有需要可以去书里参考以下。
假设我们都很清楚地了解了bandgap的工作原理,也已经通过一些仿真工具模拟出了想要的性能指标,那我想可不可以再回过头来问自己这样几个问题:1.关于bandgap电路模型的推导过程,其中忽略了那些非理想因素?2.电路对MOS管,对RES(电阻),对NPN(PNP)管的特性提出怎样的要求?3.Bandgap电路中出现的放大器,哪些性能指标是较为重要的,影响bandgap输出精度的?4.工艺偏差,工作环境变化,电源变化会对bandgap电路造成怎样的影响?能够容忍吗?5.电路中有一条正反馈和一条负反馈通路,如何保证电路工作稳定,不发生震荡?6.电路能够正常启动吗?需要多长的时间建立工作点和达到稳定输出?能满足系统的时间要求吗?7.bandgap的输出负载是怎样的类型?Bandgap的输出是否有足够的驱动能力?怎样处理输出和负载之间的接口问题?在设计你的bandgap的时候,你是否仔细考虑过了上面提到的问题,也清楚地知道了答案?如果没有,那就再从头开始再熟悉一遍吧,直到你能回答出来。
这些问题可能在了解bandgap的工作原理时是注意不到的,但在设计bangap 的过程中,会逐步地暴露出来。
只有很好地解答了上面一些问题,我们才算是基本掌握了bandgap设计的一些准则。
而bandgap的精确设计,还远远不止这些。
1.推导过程忽略的东西书本上都有,仔细看看2.可以假设各种元件存在非理想因素,再对照bandgap公式和推导过程忽略的因素看看会造成什么影响,有多大影响。
带隙基准实验报告
带隙基准电路的设计学生姓名:学号:专业班级:微电子学(卓越班)指导教师:二○一二年十二月十八一、设计任务设计一个低温漂的带隙基准电路。
二、设计目标1.工作电压3.3v~5v2.PSRR、小于-40dB@1000HZ3.温漂<30ppm/℃4.静态功耗<40µA5.运算放大器应该满足:增益>50dB,相位裕度>45º三、设计过程1.电路原理图1带隙基准原理图其中,MOS管M1-M3的宽长比相同,Q1由n个与Q2相同的晶体管并联而成。
运放起嵌位作用。
对于一个双极性晶体管,我们可以写出其集电极电流公式为:BETVVC SI I e,其中T kTV q=,S I 为饱和电流,则可以推导出: SCT BE I I V V ln= 假设运算放大器的增益足够高,在忽略电路失调的情况下有:1nln R V I T =则带隙基准电压为:n V R RV R R n V V V T BE T BE REF ln ln 123213+=+= (3) 其中,BE V 具有负温度系数,T V 具有正温度系数,这样,通过调节 n 和12R R ,就可以使REF V 得到一个零温度系数的值。
一般在室温下,有:/ 1.5//0.087/EB T V T mV K V T mV K∂∂≈-∂∂≈为了使则2.17ln 12=n R R T BE REF V V V 2.173+=2.运算放大器的设计(1)(2)(4)(5)(6)(7)3.参数的提取取I=10µA,n=7根据(2)求得= 5.06K ,进而求得=44.8K。
M1、M2、M3取剩余栅压为0.2~0.4V.V取W=L=1μm,I=10µA 求得NMOS的KP=100.897µA/2V同理得到PMOS的KP=31.08µA/2三、仿真过程及结果1.带隙基准电路.lib'/home/fzu/hspice/models/cz6h_v28.lib' tt.lib'/home/fzu/hspice/models/cz6h_v28.lib' bip.param ccv=1ff.param r=53km5 2 1 vdd vdd PENH m=1 w=1.68u l=0.7um7 vo 1 vdd vdd PENH m=1 w=1u l=0.7um0 1 1 vdd vdd PENH m=1 w=1u l=0.7um1 3 vin 2 vdd PENH m=1 w=0.84u l=0.7u m2 4 vip 2 vdd PENH m=1 w=0.84u l=0.7u m3 3 3 0 0 NENH m=1 w=1.04u l=0.7u m4 4 3 0 0 NENH m=1 w=1.04u l=0.7u m6 vo 4 0 0 NENH m=1 w=1u l=1ump1 vin vo vdd vdd PENH m=1 w=1u l=0.8u mp2 vip vo vdd vdd PENH m=1 w=1u l=0.8u mp3 vref vo vdd vdd PENH m=1 w=1u l=0.8u Q1 0 0 vin PNP5Q2 0 0 6 PNP5 m=7Q3 0 0 7 PNP5R1 vip 6 5.06kR2 vref 7 rcc vo 4 ccvib 1 0 dc 1uAvdd vdd 0 dc 5V ac 1v网表如下:.title.options post=2.include"/home/fzu/".ac dec 10 10 1g.op.dc temp -40 100 5.probe ac vdb(vref).probe v(vref).end仿真图形:频率为1k时,PSRR=-41.7dB温漂=4.29pm/℃通过lis文件可以得到:element 0:vddvolts 5.0000current -33.6857upower 168.4284u功耗为33.68u,符合要求2.运算放大器.lib'/home/fzu/hspice/models/cz6h_v28.lib' ttm5 2 1 vdd vdd PENH m=1 w=1.68u l=0.7u m7 vo 1 vdd vdd PENH m=1 w=1u l=0.7u m0 1 1 vdd vdd PENH m=1 w=1u l=0.7u m1 3 vin 2 vdd PENH m=1 w=0.84u l=0.7u m2 4 vip 2 vdd PENH m=1 w=0.84u l=0.7u m3 3 3 0 0 NENH m=1 w=1.04u l=0.7u m4 4 3 0 0 NENH m=1 w=1.04u l=0.7u m6 vo 4 0 0 NENH m=1 w=1u l=1u clv vo 0 5pfcc vo 4 1ffib 1 0 dc 1uAvdd vdd 0 dc 5vin vin 0 dc 0.7vip vip 0 dc 0.7 ac 1网表如下:.title.options post=2.include"/home/fzu/".ac dec 10 10 1g.op.probe ac vdb(vo) vp(vo).end仿真图形:增益大于60.3dB,相位裕度=-112+180=68四、心得体会实验设计是我们理论联系实际的最好的途径之一,让我们有机会把课本上学到的知识应用到实际生活中。
带隙基准电路课程设计
带隙基准电路课程设计一、课程目标知识目标:1. 学生能理解带隙基准电路的基本原理,掌握其组成元件和工作机制。
2. 学生能掌握带隙基准电路的关键参数计算方法,并解释其稳定性和温度特性的影响因素。
3. 学生能描述带隙基准电路在模拟集成电路中的应用和重要性。
技能目标:1. 学生能够运用所学知识,设计简单的带隙基准电路,并进行仿真验证。
2. 学生通过分析带隙基准电路的测试数据,能够找出电路性能的不足,并提出相应的优化方案。
3. 学生能够利用Multisim、LTspice等电路仿真软件对带隙基准电路进行设计和性能分析。
情感态度价值观目标:1. 学生在课程学习中,培养对电子技术的兴趣和热情,提高解决实际问题的自信心。
2. 学生通过团队合作,培养良好的沟通能力和团队协作精神,增强集体荣誉感。
3. 学生在学习过程中,能够认识到带隙基准电路在集成电路领域的重要地位,激发为我国电子科技发展贡献力量的决心。
课程性质:本课程为电子技术专业课程,以带隙基准电路为研究对象,侧重于理论知识和实践技能的结合。
学生特点:学生具备一定的电子技术基础知识,对模拟电路有一定了解,但可能对带隙基准电路的具体应用和设计较为陌生。
教学要求:结合学生特点,采用案例教学、实践教学和团队合作等方式,引导学生掌握带隙基准电路的相关知识,提高学生的设计能力和实践能力。
通过本课程的学习,使学生在知识、技能和情感态度价值观等方面均有所提升。
和二、教学内容1. 带隙基准电路基本原理及组成元件:讲解带隙基准电压的概念,分析带隙基准电路的组成元件,如运放、电阻、三极管等,以及各元件在电路中的作用。
2. 带隙基准电路关键参数计算:引导学生掌握带隙基准电路的稳定性和温度系数的计算方法,探讨如何优化这些参数以实现高精度基准电压输出。
3. 带隙基准电路的应用:介绍带隙基准电路在模拟集成电路中的应用场景,如运算放大器、ADC、DAC等,并分析其在这些电路中的作用。
4. 带隙基准电路设计及仿真:指导学生利用电路设计软件,如Multisim、LTspice,设计简单的带隙基准电路,并进行仿真测试,分析电路性能。
带隙基准总结
VBE − VT (4 + m) − EVBE 的温度系数本身与温度有关,如果正温度系数的量与温 度无关表现出一个固定的温度系数,那么产生基准的电路就会存在一些误差。不过电路设计 得比较好的话,这个误差不会对输出基准产生很大影响。
1.2 正温度系数电压 如果两个双极晶体管工作在不相等的电 流密度下,那么它们的发射极-基极电压的 差值就与绝对温度成正比。如图 1-2 所示, 两个同样的晶体管偏置的集电极电流分别为 nI0 和 I0,忽略它们的基极电流,那么 ∆VBE=VBE1-VBE2 = VT ln = VT ln n 对温度求导,得
∂∆VBE k = ln n ∂T q
nI 0 I − VT ln 0 I s1 I s2
(1-6)
(1-7)
图 1-2 PTAT 电压产生电路
这样可以看出,VBE 的差值表现出正温度系数而且与温度无关。 1.3 带隙基准 根据之前得到的正、负温度系数电压,我们现在可以设计出一个令人满意的零温度系数 基准电压。根据原理得到 VREF = α1VBE+α2(VTln n ),因为在室温下(T=300K), VBE=750mV, ∂VBE / ∂T = − 1.5mV/ºK;而 ∂VT / ∂T ≈0.087 mV/ºK,选择 α1=1,则有 (α2ln n )(0.087 mV/ºK)=1.5mV/ºK 得到 α2ln n =17.2。表明零温度系数基准为:
芯盛实训总结报告
模 姓
电 名
09
级
邓 彪 带隙基准设计总结报告 2013-7-1~2013-8-20
实训内容 实训时间
带隙电压基准设计总结
一、设计原理
带隙电压基准的基本原理是通过将两个拥有相反温度系数(temperatµre coefficient)的电 压以合适的权重相加,从而获得具有零温度系数的基准电压。例如,对于两个随温度变化向 相反两个方向变化的电压 V1 和 V2 来说,我们选择 α1 和 α2 使得 α1∂V1 / ∂T + α 2 ∂V2 / ∂T = 0 , 这就得到了具有零温度系数的电压基准, VREF = α1V1 + α 2V2 。如图 1-1 所示,双极型晶体管 的基极-发射极电压 VBE 或者更一般的说,pn 结二极管的正向电压具有负温度系数;热电压 Vt 具有正温度系数,因此将这两个量适当的线性叠加就可以得到一个令人满意的零温度系 数。影响带隙基准的性能参数包括:温漂系数、输出噪声、功耗以及电源抑制。 (1) 温漂系数 温漂系数是衡量带隙基准电压源输出电压随温度变化的一个非常重要指标。温漂系数越 小,输出信号受温度的影响就越小。它的计算公式为:
(拉扎维)第十一章带隙基准(模拟cmos集成电路设计)
Bandgap Ref Ch. 11 # 10
华大微电子:模拟集成电路原理
与温度无关的偏置
正温度系数电压
VBE VBE1 VBE 2 VT ln
nI0 I VT ln 0 VT ln n I S1 IS2
VBE k ln n T q
Bandgap Ref Ch. 11 # 11
华大微电子:模拟集成电路原理
实例分析
Bandgap Ref Ch. 11 # 28
华大微电子:模拟集成电路原理
实例分析
Bandgap R11 # 4
华大微电子:模拟集成电路原理
本讲内容 • • • • • • 概述 与电源无关的偏置 与温度无关的基准 PTAT电流的产生 恒定Gm偏置 实例分析
Bandgap Ref Ch. 11 # 5
华大微电子:模拟集成电路原理
与电源无关的偏置
如何产生IREF?
Bandgap Ref Ch. 11 # 9
华大微电子:模拟集成电路原理
与温度无关的偏置
负温度系数电压
Eg VBE 4 mVT E g q VBE VT I C V ln 4 m T 2 VT T T IS T kT T
当VBE=750mV,T=300K,为-1.5mV/K
华大微电子:模拟集成电路原理
与温度无关的偏置
Bandgap Ref Ch. 11 # 18
华大微电子:模拟集成电路原理
本讲内容 • • • • • • 概述 与电源无关的偏置 与温度无关的基准 PTAT电流的产生 恒定Gm偏置 实例分析
Bandgap Ref Ch. 11 # 19
华大微电子:模拟集成电路原理
华大微电子:模拟集成电路原理
pnp带隙基准电路
pnp带隙基准电路【原创实用版】目录1.PNP 带隙基准电路的概述2.PNP 带隙基准电路的工作原理3.PNP 带隙基准电路的主要应用领域4.PNP 带隙基准电路的优缺点正文一、PNP 带隙基准电路的概述PNP 带隙基准电路,是一种基于 PNP 型晶体管的基准电压源电路。
它具有稳定性好、输出电压范围宽、制造工艺简单等优点,被广泛应用于模拟电路和数字电路的设计中。
二、PNP 带隙基准电路的工作原理PNP 带隙基准电路的工作原理主要基于 PNP 晶体管的输出特性。
当PNP 晶体管的基极电压为某一特定值时,晶体管的输出特性会呈现一个稳定的平台,这个平台就是所谓的带隙区。
通过设计电路,使得这个带隙区对应于所需的基准电压,就可以实现基准电压源的功能。
三、PNP 带隙基准电路的主要应用领域PNP 带隙基准电路广泛应用于各种电子设备和系统中,包括但不限于以下几个领域:1.电子测量仪器:如数字多用表、示波器等,用于提供稳定的基准电压。
2.模拟电路设计:如运算放大器、比较器等,用于提供参考电压。
3.数字电路设计:如电源管理、电压基准等,用于提供稳定的电源电压。
四、PNP 带隙基准电路的优缺点PNP 带隙基准电路具有以下优点:1.输出电压稳定:由于其工作原理,使得其输出电压具有很好的稳定性。
2.电流输出能力强:可以提供较大的电流输出,满足不同设备的需求。
3.制造工艺简单:采用 PNP 晶体管,制造工艺成熟,易于实现。
然而,PNP 带隙基准电路也存在一些缺点:1.温度稳定性较差:随着温度的升高,其输出电压会发生偏移。
2.电源电压范围受限:其工作电压范围较窄,需要专门的电源设计。
带隙基准电压源电路设计
带隙基准电压源电路设计英文回答:Bandgap Voltage Reference Circuit Design.Bandgap voltage reference circuits are a critical component in many electronic systems, providing a stableand accurate voltage reference against which other circuits can be calibrated. They are particularly useful in applications where low power consumption, a wide operating temperature range, and high accuracy are required.The design of a bandgap voltage reference circuit typically involves the following steps:Choosing a suitable bandgap voltage: The bandgap voltage is the voltage difference between the base and emitter of a bipolar junction transistor (BJT) operating in the forward-active region. It is typically around 1.2 V at room temperature and has a positive temperature coefficient,meaning that it increases with increasing temperature.Designing a temperature-compensated circuit: The temperature dependence of the bandgap voltage can be compensated by using a combination of BJTs, resistors, and capacitors. The goal is to create a circuit that has a constant output voltage over a wide temperature range.Adding additional features: Depending on the specific application, additional features such as low-power operation, low noise, or voltage trimming may be required. These features can be implemented using additionalcircuitry or by carefully choosing the components used in the design.中文回答:带隙基准电压源电路设计。
带隙电压基准的设计_毕业设计
1.低电压工作的基准电压源
SOC(Signal Operation Control)的主流工艺是CMOS工艺,目前,5V(0.6um)、3.3V (0.35um)、1.8V(0.18um)、1.5V(0.15um)、1.2V(0.13um)、0.9V(0.09um)等电源电压已经得到广泛的使用。随着手提设备对低电源需求的不断增加,设计低压工作的电压基准源成为当前基准源研究的热点。由于传统带隙电压基准源的带隙电压为1.2V左右,所以,对于电源电压低于1.2V的基准设计必须采用特殊的电路结构,许多文献[2]都提出了输出基准电压低于1.2V的电路结构。采用这些电路结构后主要的工作电压限制通常来自于运放的工作电压,不同运放的电路结构和MOS管衬底效应造成的高阈值电压是限制工作电压的主要因素。
(1.1)
是多晶硅栅和硅衬底的功函数之差的电压值, q是电子电荷, 是衬底的掺杂浓度, 是耗尽区的电荷, 是单位面积的栅氧化层电容。由pn结理论可知, ,其中 表示硅的介电常数。由于 6.9fF/ 。 为漏电流, 为漏源电压, 为n沟道器件的表面迁移率, 为单位面积栅氧化物电容,W为有效沟道宽度,L为有效沟道长度, 为阈值电压,有:
本文首先介绍了基准电压源的国内外发展现状及趋势。然后详细介绍了MOS器件的基本原理、基准电压源电路原理,并对不同的带隙基准源结构进行了比较。在带隙基准电压基准电路设计中,首先对所采用的h05mixddst02v13库中的阈值电压、沟道长度调制系数、跨导参数进行提取,对衬底pnp管的温度特性进行分析,再对电路中的各个管子的宽长比、电容、电阻值进行手动计算,最后通过Hspice软件对电路进行仿真验证。
带隙基准电路设计要点
带隙基准电路设计要点(总16页) -本页仅作为预览文档封面,使用时请删除本页-帯隙基准电路设计(东南大学集成电路学院)一.基准电压源概述基准电压源(Reference Voltage)是指在模拟电路或混合信号电路中用作电压基准的具有相对较高精度和稳定度的参考电压源,它是模拟和数字电路中的核心模块之一,在DC/DC ,ADC ,DAC 以及DRAM 等集成电路设计中有广泛的应用。
它的温度稳定性以及抗噪性能影响着整个电路系统的精度和性能。
模拟电路使用基准源,是为了得到与电源无关的偏置,或是为了得到与温度无关的偏置,其性能好坏直接影响电路的性能稳定。
在CMOS 技术中基准产生的设计,着重于公认的“帯隙”技术,它可以实现高电源抑制比和低温度系数,因此成为目前各种基准电压源电路中性能最佳、应用最广泛的电路。
基于CMOS 的帯隙基准电路的设计可以有多种电路结构实现。
常用的包括Banba 和Leung 结构带薪基准电压源电路。
在综合考虑各方面性能需求后,本文采用的是Banba 结构进行设计,该结构具有功耗低、温度系数小、PSRR 高的特点,最后使用Candence 软件进行仿真调试。
二.帯隙基准电路原理与结构1.工作原理带隙基准电压源的设计原理是根据硅材料的带隙电压与电源电压和温度无关的特性,通过将两个具有相反温度系数的电压进行线性组合来得到零温度系数的电压。
用数学方法表示可以为:2211V V V REF αα+=,且02211=∂∂+∂∂TVT V αα。
1).负温度系数的实现根据双极性晶体管的器件特性可知,双极型晶体管的基极-发射极电压BEV 具有负温度系数。
推导如下:对于一个双极性器件,其集电极电流)/(exp T BE S C V V I I =,其中q kT V T /=,约为,S I 为饱和电流。
根据集电极电流公式,得到:SCT BE I I V V ln= 为了简化分析,假设C I 保持不变,这样:TI I V I I T V T V SS T S C T BE ∂∂-∂∂=∂∂ln 根据半导体物理知识可知:kTE bT I g m S -=+exp4其中b 为比例系数,m ≈−3/2,Eg 为硅的带隙能量,约为。
cadence-带隙基准电压的设计
c ade n c e-带隙基准电压的设计(共8页)-本页仅作为预览文档封面,使用时请删除本页-带隙基准电压的设计王旭 113163一、设计指标VDD=3V~6V Vref = PPM<20ppm/℃二、电路原理图三、原理分析1、核心思想:利用PTAT 电压和双极性晶体管发射结电压的不同的温度特性,获取一个与温度及电源电压无关的基准电压。
2、详细机理分析 带隙电压基准的基本原理:0=∂∂+∂∂⋅-+T V T V βα0V V T ++∂⎛⎫> ⎪∂⎝⎭0V V T --∂⎛⎫< ⎪∂⎝⎭αβ∑REF V V αβ+-=⋅+⋅基准电压表达式 : 双极型晶体管,其集电极电流(IC )与基极-发射极电压(VBE )关系为:其中, 利用此公式推导得出VBE 电压的温度系数为其中, 是硅的带隙能量。
当 时这个温度系数本身就与温度有关。
正温度系数的产生机理:如果两个同样的晶体管(IS1= IS2= IS ,IS 为双极型晶体管饱和电流)偏置的集电极电流分别为nI0和I0,并忽略它们的基极电流,那么它们基极-发射极电压差值为因此,VBE 的差值就表现出正温度系数这个温度系数与温度本身、集电极电流都无关。
利用上面的正,负温度系数的电压,可以设计一个零温度系数的基准电压,有以下关系:因为因此令, 只要满足上式 ,便可得到零温度系数的VREF 。
故有:REF VV Vαβ+-=⋅+⋅exp()C S BE T I I V V =T V kT q=(4)BE T g BEV m V E q V TT -+-∂=∂ 1.12g E eV =1.5m ≈-750BE V mV≈300T K =1.5BE V T mV C ∂∂≈-︒12BE BE BE V V V ∆=-0012ln ln ln T T T s s nI I V V V n I I =-=ln 0BE V kn T q ∂∆=>∂(ln )REF BE T V V V n αβ=⨯+⨯1.5/BE V T mV C ∂∂≈-︒0.087/T V T mV C ∂∂≈︒1α=(ln )(0.087/) 1.5/n mV C mV C β⨯︒=︒(ln )17.2n β⨯≈nV R R V V T BE REF ln 123+=结合以上基本原理,现返回到最初选择的拓扑图,分别采用电流镜接法,M3、M4使得I1与I2电流相等,而M1与M2的电流镜接法又使得X 与Y 点的电位相等。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
帯隙基准电路设计(东南大学集成电路学院)一.基准电压源概述基准电压源(Reference V oltage)是指在模拟电路或混合信号电路中用作电压基准的具有相对较高精度和稳定度的参考电压源,它是模拟和数字电路中的核心模块之一,在DC/DC ,ADC ,DAC 以及DRAM 等集成电路设计中有广泛的应用。
它的温度稳定性以及抗噪性能影响着整个电路系统的精度和性能。
模拟电路使用基准源,是为了得到与电源无关的偏置,或是为了得到与温度无关的偏置,其性能好坏直接影响电路的性能稳定。
在CMOS 技术中基准产生的设计,着重于公认的“帯隙”技术,它可以实现高电源抑制比和低温度系数,因此成为目前各种基准电压源电路中性能最佳、应用最广泛的电路。
基于CMOS 的帯隙基准电路的设计可以有多种电路结构实现。
常用的包括Banba 和Leung 结构带薪基准电压源电路。
在综合考虑各方面性能需求后,本文采用的是Banba 结构进行设计,该结构具有功耗低、温度系数小、PSRR 高的特点,最后使用Candence 软件进行仿真调试。
二.帯隙基准电路原理与结构1.工作原理带隙基准电压源的设计原理是根据硅材料的带隙电压与电源电压和温度无关的特性,通过将两个具有相反温度系数的电压进行线性组合来得到零温度系数的电压。
用数学方法表示可以为:2211V V V REF αα+=,且02211=∂∂+∂∂T V T V αα。
1).负温度系数的实现根据双极性晶体管的器件特性可知,双极型晶体管的基极-发射极电压BE V 具有负温度系数。
推导如下:对于一个双极性器件,其集电极电流)/(ex p T BE S C V V I I =,其中q kT V T /=,约为0.026V ,S I 为饱和电流。
根据集电极电流公式,得到:SC T BE I I V V ln= (2.1) 为了简化分析,假设C I 保持不变,这样: TI I V I I T V T V S S T S C T BE ∂∂-∂∂=∂∂ln (2.2) 根据半导体物理知识可知:kT E bT I gm S -=+ex p 4 (2.3)其中b 为比例系数,m ≈−3/2,Eg 为硅的带隙能量,约为1.12eV 。
得到:)()(ex p )(ex p )4(243kTE kT E bT kT E T m b T I g g m g m S ⋅-+-+=∂∂++ (2.4) 所以:T g T S S T V kTE T V m T I I V 2)4(++=∂∂ (2.5) 由式(2.2)和(2.5),可以得到:Tq E V m V T V g T BE BE /)4(-+-=∂∂ (2.6) BE V 通常小于q E g /,所以BE V 和温度负相关。
从式(2.6)可知,BE V 的温度系数本身与温度有关,如果正温度系数表现出一个固定的温度系数,在恒定基准的产生电路中将会产生误差。
2).正温度系数的实现若两个双极晶体管工作在不相等的电流密度下,那么它们的基极-发射极电压差值就与绝对温度成正比。
如图2.1所示:图 2.1 正温度系数的产生电路n ln ln ln 21T ST S T BE BE BE V nI I V I I V V V V =-=-=∆ (2.7) 因此BE V ∆可实现正温度系数:n ln TV T V T BE =∂∂∆ (2.8) 当T=300K 时,n ln 086.0≈∂∂∆TV BE ,n 可以由多个双极性晶体管并联实现。
3).通过正温度系数和负温度系数的叠加可以消除整个电路的温度系数,具体方法见下节中的基本结构。
2.基本结构利用放大器两个输入端的电压相近就可以很方便得将正负温度系数特性结合起来,如图2.2:图 2.2 基本带隙电压源产生电路这里放大器以X 和Y 端为输入,驱动R1和R2电阻的上端,假设放大器为理想运放,可以使得X 点和Y 点稳定在近似相等的电压。
基准电压可以通过放大器的输出端得到。
根据对图 2.2的分析,不考虑运放的失调电压情况下,n ln 21T BE BE V V V =-,所以得到输出电压为:)(ln 2332out R R R n V V V T BE ++= (2.9) 同时得到:n ln 3322out R R R T V T V T V T BE ++∂∂=∂∂ (2.10) 根据前面的分析,如果适当的选择n 、R2和R3的值就可以使得0out =∂∂TV ,此时可近似认为输出电压与温度无关。
实际上因为BE V 的温度系数本身与温度有关,所以实际得到的电压仅在预设温度邻近区域内才能看作与温度无关,在其他温度下仍有一定影响,并非完全与温度无关。
三.Banba 结构的设计1.Banba 结构的原理图3.1为Banba 结构的完整电路结构图。
图 3.1 Banba 结构完整电路图组成:第一部分为启动电路,主要由MSA ,MSB ,MSC 三个管子的性能来决定电路的自启动;第二部分为放大器,采用二级Mille 电路,并且从带隙部分获得偏置电流;第三部分为电路核心的带隙部分。
Banba结构的特点:1).在传统的带隙基准电路中(如之前介绍的基本结构),输出电压Vref在1.25V 左右,这就限制了电源电压在1V以下的应用,而这个结构的Vref通过两个电流的和在电阻上的压降来实现:一个电流与三极管的VBE成正比,另一个与VT 成正比,产生的基准电流通过MOS管M3镜像到输出电流,再通过输出负载电阻R4决定输出参考电压(在保证MOS管正常工作的范围内),方便改变所需产生的电压值;2).放大器中采用Miller补偿可以增加稳定性,采用PMOS管作为差分输入。
由于放大器在电路中起的作用是保证1、2电压的相等,对核心部分没有影响,所以此结构仍是Banba的思想;3).启动电路使电路节点处于简并状态时也可以自动进入正常工作状态,其自启动方法是采用一个额外的脉冲来实现的。
虽然增加了元件数,却能使制造和启动过程简化许多。
具体分析:为了便于分析,图3.2是Banba结构电路的基本结构。
图 3.2 Banba 结构带隙基准图3.2中,假设M1,M2,M3管的宽长比相同,则有:32321R V V R V I I I I Z Y Y -+==== (3.1) 由于运放的作用,Y X V V =,所以323232n ln R V R V R V R V R V V R V I T BE BE BE Z X X +=∆+=-+= (3.2) 那么基准电压Vref 就可以得到,)ln (321244n V R R V R R IR V T BE ref +== (3.3) 与式(2.9)相比,只要调节R4/R2的比值,就可以方便的调节基准电压的值。
同时也可以推导出此时Vref 的温度系数:)ln (32134n R R T V T V R R TV T BE ref∂∂+∂∂=∂∂ (3.4) 2.Banba 结构的参数设计2.1 帯隙部分的设计 T=300K 时,Is=4.3e-18A ,V 026.0=T V ,n 0.086ln n ln ==∂∂∆T V T V T BE 。
取n=100,R3=100K ,uA R n V I I T R q 2.1ln 331=== (3.5) V 685.0ln 11==S q T BE I I V V (3.6)代入式(2.6)得到,67.11-=∂∂TV BE 。
由式(3.4),令0=∂∂T V ref ,所以 0ln 321=∂∂+∂∂n R R T V T V T BE (3.7) 0n ln 086.067.132=+-R R (3.8) n=100,R3=100K 时,得到R2=422K 。
所以:243212419.1)ln (R R n V R R V R R V T BE ref =+= (3.9)要求Vref=1.8V ,则R4=633K 。
流过MOS 管的电流为:u R u R V I I BE q 8.2/685.02.11111=+=+= (3.10) M1,M2,M3管的尺寸:38.1)(2)(2321=-=TH GS OX P V V C I L W μ,, (3.11) 2.2运放的设计带隙电路中的放大器主要作用是使两个输入点的电平相等,所以只要增益足够就可以了,另外为了防止振荡,相位裕度也要足够,其他指标不是特别重要。
图3.3是运放的核心部分。
各部分作用:MA1、MA2为第一级差分放大,MA6为第二级放大,MA5、MA7从带隙部分偏置电流分配给放大部分MOS 管。
Cc 为密勒电容,将主次极点分离,也可增大相位裕度。
图3. 3 二级Miller 补偿CMOS 运算放大器直流开环电压增益:)||)(||(76426221o o o o m m o r r r r g g A A A -== (3.12) 单位增益带宽:c m O C g A GBW π2f 1d == (3.13) 根据电流的关系,确定各个MOS 管的宽长比。
放大器的偏置电流来自于带隙部分的输出电流,由式(3.10)可知,偏置部分得到的电流为2.8u ,为了减小功耗,取流过MA5的电流为偏置电流2倍,即MA5的尺寸为M1两倍,而MA7为M1尺寸的8倍以上。
放大器的具体参数见表3.1,宽长比单位um 。
表3.1 二级运放器件参数M10.92/0.5 M5 1.84/0.5 M20.92/0.5 M6 4/0.5 M30.48/1 M7 7.36/0.5 M40.48/1 Cc 1p3.自启动电路 只要运放的开环增益足够高,输出电压就相对独立于电源电压。
但是,如果Vx 和Vy 均等于零时电路进入简并状态,电路将永远无法工作,所以必须增加自启动电路去除简并状态。
如图3.4所示,由三个MOS 管形成开启电路。
图3. 4 启动电路工作原理:由于PMOS 管MSA 的栅极接地,所以MSA 始终导通,这样使得S 点电平升高,S 也是MSB 管的栅极,因此MSB 管导通,它的漏极(即启动点)电平降低,这样如果启动点为PMOS栅极,该PMOS管就导通了,电路可以开始工作。
最后还必须使MSB脱离,当电路开始正常工作时,MSC管开启,这样就再次使S节点电平下降,MSB管由此关断,脱离了启动部分。
由于MSA常导通,对于功耗是一种浪费,所以要使流过MSA的电流尽量小,可以设计的时候使MSA的W小于L,具体还需经过仿真来验证。
最终参数:WSA=0.22u LSA=10u; WSB=0.5u LSB=0.5u; WSC=0.5u LSC=0.5u四.电路结构仿真和调试本节使用candence软件,基于TSMC的0.35mm工艺对电路进行进一步的仿真和调试。