数字逻辑课后习题答案(华中科技大学出版社,欧阳星明主编)课件
数字逻辑(第二版) 华中科技大学出版社(欧阳星明)版数字逻辑答案第七章
![数字逻辑(第二版) 华中科技大学出版社(欧阳星明)版数字逻辑答案第七章](https://img.taocdn.com/s3/m/2c7ca7f2b9f3f90f76c61ba6.png)
习 题 七1. 用4位二进制并行加法器设计一个实现8421码对9求补的逻辑电路。
解答设8421码为B 8B 4B 2B 1 ,其对9的补数为C 8C 4C 2C 1 ,关系如下:相应逻辑电路图如图1所示。
图 12. 用两个4位二进制并行加法器实现2位十进制数8421码到二进制码解答设两位十进制数的8421码为D 80D 40D 20D 10D 8D 4D 2D 1 ,相应二进制数为B 6B 5B 4B 3B 2B 1B 0,则应有B 6B 5B 4B 3B 2B 1B 0 = D 80D 40D 20D 10×1010+D 8D 4D 2D 1,运算如下:× D 80 1D 40 0 D 20 1 D 10 0 + D 80 D 40 D 80 D 20D 40 D 10 D 8D 20D 4 D 10D 2 D 1B 6B 5B 4 B 3B 2B 1B 0据此,可得到实现预定功能的逻辑电路如图2所示。
图 23. 用4位二进制并行加法器设计一个用8421码表示的1位十进制加法解答分析:由于十进制数采用8421码,因此,二进制并行加法器输入被加数和加数的取值范围为0000~1001(0~9),输出端输出的和是一个二进制数,数的范围为0000~10011(0~19,19=9+9+最低位的进位)。
因为题目要求运算的结果也是D 8 D 10D 2D 10 D 18421码,因此需要将二进制并行加法器输出的二进制数修正为8421码。
设输出的二进制数为FC 4 F 4 F 3 F 2 F 1,修正后的结果为'1'2'3'4'4F F F F FC ,可列出修正函数真值表如表1所示。
根据表1写出控制函数表达式,经简化后可得:据此,可画出逻辑电路图如图3所示。
图34. 用一片3-8线译码器和必要的逻辑门实现下列逻辑函数表达式。
解答假定采用T4138和与非门实现给定函数功能,可将逻辑表达式变换如下:逻辑电路图如图4所示。
数字逻辑课后习题答案
![数字逻辑课后习题答案](https://img.taocdn.com/s3/m/87acc95179563c1ec5da7177.png)
第一章开关理论基础1.将下列十进制数化为二进制数和八进制数十进制二进制八进制491100016153110101651271111111177635100111101111737.493111.11117.7479.4310011001.0110111231.3342.将下列二进制数转换成十进制数和八进制数二进制十进制八进制1010101211110161751011100921340.100110.593750.4610111147570110113153.将下列十进制数转换成8421BCD码1997=000110011001011165.312=01100101.0011000100103.1416=0011.00010100000101100.9475=0.10010100011101014.列出真值表,写出X的真值表达式A B C X00000010010001111000101111011111X=A BC+A B C+AB C+ABC5.求下列函数的值当A,B,C为0,1,0时:A B+BC=1(A+B+C)(A+B+C)=1(A B+A C)B=1当A,B,C为1,1,0时:A B+BC=0(A+B+C)(A+B+C)=1(A B+A C)B=1当A,B,C为1,0,1时:A B+BC=0(A+B+C)(A+B+C)=1(A B+A C)B=06.用真值表证明下列恒等式(1)(A⊕B)⊕C=A⊕(B⊕C)A B C(A⊕B)⊕C A⊕(B⊕C)0000000111010110110010011101001100011111所以由真值表得证。
(2)A⊕B⊕C=A⊕B⊕CA B C A⊕B⊕C A⊕B⊕C00011001000100001111100001011111011111007.证明下列等式(1)A+A B=A+B 证明:左边=A+A B=A(B+B )+A B =AB+A B +A B =AB+A B +AB+A B =A+B =右边(2)ABC+A B C+AB C =AB+AC 证明:左边=ABC+A B C+AB C=ABC+A B C+AB C +ABC =AC(B+B )+AB(C+C )=AB+AC =右边(3)E D C CD A C B A A )(++++=A+CD+E证明:左边=ED C CD A C B A A )(++++=A+CD+A B C +CDE =A+CD+CD E =A+CD+E =右边(4)C B A C B A B A ++=CB C A B A ++证明:左边=CB AC B A B A ++=C B A C AB C B A B A +++)(=C B C A B A ++=右边8.用布尔代数化简下列各逻辑函数表达式(1)F=A+ABC+A C B +CB+C B =A+BC+C B (2)F=(A+B+C )(A+B+C)=(A+B)+C C =A+B (3)F=ABC D +ABD+BC D +ABCD+B C =AB+BC+BD (4)F=C AB C B BC A AC +++=BC(5)F=)()()()(B A B A B A B A ++++=B A 9.将下列函数展开为最小项表达式(1)F(A,B,C)=Σ(1,4,5,6,7)(2)F(A,B,C,D)=Σ(4,5,6,7,9,12,14)10.用卡诺图化简下列各式(1)CAB C B BC A AC F +++=0 ABC00 01 11 1011111化简得F=C(2)CB A D A B A DC AB CD B A F++++=111111AB CD 00 01 11 1000011110化简得F=DA B A +(3)F(A,B,C,D)=∑m (0,1,2,5,6,7,8,9,13,14)1111111111ABCD 00 01 11 1000011110化简得F=DBC D C A BC A C B D C ++++(4)F(A,B,C,D)=∑m (0,13,14,15)+∑ϕ(1,2,3,9,10,11)Φ1ΦΦ1ΦΦ1Φ1AB CD 00 01 11 1000011110化简得F=ACAD B A ++11.利用与非门实现下列函数,并画出逻辑图。
数字逻辑 (第四版) (欧阳星明 于俊青 著) 华中科技大学出版社 课后答案 第三章 khdaw
![数字逻辑 (第四版) (欧阳星明 于俊青 著) 华中科技大学出版社 课后答案 第三章 khdaw](https://img.taocdn.com/s3/m/937e9c2fe2bd960590c67790.png)
图3
(2)实现 F = A + B 的CMOS电路图如图4所示。
图4 (3)实现 F = A ⋅ B + 11. 出下列五种逻辑门中哪几种的输出可以并联使用。
(1) TTL集电极开路门; (2) 普通具有推拉式输出的TTL与非门;
课后答案网,用心为你服务!
大学答案 --- 中学答案 --- 考研答案 --- 考试答案 最全最多的课后习题参考答案,尽在课后答案网()! Khdaw团队一直秉承用心为大家服务的宗旨,以关注学生的学习生活为出发点,
旨在为广大学生朋友的自主学习提供一个分享和交流的平台。 爱校园() 课后答案网() 淘答案()
6. TTL与非门有哪些主要性能参数? 解答
TTL与非门的主要外部特性参数有输出逻辑电平、开门电平、关门电平、 扇入系数、扇出系数、平均传输时延、输入短路电流和空载功耗等8项。
7.OC门和TS门的结构与一般TTL与非门有何不同?各有何主要应 用?
解答
OC门: 该电路在结构上把一般TTL与非门电路中的T3、D4去掉,令T4的
图8 信号波形及电路 解答 根据给定输入波形和电路图,可画出两个触发器Q端的输出波形QD、QT如图9所示。
集电极悬空,从而把一般TTL与非门电路的推拉式输出级改为三极管集电极 开路输出。OC门可以用来实现“线与”逻辑、电平转换以及直接驱动发光二极 管、干簧继电器等。
TS门: 该电路是在一般与非门的基础上,附加使能控制端EN和控制电路 构成的。在EN有效时为正常 工作状态,在EN无效时输出端被悬空,即处于高阻状态。TS门主要应用于
第三章
1.根据所采用的半导体器件不同,集成电路可分为哪两大类?各 自的主要优缺点是什么? 解答
数字逻辑课本习题答案
![数字逻辑课本习题答案](https://img.taocdn.com/s3/m/45dc4539fc4ffe473368abdb.png)
习 题 五1. 简述时序逻辑电路与组合逻辑电路的主要区别。
解答组合逻辑电路:若逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关,则称为组合逻辑电路。
组合电路具有如下特征:②信号是单向传输的,不存在任何反馈回路。
时序逻辑电路:若逻辑电路在任何时刻产生的稳定输出信号不仅与电路该时刻的输入信号有关,还与电路过去的输入信号有关,则称为时序逻辑电路。
时序逻辑○1○2 电路中包含反馈回路,通过反馈使电路功能与“时序”○3 电路的输出由电路当时的输入和状态(过去的输入)共同决定。
2. 作出与表1所示状态表对应的状态图。
表 1解答根据表1所示状态表可作出对应的状态图如图1所示。
图13.已知状态图如图2所示,输入序列为x=11010010,设初始状态为A,求状态和输出响应序列。
图 2解答状态响应序列:A A B C B B C B输出响应序列:0 0 0 0 1 0 0 14. 分析图3所示逻辑电路。
假定电路初始状态为“00”,说明该电路逻辑功能。
图 3 解答○1根据电路图可写出输出函数和激励函数表达式为 xK x,J ,x K ,xy J y xy Z 1111212=====○2 根据输出函数、激励函数表达式和JK 触发器功能表可作出状态表如表2所示,状态图如图4所示。
表2图4○3由状态图可知,该电路为“111…”序列检测器。
5. 分析图5所示同步时序逻辑电路,说明该电路功能。
图5解答○1根据电路图可写出输出函数和激励函数表达式为 )(D ,x y x D y y x Z 21112121212y x y y y y y x ⊕=+=+=○2 根据输出函数、激励函数表达式和D 触发器功能表可作出状态表如表3所示,状态图如图6所示。
表3图6○3由状态图可知,该电路是一个三进制可逆计数器(又称模3可逆计数器),当x=0时实现加1计数,当x=1时实现减1计数。
6.分析图7所示逻辑电路,说明该电路功能。
大学_数字逻辑第四版(欧阳星明著)课后习题答案下载
![大学_数字逻辑第四版(欧阳星明著)课后习题答案下载](https://img.taocdn.com/s3/m/c5fd85f1ba4cf7ec4afe04a1b0717fd5370cb252.png)
数字逻辑第四版(欧阳星明著)课后习题答案下载数字逻辑第四版(欧阳星明著)课后答案下载第1章基础概念11.1概述11.2基础知识21.2.1脉冲信号21.2.2半导体的导电特性41.2.3二极管开关特性81.2.4三极管开关特性101.2.5三极管3种连接方法131.3逻辑门电路141.3.1DTL门电路151.3.2TTL门电路161.3.3CML门电路181.4逻辑代数与基本逻辑运算201.4.1析取联结词与正“或”门电路201.4.2合取联结词与正“与”门电路211.4.3否定联结词与“非”门电路221.4.4复合逻辑门电路221.4.5双条件联结词与“同或”电路241.4.6不可兼或联结词与“异或”电路241.5触发器基本概念与分类251.5.1触发器与时钟271.5.2基本RS触发器271.5.3可控RS触发器291.5.4主从式JK触发器311.5.5D型触发器341.5.6T型触发器37习题38第2章数字编码与逻辑代数392.1数字系统中的编码表示392.1.1原码、补码、反码412.1.2原码、反码、补码的运算举例472.1.3基于计算性质的几种常用二-十进制编码48 2.1.4基于传输性质的几种可靠性编码512.2逻辑代数基础与逻辑函数化简572.2.1逻辑代数的基本定理和规则572.2.2逻辑函数及逻辑函数的表示方式592.2.3逻辑函数的标准形式622.2.4利用基本定理简化逻辑函数662.2.5利用卡诺图简化逻辑函数68习题74第3章数字系统基本概念763.1数字系统模型概述763.1.1组合逻辑模型773.1.2时序逻辑模型773.2组合逻辑模型结构的数字系统分析与设计81 3.2.1组合逻辑功能部件分析813.2.2组合逻辑功能部件设计853.3时序逻辑模型下的数字系统分析与设计923.3.1同步与异步933.3.2同步数字系统功能部件分析943.3.3同步数字系统功能部件设计993.3.4异步数字系统分析与设计1143.4基于中规模集成电路(MSI)的数字系统设计1263.4.1中规模集成电路设计方法1263.4.2中规模集成电路设计举例127习题138第4章可编程逻辑器件1424.1可编程逻辑器件(PLD)演变1424.1.1可编程逻辑器件(PLD)1444.1.2可编程只读存储器(PROM)1464.1.3现场可编程逻辑阵列(FPLA)1484.1.4可编程阵列逻辑(PAL)1494.1.5通用阵列逻辑(GAL)1524.2可编程器件设计1604.2.1可编程器件开发工具演变1604.2.2可编程器件设计过程与举例1604.3两种常用的HDPLD可编程逻辑器件164 4.3.1按集成度分类的可编程逻辑器件164 4.3.2CPLD可编程器件1654.3.3FPGA可编程器件169习题173第5章VHDL基础1755.1VHDL简介1755.2VHDL程序结构1765.2.1实体1765.2.2结构体1805.2.3程序包1835.2.4库1845.2.5配置1865.2.6VHDL子程序1875.3VHDL中结构体的描述方式190 5.3.1结构体的行为描述方式190 5.3.2结构体的数据流描述方式192 5.3.3结构体的结构描述方式192 5.4VHDL要素1955.4.1VHDL文字规则1955.4.2VHDL中的数据对象1965.4.3VHDL中的数据类型1975.4.4VHDL的运算操作符2015.4.5VHDL的预定义属性2035.5VHDL的顺序描述语句2055.5.1wait等待语句2055.5.2赋值语句2065.5.3转向控制语句2075.5.4空语句2125.6VHDL的并行描述语句2125.6.1并行信号赋值语句2125.6.2块语句2175.6.3进程语句2175.6.4生成语句2195.6.5元件例化语句2215.6.6时间延迟语句222习题223第6章数字系统功能模块设计2556.1数字系统功能模块2256.1.1功能模块概念2256.1.2功能模块外特性及设计过程2266.2基于组合逻辑模型下的VHDL设计226 6.2.1基本逻辑门电路设计2266.2.2比较器设计2296.2.3代码转换器设计2316.2.4多路选择器与多路分配器设计2326.2.5运算类功能部件设计2336.2.6译码器设计2376.2.7总线隔离器设计2386.3基于时序逻辑模型下的VHDL设计2406.3.1寄存器设计2406.3.2计数器设计2426.3.3并/串转换器设计2456.3.4串/并转换器设计2466.3.5七段数字显示器(LED)原理分析与设计247 6.4复杂数字系统设计举例2506.4.1高速传输通道设计2506.4.2多处理机共享数据保护锁设计257习题265第7章系统集成2667.1系统集成基础知识2667.1.1系统集成概念2667.1.2系统层次结构模式2687.1.3系统集成步骤2697.2系统集成规范2717.2.1基于总线方式的互连结构2717.2.2路由协议2767.2.3系统安全规范与防御2817.2.4时间同步2837.3数字系统的非功能设计2867.3.1数字系统中信号传输竞争与险象2867.3.2故障注入2887.3.3数字系统测试2907.3.4低能耗系统与多时钟技术292习题295数字逻辑第四版(欧阳星明著):内容提要点击此处下载数字逻辑第四版(欧阳星明著)课后答案数字逻辑第四版(欧阳星明著):目录本书从理论基础和实践出发,对数字系统的基础结构和现代设计方法与设计手段进行了深入浅出的论述,并选取作者在实际工程应用中的一些相关实例,来举例解释数字系统的设计方案。
数电课后答案康华光
![数电课后答案康华光](https://img.taocdn.com/s3/m/2f03c02eccbff121dd3683aa.png)
Vi <0.01V< VIL =1.5V,故亦属于逻辑 0.
3.1.7 求图题 3.1.7 所示电路的输出逻辑表达式.
解:图解 3.1.7 所示电路中 L1= AB ,L2= BC ,L3= D ,L4 实现与功能,即 L4=L1 • L2 • L3,而 L= L 4�E ,所以输出逻辑表达式为 L= AB �BC �D �E 3.1.9 图题 3.1.9 表示三态门作总线传输的示意图,图中 n 个三态门的输出接到数据传输总 线,D1,D2,……Dn 为数据输入端,CS1,CS2……CSn 为片选信号输入端.试问: (1) CS 信号如何进行控制,以便数据 D1,D2, ……Dn 通过该总线进行正常传输; (2)CS 信号能 否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果 所有 CS 信号均无效,总线处在什么状态?
DPA =
性能最好. 3.1.5 为什么说 74HC 系列 CMOS 与非门在+5V 电源工作时,输入端在以下四种接法下都属 于逻辑 0: (1)输入端接地; (2)输入端接低于 1.5V 的电源; (3)输入端接同类与非门的输 出低电压 0.1V; (4)输入端接 10kΩ的电阻到地. 解:对于 74HC 系列 CMOS 门电路来说,输出和输入低电平的标准电压值为:
VNHB =1V VNLB =0.4V VNHC =1V VNLC =0.6V
电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门 C 3.1.3 根据表题 3.1.3 所列的三种门电路的技术参数,计算出它们的延时-功耗积,并确定哪一种 逻辑门性能最好 表题 3.1.3 逻辑门电路的技术参数表
tpLH / ns
逻辑门 A 1
tpHL / ns
数字逻辑欧阳星明第四版华科出版1~7全答案28086
![数字逻辑欧阳星明第四版华科出版1~7全答案28086](https://img.taocdn.com/s3/m/91db8b08767f5acfa0c7cd11.png)
第 一 章 基本知识
1.1 什么是数字信号?什么是模拟信号?试各举一例。
解答: 在时间上和数值上均作离散变化的物理信号称为离
散信号,离散信号的变化可以用不同的数字反映,所以 又称为数字信号,如学生的成绩单、电路开关等等。
在时间上和数值上均作连续变化的物理信号称为连 续信号,在工程应用中,为了处理和传送方便,通常用 一种连续信号去模拟另一种连续信号,因此习惯将连续 信号称为模拟信号,如温度、压力等等。
6
习题课
(3) (10111.01)2=1×24+0×23+1×22+1×21+1×20 + 0×2-1+1×2-2 =16+4+2+1+0+0.25 =(23.25)10 =(27.2)8 =(17.4)16
1.7 将下列十进制数转换成二进制数、八进制数和十六进制 数(精确到小数点后4位)。
(1) 29 (2) 0.27 (3) 33.33
解答:
0110 1000 0011 0100 0101.1001
8421码: 0011 0101 0000 0001 0010.0110
十进制: 350
12.6
2421码: 0011 1011 0000 0001 0010.1100
10
习题课
1.12 试用8421码和Gray码分别表示下列各数。
(1) (111110)2
=64+32+16+0+4+0+1 =(117)10 =(165)8 =(75)16
(2) (0.110101)2 =1×2-1+1×2-2+0×2-3+1×2-4 +0×2-5+1×2-6
=0.5+0.25+0+0.0625+0+0.015625
=(0.828125)10 =(0.65)8 =(D4)16
数字逻辑课后习题答案(华中科技大学出版社-欧阳星明主编)ppt课件
![数字逻辑课后习题答案(华中科技大学出版社-欧阳星明主编)ppt课件](https://img.taocdn.com/s3/m/bb03a6c0af45b307e9719748.png)
精选编辑ppt
7
习题课
1.8 如何判断一个二进制数B=b6b5b4b3b2b1b0能否被(4)整除?
解答: 因 为 B= b6b5b4b3b2b1b0 , 所 以 ( B)2= b6×26+
反函数: FAB C EBD B G E 对偶函数:F 'A B C E B D E B G
精选编辑ppt
17
习题课
2.5 回答下列问题: (1)如果已知X+Y=X+Z,那么Y=Z。正确吗?为什么? (2)如果已知XY=XZ,那么Y=Z。正确吗?为什么? (3)如果已知X+Y=X+Z,且XY=XZ,那么Y=Z。正确吗?
解答:
(1) 反函数:
FAB AB
F A B A B (A B )A ( B ) A B A B
对偶函数: F '(A B )A (B )A B A B
(2) F(A B )A (C )C (D) E E
反函数: F ( A B A C C ( D E )E ) A B E A C E C D E
babaaba?aab?互补率1右边??bbabba???2左边结合率cbaa??cccaba?bbcaccba???bbccaabbccaaccbbaabbaa??????bbccaaccbbaaccbbaa????3左边右边14cacbba??cacbba??cacbabaabc??右边?c?b4右边习题课习题课23用真值表验证下列表达式
习题课
第 一 章 基本知识
1.1 什么是数字信号?什么是模拟信号?试各举一例。
数字逻辑(第二版) 华中科技大学出版社(欧阳星明)版数字逻辑答案第七章
![数字逻辑(第二版) 华中科技大学出版社(欧阳星明)版数字逻辑答案第七章](https://img.taocdn.com/s3/m/2c7ca7f2b9f3f90f76c61ba6.png)
习 题 七1. 用4位二进制并行加法器设计一个实现8421码对9求补的逻辑电路。
解答设8421码为B 8B 4B 2B 1 ,其对9的补数为C 8C 4C 2C 1 ,关系如下:相应逻辑电路图如图1所示。
图 12. 用两个4位二进制并行加法器实现2位十进制数8421码到二进制码解答设两位十进制数的8421码为D 80D 40D 20D 10D 8D 4D 2D 1 ,相应二进制数为B 6B 5B 4B 3B 2B 1B 0,则应有B 6B 5B 4B 3B 2B 1B 0 = D 80D 40D 20D 10×1010+D 8D 4D 2D 1,运算如下:× D 80 1D 40 0 D 20 1 D 10 0 + D 80 D 40 D 80 D 20D 40 D 10 D 8D 20D 4 D 10D 2 D 1B 6B 5B 4 B 3B 2B 1B 0据此,可得到实现预定功能的逻辑电路如图2所示。
图 23. 用4位二进制并行加法器设计一个用8421码表示的1位十进制加法解答分析:由于十进制数采用8421码,因此,二进制并行加法器输入被加数和加数的取值范围为0000~1001(0~9),输出端输出的和是一个二进制数,数的范围为0000~10011(0~19,19=9+9+最低位的进位)。
因为题目要求运算的结果也是D 8 D 10D 2D 10 D 18421码,因此需要将二进制并行加法器输出的二进制数修正为8421码。
设输出的二进制数为FC 4 F 4 F 3 F 2 F 1,修正后的结果为'1'2'3'4'4F F F F FC ,可列出修正函数真值表如表1所示。
根据表1写出控制函数表达式,经简化后可得:据此,可画出逻辑电路图如图3所示。
图34. 用一片3-8线译码器和必要的逻辑门实现下列逻辑函数表达式。
解答假定采用T4138和与非门实现给定函数功能,可将逻辑表达式变换如下:逻辑电路图如图4所示。
数字逻辑 课后习题答案
![数字逻辑 课后习题答案](https://img.taocdn.com/s3/m/708769d128ea81c758f5780d.png)
可见,只需 b1=b0=0 即可。
9.写出下列各数的原码、反码和补码。
(1) 0.1011
(2) –10110
解答
(1) 由于 0.1011 为正数,所以有 原码 = 补码 = 反码 = 0.1011
(2)由于真值= -10110 为负数,所以有 原码 = 1 1 0 1 1 0 (符号位为 1,数值位与真值相同) 反码 = 1 0 1 0 0 1 (符号位为 1,数值位为真值的数值位按位变反) 补码 = 1 0 1 0 1 0 (符号位为 1,数值位为真值的数值位按位变反,
末位加 1)
10.已知[N]补=1.0110,求[N]原,[N]反和 N。
解答
[N] 反码 = 1.0101
(补码的数值位末位减 1)
[N] 原码 = 1.1010
(反码的数值位按位变反)
N = -0.1010 (原码的符号位 1 用“-”表示)
11.将下列余 3 码转换成十进制数和 2421 码。
5. 把下列不同进制数写成按权展开形式。
(1) (4517.239)10
(3) (325.744)8
(2) (10110.0101)2
(4) (785.4AF)16
解答
(1)(4517.239)10 = 4×103+5×102+1×101+7×100+2×10-1 +3×10-2+9×10-3
(2)(10110.0101)2 = 1×24+1×22+1×21+1×2-2+1×2-4 (3)(325.744)8 = 3×82+2×81+5×80+7×8-1+4×8-2+4×8-3
根据数字逻辑电路有无记忆功能可分为组合逻辑电路和时序逻辑电路两电路在任意时刻产生的稳定输出值仅取决于该时刻电路输入值的组合而与电路过去的输入值无关
数字逻辑课件(欧阳星明)第二章
![数字逻辑课件(欧阳星明)第二章](https://img.taocdn.com/s3/m/45604f25eefdc8d376ee3250.png)
证明:在公理4中,A表示集合K中的任意元素,因而可以 是0或1。用0和1代入公理4中的A,即可得到上述关系。 如果以1和0代替公理5中的A,则可得到如下推论:
21
第二章
逻辑代数基础
定理2
A+A=A
;
A· A=A
定理3
A+A· B=A
;
A· (A+ B ) =A
22
第二章
逻辑代数基础
定理2
A+A=A
B
F
并联开关电路
A 0 0 1 1
B 0 1 0 1
F 0 1 1 1
9
A、B中只要有一个为1,则F为1; 仅当A、B均为0时,F才为0。
第二章
逻辑代数基础
“或”运算的运算法则: 0+0=0 1+0=1 0+1=1 1+1=1 实现“或”运算关系的逻辑电路称为“或” 门。 2.“与”运算 如果决定某一事件发生的多个条件必须同时具备,事 件才能发生,则这种因果关系称之为“与”逻辑。 在逻辑代数中,“与”逻辑关系用“与”运算描述。 其运 算符号为“·”,有时也用“∧”表示。两变量“与” 运算关系可表示为 F = A· B 或者 F = A∧B
16
第二章
逻辑代数基础
2.1.3
逻辑函数的表示法
如何对逻辑功能进行描述? 常用的方法有逻辑表达式、真值表、卡诺图3种。
一、逻辑表达式 逻辑表达式是由逻辑变量和“或”、“与”、“非” 3种运算符以及括号所构成的式子。例如
F f A, B AB AB
该逻辑表达式描述了一个两变量的逻辑函数F。函数 F和变量A、B的关系是: 当变量A和B取值不同时,函数F的值为“1”; 取值 相同时,函数F的值为“0”。 17
数字逻辑课件(欧阳星明)第一章
![数字逻辑课件(欧阳星明)第一章](https://img.taocdn.com/s3/m/638aa5d7aa00b52acfc7ca50.png)
第一章
基本知识
1.2
数制及其转换
1.2.1 进位计数制 数制是人们对数量计数的一种统计规律。日常生活中 广泛使用的是十进制,而数字系统中使用的是二进制。 一、十进制 十进制中采用了0、1、…、9共十个基本数字符号,进 位规律是“逢十进一”。当用若干个数字符号并在一起表示 一个数时,处在不同位置的数字符号,其值的含意不同。 如 666
本课程的教学目标是使学生了解组成数字计算机和其它数字系统的各种数字电路能熟练地运用基本知识和理论对各类电路进行分析并能根据客观提出的设计要求用合适的集成电路芯片完成各种逻辑部件的设计
Digital logic
数字电路与逻辑设计
专业基础课
1
课程性质与教学目标 课程性质:“数字电路与逻辑设计”是计算机各
生产时间 划 代 主要元器件 第一代 电子管 1946年 晶体管 第二代 1958年 第三代 小规模集成电路 1964年 第四代 中、大规模集成电路 1971年
国 美 美 美 美
家 国 国 国 国
计算机的发展趋势:速度↑、功能↑、可靠性↑、体积 ↓、价格↓、功耗↓。
14
第一章
基本知识
伴随着微电子技术的飞速发展,进一步加速了计算机 的发展与普及,目前广泛使用的微型计算机就是建立在超 大规模集成电路基础之上的。以个人计算机为例, PC 机 CPU芯片80Χ86的集成规模如下表所示。 80Χ 86的集成规模 芯 片 型 号 集 成 度 8 0 8 6 2.9 万个晶体管 8 0 2 8 6 13.5 万个晶体管 8 0 3 8 6 32 万个晶体管 8 0 4 8 6 120 万个晶体管 8 0 5 8 6 320 万个晶体管 ┇ ┇ 在80586CPU中,密集程度如何呢?大约用500个晶体 管串接起来才能绕人的头发丝一周!
数字逻辑课后答案
![数字逻辑课后答案](https://img.taocdn.com/s3/m/510c59e8aeaad1f346933fe0.png)
F = ABC + ABC
= (A + B + C)(A + B + C )
10
1
0
1
1
F的卡诺图 的卡诺图 ABC
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第2章习题 章习题 2.8用卡诺图化简法求出最简与-或表达式和最简或-与表达式。 ⑵ F(A, B, C, D ) = BC + D + D(B + C )⋅ (AD + B) 解: 画出逻辑函数的卡诺图。 先转换成与或表达式
Y2 = B Y2 = A
EN = 1 门2、4打开 Y1 = B
A B EN Y1 Y2
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第3章习题 章习题 3.13 在图3.65(a)所示的D触发器电 路中,若输入端D的波形如图 3.66(b) 所示,试画出输出端Q的波 形(设触发器初态为0)。 解: 触发器初态为0 在CP=1期间, Qn+1=D Q CP D
F = (A + B)(A + C)(C + D )(B + D )
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第2章习题 章习题 2.9用卡诺图判断函数F(A,B,C,D)和G(A,B,C,D) 之间的关系。
F(A, B, C, D ) = BD + A D + CD + ACD G (A, B, C, D ) = BD + CD + ACD + ABD
⊕ ⊕⊕⊕ ⊕
⊕ ⊕⊕⊕ ⊕⊕
⑵ (1100110)2 = 64+32+4+2 = (102)10 = (0001 0000 0010)8421码 (1100110)2 =( 1010101 )格雷码 ?
数字逻辑欧阳星明第四版华科出版全答案课件
![数字逻辑欧阳星明第四版华科出版全答案课件](https://img.taocdn.com/s3/m/b972f2520b4c2e3f572763d4.png)
数字逻辑欧阳星明第四版华科出版全答案
3
习题课
1.4 最简电路是否一定最佳?为什么?
解答: 最简电路并不一定是最佳电路。最佳电路应满足全面的
性能指标和实际应用要求。
数字逻辑欧阳星明第四版华科出版全答案
4
习题课
1.5 把下列不同进制数写成按权展开形式。
(1)(4517.293)10 (2)(10110.0101)2
解答:
原码 反码 补码
0.1011
0.1011 0.1011 0.1011
-10110
110110 101001 101010
数字逻辑欧阳星明第四版华科出版全答案
9
习题课
1.10 已知[N]补=1.0110,求[N]原、[N]反和N.
解答: 原码:1.1010 反码:1.0101 N=-0.1010
第 一 章 基本知识
1.1 什么是数字信号?什么是模拟信号?试各举一例。
在时间上和数值上均作离散变化的物理信号称为离 散信号,离散信号的变化可以用不同的数字反映,所以 又称为数字信号,如学生的成绩单、电路开关等等。
在时间上和数值上均作连续变化的物理信号称为连 续信号,在工程应用中,为了处理和传送方便,通常用 一种连续信号去模拟另一种连续信号,因此习惯将连续 信号称为模拟信号,如温度、压力等等。
数字逻辑欧阳星明第四版华科出版全答案
7
习题课
1.8 如何判断一个二进制数B=b6b5b4b3b2b1b0能否被(4)整除?
解答: 因 为 B= b6b5b4b3b2b1b0 , 所 以 ( B)2= b6×26+
b5×25
+b4×24+b3×23+b2×22+b1×21+b0×20, 很 显 然 , b6×26