武汉纺织大学《数字电子技术基础》期末参考试题(第四套)
《数字电子技术基础》试题及参考答案
试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。
A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。
A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。
8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
( )2、对于MOS 门电路多余端可以悬空。
( )3、计数器的模是指对输入的计数脉冲的个数。
( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。
期末考试数字电子技术试题及答案(DOC)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术期末复习试卷及答案(四套)
二、(12分)逻辑电路如图2a、b、c所示。试对应图d所示输入波形,分别画出输出端L1、、L2和L3的波形。(设触发器的初态为0)
(a)(b)
(c ) (d)
图2
三、(12分)发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。
试卷二
一、(18分)选择填空题
1. 用卡诺图法化简函数F(ABCD)= (0,2,3,4,6,11,12)+ (8,9,10,13,14,15)得最简与-或式________。
A. B.
C. D.
2. 逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。
A.F3=F1•F2B.F3=F1+F2
C.4.25V D.-8.25V
图1-5
6.用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( )
A.16片,10根 B.8片,10根
C.8片,12根 D.16片,12根
7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:
A. 与非; B. 同或; C.异或; D. 或。
图2
三、(10分)如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。
三、输出逻辑函数L的卡诺图如图A3所示。
图A3
四、1.逻辑函数Y的卡诺图如图A4所示。
【强烈推荐】数字电子技术基础期末考试试卷及 答案
数字电子技术基础期末考试试卷及答案一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。
2 . 1。
3 . 高电平、低电平和高阻态。
4 . 。
5 . 四。
6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。
A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。
数字电子技术基础期末试题及答案
数字电子技术基础期末试题一、选择题(本大题共12个小题,每小题2分,共24分。
在每小题给出的四个选项中,只有一项是符合题目要求的,请将所选的答案标号填在题后的括号中内。
)1、逻辑函数F (A 、B 、C )=A ⊙B +A C 的最小项表达式为( )A 、F=Σm (0、2、5、7)B 、F=ABC +A CC 、F=Σm (1、3、6)D 、F=Σm (0、1、2、6、7)2、逻辑函数F (A 、B 、C 、D )=Σm (1、4、5、9、13)+Σd (12、14、15)的最简与或式为( )A 、F =AB+C DB 、F =BC +CD C 、F=C D +B C D 、F=A C +C D3、逻辑函数F =)(A D C C B ++的反函数是( )A 、F =)()(A D C CB +⋅+ B 、F =)(DAC C B +⋅+ C 、F =)(AD C BC +⋅+ D 、F =A D C C B +⋅+4、已知逻辑变量A 、B 、F 的波形图如图4所示,F 与A 、B 的逻辑关系是( )A 、F=AB B 、F=A ⊕BC 、F=A ⊙BD 、F=A+B5、已知逻辑函数F 的卡诺图如图5所示,能实现该函数功能的电路是( )图56、三态门电路如图6所示,输出F为()A、低阻B、高阻C、ABD、17、OC门电路图如图7所示,该电路可完成的功能是()A、F=ABB、F=AB+CC、F=1D、F=AB·C8、一个十六选一的数据选择器,其地址输入端的个数为()A、2个B、3个C、4个D、5个9、下列逻辑电路中,属于组合逻辑电路的是()A、计数器B、触发器C、寄存器D、译码器10、只有暂稳态的电路是()A、单稳态触发器B、多谐振荡器C、施密特触发器D、定时器11、由n个触发器构成的移位寄存器,组成扭环形计数器时,其进位模为()A、nB、2 nC、n2D、2 n12、ROM中的内容,当电源掉电后又接通,存储器中的内容()A、全部改变B、全部为0C、全部为1D、保持不变二、填空题(本大题共8个小题,每空1分,共16分。
(完整word版)【数字电子技术基础】试题和答案
《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
数字电子技术试题库及答案期末考试秘籍
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,以下接收端收到的校验码中,〔 A 〕是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是〔B〕A、逻辑函数的最简及或式B、逻辑函数的最小项之和C、逻辑函数的最简或及式D、逻辑函数的最大项之和3、在以下逻辑电路中,不是组合逻辑电路的是〔D〕A、译码器B、编码器C、全加器D、存放器4、以下触发器中没有约束条件的是〔D〕A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器〔A〕优先编码功能,因而〔C〕多个输入端同时为1。
A、有B、无C、允许D、不允许7、〔D〕触发器可以构成移位存放器。
A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是〔A〕电路A、并行比拟型B、串行比拟型C、并-串行比拟型D、逐次比拟型9、某触发器的状态转换图如下图,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.〔电子专业作〕对于VHDL以下几种说法错误的选项是〔A 〕A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明局部、实体和构造体等三局部构成C VHDL程序中的实体局部是对元件和外部电路之间的接口进展的描述,可以看成是定义元件的引脚D 构造体是描述元件内部的构造和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------〔 A 〕2、十进制数6在8421BCD码中表示为-------------------------------------------------〔 B 〕A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------〔 A 〕A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------〔 D 〕A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------〔 C 〕A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、输入A、B和输出Y的波形如以下图所示,则对应的逻辑门电路是-------〔 D 〕A. 及门B. 及非门C. 或非门D. 异或门7、以下电路中属于时序逻辑电路的是------------------------------------------------------〔 B 〕A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争及冒险,这是由于信号的---------〔 A 〕A. 延迟B. 超前C. 突变D. 放大9、以下哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------〔 C 〕A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如以下图,正确输出的波形是-----------------------------------------------〔 A 〕A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
大学数字电子技术期末考试卷有答案4
上海应用技术学院2009—2010学年第2学期《数字电子技术》期(末)(B)试卷课程代码: B203115 学分: 3 考试时间:100分钟课程序号: 1862 1863 1864 1865班级: 学号: 姓名:试卷共 7页, 请先查看试卷有无缺页, 然后答题。
一、选择填空(每题2分, 共20分)1.逻辑函数F= , 当ABC 的取值为 ( ) 时, F =1。
(a )000 (b )011 (c )101 (d )111 2. n 个变量可以构成( )个最小项。
(a )n (b )2×n (c )2n (d )2n -1 3. 扇山系数No 是指逻辑门电路 ( )。
(a )输出电压与输入电压之间的关系数 (b )输出电压与输入电流之间的关系数 (c )输出端能带同类门的个数 (d )输入端数4. 输出端可直接连在一起实现“线与”逻辑功能的门电路是( )。
(a )与非门 (b )或非门 (c )OC (OD )门 (d )三态门 5如需要判断两个二进制数的大小或相等, 可以使用( )电路。
(a )译码器 (b )编码器 (c )数据选择器 (d )数据比较器 6. 已知R 、S 是与门构成的基本RS 触发器的输入端, 则约束条件为( )。
(a )RS =0 (b )R +S=1 (c )RS =l (d )R +S=07. 若4位同步二进制加法计数器当前的状态是1111, 下一个输入时钟脉冲后, 其内容 为 ( )。
(a )0111 (b )0110 (c )1000 (d )0000 8. 可以用来实现并/串转换和串/并转换的器件是( )。
(a )计数器 (b )移位寄存器 (c )存储器 (d )全加器 9. 一个用555定时器构成的单稳态触发器的正脉冲宽度为( )。
(a )0.7RC (b)1.4RC (c )1.1RC (d )RC 10. 常用的D /A 转换电路是( )。
数字电子技术4套期末试卷含答案
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、()。
1.逻辑函数Y AB C2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。
若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
数字电子技术期末考试题及答案(经典)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术试卷4
数字电子技术基础复习试卷及答案数字电子技术试卷(4)一.填空(16)1.十进制数3.5的二进制数是;8421BCD 码是 。
2.在()B A A Y ⊕=的结果是 。
3.D 触发器的状态方程为 ,如果用D 触发器来实现T 触发器的功能,则T 、D 间的关系为 。
4.一个64选1的数据选择器,它的选择控制端有 个。
5.6位D/A 转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为伏。
6.一片64K ×8存储容量的只读存储器ROM ,有条地址线,有 条数据线。
7. 由555定时器构成的单稳态触发器,输出脉宽≈W T。
8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。
二.回答问题(10)1.已知XY=XZ ,则Y=Z ,正确吗?为什么?2.已知X+Y=XY ,则X=Y ,正确吗?为什么?三.化简逻辑函数(14)1.用公式法化简C B AC C B A Y +++=−−−,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y )()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。
四.分析图1所示电路,要求列出21,Y Y 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。
(15)五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)六.试用D 触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。
要求有设计过程。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷参考答案(4)一.填空题(16)1.11.102.−B A3.D Q 1n =+,n n Q T Q T D +=4.65.1伏6.16,87.1.1RC8.转换速度,转换精度二.回答问题(10)1. 不正确。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
武汉纺织大学《数字电子技术基础》
期末参考试题(第四套)
一、填空(每题2分,共20分)
1. 如图1所示,A=0时,Y=;A=1,B=0时,Y=;
2. ,Y 的最简与或式为;
3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为,EN=1时,Y=;
4. 触发器按逻辑功能可分为RSF 、JKF 、、和DF ;
5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为;
6. EPROM2864的有地址输入端,有数据输出端;
7. 数字系统按组成方式可分为、两种;
8. GAL 是可编程,GAL 中的OLMC 称;
9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为V ;
10. 如果一输入电压的最大值为1V ,采用3位ADC 时它的量化阶距为 V 。
二、试分析如图3所示的组合逻辑电路。
(10分)
1. 写出输出逻辑表达式;
2. 化为最简与或式;
3. 列出真值表;
4. 说明逻辑功能。
C A AB Y +
=
三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求输入大于1的素数时电
路输出为1,否则输出为0(要有设计过程)。
(10分)
四、试画出下列触发器的输出波形(设触发器的初态为0)。
(12分)
1.
2.
3.
五、时序PLA电路如图所示:(16分)
1. 写出该时序电路的驱动方程、状态方程、输出方程;
2. 2.画电路的状态转换表;
3. 若X为输入二进制序列10010011,其波形如图所示,画Q1、Q2和Z的波形;
3. 3.说明该电路的功能。
六、试用74LS161设计一计数器完成下列计数循环(10分)
七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移
位寄存器,74LS160为十进制加法计数器(22分)
1. CB555构成什么功能电路?
2. 当2K的滑动电阻处于中心位置时,求CP2频率?
3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y的频率。
4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;
5. 5.试说明电路输出Y有哪几种输出频率成份?每一频率成份持续多长时间?。