实训六 计数器及其应用
数电实验六 计数器及其应用

实验六 计数器及其应用一、 实验目的1. 熟悉常用中规模计数器的逻辑功能。
2. 掌握二进制计数器和十进制计数器的工作原理和使用方法。
3. 运用集成计数器构成1/N 分频器。
二、 实验设备4. 数字电路试验箱5. 函数信号发生器6. 数字双踪示波器7. 74LS90三、 实验原理计数是一种最简单基本运算,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能。
计数器按计数进制有:二进制计数器,十进制计数器和任意进制计数器;按计数单元中触发器所接收计数脉冲和翻转顺序分有:异步计数器,同步计数器;按计数功能分有:加法计数器,减法计数器,可逆(双向)计数器等。
目前,TTL 和CMOS 电路中计数器的种类很多,大多数都具有清零和预置功能,使用者根据器件手册就能正确地运用这些器件。
实验中用到异步清零二-五-十进制异步计数器74LS90。
74LS90是一块二-五-十进制异步计数器,外形为双列直插,图中的NC 表示此脚为空脚,不接线,它由四个主从JK 触发器和一些附加门电路组成,其中一个触发器构成一位二进制计数器;另三个触发器构成异步五进制计数器。
在74LS90计数器电路中,设有专用置“0”端)1(0R 、)2(0R 和置“9”端)1(9S、)2(9S 。
其中)1(0R 、)2(0R 为两个异步清零端,)1(9S 、)2(9S 为两个异步置9端,CP1、CP2为两个时钟输入端,Q0~Q3为计数输出端,由此可知:当R1=R2=S1=S2=0时,时钟从CP1引入,Q0输出为二进制;时钟从CP2引入,Q3输出为五进制;时钟从CP1引入,而Q0接CP2 ,即二进制的输出与五进制的输入相连,则Q3Q2Q1Q0输出为十进制(8421BCD码);时钟从CP2引入,而Q3接CP1 ,即五进制的输出与二进制的输入相连,则Q0Q1Q2Q3输出为十进制(5421BCD码)。
74LS90引脚排列图74LS90逻辑符号74LS90的功能表四、实验内容1.用74LS90实现十进制;2.用74LS90实现六进制;3.用74LS90实现0-2-4-6-8-1-3-5-7-9循环显示。
数电实验报告:计数器及其应用

数电实验报告:计数器及其应用数字电子技术实验报告实验四:计数器及其应用一、实验目的:1、熟悉常用中规模计数器的逻辑功能。
2、掌握二进制计数器和十进制计数器的工作原理和使用方法。
二、实验设备:1、数字电路实验箱;2、74LS90。
三、实验原理:1、计数是一种最简单基本运算,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时具有分频功能。
计数器按计数进制分有:二进制计数器,十进制计数器和任意进制计数器;按计数单元中触发器所接收计数脉冲和翻转顺序分有:异步计数器,同步计数器;按计数功能分有:加法计数器,减法计数器,可逆(双向)计数器等。
2、74LS90是一块二-五-十进制异步计数器,外形为双列直插,NC表示空脚,不接线,它由四个主从JK触发器和一些附加门电路组成,其中一个触发器构成一位二进制计数器;另三个触发器构成异步五进制计数器。
在74LS90计数器电路中,设有专用置“0”端R0(1),R0(2)和置“9”端S9(1)S9(2)。
其中前两个为异步清0端,后两个为异步置9端。
CP1, CP2为两个时钟输入端;Q0 ~Q3为计数输出端。
当R1=R2=S1=S2=0时,时钟从CP1引入,Q0输出为二进制;从CP2引入,Q3输出为五进制。
时钟从CP1引入,二Q0接CP1,则Q3Q2Q1Q0输出为十进制(8421码);时钟从CP2引入,而Q3接CP1,则Q0Q3Q2Q1输出为十进制(5421码)。
四、实验原理图及实验结果:1、实现0~9十进制计数。
1)实验原理图如下:(函数信号发生器:5V 3Hz 偏移2.5V方波)2)实验结果:解码器上依次显示0~9十个数字。
2、实现六进制计数。
1)实验原理图如下:(函数信号发生器:5V 3Hz 偏移2.5V方波)2)实验结果:解码器上依次显示0~5六个数字。
3、实现0、2、4、6、8、1、3、5、7、9计数。
1)实验原理图如下:(函数信号发生器:5V 3Hz 偏移2.5V方波)2)实验结果:解码器上依次显示0、2、4、6、8、1、3、5、7、9十个数字。
计数及其应用实验报告

计数及其应用实验报告计数及其应用实验报告引言:计数是数学中的基本概念之一,广泛应用于各个领域。
本实验旨在通过实际操作和观察,探究计数的原理及其在实际生活中的应用。
一、实验目的通过实验,了解计数的基本原理,掌握计数的方法和技巧,并探究计数在实际生活中的应用。
二、实验材料和方法1. 实验材料:- 计数器- 计数棒- 计数器软件2. 实验方法:- 使用计数器进行手动计数- 使用计数棒进行物体计数- 使用计数器软件进行电子计数三、实验过程与结果1. 手动计数:我们首先使用计数器进行手动计数。
将计数器置零,然后按下计数按钮,每按一次计数器数值加一。
我们选择了一个简单的实验,计数从1到10。
通过手动计数,我们可以清晰地观察到计数器的数值变化,从而掌握手动计数的方法和技巧。
2. 物体计数:接下来,我们使用计数棒进行物体计数。
我们选择了一堆相同形状的石子,并将其分成若干小堆。
然后,我们使用计数棒逐一计数每一小堆的石子数量,并记录下来。
通过物体计数,我们可以更好地理解计数的概念,并培养观察和记录的能力。
3. 电子计数:最后,我们使用计数器软件进行电子计数。
我们将计数器软件安装在电脑上,并通过鼠标点击计数按钮进行计数。
与手动计数相比,电子计数更加快速和准确。
我们可以通过电子计数实验,了解到计数在信息技术领域的应用,例如数据统计和编程算法等。
四、实验分析与讨论通过本次实验,我们对计数的原理和方法有了更深入的了解,并认识到计数在实际生活中的广泛应用。
计数不仅仅是数学中的概念,更是我们日常生活中必不可少的技能。
例如,在购物时我们需要计算物品的数量和价格;在统计数据时我们需要进行数据的计数和整理;在编程时我们需要运用计数的思维方式来解决问题。
此外,计数也与概率统计密切相关。
通过计数的方法,我们可以计算事件发生的可能性,并进行概率的推断和统计分析。
例如,在赌博游戏中,我们可以通过计数的方法来计算不同结果的概率,并进行相应的决策。
计数器实训报告

计数器实训报告1. 背景计数器是一种能够对事件、数据进行计数的工具。
在许多领域,如物流、交通、供应链管理和市场调研等,计数器被广泛应用于数据收集和分析。
本实训报告旨在设计并实现一个简单的计数器系统,以便能够准确记录和统计特定事件发生的次数。
2. 分析2.1 需求分析为了满足计数器系统的需求,我们需要考虑以下几个方面: - 计数器类型:根据需求,我们可以设计多种类型的计数器,如单向计数器、双向计数器、循环计数器等。
- 计数器精度:确定计数器的最大限制和计数步长,以便能够适应不同的应用场景。
- 计数器操作:计数器系统应提供计数增加、减少、重置等基本操作,同时还应支持批量操作和自定义操作。
- 数据记录:计数器系统应能够记录计数器的历史数据,并提供数据分析和报表生成功能。
- 用户接口:计数器系统应提供用户友好的界面,以便用户能够方便地操作计数器系统。
2.2 设计方案基于以上需求分析,我们可以提出以下设计方案: 1. 计数器类型:设计一个通用的计数器类,其中包含计数器的类型、最大限制、当前计数值和计数步长等属性。
通过子类继承,可以实现不同类型的计数器。
2. 计数器操作:使用面向对象的设计思想,将计数器的基本操作封装为方法,包括计数增加、减少、重置等。
同时,提供针对批量操作和自定义操作的接口。
3. 数据记录:使用数据库或文件系统来存储计数器的历史数据。
每次计数操作完成后自动记录数据,并提供数据分析和报表生成功能。
4. 用户接口:设计一个图形化用户界面(GUI),以便用户能够通过界面进行计数器的操作和数据查看。
3.1 实施方案根据上述设计方案,我们实施了一个简单的计数器系统。
系统使用Python编程语言进行开发,并使用PyQt库来实现GUI界面。
计数器的数据记录使用MySQL数据库进行存储。
3.2 功能演示以下是计数器系统的主要功能演示:1.计数器类型选择:用户可通过GUI界面选择计数器的类型,包括单向计数器、双向计数器和循环计数器等。
计数器及其应用实验报告

一、实验目的1. 理解计数器的基本原理和构成方式。
2. 掌握中规模集成计数器的使用方法和功能测试。
3. 了解计数器在数字系统中的应用,如定时、分频、数字运算等。
二、实验原理计数器是一种时序逻辑电路,用于对输入脉冲进行计数。
根据计数进制、触发器翻转方式、计数功能等不同,计数器可以分为多种类型。
1. 计数进制:二进制、十进制、任意进制。
2. 触发器翻转方式:同步、异步。
3. 计数功能:加法、减法、可逆(加/减)。
常见的集成计数器有74LS161(4位二进制同步加法计数器)、74LS193(4位二进制同步可逆计数器)等。
三、实验器材1. 数字电路实验箱2. 同步十进制可逆计数器74LS1923. 2输入四与门74LS001四、实验步骤1. 搭建实验电路:根据实验要求,搭建计数器实验电路,包括计数器芯片、时钟源、复位端等。
2. 功能测试:分别对计数器进行加法计数、减法计数、可逆计数等功能的测试,观察输出波形和计数结果。
3. 应用实验:利用计数器实现定时、分频等功能,观察实际效果。
五、实验结果与分析1. 功能测试:- 加法计数:输入时钟脉冲,观察计数器输出端Q0~Q3的变化,验证加法计数功能。
- 减法计数:输入时钟脉冲,观察计数器输出端Q0~Q3的变化,验证减法计数功能。
- 可逆计数:输入时钟脉冲,观察计数器输出端Q0~Q3的变化,验证可逆计数功能。
2. 应用实验:- 定时功能:利用计数器实现定时功能,例如,通过计数器计数1000个脉冲,实现1秒定时。
- 分频功能:利用计数器实现分频功能,例如,将输入的50Hz时钟信号分频为5Hz。
六、实验总结通过本次实验,我们掌握了计数器的基本原理、构成方式和使用方法,了解了计数器在数字系统中的应用。
实验过程中,我们学会了如何搭建实验电路、进行功能测试和应用实验。
本次实验有助于提高我们对数字电路和时序逻辑电路的理解,为后续学习打下基础。
七、实验心得1. 计数器在数字系统中应用广泛,掌握计数器的基本原理和构成方式非常重要。
计数器及其应用

一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及功能测试方法3、运用集成计数器构成1/N 分频器二、实验原理统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
按构成计数器中的各触发器是否使用一个时钟脉冲源来分, 数器和异步计数器。
根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数 器。
根据计数器的增减趋势,又分为加法、减法和可逆计数器。
还有可预制数和可变程序功能计数器等等。
目前,无论是TTL 还是CMO 麋成电路,都有品种较齐全的中规模集成计数器。
使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列, 这些器件。
1、用D 触发器构成异步二进制加/减计数器图7— 1是用四只D 触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D 触发器接成T 触发器,在由低位触发器的 Q 端和高一位的CP 端相连接。
若将图7—1稍加改动,即将低位触发器的 Q 端与高一位的CP 端相连接,即构成了一个4位二进制减法计数器。
计数器的应用计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系有同步计就能正确运用2、中规模同步集成计数器同步集成计数器基本类型见表7-1。
表1同步计数器芯片型号和功能⑴同步4位二进制计数器74LS161的功能见表7-2 , 74LS163的功能见表7-3,引脚图见图7-2 。
LD为置数控制端,CLR为置0控制端,D o〜C3为并行数据输入端,Q〜Q为输出端,CO为进位输出端。
⑵4位十进制同步计数器74LS160的功能见表7-4,引脚图见图7-2。
74LS162的功能见表7-5,引脚图见图7-2。
表7- 2 74LS161的功能表表7-3 74LS163功能表表功能表表功能表⑶4位十进制加/减同步计数器CC40192(74LS192)是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列如图7-3所示。
实验:计数器功能及其应用

实验计数器功能及其应用实验目的:通过实验,熟悉中规模集成计数器的功能及应用,掌握利用中规模集成电路计数器构成任意进制计数器的方法,学会综合测试的方法,让学生加深对相关理论知识的理解。
实验原理:计数器对输入的时钟脉冲进行计数,来一个CP脉冲计数器状态变化一次。
根据计数器计数循环长度M,称之为模M计数器(M进制计数器)。
通常,计数器状态编码按二进制数的递增或递减规律来编码,对应地称之为加法计数器或减法计数器。
一个计数型触发器就是一位二进制计数器。
N个计数型触发器可以构成同步或异步N位二进制加法或减法计数器。
当然,计数器状态编码並非必须按二进制数的规律编码,可以给M进制计数器任意地编排M个二进制码。
在数字集成产品中,通用的计数器是二进制和十进制计数器。
按计数长度、有效时钟、控制信号、置位和复位信号的不同有不同的型号。
74LS161是集成TTL四位二进制加法计数器,其符号和管脚分布分别如下图所示:表 8-1为74LS161的功能表:表8-1A B C D从表1在为低电平时实现异步复位(清零需要时钟信号。
在复位端高电平条件下,预置端LD为低电平时实现同步预置功能,即需要有效时钟信号才能使输出状态等于并行输入预置数 A B C D。
在复位和预置端都为无效电平时,两计数使能端输入使能信号,74LS161实现模16加法计数功能,;两计数使能端输入禁止信号,,集成计数器实现状态保持功能,。
在时,进位输出端OC=1。
在数字集成电路中有许多型号的计数器产品,可以用这些数字集成电路来实现所需要的计数功能和时序逻辑功能。
用M进制集成计数器构成任意N进制计数器:1、M>N,需一片M进制计数器一种为反馈清零法,另一种为反馈置数法。
(1)反馈清零法反馈清零法是利用反馈电路产生一个给集成计数器的复位信号,使计数器各输出端为零(清零)。
反馈电路一般是组合逻辑电路,计数器输出部分或全部作为其输入,在计数器一定的输出状态下即时产生复位信号,使计数电路同步或异步地复位。
数字电路 实验 计数器及其应用 实验报告

实验六计数器及其应用一、实验目的1.学习用集成触发器构成计数器的方法2.掌握同步计数的逻辑功能、测试方法及功能扩展方法3.掌握构成任意进制计数器的方法二、实验设备和器件1.+5V直流电源2.双踪示波器3.连续脉冲源4.单次脉冲源5.逻辑电平开关6.逻辑电平显示器7.译码显示器8.CC4013×2(74LS74)CC40192×3(74LS192)CC4011(74LS00)CC4012(74LS20)三、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
计数器计数时所经历的独立状态总数为计数器的模(M)。
计数器按模可分为二进计数器(M=2n)、十进计数器(M=10n)和任意进制计数器(M≠2n、M≠10n)。
按计数脉冲输入方式不同,可分为同步计数和异步计数。
按计数值增减趋势分为:加法计数器、减法计数器和可逆(加/减)计数器。
1.用D触发器构成异步二进制加/减计数器图6-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T 触发器,再由低位触发器的Q端和高一位的CP端相连接。
若将图6-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。
2.中规模十进制计数器、十六进制计数器(1)CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能。
当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。
当CR为低电平,置数端LD也为低电平时,数据直接从置数端D0、D1、D2、D3置入计数器。
当CR为低电平,LD为高电平时,执行计数功能。
执行加计数时,减计数端CP D接高电平,计数脉冲由CP U输入;在计数脉冲上升沿进行8421码十进制加法计数。
执行减计数时,加计数端CP U接高电平,计数脉冲由减计数端CP D 输入,表6-2为8421码十进制加、减计数器的状态转换表。
技能训练6 定时计数器应用

执行的效果
DS1 7SEG-2
VCC
R13
1k
R14
1k
C1
VCC 30pF
C2
30pF 19
P00
R15 R16 R17 R18 R19 R20 R21 R22
500 500 500 500 500 500 500 500
Q1
8550
Q2
8550
U1
XTAL1
STC89C52
P0.0/AD0 P0.1/AD1 P0.2/AD2 P0.3/AD3 P0.4/AD4 P0.5/AD5 P0.6/AD6 P0.7/AD7 P2.0/A8 P2.1/A9 P2.2/A10 P2.3/A11 P2.4/A12 P2.5/A13 P2.6/A14 P2.7/A15 P3.0/RXD P3.1/TXD P3.2/INT0 P3.3/INT1 P3.4/T0 P3.5/T1 P3.6/WR P3.7/RD 39 38 37 36 35 34 33 32 21 22 23 24 25 26 27 28 10 11 12 13 14 15 16 17 P00 P01 P02 P03 P04 P05 P06 P07 P20 P21 P22 P23 P24 P25 P26 P27
知识点3 6.2.2定时/ 知识点3: 6.2.2定时/计数器的工作方式
知识点3 6.2.2定时/ 知识点3: 6.2.2定时/计数器的工作方式
TCON(88H) ( )
1)TF0、TF1:分别是T0和T1的溢出标志 的溢出标志, (1)TF0、TF1:分别是T0和T1的溢出标志,计数器 溢出时置位去申请中断, 溢出时置位去申请中断,在中断响应以后硬件对标 志位自动清0(即无须通过指令进行清零)。 志位自动清 (即无须通过指令进行清零)。 (2)TR0、TR1:定时器启动控制位,与GATE和外 ) 、 :定时器启动控制位, 和外 部中断引脚共同控制定时器运行。如对于定时/计数 部中断引脚共同控制定时器运行。如对于定时 计数 器0,当“TR 0 (GATE + INT 0) =1”时,定时器才运行。 , 时 定时器才运行。 具体请参考定时器的硬件结构图。 具体请参考定时器的硬件结构图。
计数器及应用

计数器及应用计数器是一种常见的工具,在我们的生活中经常会用到。
它可以帮助我们记录和统计各种事物的数量,比如商品销售数量、学生的出勤次数、运动员的成绩等等。
计数器的应用非常广泛,下面我将详细介绍计数器的原理、种类和常见的应用。
计数器的原理是根据一定的规则来进行计数。
传统的机械计数器通常由数字齿轮和数字指针组成。
当计数器接收到一个信号时,数字齿轮会转动特定的角度,从而使数字指针指向相应的数字。
而现代的电子计数器则使用逻辑门和触发器等电子元件来实现计数功能。
根据计数的方式和规则,计数器可以分为多种类型。
最常见的是二进制计数器,它使用二进制代码来进行计数。
二进制计数器通常由多个触发器级联而成,每个触发器负责一个二进制位的计数。
当触发器的输入信号从低电平变为高电平时,触发器会切换到下一个状态,实现计数的功能。
除了二进制计数器外,还有八进制计数器、十进制计数器、十六进制计数器等。
计数器的应用非常广泛,下面我将介绍其中的几个常见应用。
首先是商品销售计数。
在商场或超市中,经常会使用计数器来记录商品的销售数量。
当顾客购买一个商品时,售货员可以按下计数器,使其计数加一。
这样可以实时地了解商品的销售情况,并能及时补充商品以满足顾客需求。
此外,销售计数器还可以用于统计商品的销售速度和销售额等信息,有助于商家进行销售策略的调整和决策。
其次是运动计数器。
在运动领域,计数器被广泛应用于记录和统计运动员的成绩。
比如,在田径比赛中,计数器可以用于记录运动员的跑步圈数;在羽毛球比赛中,计数器可以用于记录比分;在游泳比赛中,计数器可以用于记录游泳者的鼓励次数等。
运动计数器的使用可以帮助教练和运动员更好地掌握比赛情况和个人表现,有助于提高训练和竞技水平。
另外还有学生考勤计数器。
在学校或培训机构中,计数器可以用于记录学生的出勤次数。
每次学生到校或上课时,工作人员可以按下计数器,使其计数加一。
这样可以实时地了解学生的出勤情况,并辅助学校或机构进行考勤管理和统计分析。
实验六计数器及其应用

实验六计数器及其应用实验六计数器及其应用一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及功能测试方法3、运用集成计数计构成1/N分频器二、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。
根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。
根据计数的增减趋势,又分为加法、减法和可逆计数器。
还有可预置数和可编程序功能计数器等等。
目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。
使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。
1、用D触发器构成异步二进制加/减计数器图6-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T'触发器,再由低位触发器的Q端和高一位的CP端相连接。
图6-1 四位二进制异步加法计数器若将图6-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。
2、中规模十进制计数器CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图6-2所示。
图6-2 CC40192引脚排列及逻辑符号图中LD—置数端CP U—加计数端CP D—减计数端CO—非同步进位输出端BO—非同步借位输出端D0、D1、D2、D3—计数器输入端Q0、Q1、Q2、Q3—数据输出端CR—清除端CC40192(同74LS192,二者可互换使用)的功能如表6-1,说明如下:当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。
当CR为低电平,置数端LD也为低电平时,数据直接从置数端D0、D1、D2、D3置入计数器。
计数器的应用——实验报告

计数器的应用——实验报告
计数器的应用——实验报告
本实验旨在深入了解计数器的工作机制并熟悉其应用。
实验设备:实验室计数器(新陶计数器XTC-300A)
实验过程:
一、计数器的粗略调试
1、根据实验室计数器XTC-300A使用手册,开机检查计数器输出数字和显示结果,确认是否正常。
2、检查计数器输入电源,随机调节计数电源,观察输出数字和显示的变化,以熟悉计数器的各种功能。
3、调节开关,设定计数器精度、次数、时间、温度等参数,以及观察运行时的电源变化,熟悉计数器的精确控制功能。
4、检查计数器的各个部件,观察运行时的状态,确认计数器的发挥最大效果。
二、计数器的应用
1、根据实验室中所需完成的实验项目,结合计数器的工作原理,确定出不同参数下计数器的最佳使用率,以便最终能够发挥出计数器的最佳性能。
2、利用计数器精准控制时间,操作不同的温度仪器及相关理化试验仪器,实现实验数据的精确测量。
3、将计数器神经网络连接至实验室中的计算机,实现实验数据的连续监测,让实验参数得以更好的控制。
实验结论:
通过本次实验,对计数器的运行机制及其实验设备中的应用有了更加深入的了解。
结合前述操作,可确定计数器在实验中起着很重要的作用,可以实现对实验室实验的高精度控制,帮助做出更为准确的测量和监测数据。
计数器及其应用

技
计数值清0,输出标志位清0)。
术 学
5)若当前计数值大于等于设定值PV,计数器输出标
院
志位被置为1。
6)若当前计数值大于等于32 767或小于等于-32 768, 计数器停止计数。
四、增减计数器指令
应用举例:
长 沙 民 政 职 业 技 术 学 院
LD I0.0 //增计数输入端 LD I0.1 //减计数输入端 LD I0.2 //复位端 CTUD C30,+5 //增减计数,设定脉冲 数为5
四、 增减计数器指令
长 沙 民 政 职 业 技 术 学 院
四、 增减计数器指令
1)首次扫描时,其状态位为OFF,当前值为0。
2)当计数输入端(CU)有上升沿输入时,计数器当
长 沙
前计数值加1。
民
3)当计数输入端(CD)有上升沿输入时,计数器当
政
前计数值减1。
职
业
4)当复位输入端(R)接通时,计数器复位(当前
一、 计数器指令概述
计数器用来累计输入脉冲的次数。计数器也是由集
长
成电路构成,是应用非常广泛的编程元件,经常用来
沙
对产品进行计数。
民
计数器与定时器的结构和使用基本相似,编程时输
政
入它的预设值PV(计数的次数),计数器累计它的脉
职
冲输入端电位上升沿(正跳变)个数,当计数器达到
业
预设值PV时,发出中断请求信号,以便PLC作出相应
长 计数器位:表示计数器是否发生动作的状态,当计数器
沙 的当前值达到预设值PV时,该位被置为“1”。
民 计数器当前值:存储计数器当前所累计的脉冲个数,它
政 用16位符号整数(INT)来表示,故最大计数值为32767。
计数器实训报告(一)

计数器实训报告(一)计数器实训报告背景在现代科技高速发展的时代背景下,使用计数器(Counter)已经成为了一项非常重要的技能。
计数器技能不仅涉及到基础的计数能力,也涉及到对于编程语言的认识和理解。
因此,学习计数器不仅能够提高计数能力,同时也能够提高编程水平。
另外,计数器在现代生活和工作中也有着广泛应用,比如说我们走路或者跑步时使用的计步器,制造业中使用的计量器等等。
实训过程在实训过程中,我们首先需要了解计数器的基本特性和用途。
了解这些后,我们需要通过编写代码的方式实现计数器,这是一个重要的环节。
在编写代码时,我们需要注意代码的实现方法和实现效率,以使得计数器的实现更加合理化。
实现方法计数器从原理上来说就是计算机组成中常用的一个组件。
计数器的实现方法可以有多种,比如说我们可以使用软件或者硬件的方式实现计数器。
软件实现方式主要是通过编写程序代码的方式实现,而硬件实现方式则需要使用具有计数功能的集成电路芯片。
在实现计数器时,我们还可以使用不同的编程语言和软件开发工具,比如C语言、Python等。
实训收获在完成计数器的实训过程中,我们不仅加深了对于计数器的理解和认识,还学习了不同的计数器实验方法。
另外,实训过程中我们还加强了对于编程语言和开发工具的使用,提升了编程能力和软件开发实践经验。
总的来说,计数器实训是一次非常有价值的学习体验,它不仅提高了我们的计算和编程能力,还让我们更好地了解了计数器在生产和生活中的应用。
希望每一个学习计数器的人都能够深刻理解计数器的重要意义,并将所学知识付诸实践,创造更多的价值和创新。
实战应用计数器作为一种重要的组成部分,已经被广泛应用于不同的领域和行业。
在物流仓储领域中,我们可以使用计数器来进行货物计数和存储管理;在制造业中,我们可以使用计数器来进行生产过程中的计量和监测;在能源领域中,计数器也被广泛应用于电力计量等方面。
可以说,计数器已经成为了许多行业的核心组成部分,不可或缺。
数电实验报告 实验六 计数

实验六计数、译码、显示综合实验一【实验目的】1.熟悉中规模集成电路计数器的功能及应用。
2.熟悉中规模集成电路译码器的功能及应用。
3.数以LED数码管及显示电路的工作原理。
4.学会综合测试的方法。
二【实验分析与设计】1.六十进制计数器(方案一,异步清零)(1)原理:用集成触发器设计太过复杂,因此采用集成计数器,即一个六进制计数器和一个十进制计数器来实现。
由于器材限制,此次试验设计采用的核心元件是异步清零、同步置数的74LS160。
160 的清除端是异步的。
当清除端/MR 为低电平时,不管时钟端CP 状态如何,即可完成清除功能。
160 的计数是同步的,靠CP 同时加在四个触发器上而实现的。
当CEP、CET 均为高电平时,在CP 上升沿作用下Q0-Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。
54/74LS160的CEP、CET跳变与CP 无关。
160 有超前进位功能。
当计数溢出时,进位输出端(TC)输出一个高电平脉冲,其宽度为Q0 的高电平部分。
对于54/74LS160,在CP 出现前,即使CEP、CET、/MR 发生变化,电路的功能也不受影响。
(2)真值表与接口表达式十进制部分根据74LS160引脚说明,CR=1 CEP=CET=1 PE=1六进制部分CR=(Q2Q1)’根据CEP、CET特点,把十进制进位输出端(高电平)接入六进制的CEP、CET,可实现进位功能,级CEP=CET=TC(十进制进位输出端)(3)电路图设计(4)仿真波形图-CR1图-CR2根据图CR1,CR波形出现低电平毛刺然后Q0~Q3马上清零。
CR2是把CR与CP波形对比,通过放大波形我们CR高电平只出现一瞬间,清零操作并不需要CP上升沿或者下降沿为条件,即异步清零。
2.六十进制计数器(方案二,同步置数)(1)原理:用集成触发器设计太过复杂,因此采用集成计数器,即一个六进制计数器和一个十进制计数器来实现。
由于器材限制,此次试验设计采用的核心元件是异步清零、同步置数的74LS160。
实验6六计数器及其应用

CP Q0 Q1 Q2 Q3
Q3Q2Q1Q0
0000
1111
1110
1101
1100
1011
1010
1001
0001
0010
0011
0100
0101
0110
0111
1000
如将低位触发器的 Q 端和高一位的CP端相连接, 则构成加法计数器
3、同步十进制可逆计数器74LS192
Vcc D0 CR BO CO LD D2 D3
输入
输出
CR LD CPU CPD D3
D2
D1
D0
Q3 Q2
Q1
Q0
1X
XXXX
XX
00
0
1
XX
d
cb
a
1
X XX
X
0
1
1
X X XX
0
00
0
dcb
a
加计数
减计数
4、实现任意进制计数
假定已有N进制计数器,而需要得到一个M进制计 数器时,只要M<N,用复位法使计数器计数到M时 置0,即获得M进制计数器。分异步清零和同步清 零两种情况。
(2)清零后,逐个送入单次脉冲,观察并记录Q3、 Q2、Q1、Q0状态。
(3)将单次脉冲改为1Hz的连续脉冲,观Q3、Q2、 Q1、Q0的状态。
(4)将CP改为1KHz,用示波器观察CP、Q3、Q2、 Q1、Q0端波形。
(5)改结成减法计数器,重复上述步骤,并列表记 录输出状态。
2、、用两片74LS192构成60进制计数器。
五、实验报告 1. 画出实验线路图,记录整理实验现象及实验所得的有 关波形,对实验结果进行分析。 2. 总结使用集成计数器的体会。
实验6 计数器及其应用

00
02
20
86
51
74
74
连续脉冲 单脉冲
192 192
2
三.实验内容 1.测试同步十进制可逆计数器
74LS192的逻辑功能
VCC D0 RD BO CO LD D2 D3
74LS192的功能表
输入 输出
RD LD CPU CPD D3 D2 D1 D0 Q3 Q2 Q1 Q0
16 15 14 13 12 11 10 9 74LS192 3 4 5
五.实验报告要求 1.填写74LS192的功能表。 2.画出实验2、3、4电路图,记录、整理实验结果。
5
VCC D0 RD BO CO LD D2 D3 16 15 14 13 12 11 10 9
VCC D0 RD BO CO LD D2 D3 16 15 14 13 12 11 10 9
1
2
74LS192 3 4 5
6
7
8
1
2
74LS192 3 4 5
6
7
8
D1 Q1 Q0 CPD CPU Q2 Q3 GND
D1 Q1 Q0 CPD CPU Q2 Q3 GND
6
1 × × × × × × × 0
6 7 8
0
0
0
1
2
0 0 0 0 1 1
× ↑ 1
× d3 d2 d1 d0 d3 d2 d1 d0 1 × × × × 十进制加பைடு நூலகம்数 ↑ × × × × 十进制减计数
D1 Q1 Q0 CPD CPU Q2 Q3 GND
RD --异步置0端
LD --异步预置数端
CPU:加计数时钟脉冲输入端 CPD:减计数时钟脉冲输入端
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实训六计数器及其应用
一、实验目的
1、学习用集成触发器构成计数器的方法
2、掌握中规模集成计数器的使用及功能测试方法
3、运用集成计数计构成1/N分频器
二、实验原理
计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。
根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。
根据计数的增减趋势,又分为加法、减法和可逆计数器。
还有可预置数和可编程序功能计数器等等。
目前,无论是TTL 还是CMOS集成电路,都有品种较齐全的中规模集成计数器。
使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。
1、用D触发器构成异步二进制加/减计数器
图9-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T'触发器,再由低位触发器的Q端和高一位的CP端相连接。
图9-1 四位二进制异步加法计数器
若将图9-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。
2、中规模十进制计数器
CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图9-2所示。
图9-2 CC40192引脚排列及逻辑符号
图中LD—置数端 CP
U —加计数端 CP
D
—减计数端
CO—非同步进位输出端BO—非同步借位输出端
D
0、D
1
、D
2
、D
3
—计数器输入端
Q
0、Q
1
、Q
2
、Q
3
—数据输出端 CR—清除端
CC40192(同74LS192,二者可互换使用)的功能如表9-1,说明如下:表9-1
当清除端CR 为高电平“1”时,计数器直接清零;CR 置低电平则执行其它功能。
当CR 为低电平,置数端LD 也为低电平时,数据直接从置数端D 0、D 1、D 2、D 3 置入计数器。
当CR 为低电平,LD 为高电平时,执行计数功能。
执行加计数时,减计数端CP D 接高电平,计数脉冲由CP U 输入;在计数脉冲上升沿进行 8421 码十进制加法计数。
执行减计数时,加计数端CP U 接高电平,计数脉冲由减计数端CP D 输入,表9-2为8421码十进制加、减计数器的状态转换表。
表9-
2
加法计数
减计数
3、计数器的级联使用
一个十进制计数器只能表示0~9十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。
同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。
图9-3是由CC40192利用进位输出CO 控制高一位的CP U 端构成的加数级联图。
图9-3 CC40192级联电路
4、实现任意进制计数
(1) 用复位法获得任意进制计数器
假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。
如图9-4所示为一个由CC40192十进制计数器接成的6进制计数器。
(2) 利用预置功能获M进制计数器
图9-5为用三个CC40192组成的421进制计数器。
外加的由与非门构成的锁存器可以克服器件计数速度的离散性,保证在反馈置“0”信号作用下计数器可靠置“0”。
图9-4 六进制计数器图9-5 421进制计数器
图9-6是一个特殊12进制的计数器电路方案。
在数字钟里,对时位的计数序列是1、2、…11,12、1、…是12进制的,且无0数。
如图所示,当计数到13时,通过与非门产生一个复位信号,使CC40192(2)〔时十位〕直接置成0000,而CC40192(1),即时的个位直接置成0001,从而实现了1-12计数。
图9-6 特殊12进制计数器
三、实验设备与器件
1、+5V直流电源
2、双踪示波器
3、连续脉冲源
4、单次脉冲源
5、逻辑电平开关
6、逻辑电平显示器
7、译码显示器
8、 CC4013×2(74LS74)
CC40192×3(74LS192)
CC4011(74LS00)
CC4012(74LS20)
四、实验内容
1、用CC4013或74LS74 D触发器构成4位二进制异步加法计数器。
(1) 按图9-1接线,R
D 接至逻辑开关输出插口,将低位CP
端接单次脉
冲源,输出端Q
3、Q
2
、Q
3
、Q
接逻辑电平显示输入插口,各S D接高电平“1”。
(2) 清零后,逐个送入单次脉冲,观察并列表记录 Q 3~Q 0 状态。
(3) 将单次脉冲改为1HZ 的连续脉冲,观察Q 3~Q 0的状态。
(4) 将1Hz 的连续脉冲改为1KHz ,用双踪示波器观察CP 、Q 3、Q 2、Q 1、Q 0 端波形,描绘之。
5) 将图9-1电路中的低位触发器的Q 端与高一位的CP 端相连接,构成减法计数器,按实验内容2),3),4)进行实验,观察并列表记录Q 3~Q 0 的状态。
2、测试CC40192或74LS192同步十进制可逆计数器的逻辑功能
计数脉冲由单次脉冲源提供,清除端CR 、置数端LD 、数据输入端D 3 、D 2、D 1、D 0 分别接逻辑开关,输出端 Q 3、Q 2、Q 1、Q 0接实验设备的一个译码显示输入相应插口A 、B 、C 、D ;CO 和BO 接逻辑电平显示插口。
按表9-1逐项测试并判断该集成块的功能是否正常。
(1) 清除
令CR=1,其它输入为任意态,这时Q 3Q 2Q 1Q 0=0000,译码数字显示为0。
清除功能完成后,置CR =0 (2) 置数
CR =0,CP U ,CP D 任意,数据输入端输入任意一组二进制数,令LD = 0,观察计数译码显示输出,予置功能是否完成,此后置LD =1。
(3) 加计数
CR =0,LD =CP D =1,CP U 接单次脉冲源。
清零后送入10个单次脉冲,观察译码数字显示是否按8421码十进制状态转换表进行;输出状态变化是否发生在CP U 的上升沿。
(4) 减计数
CR =0,LD =CP U =1,CP D 接单次脉冲源。
参照3)进行实验。
3、图9-3所示,用两片CC40192组成两位十进制加法计数器,输入1Hz 连续计数脉冲,进行由00—99累加计数,记录之。
4、将两位十进制加法计数器改为两位十进制减法计数器,实现由99—00递减计数,记录之。
5、按图9-4电路进行实验,记录之。
6、按图9-5,或图9-6进行实验,记录之。
7、设计一个数字钟移位60进制计数器并进行实验。
五、实验预习要求
1、复习有关计数器部分内容
2、绘出各实验内容的详细线路图
3、拟出各实验内容所需的测试记录表格
4、查手册,给出并熟悉实验所用各集成块的引脚排列图
六、实验报告
1、画出实验线路图,记录、整理实验现象及实验所得的有关波形。
对实验结果进行分析。
2、总结使用集成计数器的体会。