(完整版)北航数字电路期末试题及答案
数字电路试题五套(含答案)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
数电期末考试试题及答案
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
北京航空航天大学2011《数字电路与系统》期末考试试卷(A 卷)
北京航空航天大学2011 ~2012 学年第一学期《数字电路与系统》期末考试试卷(A卷)答案及参考评分标准一、(10分,每小题2分)判断各题正误,正确的在括号内记“√”,错误的在括号内记“×”。
(1) 对于十进制纯小数,求它的二进制表示可以采用“除2取余”法。
………(×)(2) TTL门电路在高电平输入时,其输入电流很小(74系列每个输入端的输入电流约为40μA)。
…………………………………………………………(√)(3) 三态门输出为高阻时,其输出线上的电压为高电平。
…………………(×)(4) 单稳态触发器的暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。
…………………………………………………………………………(×)(5) 当时序逻辑电路存在无效循环时,该电路不能自启动。
………………(√)第 1 页共11 页三、(15分)如图3-1(1) (2) (3) 化简后的结果Y 2(解:(1) Y (A ,B ,C ,D )=B A ⋅⋅(2) Y 1(A ,B ,C ,D )=C B ⋅说明:(3) Y 2(A ,B ,C ,D )= Y 1(A ,说明:四、(15分)已知电路原理图如图4-1所示,CP1、CP2的波形如图4-2所示,设触发器的初始状态均为“0”,请在图4-2中画出输出端B和C的波形。
图4-1图4-2解:评分标准:①只要画对任意一次B、C和CP1/CP2的配合关系,即可得7分,其余二次,B和C的波形每对1次,2分;②如果三次配合关系都不对,则B和C 的波形每对1次,2分;③如果画得配合关系无法识别,则能够正确识别上升沿触发,每对1次,1分;④如果画出了异步清零的门传输延迟,则是更加精确的答案,同样可以得分,且可以在出现其它失误的时候可以酌情加1~2分。
第 4 页共11 页⎩⎨⎧R K Jn Y Q +⎩⎨⎧R K J图7-1第10 页共11 页解:(1) (2) (3)。
大学《数字电路与逻辑设计》期末试卷含答案
大学《数字电路与逻辑设计》试题一、选择、填空、判断题(30分,每空1分)1.和CMOS相比,ECL最突出的优势在于D 。
A.可靠性高B. 抗干扰能力强B.功耗低 D. 速度快2.三极管的饱和深度主要影响其开关参数中的C 。
A.延迟时间t dB. 上升时间t rC. 存储时间t sD. 下降时间t f3.用或非门组成的基本RS触发器的所谓“状态不确定”是发生在R、S 上加入信号D 。
A.R=0, S=0B. R=0, S=1C. R=1, S=0D. R=1, S=14.具有检测传输错误功能的编码是:C 。
A. 格雷码B. 余3码C. 奇偶校验码5.运用逻辑代数的反演规则,求函数F=A̅[B+(C̅D+E̅G)]的反函数F̅:B 。
A.A+B̅C+D̅E+GB.A+B̅(C+D̅)(E+G̅)C.A̅+B(C̅+D)(E̅+G)6.下列叙述中错误的有:C 。
A. 逻辑函数的标准积之和式具有唯一性。
B. 逻辑函数的最简形式可能不唯一。
C. 任意两不同的最小项之和恒等于1。
7. 函数F=(A+B+C̅)(A ̅+D)(C+D)(B+D+E)的最简或与式为:A 。
A.F=(A+B+C ̅)(A ̅+D)(C+D)B.F=(A+B+C ̅)(A ̅+D)C.F=ABC̅+A ̅D+CD 8. 逻辑函数F (A,B,C,D )=∑(1,3,4,5,6,8,9,12,14),判断当输入变量ABCD 分别从(1) 0110→1100,(2) 1111→1010时是否存在功能冒险:B 。
A. 存在,存在 B. 不存在,存在C.不存在,不存在9. 对于K =3的M 序列发生器,反馈函数为Q 2⊕Q 0,则产生M 序列:C 。
A. 1010100 B. 1110101 C. 111010010. 在进行异步时序电路的分析时,由于各个触发器的时钟信号不同,因此我们应该把时钟信号引入触发器的特征方程,对于D 触发器,正确的是:A 。
北京航空航天大学数字电路与计算机组成原理试题
北京航空航天大学数字电路与计算机组成原理试题(2002年)一、填空题(2’x5)1.数字信号有__________和__________两种形式。
2.逻辑代数有__________、__________和__________三种基本运算。
3.TTL三态门的三种可能输出状态是_________、_________和_________。
4.设计多输出组合电路时,只有充分考虑________,才能使电路达到最简。
5.Mealy型时序逻辑电路的输出是__________的函数,Moore形式需逻辑电路的输出是__________的函数。
二、判断改错题(2’x3)判断下列各题的正误,正确的在括号内记“”,错误的在括号内记“”并改正。
1.基本R-S触发器的次态方程是Q(n+1)=S+RQ,约束方程是R+S=1。
( )2.同步逻辑电路设计中,状态编码采用相邻编码是为了消除电路中的竞争。
( )3.电平异步时序电路不允许两个或两个以上的输入同时为1。
( )三、(8’)分析并化简题三图所示电路,说明该电路功能,并改用D触发器作为存储元件,实现其功能。
题三图四、(6’)分析题四图所示时序电路,说明该逻辑电路的功能(本电路未连接的输入端均按输入逻辑“1”理解)。
y题四图五、选择题(1’x10,四选一)1. CPU中决定指令执行顺序的是__________。
(A)标志寄存器(B)指令寄存器(C)程序计数器(D)数据缓冲器2. 条件转移指令执行时所依据的条件来自__________。
(A)指令寄存器(B)标志寄存器(C)程序计数器(D)地址寄存器3. PCI是一种可以配置成__________的总线。
(A)16位(B)32位(C)64位(D)32位或64位4. 子程序调用指令执行时,要把当前程序计数器PC的内容存到_______。
(A)通用寄存器(B)堆栈(C)指令寄存器(D)数据缓冲器5. [A B]补=__________。
数字电路试题及答案
数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。
7. 一个4位二进制计数器可以计数的最大数值是________。
8. 一个D触发器的两个主要输入端是________和________。
9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。
10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。
三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是时钟信号,并说明它在数字电路中的作用。
四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。
14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。
答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
北航数电期末考试试题
北航数电期末考试试题# 数字电子技术期末考试试题## 一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。
- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑2. 下列哪个不是数字电路的特点?()- A. 抗干扰能力强- B. 功耗低- C. 工作频率高- D. 体积大3. 触发器的主要用途是()。
- A. 存储数据- B. 放大信号- C. 转换信号- D. 滤波4. 组合逻辑电路与时序逻辑电路的主要区别在于()。
- A. 是否具有反馈- B. 是否使用触发器- C. 是否使用逻辑门- D. 是否需要电源5. 以下哪个不是布尔代数的基本运算?()- A. 与- B. 或- C. 非- D. 除6. 一个4位二进制计数器最多可以计数到()。
- A. 7- B. 15- C. 16- D. 2557. 逻辑门电路中的“门”是指()。
- A. 电子元件- B. 电路功能- C. 电路结构- D. 电路接口8. 以下哪个不是数字电路设计中常用的简化方法?() - A. 布尔代数简化- B. 卡诺图简化- C. 逻辑图简化- D. 代数分解简化9. 在数字电路中,同步信号的主要作用是()。
- A. 提供电源- B. 控制时钟- C. 传递数据- D. 隔离噪声10. 下列哪个是数字电路中的存储元件?()- A. 电阻- B. 电容- C. 电感- D. 逻辑门## 二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的主要区别。
2. 解释什么是同步计数器,并说明其工作原理。
3. 描述一个典型的数字电路设计流程。
## 三、计算题(每题25分,共50分)1. 给定一个逻辑表达式:\[ Y = \overline{A} \cdot B + A \cdot \overline{C} \],使用卡诺图方法简化该表达式,并给出最简形式。
2. 假设有一个4位二进制计数器,其计数范围是0到15。
(完整版)北航数字电路期末试题及答案
北航数字电路期末试题及答案数字电子技术基础(A卷)解答下列问题(共40分,每小题5分)1. 十进制数X = 117,其ASCII码表示为: _________________ 。
在8位机器中,[X]补= _______________ ,[-X]补= ________________ 。
2. 已知逻辑函数:F A C B C A(B CD),直接用反演规则写出其反函数和对偶函数。
3. 用卡诺图化简逻辑函数F m4(0,6,7,12,14)d4(1,2,8,101315)4. 用OC门驱动发光二极管电路如图,若V F=2V, |F=20mA试完善电路并计算电阻R=?5. 画出图示电路的输出波形A AB ----------- & 0——■ YE nC6.主-从JK 触发器,已知CP J 、K 信号波形如图示,画出输出波形(初始状态为 0)分析函数F AB ABC 所组成的电路存在何种险象。
8.图示电路中触发器:建立时间t su = 20ns , 保持时间t h = 5ns ,传输迟延时间t pdcp-Q,/Q = 30ns , 门 G 迟延 t pd G = 10ns , 时钟脉冲F max = ?逻辑函数F (A,B,C ) ABC BC AC (本题共CPKQJ 7.14分,每小题7分)1. 用3-8译码器及适当门电路实现。
2.用“四选一”数据选择器及适当门电路实现三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分)1.由2-5-10进制异步计数器构成的电路。
CP2.由74LS163构成计数器电路四.某同步时序系统的原始状态表如图示(本题 15分)1. 用隐含表法化简;2. 自然序编码;3. 用JK 触发器及适当门设计电路;4. 检查是否可以自启动。
数字电子技术基础(A 卷)、填空题(本大题共 22 分)3、(本小题4分)逻辑函数F(A D)(A B)AD BD 的反演式为A oA 1八选一数据选择器 A 2D 0D 1D 2 D 3 D 4D 5D 6 D 7— -------------------- 1 ”3分)由集成异步计数器 74LS290构成图示电路,该电路实现的是1、(本小题 3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制2、(本小题2分)二进制负整数 -011011,补码表示为;反码表示为为 __4、(本小题2分)三输入端TTL 与非门如图所示,图中 A 点的电位为F 点的电位为5、(本小题F3分)八选一数据选择器电路如图,该电路实现的逻辑函数是 F=1 A B/0 A/1 B C/0 A/0 C C/0 B/0 DE/0 D/1 EC/0D/0& (本小题进制计数器。
北京航空航天大学试题 12级数字电路考题
一、选择题(多选,每题4分)
1. 逻辑表达式A(B+C)=AB+AC的对偶式为:
A. A’+BC’=(A’+B’)(A’+C’)
B. A+BC=(A+B)(A+C)
C. AB+AC=A(B+C)
D. A’+B’C’=A’B’+A’C’
2.最小项A’B’CD’的逻辑相邻项是()
A.A’B’CD
B.ABCD
C.A’B’C’D
D.AB’CD’
3.在下列逻辑电路中,不是组合逻辑电路的是()
A.译码器
B.编码器
C.全加器
D.寄存器
4.8421BCD码的二-十进制译码器的输入线与输出线组合是()
A.4:16
B.1:10
C.4:10
D.2:4
5.模12计数器必须有()
A.12个触发器
B.3个触发器
C.4个触发器
D.同步定时器
6.移位寄存器由()组成
A.锁存器
B.触发器
C.一个字节存储器
D.4位存储器
二、数制转换(二进制保留小数点后4位有效数字)
(107.24)10 = ( )2=( )8
三、用两个3线-8线译码器构成4线-16线译码器,在图上画出连线
答案:
四、图中为四选一数据选择器构成的逻辑电路,请写出输出Z的逻辑函数式
五、图中用ROM实现组合逻辑函数,请写出Y1,Y2,Y3,Y4的函数式并化简
六、用D触发器和门电路设计一个同步3进制计数器,带进位C,画出电路图并检查能否自启动。
(完整版)数字电路期末复习题及答案
(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。
2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。
3、逻辑代数⼜称为布尔代数。
最基本的逻辑关系有与、或、⾮三种。
常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。
4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。
8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。
9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。
10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。
11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。
12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。
⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
数电期末考试题及答案
数电期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电路的特点?A. 精度高B. 抗干扰能力强C. 体积大D. 可靠性高答案:C2. 数字信号的特点是什么?A. 连续变化B. 离散变化C. 模拟变化D. 随机变化答案:B3. 逻辑门电路中最基本的逻辑关系是?A. ANDB. ORC. NOTD. XOR答案:C4. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 可以进行复杂的逻辑运算答案:B5. 触发器的主要功能是什么?A. 放大信号B. 存储信息C. 转换信号D. 滤波答案:B6. 以下哪个不是数字电路设计中的优化目标?A. 减小功耗B. 提高速度C. 增加成本D. 减少面积答案:C7. 在数字电路中,同步信号的主要作用是什么?A. 同步时钟B. 同步数据C. 同步电源D. 同步信号源答案:A8. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 计数器D. 译码器答案:C9. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. BCD编码答案:C10. 以下哪个是数字电路中的存储元件?A. 电阻B. 电容C. 电感D. 逻辑门答案:B二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑运算包括________、________和________。
答案:与、或、非2. 一个完整的数字系统通常包括________、________、________和输入/输出设备。
答案:算术逻辑单元、控制单元、存储器3. 在数字电路中,________是用来表示信号状态的最小单位。
答案:位(bit)4. 一个二进制数的位数越多,其表示的数值范围________。
答案:越大5. 触发器的输出状态取决于________和________。
答案:当前输入、前一状态6. 同步计数器与异步计数器的主要区别在于________是否受时钟信号的控制。
最新北航模电期末试题
班级学号:3 9 0 3
姓名:
注
意
密
封
线
内
不
得
答
题
!
北京航空航天大学自动化科学与电气工程学院试卷考试科目:电子技术基础2000学年—2001学年第二学期一、(10分)由N沟道增强型MOS场效应管与NPN型晶体三
极管构成的放大电路如图所示,已知g m、β、r be 。
1、画出交流等效电路;
2、写出输入电阻表达式;
3、写出输出电阻表达式;
4、写出放大倍数A = V o/Vs表达式;
二、(10分)判断下列电路:
1、判断反馈极性与组态:
2、用相位平衡条件判断能否起振:
Vo
V o
V I C
V I R
L V o
Vo R S
V S
C
+
-
3、 已知工作点稳定电路中晶体管的r be 较大。
当β增大2倍时,电路放大倍数如何变化? ① 增大2倍; ② 基本不变;
③ 无法确定。
(答案: ) 三、(10分)方波发生电路如图。
1、定性画出Vc 与V o 波形; 2、写出振荡周期表达式;
四、(10分)功率放大电路如图,设功放管饱和压降Vces = 1V ,求:
1、最大输出功率Pom ;
2、产生最大输出时的输入电压有效值;
3、V BE 倍增电路由哪个晶体管构成?若该晶体管发生短路故障,输出波形将出 现什么失真?
4、RC
五、(10分)求出V o 值。
Vz V I V o Vo + V o - V I
V O V I。
完整word版数字电路期末复习题及答案word文档良心出品
数字电路期末复习题及答案一、填空题上都是断续变化的,其高电平和低电平常用上和幅值1、数字信号的特点是在时间来表示。
0 1 和。
逻辑电路逻辑代数,数字电路又称作、分析数字电路的主要工具是2三种。
常、非、或、逻辑代数又称为布尔代数。
最基本的逻辑关系有与3。
异或与或非同或用的几种导出的逻辑运算为与非或非逻辑图。
真值表、逻辑函数的常用表示方法有逻辑表达式4。
5、逻辑函数F= +A+B+C+D= 1 CDBA F== 0 6、逻辑函数。
AB??ABAB?AB7、OC 门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有 2 个稳态,存储8位二进制信息要8 个触发器。
SR=1,则+,它的约束条件它是10、一个基本RS触发器在正常工作时SR= 0输不允许入的信0 号且。
=11、一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是RS=0 。
12、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D 。
2 B.1+1=10 =·A. CCCC.0<1 D.A+1=114、当逻辑函数有n个变量时,共有 D 个变量取值组合?2n 2 D. C. n B. 2n A. n5、在何种输入情况下,“与非”运算的结果是逻辑0。
北邮数电考试题及答案
北邮数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,以下哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 放大器答案:D2. 以下哪个选项是二进制数1011对应的十进制数?A. 10B. 11C. 12D. 13答案:B3. 以下哪个逻辑表达式表示的是“与非”逻辑?A. A + BB. A * BC. A' * B'D. A + B'答案:C4. 在数字电路中,一个D触发器的输出Q在时钟上升沿时的逻辑状态取决于什么?A. 当前Q的状态B. 上一个时钟周期的D输入C. 当前D输入D. 当前Q和D的异或答案:C5. 以下哪个选项是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 需要时钟信号D. 包含反馈回路答案:B6. 一个完整的二进制加法器至少需要多少个输入?A. 1B. 2C. 3D. 4答案:C7. 在数字电路中,以下哪个术语表示电路的抗干扰能力?A. 延迟B. 噪声容限C. 功耗D. 频率答案:B8. 以下哪个选项是数字电路中常用的编码方式?A. 格雷码B. 十进制码C. 十六进制码D. 二进制码答案:A9. 以下哪个选项是数字电路中常用的计数器类型?A. 同步计数器B. 异步计数器C. 串行计数器D. 并行计数器答案:A10. 在数字电路中,以下哪个选项是布尔代数的基本定理?A. 德摩根定律B. 欧拉定律C. 牛顿定律D. 皮亚诺公理答案:A二、填空题(每题2分,共20分)1. 一个4位二进制计数器的计数范围是_________到_________。
答案:0000 11112. 在数字电路中,一个逻辑门的输出为高电平时,通常表示逻辑值_________。
答案:13. 一个3-8译码器可以将3位二进制数译码为8个输出中的一个,每个输出对应一个唯一的二进制输入组合。
如果输入是101,则输出为_________。
答案:14. 在数字电路中,一个D触发器的时钟输入为低电平时,触发器的状态是_________。
[北京航空航天大学]北航数字电子技术课后习题答案(全)
第一章 逻辑代数及逻辑函数的化简1.1、用布尔代数的基本公社和规则证明下列等式。
1、D B A DC D A BD B A +=+++证:左边=D B A DC D BD B A DC D A AD BD B A +=+++=++++=右边 2、C AB D A C AB D B A D AB +=++证:左边=C AB D A C AB B B D A +=++)(=右边 3、D B B DA C B D D BC +=++++))((证:左边=D B C B C DA B DA D BC B DA C B D BC +=++++=++++))((=右边 4、D B C B BC D A D C A ACD +=++++ 证:左边=B D B D A AD +=++=右边 5、))()((A C C B B A CA BC AB +++=++证:右边=AB BC AC A C B AC A C BC B AC AB ++=++=++++))(())((=左边 6、A C C B B A C B A ABC ++=+证:右边=C B A ABC A C BC C A B A A C C B B A A C C B B A +=+++=+++=))(())()(( 7、A C C B B A A C C B B A ++=++证:左边=A C C B B A C B B A A C A C C B B A ++=+++++=右边 8、)())()()((X W YZ Z Y Z Y X W Z Y +=++++证:左边=)())()((X W YZ Z Y X W Y Z YZ +=+++=右边 9、0))()()((=++++B A B A B A B A证:左边=0))((==++++A A B A B A A AB B A A =右边 10、A D D C C B B A D C CD C B BC B A AB +++=+++))()(( 证:左边=D C B A ABCD D C CD C B A ABC +=++))((右边=))()()((A D D C C B B A A D D C C B B A ++++==D C B A ABCD AD C A D C BC C A B A +=++++))((=左边11、=⊕⊕C B A A ⊙B ⊙C证:左边=C B A ABC C B A C B A C B A AB C B A B A +++=+++)()( ==+++)()(C B C B A C B BC A A ⊙B ⊙C =右边12、如果Y B X A BY AX B A +=+=⊕,证明0证:AB B A Y X X B Y A B A Y B X A BY AX +++++=++=+))((=X A Y B AB Y X X B Y A B A ++++++ =X A Y B X A Y B AB B A +=+++=右边1.2、求下列函数的反函数。
北航电路期末测试卷
电路分析试题(共 4 页 )考试科目:电路分析院 系:电子信息工程学院请考生注意.....:答题一律(包括填空题和选择题)答在答题纸或答题册上,答在试题上按零分计。
.................................... 一、 填空题:只写答案,不写过程。
(每空4分,共56分)1. 图1-1所示电路中,1A 电流源发出的功率 。
2. 图1-2所示电路中,电压源的电流i 为 A ,电流源的电压u 为 V 。
3. 在图1-3所示对称三相电路中,电流表读数均为1A (有效值),若因故发生A 相短路(即开关闭合)则电流表A 1的读数为 ,A 2的读数为 。
4. 图1-4所示电路处于谐振状态,已知I s =1A ,U 1=50V ,则电阻R 2 = Ω,电感电压U L = V 。
5. 图1-5所示电路在开关闭合前已处于稳态,t =0时闭合开关,则开关闭合后电容电压的初值u C (0+)= ,电感电流的初值i L (0+) = 。
10V +_3Ω2Ω 3Ω 5Ω1A图1-1 5sin2t V+_i2e -2t A0.1H 0.2F5Ω图1-2I sU 1 100Ω R 2U L-j100Ωj100Ω 图1-4+_u A 1 A 2ZZZ图1-3 A B C6. 图1-6所示含理想运算放大器的电路中,电流I = 。
7. 图1-7所示电路a 、b 端口的输入阻抗为 。
8. 图1-8所示零状态电路的冲激响应V e t u t C 210)(-=,则R 为 ,U s 为 。
9. 已知某动态电路的网络函数242042454)(22++++=s s s s s H ,该电路的冲激响应为 。
二、 简算题:要求写出计算过程(每小题7分,共56分)1. 某网络的基本割集矩阵为⎥⎥⎥⎦⎤⎢⎢⎢⎣⎡=01-00111-1-1- 100010001Q若已知连支电流[][]TT i i i 546654=A ,求树支电流i 1、i 2和i 3。
数电期末考试题及答案
数电期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的输出为高电平的条件是:A. 所有输入都为高电平B. 至少一个输入为高电平C. 所有输入都为低电平D. 至少一个输入为低电平答案:A2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 运算速度快C. 体积小D. 功耗大答案:D3. 在数字电路中,一个触发器的输出状态由以下哪个因素决定?A. 当前输入B. 过去的输入C. 外部控制信号D. 以上都是答案:D4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有反馈回路D. 输出状态随输入状态变化而变化答案:B5. 一个D触发器的输出Q与输入D的关系是:A. Q始终等于DB. Q始终等于D的反相C. Q在时钟上升沿等于DD. Q在时钟下降沿等于D答案:C6. 在数字电路中,一个计数器的输出在每个时钟脉冲后:A. 增加1B. 减少1C. 保持不变D. 随机变化答案:A7. 一个7段显示器可以显示多少个不同的数字?A. 7B. 10C. 16D. 64答案:B8. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D9. 在数字电路中,一个寄存器的主要用途是:A. 存储数据B. 放大信号C. 产生时钟信号D. 进行算术运算答案:A10. 以下哪种类型的存储器是易失性的?A. ROMB. RAMC. EPROMD. EEPROM答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的输出为低电平的条件是_______。
答案:所有输入都为低电平2. 一个完整的数字系统通常包括_______和_______两个部分。
答案:输入/输出系统、中央处理单元3. 在数字电路中,一个D触发器的输出Q在时钟信号的_______沿更新。
答案:上升4. 一个4位的二进制计数器能够表示的最大数值是_______。
数字电路试题及答案
数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。
答案:0,12. 一个完整的触发器可以存储______位二进制信息。
答案:13. 一个4位二进制计数器可以计数到______。
答案:154. 一个8x3的译码器可以产生______个输出。
答案:85. 在数字电路中,______是最小的可识别信号单位。
答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。
2. 解释什么是上升沿触发。
答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。
3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。
4. 描述一个典型的数字电路设计流程。
答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。
四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。
答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。
北京航空航天大学 第2学期《数字电子技术基础》期末考试试题(A卷)
4.由555定时器构成的施密特触发器如图2(a)所示,试求:
1、在图(b)中画出该电路的电压传输特性曲线;
2、如果输入Ui为图(c)的波形,画出对应输出UO的波形。(8分)
(a) (b)(c)
图2
5.有一个逐次逼近型8位A/D转换器,若时钟频率为250kHz,完成一次转换需要多长时间?(4分)
二、分析由双四选一数据选择器构成的组合电路所实现的逻辑功能,并用74LS138译码器重新实现之。要求:(1)列出真值表;(2)说明电路功能;(3)在图(b)上直接画出。(15分)
《数字电子技术基础》
考试A卷
班级______________学号_________
姓名______________成绩_________
一、求解下列问题:(25分)
1.求函数 的对偶函数。(4分)
2.将具有约束项的逻辑函数 + 化简为最简与或式。(4分)
3.图1中电路为TTL门电路,若用高内阻电压表各图M点的电压,估算一下量测出M点的电压为多少伏,并说明理由。(5分)
图7
并出状态转换表。(10分)
图6
六、用J-K触发器设计一个同步五进制加法计数器。要求写出全部设计过程,并验证自启动。(15分)
七、图7所示为一可变进制计数器。其中74LS138为3线/8线译码器,当S1=1且 时,它进行译码操作,即当A2A1A0从000到111变化时 依次被选中而输出低电平。T1153为四选一数据选择器。试问当MN为10时计数器是几进制?列出状态转换表。(15分)
(a)(b)
图3
三、按图4所示JK触发器的输入波形,试画出主从触发器及负边沿JK触发器的输出波形。(8分)
图4
四、图5是由两片同步十六进制计数器74LS161组成的计数器,试分析两片串联起来是多少进制?(12分)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
北航数字电路期末试题及答案12数字电子技术基础(A 卷)一. 解答下列问题(共40分,每小题5分)1. 十进制数 X = 117,其ASCII 码表示为: 。
在8位机器中,[X]补 = ,[-X]补 = 。
2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。
3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=?5. 画出图示电路的输出波形A B C YYABC&E n36. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。
7. 分析函数 F AB ABC =+ 所组成的电路存在何种险象。
8. 图示电路中触发器:建立时间 t su = 20ns , 保持时间 t h = 5ns ,传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ?二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分)1. 用3-8译码器及适当门电路实现。
2.用“四选一”数据选择器及适当门电路实现。
三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分)1.由2-5-10进制异步计数器构成的电路。
2.由74LS163构成计数器电路。
4四. 某同步时序系统的原始状态表如图示(本题15分)1. 用隐含表法化简;2. 自然序编码;3. 用JK 触发器及适当门设计电路;4. 检查是否可以自启动。
数字电子技术基础(A 卷)一、填空题(本大题共22分)1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制数 。
2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。
3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。
4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。
5、(本小题3F= 。
6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。
F67、(本小题3分)逻辑函数AC C B B A F ++=,它的与非表达式为F= ;与或非表达式为F= ;或非—或非表达式为F= 。
8、(本小题2分)用555设计的多谐振荡器,要求振荡周期T=1~10s ,电容C=100μF 。
则电阻R 的范围是 。
二、(本题10分)图示电路中,A 、B 是输入数据变量,C 3、C 2、C 1、C 0是控制变量。
写出输出Y 的逻辑表达式,并说明该电路C 3、C 2、C 1、C 0为不同控制状态时是何种功能电路?三、(本题8分)写出图示ROM 阵列输出函数的逻辑表达式,列出真值表,说明逻辑功能。
四、(本题8分)用3线—8线译码器和必要的门电路实现逻辑函数。
(,,)F A B C ABC BC A C =++1 A 01 A 11 A 2F 1 F 0五、(本题10分)已知JK信号如图所示,请分别画出主从JK触发器和负边沿JK触发器的输出波形。
设触发器初始状态为0。
六、(本题15分)图示为序列信号发生器电路,它由一个计数器和一个四选一数据选择器构成。
分析计数器的工作原理,确定其模值和状态转换关系;确定在计数器输出控制下,数据选择器的输出序列。
设触发器初始状态为000。
CPJK7七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。
八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。
要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。
8《数字电子技术基础》期末考试A卷标准答案及评分标准910北京航空航天大学2004-2005 学年第二学期期末《数字数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2007年1月18日班号学号姓名成绩《数字电路》期末考试A卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、本卷共5页考卷纸,7道大题;3、最后两页为草稿纸。
题目:一、求解下列各题:(本题共20分,每小题4分)1、用公式法化简逻辑函数 QC Y XQ YZ X )Z Y (X C Q Z C Q Z Q Y Z Y XZ F ++++++++=2、用卡诺图化简逻辑函数∑=)130,3,5,6,8,()D ,C ,B ,A (4m F 无关最小项为∑)10,4,1(d ;3、图(a)所示为TTL 电路,输入信号A 、B 、C 的波形如(b)所示,对应画出输出信号的波形。
4、图示电路为发光二极管驱动电路,其中OC 门的输出低电平V OL =0.3V ,输出低电平时的最大负载电流I OL =12mA ,发光二极管的导通电压V D =1.5V ,发光时其电流10mA ≤I D ≤15mA 。
试问:(1)如图所示两电路中,发光二极管各在什么情况下发光?(2)电阻R 1、R 2的取值范围。
(a ) (b )5、由555构成的单稳态触发器中,已知V CC=9V,R=27KΩ,C=0.05μF。
估算输出脉冲的宽度t w。
二、试用八选一数据选择器及适当门电路实现下面逻辑关系(本题12分)。
F(A,B,C,D)=AB+ABCD+ACD+ACD+ABCD三、由四位加法器74LS283、四位比较器74LS85构成的逻辑电路如图所示,A=A3A2A1A0,B=B3B2B1B0,A、B为四位二进制数,试分析该电路的逻辑功能。
(本题12分)74LS85四、逻辑电路和各输入信号波形如图所示,画出各触发器Q 端的波形。
各触发器的初始状态为0。
(本题12分)五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。
(1)画出74LS194的状态转换图;(2)说出Z 的输出序列。
(本题13分)CPCP六、已知某同步时序电路的状态转换图如图所示。
(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。
(本题15分)七、电路由74LS161和PROM组成。
(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。
分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。
(本题16分)《数字电子技术基础》期末考试A卷标准答案及评分标准一、1、1 φ 1φ 1 111 φ00 AB CD00 01 01 11 11 10 10评分标准:分步酌情给分。
2、解:D C B B D B D +++=D A A C B F ∑=0)10,4,1(d 评分标准:卡诺图画对得2分,化简后的式子得2分,约束方程1分3、按照波形酌情给分。
4、(1)a 图在OC 门输出高电平时发亮;b 图在OC 门输出低电平时发亮。
2分(2)105.15R 155.151-≤≤- 即: 230Ω≤R 1≤350Ω100.3-5.15R 120.3-5.152-≤≤- 即: 270Ω≤R 2≤320Ω求出R 1、R 2得2分5、s 10485.11RC .1t 3-⨯== 4分二、有式子改写成标准式或写出真值表或画出卡诺图得6分,用八选一数据选择器画出电路图得6分。
从卡诺图可直接画出电路图三、A>B 时:[]B -=++=A 1B A S 反 6分A<B 时:[]A -=++=B 1A B S 反 6分四、每个图6分五、74LS194状态图为:Q 1Q 2Q 3111→110→101→010→100→001→011画出194状态图得10分。
Z 输出的序列为:010011,010011 得3分八选一数据选择器 D 7 D 6 D 5 D 4 D 3 D 2 D 1 D 0 S 2 S 1 S 0 E Y F A B C D “1” 1 1 1 1 1 1 1 1 1 00 AB CD 00 01 01 11 11 10 10 1n 2Q + 1n 1Q + 000写出转换表得4分 (2)求激励方程 X Q Q Q Q Q D 12121n 22+==+ 求出D 2得4分X Q Q X Q Q X Q Q X Q Q X Q Q D 12121212121⊕⊕=+++= 求出D 1得4分X Q X Q Z 12+= 求出Z 得3分七、 n 2Q n1Q X 1n 2Q + 1n 1Q +Z0 0 0 0 00 0 1 0 1 00 1 0 0 1 0 0 1 1 1 0 1 1 0 0 1 1 0 1 0 1 1 0 1 1 1 0 0 0 0 1 1 1 0 1 11 1 1 00 2Q 00 01 01 11 101QX 1 11100 2Q 0001 01 11 10 1Q X11 100 2Q 00 01 01 11 10 1Q X(1)说出161的计数长度得6分。
(2)写出W、X、Y、Z函数表达式得6分。
(3)写出输出序列得4分。
北京航空航天大学2006-2007学年《数字电子技术基础》考试A卷班级______________学号_________姓名______________成绩_________2006年9月9日班号学号姓名成绩《数字电子技术基础》补考试卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、最后两页为草稿纸。
题目:一、求解下列问题:(25分)1.求函数BCF=的对偶函数。
(4分)ABADB2.将具有约束项的逻辑函数∑(4mF+∑)15,14(d化简为最简与或式。
(4分)0,2,3,5,7,=)8,10,113.图1中电路为TTL门电路,若用高内阻电压表各图M点的电压,估算一下量测出M点的电压为多少伏,并说明理由。
(5分)图1 4.由555定时器构成的施密特触发器如图2(a)所示,试求:1、在图(b)中画出该电路的电压传输特性曲线;2、如果输入U i为图(c)的波形,画出对应输出U O的波形。
(8分)+6Vo5i(V)u otuu(a) (b) (c)图 25.有一个逐次逼近型8位A/D转换器,若时钟频率为250kHz,完成一次转换需要多长时间?(4分)二、分析由双四选一数据选择器构成的组合电路所实现的逻辑功能,并用74LS138译码器重新实现之。
要求:(1)列出真值表;(2)说明电路功能;(3)在图(b)上直接画出。