CD4689-稳压二极管芯片 Zener Diode Chips

合集下载

CD4049中文资料

CD4049中文资料

CD4049中文资料CD4049 六反相缓冲器/转换器.,CD4049是六反相缓冲器,具有仅用一电源电压(VCC)进行逻辑电平转换的特征。

用作逻辑电平转换时,输入高电平电压(V IH)超过电源电压V CD。

该器件主要用作COS/MOS到DTL/TTL的转换器,能直接驱动两个DTL/TTL负载。

CD4049可替换CD4009,因为CD4049仅需要一电源电压,可取代CD4009用于反相器、电源驱动器或逻辑电平转换器。

CD4049与CD4009引出端排列一致,16引出端是空脚,与内部电路无连接。

若使用时不要求高的漏电流或电压转换,推荐使用CD4049六反相器。

CD4049引脚图:CD4049 内部图Supply Voltage电源电压(VDD) -0.5V to +18V Input Voltage输入电压(VIN) -0.5V to +18VVoltage at Any Output Pin (VOUT)电压在任何输出引脚(输出电压) -0.5V to VDD + 0.5V Storage Temperature Range储存温度范围 (TS) -65? to +150?Dual-In-Line 普通双列封装 700 mW Small Outline 小外形封装 500 mW 焊接温度(TL)(焊接10秒) 260?Supply Voltage电源电压(VDD) 3V to 15V Input Voltage输入电压 (VIN)0V to 15V Voltage at Any Output Pin (VOUT)电压在任何输出引脚(输出电压)0 to VDDCD4049UBC, CD4050BC -40? to +85?-40? +25? +85?VDD = 5V 4 0.03 4.0 30Quiescent Device IDD VDD = 10V 8 0.05 8.0 60 μA Current静态电流VDD = 15V 16 0.07 16.0 120μLOW Level OutputVDD = 5V 0.05 0 0.05 0.05 Voltage 输出低VOLVDD = 10V 0.05 0 0.05 0.05 V 电平电压VDD = 15V 0.05 0 0.05 0.05μHIGH LevelVDD = 5V 4.95 4.95 5 4.95 Output Voltage VOHVDD = 10V 9.95 9.95 10 9.95 V 输出高电平电压VDD = 15V 14.95 14.95 15 14.95μ LOW Level InputVDD =5V, VO =0.5V 1.5 2.25 1.5 1.5 Voltage 输入低VIL 电平电压 VDD = 10V, VO =1V 3.0 4.5 3.0 3.0 V(CD4050BC Only) VDD =15V, VO=1.5V 4.0 6.75 4.0 4.0μ LOW Level InputVDD=5V, VO = 4.5V 1.0 1.5 1.0 1.0 Voltage 输入低VIL 电平电压 VDD=10V, VO = 9V 2.0 2.5 2.0 2.0 V(CD4049UBC Only) VDD=15V,VO= 13.5V 3.0 3.5 3.0 3.0μ HIGH Level InputVDD =5V, VO =4.5V 3.5 3.5 2.75 3.5 Voltage 输入高VIH 电平电压VDD =10V, VO =9V 7.0 7.0 5.5 7.0 V (CD4050BC Only) VDD=15V, VO=13.5V 11.011.0 8.25 11.0μ HIGH Level InputVDD =5V, VO =0.5V 4.0 4.0 3.5 4.0 Voltage 输入高VIH 电平电压VDD = 10V, VO =1V 8.0 8.0 7.5 8.0 V (CD4049UBC Only) VDD=15V, VO =1.5V 12.0 12.0 11.5 12.0LOW Level OutputVDD =5V, VO =0.4V 4.6 4.0 5 3.2 Current 输出低IOL 电平电流 (Note VDD =10V, VO=0.5V 9.8 8.5 12 6.8 mA 4) VDD=15V, VO =1.5V 29 25 40 20 HIGH LevelVDD =5V,VO =4.6V -1.0 -0.9 -1.6 -0.72 Output Current IOH 输出高电平电流 VDD =10V,VO=9.5V -2.1 -1.9 -3.6 -1.5 mA (Note 4) VDD=15V,VO=13.5V -7.1 -6.2 -12 -5-5 VDD= 15V, VIN=0V -0.3 -0.3 -10 -1.0 Input Current 输IIN μA 入电流 VDD =15V, VIN=15V 0.3 0.3 10-5 1.0VDD = 5V 30 65 Propagation Delay Time HIGH-to-LOW Level 传播延迟高tPHL VDD = 10V 20 40 ns 到低VDD = 15V 15 30VDD = 5V 45 85 Propagation Delay Time LOW-to-HIGH Level 传播延迟低tPLH VDD = 10V 25 45 ns 到高VDD = 15V 20 35VDD = 5V 30 60tTHL Transition Time HIGH-to-LOW Level 过渡时间高到低 VDD = 10V 20 40 nsVDD = 15V 15 30VDD = 5V 60 120tTLH Transition Time LOW-to-HIGH Level 过渡时间低到高 VDD = 10V 30 55 nsVDD = 15V 25 45CIN Input Capacitance 输入电容 Any Input 15 22.5 pFCD4049交流特性波形图。

贴片稳压二极管代码W9

贴片稳压二极管代码W9

R
LING
JIE
STAR SEA ELECTRONICS CO.,LTD.
【领先的片式无源器件整合供应商—南京南山半导体有限公司】

|样品申请单模板
第 2 页 共 2 页
Typical Temperature Test Current Coefficent @Izrc Min -3.5 -3.5 -3.5 -3.5 -3.5 -3.5 -3.5 -3.5 -2.7 -2.0 0.4 1.2 2.5 3.2 3.8 4.5 5.4 6.0 7.0 9.2 10.4 12.4 14.4 16.4 18.4 21.4 24.4 27.4 30.4 33.4 mV / C Max 0 0 0 0 0 0 0 0.2 1.2 2.5 3.7 4.5 5.3 6.2 7.0 8.0 9.0 10.0 11.0 13.0 14.0 16.0 18.0 20.0 22.0 25.3 29.4 33.4 37.4 41.2 @Izrc mA 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 2 2 2 2 2
3.86(0.152) 3.56(0.145)
2.84(0.112) 2.54(0.100)
3.9(0.154) 3.7(0.146)
2.7(0.106) 2.6(0.102)
MECHANICAL DATA
.71(0.028) .50(0.020) .15(.006) MAX 1.35(.053) .94(.037) .135(.005) .127(.004) 0.6(.023) 0.5(.020) 1.15(.045) 1.05(.041)
【 领先的片式无源器件整合供应商 — 南京南山半导体有限公司 】

CD4069中文使用手册

CD4069中文使用手册

输入低电平电压
VIL
输出高电平电压
VOH
输出高电平电流
输出低电平电流 输入漏电流 静态电流
i-c
IDD 3.4、交流电气特性 参 数 名 称 符号
交流参数(Tamb =25℃,tr 和 tf ≤ 20ns, CL=50pF)1 测 试 条 件 VDD=5V VDD=10V VDD=15V VDD=5V VDD=10V VDD=15V VDD=5V VDD=10V VDD=15V VDD=5V
(1)
2.SOP 封装:当 Tamb 大于 70℃时,温度每升高 1℃,额定功耗减少 8 mW。
e
引脚 8 9 10 11 12 13 14 符 号 4Y 功 能 数据输出端 4A 5Y 5A 6Y 6A VDD 数据输入端 数据输出端 数据输入端 数据输出端 数据输入端 电源电压 单 位 V V mA mA mA mW ℃ ℃ ℃ ℃
1.0 2.0 2.5 4.95 9.95 14.95 0 0 0 -1.7 -0.64 -1.6 -4.2 0.64 1.6 4.2 0.05 0.05 0.05
±0.1 0.25 0.5 1.0
V V V V V V V V V mA mA mA mA mA mA mA uA uA uA uA
输入高电平电压
i-c
图1 2.2 单个反相器原理图 图2
江苏省无锡市蠡园经济开发区滴翠路 100 号 9 栋 2 层 http://www.i-core. cn 邮编:214072 第 2 页 共 13 页 版本:2012-01-B1
or
e
● ● ● ● ●
全静态工作 提供较宽电压范围:3V~15V 标准对称输出特性 提供较宽温度使用范围:-40℃~125℃ 封装形式:DIP14/SOP14

锁相环芯片CD4046引脚,工作原理及应用电路

锁相环芯片CD4046引脚,工作原理及应用电路

CD4046是通用的CMOS锁相环集成电路,其主要特点是:1.电源电压范围宽(为3V-18V);2. 输入阻抗高(约100MΩ);3. 动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。

图2是CD4046的引脚排列,采用16 脚双列直插式。

图2各引脚功能如下:1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。

2脚相位比较器Ⅰ的输出端。

3脚比较信号输入端。

4脚压控振荡器输出端。

5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。

6、7脚外接振荡电容。

8、16脚电源的负端和正端。

9脚压控振荡器的控制端。

10脚解调输出端,用于FM解调。

11、12脚外接振荡电阻。

13脚相位比较器Ⅱ的输出端。

14脚信号输入端。

15脚内部独立的齐纳稳压管负极。

图3是CD4046内部电原理框图,主要由相位比较Ⅰ、Ⅱ、压控振荡器(VCO)、线性放大器、源跟随器、整形电路等部分构成。

比较器Ⅰ采用异或门结构,当两个输人端信号Ui、Uo的电平状态相异时(即一个高电平,一个为低电平),输出端信号UΨ为高电平;反之,Ui、Uo电平状态相同时(即两个均为高,或均为低电平),UΨ输出为低电平。

当Ui、Uo的相位差Δφ在0°-180°范围内变化时,UΨ的脉冲宽度m亦随之改变,即占空比亦在改变。

从比较器Ⅰ的输入和输出信号的波形(如图4所示)可知,其输出信号的频率等于输入信号频率的两倍,并且与两个输入信号之间的中心频率保持90°相移。

从图中还可知,fout不一定是对称波形。

对相位比较器Ⅰ,它要求Ui、Uo的占空比均为50%(即方波),这样才能使锁定范围为最大。

图3相位比较器Ⅱ是一个由信号的上升沿控制的数字存储网络。

它对输入信号占空比的要求不高,允许输入非对称波形,它具有很宽的捕捉频率范围,而且不会锁定在输入信号的谐波。

它提供数字误差信号和锁定信号(相位脉冲)两种输出,当达到锁定时,在相位比较器Ⅱ的两个输人信号之间保持0°相移。

各种LED恒流驱动及恒流IC芯片盘点

各种LED恒流驱动及恒流IC芯片盘点

各种LED恒流驱动及恒流IC芯片盘点LED恒流驱动简介由于LED是特性敏感的半导体器件,又具有负温度特性,因而在应用过程中需要对其进行稳定工作状态和保护,从而产生了驱动的概念。

LED器件对驱动电源的要求近乎于苛刻,LED不像普通的白炽灯泡,可以直接连接220V的交流市电。

LED是2~3伏的低电压驱动,必须要设计复杂的变换电路,不同用途的LED灯,要配备不同的电源适配器。

国际市场上国外客户对LED驱动电源的效率转换、有效功率、恒流精度、电源寿命、电磁兼容的要求都非常高,设计一款好的电源必须要综合考虑这些因数,因为电源在整个灯具中的作用就好比像人的心脏一样重要。

LED驱动电源把电源供应转换为特定的电压电流以驱动LED发光的电压转换器,通常情况下:LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

而LED驱动电源的输出则大多数为可随LED正向压降值变化而改变电压的恒定电流源。

LED电源核心元件包括开关控制器、电感器、开关元器件(MOSFET)、反馈电阻、输入滤波器件、输出滤波器件等等。

根据不同场合要求、还要有输入过压保护电路、输入欠压保护电路,LED开路保护、过流保护等电路。

LED的恒流驱动用LED作为显示器或其他照明设备或背光源时,需要对其进行恒流驱动,主要原因是:1.避免驱动电流超出最大额定值,影响其可靠性。

2.获得预期的亮度要求,并保证各个LED亮度、色度的一致性3.能有效的避免雷击,电网的浪涌,过电流,过电压的保护,使LED寿命提高。

存在问题:要处理好散热问题,散热问题没有处理好就会影响LED寿命。

目前LED均采用直流驱动,因此在市电与LED之间需要加一个电源适配器即LED驱动电源。

它的功能是把交流市电转换成合适LED的直流电。

根据电网的用电规则和LED的驱动特性要求,在选择和设计LED驱动电源时要考虑到以下几点:1.高可靠性特别像LED路灯的驱动电源,装在高空,维修不方便,维修的花费也大。

常见液晶驱动芯片详解

常见液晶驱动芯片详解

常见液晶驱动芯片详解本文主要是介绍一些常用的 LCD 驱动控制 IC 的型方便学习或正在使用的 LCD 的朋友能够更好地编写 LCD 的 驱动程序。

因此各位朋友在选择 LCD 液晶模块的时候,在考虑到 判别,当然你还需要看你选择的 LCD 模块引脚定 义是固定 支持并行,还是可选择并行或串行的方式。

、字符型 LCD 驱动控制 IC8X 2、16X 1、16X 2、16X 4、20X 2、 20X 4、 40X 4 等字符型 LCD ,基本上都采用的 KS0066 作为 LCD 的驱动 控制器、图形点阵型 LCD 驱动控制 IC 1、点阵数 122X 32--SED1520 2、点阵数 128X 641 )ST7920/ST7921 ,支持串行或并行数据操作方式,内置 中文汉字库2)KS0108, 只支持并行数据操作方式,这个也是最通用号, 串行,还是并行的方式时,可根据其驱动控制IC 的型号来市场上通用的8 X 1、的 12864 点阵液晶的驱动控制 IC(3) ST7565P ,支持串行或并行数据操作方式4) S6B0724, 支持串行或并行数据操作方式(5) T6963C ,只支持并行数据操作方式3、其他点阵数如 192X 64、240X 64、的一般都是采用 T6963c 驱动控制芯片 4、点阵数 320X 240,通用的采用 RA8835见的 . 三 12864 液晶的奥秘CD1601/1602 和 LCD12864 都是通常使用的液晶,有人以为 12864是一个统一的编号,主要是 12864 的液晶驱动都是 样的,其实 12864 只是表示液晶的点阵是 128*64 点阵,而 实际的 12864 有带字库的, 也有不带字库的; 有 5V 电压的, 也有3.3V~5V( 内置升压电路 );归根到底的区别在于驱动控 制芯片, 常用的控制芯片有 ST7920 、KS0108 、T6963C 等等。

2N6849中文资料

2N6849中文资料

Min.
-100
Typ.
Max.
Unit
V
0.30* -2 -4 -100 100 -250 -1000 - 2.1 2.5 3.5 500 300 100 25 13 12 30 70 70 70 45 23 22 60 140 140 140 -6.5
D
W
VGS(th) Gate Threshold Voltage* IGSS IGSS IDSS
diF/dt = 100 A/ms
C

*JEDEC Registered Value 1 Pulse Test: Pulse Width £ 300ms, duty cycle £ 2% 2 Repetitive Rating: Pulse width limited by max. junction temperature 3 VDD = 25V starting Tj = 25.°C, L=17.25mH, RG = 25W, Peak IL = 6.5A
Semelab plc.
Telephone +44(0)1455 556565. Fax +44(0)1455 552612. E-mail: sales@ Website:
Prelim. 9/00
元器件交易网
元器件交易网
LAB
MECHANICAL DATA Dimensions in mm (inches)
SEME
2N6849
P–CHANNEL POWER MOSFETs VDSS ID(cont) RDS(on)
FEATURES
• Single pulse avalanche energy rated • SOA is power dissipation limited • Nanosecond switching speeds • Linear transfer characteristics • High input impedance

LTC3789芯片资料、技术问答,用LTC3789必看!

LTC3789芯片资料、技术问答,用LTC3789必看!

LTC3789芯片资料、技术问答,用LTC3789必看!与非网搜集整理2013.01.15LTC3789 是一款高性能、降压-升压型开关稳压控制器,可以在输入电压高于、低于或等于输出电压的情况下运作。

该器件运用了恒定频率、电流模式架构,故可提供一个高 达600kHz 的可锁相频率,而一个输出电流反馈环路则提供了对电池充电的支持。

凭借 4V 至38V (最大值为 40V) 的宽输入和输出范围以及工作区之间的无缝和低噪声转换,LTC3789 成为了汽车、电信和电池供电型系统的理想选择。

资料分享:【芯片介绍】LTC3789 - 高效率、同步、四开关、降压-升压型控制器【数据手册】LTC3789【设计要点】高效率四开关降压 - 升压型控制器可提供准确的输出电流限值【产品新闻】凌力尔特公司推出效率非常高(可达 98%)的同步降压-升压型DC/DC控制器LTC3789技术问题LTC3789空载损耗大把MODE/PLL引脚连到INTVcc上,设置在脉冲跳跃模式,降低空载功耗了但还是有80MA。

改变频率后也只是稍微减小關於LTC3789啟動時,產生電壓跳動問題敝人目前在使用LTC3789做Buck-boost電路時,遇到離奇的問題,想請教是否有人可以指點指點!!!前面電路是用TI的IC做電壓源與電池的切換~关于LTC3789空载功耗问题我设计的是10V-20V输入,12V/12A输出。

参照的是它12V/12A的DEMO电路。

现在电路带载,升压12V/5A,降压12V/8A。

基本也满足我的要求了。

但是有一个很严重的问题是,这个电路的空载功耗很奇怪。

LTC3789升压降压控制信号出错我设计的一个输入4~24V,输出5V/6A的电路,用的是凌力尔特的LTC3789,开关频率设计的是600KHz,出现了如下问题:输出纹波过大,并且有一定的尖峰,尖峰频率在150KHz左右,空载时的纹波就已经在100mV 了。

4A负载时,纹波峰峰值达到了300~400mV。

8279芯片

8279芯片

8279芯片8279芯片是一种控制器芯片,用于键盘和显示器的控制。

下面是关于8279芯片的1000字介绍。

8279芯片是Intel公司于1977年推出的一个专门用于键盘和显示器的控制器芯片。

这个芯片具有广泛的应用,被广泛用于PC机、电子仪器仪表和工控设备等领域。

8279芯片集成了键盘扫描和显示器控制的多种功能。

它能够接收来自键盘的输入信号,并将其转换为计算机可识别的形式。

同时,它还能够控制显示器的显示,通过向显示器发送相应的指令和数据来实现。

8279芯片具有许多优势和特点。

首先,它具有简单的接口,可以轻松地与其他设备连接。

其次,它具有多种模式,可以灵活地适应不同的应用需求。

例如,它可以通过扫描键盘的方式来获取按键信息,也可以通过中断的方式来获取按键信息,从而满足不同场景下的需求。

另外,它还具有键盘的防抖功能,可以有效地防止键盘抖动带来的误操作。

此外,8279芯片还具有多种显示模式,可以显示不同的字符和图形,方便用户进行信息的展示和交互。

最后,8279芯片还具有识别多个键同时按下的能力,可以实现多键同时输入的功能。

8279芯片的工作原理可以简单描述如下:首先,通过向芯片发送初始化命令来设置芯片的工作模式和功能。

然后,芯片开始从键盘扫描按键信号,并将其转换为计算机可识别的数据。

同时,芯片还会根据设定的显示模式向显示器发送指令和数据,实现相应的显示效果。

当有键按下时,芯片会产生一个中断信号,通知计算机有键按下。

计算机可以通过读取芯片的输出来获取具体按键的信息。

在应用中,8279芯片可以灵活地与其他设备和系统集成。

它可以通过并行接口或串行接口与计算机连接,也可以通过扩展接口与其他设备连接。

通过这种方式,可以实现键盘和显示器与计算机之间的方便和快速的数据交换和信息展示。

总的来说,8279芯片是一种功能强大且应用广泛的控制器芯片。

它的引入和应用,为键盘和显示器的控制提供了方便和灵活性,为人机交互提供了更好的体验。

Cd4046、lm339、lm324、lm386的功能和主要性能参数

Cd4046、lm339、lm324、lm386的功能和主要性能参数

Cd4046、lm339、lm324、lm386的功能和主要性能参数cD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。

CD4046的引脚排列,采用16脚双列直插式,各管脚功能:1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。

2脚相位比较器Ⅰ的输出端。

3脚比较信号输入端。

4脚压控振荡器输出端。

5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。

6、7脚外接振荡电容。

8、16脚电源的负端和正端。

9脚压控振荡器的控制端。

10脚解调输出端,用于FM解调。

11、12脚外接振荡电阻。

13脚相位比较器Ⅱ的输出端。

14脚信号输入端。

15脚内部独立的齐纳稳压管负极。

LM339类似于增益不可调的运算放大器.每个比较器有两个输入端和一个输出端.两个输入端一个称为同相输入端,用“+”表示,另一个称为反相输入端,用“-”表示.用作比较两个电压时,任意一个输入端加一个固定电压做参考电压(也称为门限电平,它可选择LM339输入共模范围的任何一点),另一端加一个待比较的信号电压.当“+”端电压高于“-”端时,输出管截止,相当于输出端开路.当“-”端电压高于“+”端时,输出管饱和,相当于输出端接低电位.两个输入端电压差别大于10mV就能确保输出能从一种状态可靠地转换到另一种状态,因此,把LM339用在弱信号检测等场合是比较理想的.LM339的输出端相当于一只不接集电极电阻的晶体三极管,在使用时输出端到正电源一般须接一只电阻(称为上拉电阻,选3-15K).选不同阻值的上拉电阻会影响输出端高电位的值.因为当输出晶体三极管截止时,它的集电极电压基本上取决于上拉电阻与负载的值.另外,各比较器的输出端允许连接在一起使用.________________________________________________________________LM339集成块内部装有四个独立的电压比较器,该电压比较器的特点是:1)失调电压小,典型值为2mV;2)电源电压范围宽,单电源为2-36V,双电源电压为±1V-±18V;3)对比较信号源的内阻限制较宽;4)共模范围很大,为0~(Ucc-1.5V)Vo;5)差动输入电压范围较大,大到可以等于电源电压;6)输出端电位可灵活方便地选用.LM339集成块采用DIP-14或SOP-14的封装.LM339使用灵活,应用广泛.与IR2339、ANI339、SF339等系列产品兼容.______________________________________________________________LM324是四运放集成电路,它采用14脚双列直插塑料封装,外形如图所示。

CD4689-稳压二极管芯片 Zener Diode Chips

CD4689-稳压二极管芯片 Zener Diode Chips
WITH THE EXCEPTION OF SOLDER REFLOW
MAXIMUM RATINGS
Operating Temperatures: -65°C to +175°C Storage Temperatures: -65°C to +175°C Forward Voltage @ 200 mA: 1.5 Volts maximum
0.01 0.01 0.01 0.01 0.01
VOLTS
1.0 1.0 1.0 1.0 1.0
1.0 1.5 2.0 2.0 2.0
3.0 3.0 4.0 5.0 5.1
5.7 6.2 6.6 6.9 7.6
8.4 9.1 9.8 10.6 11.4
12.1 12.9 13.6 14.4 15.2
CD4713 CD4714 CD4715 CD4716 CD4717
NOMINAL ZENER VOLTAGE
VZ
(Note 3)
VOLTS
1.8 2.0 2.2 2.4 2.7
3.0 3.3 3.6 3.9 4.3
4.7 5.1 5.6 6.2 6.8
7.5 8.2 8.7 9.1 10.0
11.0 12.0 13.0 14.0 15.0
16.7 18.2 19.0 20.4 21.2
22.8 25.0 27.3 29.8 32.6
MAXIMUM DC ZENER CURRENT
lZM
mA
120.0 110.0 100.0 95.0 90.0
85.0 80.0 75.0 70.0 65.0
60.0 55.0 50.0 45.0 35.0
31.8 29.0 27.4 26.2 24.8

稳压模块

稳压模块

芯片简介编辑LM2596系列是德州仪器(TI)生产的3A电流输出降压开关型集成稳压芯片,它内含固定频率振荡器(150KHZ)和基准稳压器(1.23v),并具有完善的保护电路、电流限制、热关断电路等。

利用该器件只需极少的外围器件便可构成高效稳压电路。

提供的有:3.3V、5V、12V及可调(-ADJ)等多个电压档次产品。

此外,该芯片还提供了工作状态的外部控制引脚。

LM2596芯片LM2596系列开关稳压集成电路的主要特性如下:1、输出电压:3.3V、5V、12V及(ADJ)等,最大输出电压37V2、工作模式:低功耗/正常两种模式。

可外部控制3、工作模式控制:TTL电平相容4、所需外部组件:仅四个(不可调);六个(可调)5、器件保护:热关断及电流限制6、封装形式:5脚(TO-220(T);TO-263(S))内部框图编辑LM2596芯片内部框图。

注:此图为TO-220封装形式的内部框图。

LM2596内部包含150KHZ振荡器、1.23v基准稳压电路、热关断电路、电流限制电路、放大器、比较器和内部稳压电路等。

为了产生不同的输出电压通常将比较器的负端接基准电压(1.23V ),正端接分压电阻网络。

其中R1=1KΩ,R2分别为1.7KΩ(3.3v),3.1KΩ(5V),8.8KΩ(12V)、0(-ADJ)。

将输出电压的分压电阻网络的输出同内部基准稳压值1.23V进行比较,若电压有偏差,则可用放大器控制内部振荡器的输出占空比,从而使输出电压保持稳定。

应用实例编辑具体应用时可根据需要选择:LM2596可调电压型、LM2596-5V、LM2596-3.3等定压输出型。

要获得+1.8V输出电压时请选用A图,要获得+3.3V、+5V输出电压时请选用B图。

LM2596支持输出可调,在输入40V时,输出可连续调整为0~37V,典型应用电路如下图:LM2596散热问题编辑LM2596有两种封装形式,5脚TO-220(T);TO-263(S)。

TDA8954TH引脚中文资料

TDA8954TH引脚中文资料
2
SGND
signal ground
3
VDDA
positive analog supply voltage
4
IN2M
channel 2 negative audio input
5
IN2P
channel 2 positive audio input
6
MODE
mode selection input:Standby, Mute or Operatingmode
19
n。c。
not connected
20
VSSP2
channel 2 negative power supply voltage
21
OUT2
channel 2 PWM output
22
BOOT2
channel 2 PWM output
23
VDDP2
channel 2 positive power supply voltage
2诊断输出(开漏;保护功能)
13
PROT
去耦电容器的保护(OCP)
14
VDDP1
1频道正电源电压
15
BOOT1
通道1自举电容器
16
OUT1
1通道的PWM输出
17
VSSP1
通道1负电源电压
18
STABI
内部逻辑电源解耦的稳定剂
19
n。c.
不连接
20
VSSP2
2通道负电源电压
21
OUT2
2通道的PWM输出
22
BOOT2
自举电容通道2
23
VDDP2
正电源电压2通道
24

FPGA可编程逻辑器件芯片EP4CE40F29C7N中文规格书

FPGA可编程逻辑器件芯片EP4CE40F29C7N中文规格书

Chapter 8:High-Speed Differential I/O Interfaces and DPA in Arria II DevicesLocations of the I/O Banks Table 8–3 and Table 8–4 list the maximum number of row and column LVDS I/Ossupported in Arria II GZ devices.EP2AGX260——57(R D or eTx) + 56(Rx, Tx, or eTx)97(R D or eTx) + 96(Rx, Tx, or eTx)Notes to Table 8–2:(1)There are no dedicated SERDES and DPA circuitry in device column I/O banks.(2)R D = True LVDS input buffers with R D OCT support.(3)Rx = True LVDS input buffers without R D OCT support.(4)Tx = True LVDS output buffers.(5)eTx = Emulated LVDS output buffers, either LVDS_E_3R or LVDS_E_1R.(6)The LVDS channel count does not include dedicated clock input pins and PLL clock output pins.Table 8–2.LVDS Channels Supported in Arria II GX Device Column I/O Banks (Note 1), (2), (3), (4), (5), (6)(Part 2 of 2)Device358-Pin FlipChip UBGA 572-Pin FlipChip FBGA 780-Pin FlipChip FBGA 1152-Pin FlipChip FBGA Table 8–3.LVDS Channels Supported in Arria II GZ Device Row I/O Banks (Note 1), (2), (3) Device780-Pin FineLine BGA 1152-Pin FineLine BGA 1517-Pin FineLine BGA EP2AGZ225— 42(Rx or eTx) + 44(Tx or eTx)86(Rx or eTx) + 88(Tx or eTx)EP2AGZ300— 42(Rx or eTx) + 44(Tx or eTx)86(Rx or eTx) + 88(Tx or eTx)EP2AGZ350— 42(Rx or eTx) + 44(Tx or eTx)86(Rx or eTx) + 88(Tx or eTx)Notes to Table 8–3:(1)Rx = true LVDS input buffers with R D OCT, Tx = true LVDS output buffers, eTx = emulated LVDS output buffers (eitherLVDS_E_1R or LVDS_E_3R ).(2)The LVDS Rx and Tx channels are equally divided between the left and right sides of the device, except for the devicesin the 780-pin Fineline BGA. These devices have the LVDS Rx and Tx located on the left side of the device.(3)The LVDS channel count does not include dedicated clock input pins.Table 8–4.LVDS Channels Supported in Arria II GZ Device Column I/O Banks (Note 1), (2), (3)Device780-Pin FineLine BGA 1152-Pin FineLine BGA 1517-Pin FineLine BGA EP2AGZ225— 93(Rx or eTx) + 96 eTx 93(Rx or eTx) + 96 eTx EP2AGZ30068(Rx or eTx) + 72 eTx 93(Rx or eTx) + 96 eTx 93(Rx or eTx) + 96 eTx EP2AGZ35068(Rx or eTx) + 72 eTx 93(Rx or eTx) + 96 eTx 93(Rx or eTx) + 96 eTxNotes to Table 8–4:(1)Rx = true LVDS input buffers without R D OCT, eTx = emulated LVDS output buffers (either LVDS_E_1R orLVDS_E_3R ).(2)The LVDS Rx and Tx channels are equally divided between the top and bottom sides of the device.(3)The LVDS channel count does not include dedicated clock input pins.Chapter 7:External Memory Interfaces in Arria II DevicesDocument Revision History For Arria II GZ devices, the output path is designed to route combinatorial orregistered SDR outputs and full-rate or half-rate DDR outputs from the FPGA core.Half-rate data is converted to full-rate using the HDR block, clocked by the half-rateclock from the PLL.The output-enable path has a structure similar to the output path. You can have acombinatorial or registered output in SDR applications and you can use half-rate orfull-rate operation in DDR applications. Also, the ouput-enable path’sresynchronization registers have a structure similar to the output path registers,ensuring that the output-enable path goes through the same delay and latency as theoutput path.Document Revision HistoryTable7–11 shows the revision history for this document.Table7–11.Document Revision History(Part 1 of 2)Date Version ChangesJune 2011 4.1■Updated Table7–3.■Updated Figure7–11, Figure7–12, Figure7–13, Figure7–14, and Figure7–15.■Minor text edits.December 2010 4.0■Updated for the Quartus II software version 10.1 release.■Added Arria II GZ devices information.■Added Figure7–2, Figure7–10, Figure7–11, Figure7–12, Figure7–13, Figure7–14, Figure7–15, Figure7–17, Figure7–19, Figure7–24, Figure7–26, and Figure7–26.■Added Table7–1, Table7–3, Table7–4, Table7–5, Table7–3, Table7–4, Table7–6, Table7–7, Table7–8, and Table7–9.■Updated Table7–10.■Added “Using the RUP and RDN Pins in a DQ/DQS Group Used for Memory Interfaces in Arria II GZ Devices” and “Arria II GZ Dynamic On-Chip Termination Control” sections.■Minor text edits.July 2010 3.0Updated for Arria II GX v10.0 release:■Updated “Arria II Memory Interfaces Pin S u pport” section by adding reference to the Section I. Device and Pin Planning in volume 2 of the External Memory Interface Handbook and removing “Table 7–1: Memory Interface Pin Utilization”.■Update DLL numbering to match with the Quartus II software.■Minor text edits.November 2009 2.0Updated for Arria II GX v9.1 release:■Updated Table7–1, Table7–2, and Table7–5.■Updated Figure7–1, Figure7–2, Figure7–3, Figure7–11, Figure7–12, Figure7–13, Figure7–15, and Figure7–16.■Updated the “Arria II GX External Memory Interface Features” section.■Added new “Combining ×16/×18 DQ/DQS Groups for ×36 QDR II+/QDR II SRAM Interface” section.■Minor text edits.Chapter 8:High-Speed Differential I/O Interfaces and DPA in Arria II DevicesLVDS Channelsf For specifications and features of the differential I/O standards supported in Arria IIdevices, refer to the I/O Features in Arria II Devices and Arria II Devices Data Sheetchapters.LVDS ChannelsIn Arria II GX devices, there are true LVDS input buffers and LVDS I/O buffers at thetop, bottom, and right side of the device. The LVDS input buffers have 100-Ω on-chipdifferential termination (R D OCT) support. You can configure the LVDS I/O buffers aseither LVDS input (without R D OCT) or true LVDS output buffers. You can alsoconfigure the LVDS pins on the top, bottom, and right sides of the device, as emulatedLVDS output buffers, which use two single-ended output buffers with an externalresistor network to support LVDS, mini-LVDS, and RSDS standards.The Arria II GZ devices support LVDS on both row and column I/O banks. Row I/Ossupport true LVDS input with 100-Ω R D OCT and true LVDS output buffers. ColumnI/Os supports true LVDS input buffers without R D OCT. You can also configure therow and column LVDS pins as emulated LVDS output buffers that use twosingle-ended output buffers with an external resistor network to support LVDS,mini-LVDS, and RSDS standards. Arria II GZ devices offer single-ended I/O refclksupport for the LVDS.Dedicated SERDES and DPA circuitries are implemented on the right I/O banks ofArria II GX devices and row I/O banks of Arria II GZ devices to further enhance theLVDS interface performance in the device. For column I/O banks in Arria II devices,SERDES is implemented in the core logic because there is no dedicated SERDEScircuitry.1When you configure the I/O buffers as LVDS input with R D OCT enabled, you must set both V CCIO and V CCPD to 2.5 V.f For more information about I/O banks, refer to the I/O Features in Arria II Deviceschapter.。

CD 最全中文参考资料 引脚定义 电路连接

CD 最全中文参考资料 引脚定义 电路连接

CD4060CD4060(引脚图,真值表,电气参数及应用电路)CD4060由一振荡器和14级二进制串行计数器位组成,振荡器的结构可以是RC或晶振电路,CR为高电平时,计数器清零且振荡器使用无效。

所有的计数器位均为主从触发器。

在CP1(和CP0)的下降沿计数器以二进制进行计数。

在时钟脉冲线上使用斯密特触发器对时钟上升和下降时间无限制。

CD4060引脚图:CD4060引脚功能图CD4060内部结构图:CD4060内部方框图CD4060电气参数:Recommended Operating Conditions 建议操作条件:CD4060典型应用电路CD4060B典型振荡器连接:上图-RC振荡器下图-晶体振荡器CD4060秒脉冲发生器电路:图2 CD4060秒脉冲发生器脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz的秒脉冲。

如晶振为32768 Hz,通过15次二分频后可获得1Hz的脉冲输出,电路图如图2所示。

CD4060定时电路由CD4060和CD4027构成的50Hz振荡器电路本振荡器能产生交变的50Hz脉冲方波,其占空比为50%.可供某些反相器电路应用。

该方波发生器由14级计数、振荡器()。

双J-K触发器();运算放大器(LM324)和少量的分立元件等组成。

电路的振荡由CD4060(IC1)外加晶振完成,用电阻R1限制振荡回路功耗,R2是偏置电阻。

为了启动和维持电路的振荡,用电阻R1提供必需的最小值跨导。

振荡的频率经"14"级分频,得到200Hz,再由CD4060的第③脚输出。

200tHz频率又由双J-K触发器进一步"4分频,获得50Hz信号。

该50Hz由CDD4027的15出,同时在14脚还产生与15脚的互补(相位差180.)频率信号。

频率的占空比仍是50%.50Hz的方波由运算放大器LM324的A1、A2进行缓冲处理,在其①脚和⑦脚获得相位相反的方波输出,可供一些反相器电路应用。

4459电源芯片引脚参数

4459电源芯片引脚参数

4459电源芯片引脚参数电源芯片是一种广泛应用于各种电子设备中的集成电路芯片,用于管理和稳定电源供应。

它们通常具有多个引脚,每个引脚都有不同的功能和参数,以下是一些常见的电源芯片引脚参数:1.输入电压(VIN):这是电源芯片所能接受的输入电压的范围。

输入电压通常在规格书中标注为最小值和最大值,以确保芯片正常工作。

2.输出电压(VOUT):这是从电源芯片输出的电压。

输出电压可以是固定值或可调节的,不同的电源芯片可能具有不同的输出电压范围。

3.输出电流(IOUT):这是电源芯片所能提供的输出电流的最大值。

输出电流通常在规格书中标注为最大值,以确保芯片在一定负载下稳定工作。

4.输入电流(IIN):这是电源芯片从输入端消耗的电流。

输入电流通常包括静态电流和负载电流两部分,规格书中通常标注平均输入电流或最大输入电流。

5. 效率 (Efficiency):这是电源芯片将输入电能转换为输出电能的比例。

效率通常作为百分比来表示,高效率的电源芯片可以减少能量损失和降低发热。

6. 输出波纹 (Output Ripple):这是电源芯片输出电压中的波动量,通常以毫伏为单位。

输出波纹越小,表示输出电压更为稳定。

7. 过压保护 (Over Voltage Protection):这是电源芯片的保护机制之一,用于检测和处理输出电压超过设定范围的情况,以保护设备免受损坏。

8. 过流保护 (Over Current Protection):这是电源芯片的另一种保护机制,用于检测和处理输出电流超过设定值的情况,以防止设备过载而损坏。

9. 温度范围 (Operating Temperature Range):这是电源芯片能够正常工作的温度范围。

温度范围通常在规格书中标注为最小温度和最大温度。

10. 引脚排列 (Pinout):这是电源芯片引脚的排列方式,不同的电源芯片可能有不同的引脚排列,需要根据规格书来正确连接。

电源芯片引脚参数的具体数值和定义可能会因不同的电源芯片而有所不同,需要仔细查看对应的规格书和数据表来确认。

常用CD系列系列IC功能大全

常用CD系列系列IC功能大全

常用CD系列系列IC功能大全常用集成电路功用(含CD;74系列)2007/04/22 14:2520106 前置放大器258N 分离式双电源双运放4N25 光电耦合晶体管输出4N25MC 光电耦合晶体管输出4N26 光电耦合晶体管输出4N27 光电耦合晶体管输出4N28 光电耦合晶体管输出4N29 光电耦合达林顿输出4N30 光电耦合达林顿输出4N31 光电耦合达林顿输出4N32 光电耦合达林顿输出4N33 光电耦合达林顿输出4N33MC 光电耦合达林顿输出4N35 光电耦合达林顿输出4N36 光电耦合晶体管输出4N37 光电耦合晶体管输出4N38 光电耦合晶体管输出4N39 光耦可控硅输出6N135 高速光耦晶体管输出6N136 高速光耦晶体管输出6N137 高速光耦晶体管输出6N138 光电耦合达林顿输出6N139 光电耦合达林顿输出74F00 高速四2输入与非门74F02 高速四2输入或非门74F04 高速六反相器74F08 高速四2输入与门74F10 高速三3输入与门74F139 高速双2-4线译码/驱动器74F14 高速六反相斯密特触发74F151 高速双2-4线译码/驱动器74F153 高速双4选1数据选择器74F157 高速双4选1数据选择器74F161 高速6D型触发器74F174 高速6D型触发器74F175 高速4D型触发器74F244 高速八总线3态缓冲器74F245 高速八总线收发器74F32 高速四2输入或门74F373 高速8D锁存器74F38 高速四2输入或门74F74 高速双D型触发器74F86 高速四2输入异或门CA3140 单BIMOS运行CA3240 单BIMOS运行CD4001 4二输入或非门CD4002 双4输入或非门CD4006 18位静态移位寄存器CD4007 双互补对加反相器CD4009 六缓冲器/转换-倒相CD4010 六缓冲器/转换-正相CD40103 同步可预置减法器CD40106 六斯密特触发器CD40107 双2输入与非缓冲/驱动CD4011 四2输入与非门CD40110 计数/译码/锁存/驱动CD4012 双4输入与非门CD4013 置/复位双D型触发器CD4014 8位静态同步移位寄存CD4015 双4位静态移位寄存器CD4016 四双向模拟数字开关CD4017 10译码输出十进制计数器CD40174 6D触发器CD40175 4D触发器CD4018 可预置1/N计数器CD4019 四与或选择门CD40192 BCD可预置可逆计数器CD40193 二进制可预置可逆计数器CD40194 4位双相移位寄存器CD4020 14位二进制计数器CD4021 8位静态移位寄存器CD4022 8译码输出8进制计数器CD4023 三3输入与非门CD4024 7位二进制脉冲计数器CD4025 三3输入与非门CD4026 十进制/7段译码/驱动CD4027 置位/复位主从触发器CD4028 BCD十进制译码器CD4029 4位可预置可逆计数器CD4030 四异或门CD4031 64位静态移位寄存器CD4032 三串行加法器CD4033 十进制计数器/7段显示CD4034 8位静态移位寄存器CD4035 4位并入/并出移位寄存器CD4038 3位串行加法器CD4040 12位二进制计数器CD4041 四原码/补码缓冲器CD4042 四时钟D型锁存器CD4043 四或非R/S锁存器CD4044 四与非R/S锁存器CD4046 锁相环CD4047 单非稳态多谐振荡器CD4048 可扩充八输入门CD4049 六反相缓冲/转换器CD4050 六正相缓冲/转换器CD4051 单8通道多路转换/分配CD4052 双4通道多路转换/分配CD4053 三2通道多路转换/分配CD4056 7段液晶显示译码/驱动CD4060 二进制计数/分频/振荡CD4063 四位数值比较器CD4066 四双相模拟开管CD4067 16选1模拟开关CD4068 8输入端与非/与门CD4069 六反相器CD4070 四异或门CD4071 四2输入或门CD4072 双四输入或门CD4073 三3输入与门CD4075 三3输入与门CD4076 4位D型寄存器CD4077 四异或非门CD4078 八输入或/或非门CD4081 四输入与门CD4082 双4输入与门CD4085 双2组2输入与或非门CD4086 可扩展2输入与或非门CD4093 四与非斯密特触发器CD4094 8位移位/贮存总线寄存CD4096 3输入J-K触发器CD4098 双单稳态触发器CD4099 8位可寻址锁存器CD4502 可选通六反相缓冲器CD4503 六同相缓冲器CD4504 六电平转换器CD4508 双4位锁存器CD4510 BCD可预置可逆计数器CD4511 BCD7段锁存/译码/驱动CD4512 8通道数据选择器CD4513 BCD7段锁存/译码/驱动CD4514 4-16线译码器CD4515 4-16线译码器CD4518 双BCD加法计数器CD4520 双二进制加法计数器CD4521 24位分频器CD4522 可预置BCD1/N计数CD4526 可预置二进制1/N计数CD4527 BCD系数乘发器CD4528 双单稳态触发器CD4531 12位奇偶校验电路CD4532 8位优先编码器CD4538 双精密单稳态触发器CD4539 双四路输据选择器CD4541 可编程振荡/计时器CD4543 7段锁存/译码/驱动CD4553 3位BCD计数器CD4555 双4选1译码器CD4556 双4选1译码器CD4557 1-64位可变长度寄存器CD4558 BCD-7段译码器CD4560 BCD码加法器CD4561 BCD转换成9的补码输出CD4566 工业定时基准发生器CD4569 双4位可编程1/NBCD CD4583 双斯密特触发器CD4584 4斯密特触发器CD4585 4位数值比较器CD4599 8位总线相容寻址锁存器DS12887 非易失实时时钟芯片H11A2 光电耦合晶体管输出H11D1 光电耦合高压晶体管输出H11G2 光电耦合电阻达林顿输出ICL7106 3位ADC/驱动LCDICL7107 3位半ADC/驱动LED ICL7109 4位半ADC/驱动LED ICL7129 4位半ADC/LCD驱动ICL7135 ADC/LCD驱动BCD输出ICL7136 3位半CMOSADC/LCD驱动ICL7218 CMOS低功耗运算放大器ICL7650 整零运放斩波ICL7652 整零运放斩波ICL7660 CMOS直流-直流转换器ICL8038 函数信号发生器ICL8049 反对数放大器L3845 中继接口电路LF347N 宽带JFET输入四运放LF351N 宽带JFET输入运放LF353N JFET输入宽带运放LF355N JFET输入运放LF357N JFET宽带非全裣运放LF398N 采样/保持电路LF412N 低偏差飘移输入运放LM148J 通用四运放LM1875T 无线电控制/接收器LM224J 四运放(工业级)LM24J 四运放(军用级)LM2901N 四电压比较器LM2904N 四运放LM301AN 通用运算放大器LM308N 单比较器LM311P 单比较器LM317K 可调三端稳压器/3A LM317L 可调三端稳压器/100mA LM317T 可调三端稳压器/1.5A LM318 高速宽带运放LM324K 通用四运放LM331N V-F/F-V转换器LM336 5V 基准电压电路LM336-2.5V 基准电压电路LM337T 基准电压电路1ALM338K 可调三端稳压器5ALM339N 四比较器LM348N 四741运放LM358N 低功耗双运放LM361N 高速差动比较器LM386N 声频功率放大器LM3914N 十段点线显示驱动LM393N 低功耗低失调双比较器LM399H 精密基准源(6.9)LM723CN 可调正式负稳压器LM733CN 视频放大器LM741CN 双运放LM741J 单运放MC1377 彩色电视编码器MC1403 精密电压基准源(2.5) MC1413 周边七段驱动阵列MC1416 周边七段驱动陈列MC14409 二进制脉冲拨号器MC14433 3位半A/D转换器MC14489 多字符LED显示驱动器MC145026 编码器MC145027 译码器MC145028 译码器MC145030 编码译码器MC145106 频率合成器MC145146 4位数据总线MOC3020 光耦可控硅驱动输出MOC3021 光耦可控硅驱动输出MOC3023 光耦可控硅驱动输出MOC3030 光耦可控硅驱动输出MOC3040 光耦过零触发可控硅输出MOC3041 光耦过零触发可控硅输出MOC3061 光耦过零触发可控硅输出MOC3081 光耦过零触发可控硅输出NE521 高速双差分比较器NE5532 双运放NE5534 双运放NE555J 时基电路军品极NE555N 单运放NE556 双级型双时基电路NE564 锁相环NE565 锁相环NE567 音调译码器NE592 视频放大器OP07 低噪声运放OP27 超低噪声精密运放OP37 超低噪声精密运放PC814 单光耦PC817 单光耦SG3524 PWM解调调制器SG3525 PWM解调调制器SN7404 六反相器SN7406 六反相缓冲器/驱动器SN7407 六缓冲器/驱动器SN7414 六缓冲器/驱动器SN7416 六反相缓冲器/驱动器SN7440 六反相缓冲器/驱动器SN7497 六反相缓冲器/驱动器SN74HC00 四2输入与非门SN74HC02 四2输入或非门SN74HC03 四2输入或非门SN74HC04 六反相器SN74HC05 六反相器SN74HC08 四2输入与门SN74HC10 三3输入与非门SN74HC107 双J-K触发器SN74HC11 三3输入与门SN74HC113 双J-K负沿触发器SN74HC123 双稳态多谐振荡器SN74HC125 三态缓冲器SN74HC126 四三态总线缓冲器SN74HC132 二输入与非缓冲器SN74HC137 二输入与非缓冲器SN74HC138 3-8线译码/解调器SN74HC139 双2-4线译码/解调器SN74HC14 六反相器/斯密特触发SN74HC148 8选1数据选择器SN74HC151 双4选1数据选择器SN74HC154 4-16线多路分配器SN74HC157 四2选1数据选择器SN74HC161 4位二进制计数器SN74HC163 4位二进制计数器SN74HC164 8位串入并出移位寄存器SN74HC165 8位移位寄存器SN74HC173 4D型触发器SN74HC174 6D触发器SN74HC175 4D型触发器SN74HC191 二进制同步可逆计数器SN74HC20 双四输入与门SN74HC21 双四输入与非门SN74HC221 双单稳态多谐振荡器SN74HC238 3-8线译码器SN74HC240 八缓冲器SN74HC244 八总线3态输出缓冲器SN74HC245 八总线收发器SN74HC251 三态8-1数据选择器SN74HC259 8位可寻址锁存器SN74HC266 四2输入异或非门SN74HC27 三3输入与非门SN74HC273 8D型触发器SN74HC30 八输入端与非门SN74HC32 四2输入或门SN74HC367 六缓冲器/总线驱动器SN74HC368 六缓冲器/总线驱动器SN74HC373 8D锁存器SN74HC374 8D触发器SN74HC393 双4位二进制计数器SN74HC4028 7级二进制串行加数器SN74HC4046 锁相环SN74HC4050 六同相缓冲器SN74HC4051 8选1模拟开关SN74HC4053 三2选1模拟开关SN74HC4060 14位计数/分频/振荡器SN74HC4066 四双相模拟开关SN74HC4078 3输入端三或门SN74HC42 BCD十进制译码器SN74HC4511 7段锁存/译码驱动器SN74HC4520 双二进制加法计数器SN74HC541 8位三态输出缓冲器SN74HC573 8位三态输出D型锁存器SN74HC574 8D型触发器SN74HC595 8位移位寄存器/锁存器SN74HC73 双J-K触的器SN74HC74 双D型触发器SN74HC76 双J-K触的器SN74HC86 四2输入异或门SN74HCT04 六反相器SN74LS03 四2输入与非门SN74LS04 六反相器SN74LS05 六反相器SN74LS06 六反相缓冲器/驱动器SN74LS07 六缓冲器/驱动器SN74LS08 四2输入与非门SN74LS09 四2输入与非门SN74LS10 三3输入与非门SN74LS107 双J-K触发器SN74LS109 正沿触发双J-K触发器SN74LS11 三3输入与非门SN74LS112 双J-K负沿触发器SN74LS113 双J-K负沿触发器SN74LS114 双J-K负沿触发器SN74LS12 三3输入与非门SN74LS121 单稳态多谐振荡器SN74LS122 单稳态多谐振荡器SN74LS123 双稳态多谐振荡器SN74LS124 双压控振荡器SN74LS125 三态缓冲器SN74LS126 四3态总线缓冲器SN74LS13 三3输入与非门SN74LS131 3-8线译码器SN74LS132 二输入与非触发器SN74LS133 13输入与非门SN74LS136 四异或门SN74LS137 地址锁存3-8线译码器SN74LS138 3-8线译码/转换器SN74LS139 双2-4线译码-转换器SN74LS14 六反相器.斯密特触发SN74LS145 BCD十进制译码/驱动器SN74LS147 10-4线优先编码器SN74LS148 8-3线优先编码器SN74LS15 三3输入与非门SN74LS151 8选1数据选择器SN74LS153 双4选1数据选择器SN74LS154 4-16线多路分配器SN74LS155 双2-4线多路分配器SN74LS156 双2-4线多路分配器SN74LS157 四2选1数据选择器SN74LS158 四2选1数据选择器SN74LS16 六反相缓冲器/驱动器SN74LS160 同步BDC十进制计数器SN74LS161 4位二进制计数器SN74LS162 同步BDC十进制计数器SN74LS163 4位二进制计数器SN74LS164 8位串入并出移位寄存SN74LS165 8位移位寄存器SN74LS166 8位移位寄存器SN74LS168 4位可逆同步计数器SN74LS169 4位可逆同步计数器SN74LS17 六反相缓冲器/驱动器SN74LS170 4x4位寄存器堆SN74LS172 16位多通道寄存器堆SN74LS173 4D型寄存器SN74LS174 6D型触发器SN74LS175 4D烯触发器SN74LS176 可预置十进制计数器SN74LS181 运算器/函数发生器SN74LS182 超前进位发生器SN74LS183 双进位保存全价器SN74LS189 64位随机存储器SN74LS190 同步BCD十进制计数器SN74LS191 二进制同步可逆计数器SN74LS192 BCD-同步可逆计数器SN74LS193 二进制可逆计数器SN74LS194 双向通用移位寄存器SN74LS195 并行存取移位寄存器SN74LS196 可预置十进制计数器SN74LS197 可预置二进制计数器SN74LS20 双4输入与门SN74LS21 双4输入与门SN74LS22 双4输入与门SN74LS221 双单稳态多谐振荡器SN74LS238 3-8线译码/多路转换器SN74LS240 八缓冲/驱动/接收器SN74LS241 八缓冲/驱动/接收器SN74LS242 四总线收发器SN74LS243 四总线收发器SN74LS244 八缓冲/驱动/接收器SN74LS245 八总线收发器SN74LS247 BCD-七段译码驱动器SN74LS248 BCD-七段译码驱动器SN74LS249 BCD-七段译码驱动SN74LS25 双4输入与门SN74LS251 三态8-1数据选择器SN74LS253 双三态4-1数据选择器SN74LS256 双四位选址锁存器SN74LS257 四3态2-1数据选择器SN74LS258 四2选1数据选择器SN74LS259 8位可寻址锁存器SN74LS26 四2输入与非门SN74LS260 双5输入或非门SN74LS261 2x4位二进制乘发器SN74LS266 四2输入异或非门SN74LS27 三3输入与非门SN74LS273 八进制D型触发器SN74LS275 七位树型乘法器SN74LS276 四J-K触发器SN74LS279 四R-S触发器SN74LS28 四输入端或非缓冲器SN74LS280 9位奇偶数发生校检器SN74LS283 4位二进制全加器SN74LS290 十进制计数器SN74LS293 4位二进制计数器SN74LS295 4位双向通用移位寄存器SN74LS30 八输入端与非门SN74LS32 四2输入或门SN74LS33 四2输入或门SN74LS365 六缓冲器带公用启动器SN74LS366 六缓冲器带公用启动器SN74LS367 六总线三态输出缓冲器SN74LS368 六总线三态输出反相器SN74LS37 四输入端与非缓冲器SN74LS373 8D锁存器SN74LS374 8D触发器SN74LS375 4位双稳锁存器SN74LS377 8位单输出D型触发器SN74LS38 双2输入与非缓冲器SN74LS386 四2输入异或门SN74LS390 双十进制计数器SN74LS393 双4位二进制计数器SN74LS40 四输入端与非缓冲器SN74LS42 BCD-十进制译码器SN74LS47 BCD-七段译码驱动器SN74LS48 BCD-七段译码驱动器SN74LS49 BCD-七段译码驱动器SN74LS51 三3输入双与或非门SN74LS54 四输入与或非门SN74LS55 四4输入与或非门SN74LS573 8位三态输出D型锁存器SN74LS574 8位D型触发器SN74LS63 六电流读出接口门SN74LS670 8位数字比较器SN74LS684 8位数字比较器SN74LS73 双J-K触发器SN74LS74 双D触发器SN74LS75 4位双稳锁存器SN74LS76 双J-K触发器SN74LS78 双J-K触发器SN74LS83 双J-K触发器SN74LS85 4位幅度比较器SN74LS86 四2输入异或门SN74LS88 4位全加器SN74LS90 4位十进制波动计数器SN74LS91 8位移位寄存器SN74LS92 12分频计数器SN74LS93 二进制计数器SN74LS95 4位并入并出寄存器SN74LS96 5位移位寄存器SN74LSO1 四2输入与非门SN74LSO2 四2输入与非门SN74LSOO 四2输入与非门TIL113 光电耦合达林顿输出TIL117 光电耦合TLL逻辑输出TL062 低功耗JEFT输入双运放TL072 低噪声JEFTTLP521-1 单光耦TLP521-2 双光耦TLP521-4 四光耦TLP621 四光耦UC3842 WM电流型控制器UC3845 PWM电流型控制器ULN2003 周边七段驱动陈列ULN2004 周边七段驱动陈列ULN2803 周边八段驱动陈列ULN2804 周边八段驱动陈列VD5026 编码器VD5027 译码器。

LTC3789_引脚说明

LTC3789_引脚说明

目录LTC3789中文说明 (2)简介 (2)LTC3789引脚说明 (2)运行说明: (3)主回路控制 (3)内部/外部电源 (3)内部电荷泵 (4)关机和启动 (4)电源开关控制 (4)降压区域(V IN >>V OUT) (5)降压-升压区域(V IN≈V OUT) (6)升压区域(V IN<<V OUT) (7)轻负载电流运行 (8)输出过压保护 (8)恒流调节 (8)频率选择和锁相环(FREQ引脚和MODE/PLLIN引脚) (8)电源就绪(PGOOD引脚) (8)短路保护,电流限制和电流限值折返保护 (9)应用信息: (9)R SENSE的选择和最大电流输出 (9)设定输入/输出电流极限值 (10)斜率补偿 (10)锁相环和频率同步 (11)电感的选择 (11)输入和输出滤波电容的选择 (11)功率MOSFET的选择和效率的注意事项 (11)肖特基二极管(D1,D2)的选择 (11)INTV CC稳压器和EXTV CC (11)输出电压设定 (12)顶部MOSFET的驱动电源(C A,D A,C B,D B) (12)欠压锁定 (12)软启动功能 (13)故障保护:电流限制和电流折返 (13)效率方面的考虑 (13)设计例程 (13)选择MOSFET开关管 (13)PCB布局检查列表 (13)LTC3789中文说明简介LTC3789是一种高性能降压-升压型开关稳压器,它可以工作在输入电压高于,低于或等于输出电压几种模式。

LTC3789具有恒定频率,它的电流模式架构允许高达600KHz的锁相频率,而输出电流反馈环路提供用于电池充电。

LTC3789具有4V到38V(最大40V)的宽电压输入和输出范围。

并且运行区域无缝隙,低噪声。

因此LTC3789是汽车、电信和电池供电系统的理想选择。

通过MODE/PLL引脚可以决定LTC3789控制器的运行模式。

MODE/PLLIN引脚可用于在脉冲跳跃模式和强制连续模式操作之间进行选择,或使IC 同步至一个外部时钟。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档