数电复习题(含答案)分解

合集下载

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题1 一位十六进制数可以用 C 位一进制数来表示。

A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。

A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数电复习题

数电复习题

答案:
《数字电子技术》复习题
第 8 页 共 21 页
4、已知电路及 CP、A 的波形如图 5(a)(b)所示,设触发器的初态均为“0” ,
试画出输出端 B 和 C 的波形。
答:
5、用 T 触发器和异或门构成的某种电路如图 6(a)所示,在示波器上观察到波 形如图 6(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并 标明 T 的取值。
D、F=A+B C 4、下列图中的逻辑关系正确的是 ( B )
A.Y= A B
B.Y= ABC
C.Y= AB
5、Y (A,B,C, )=∑m(0,1,4,5)逻辑函数的化简式为( C ) A、Y=AB+BC+ABC B、Y=A+B C、Y= B
6、 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
答案:T=1, 连线 F CP Q ,图略。 6. 请画出题图电路的 Q0、Q1 的输出波形,假设初始状态皆为 0
1 CP A
Q0
1J C1 1K 1J C1 1K
Q1
CP A Q0
1
Q1
《数字电子技术》复习题
第 9 页 共 21 页
五、设计题 1、请用与非门、或非和非门设计一个故障显示电路,要求: (1)两台电机同时工作时 F1 灯亮 (2)两台电机都有故障时 F2 灯亮 (3)其中一台电机有故障时 F3 灯亮。 解答 令逻辑变量 A、B 表示两台电机的工作状态:正常工作为“1” ,有故障为“0” 。 从题意,可令 F1、F2、F3 分别表示 3 个灯的状态:灯亮“1” ,灯不亮为“0” 。 1.真值表: A B F1 F2 F3 0 0 0 1 0 0 1 0 0 1 1 0 0 0 1 1 1 1 0 0 2. 逻辑表达式:F1= AB F2= A B A B F3= A B+A B =A B= F1 F 2 3.电路图(略) 2、试用 74LS138 和适当门电路实现逻辑函数 L(A、B、C)=∑m(0、2、3、4、 7) 答案:

数电复习题和答案

数电复习题和答案

数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。

答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。

答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。

答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。

答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。

布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。

2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。

答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。

常见的时序逻辑电路包括触发器、寄存器和计数器等。

四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。

答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。

化简后的表达式为Y = A + B'。

五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。

答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。

工作原理是,每个时钟脉冲触发所有触发器同时更新状态。

其特点是计数速度快,计数精度高,但电路复杂度较高。

六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。

答案:3位二进制计数器可以采用3个D触发器串联实现。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数电技术复习题答案

数电技术复习题答案

数电技术复习题答案一、填空题1. 逻辑门电路中,基本的逻辑运算有与、或、非、与非、或非、异或和同或。

2. 触发器按功能可分为SR触发器、JK触发器、D触发器和T触发器。

3. 在数字电路中,常用的编码方式有二进制编码、BCD编码、格雷码等。

4. 计数器按照计数方式可分为同步计数器和异步计数器。

5. 一个4位二进制计数器可以表示的最大十进制数是15。

二、选择题1. 下列哪个不是基本的逻辑运算?A. 与B. 或C. 非D. 加答案:D2. D触发器的输出状态取决于哪个输入端的状态?A. D端B. Q端C. Q非端D. 时钟端答案:A3. 一个3位二进制计数器可以表示的最大十进制数是?A. 7B. 8C. 9D. 10答案:A4. 格雷码转换为二进制码时,相邻的两个码组之间只有一位二进制数不同,这种编码方式的优点是?A. 便于计算B. 便于存储C. 抗干扰能力强D. 便于转换答案:C三、简答题1. 请简述什么是同步计数器和异步计数器,并说明它们的主要区别。

同步计数器是指所有触发器的时钟输入端都连接在一起,由同一个时钟信号控制。

而异步计数器中,每个触发器的时钟输入端是独立的,可以由不同的时钟信号控制。

主要区别在于同步计数器的所有触发器同时更新状态,而异步计数器的触发器状态更新是逐个进行的。

2. 说明D触发器和JK触发器在功能上的主要区别。

D触发器的输出状态仅取决于D端的输入状态,而JK触发器的输出状态取决于J和K两个输入端的状态。

D触发器通常用于数据锁存,而JK触发器由于其复杂的功能,可以用于更复杂的时序控制。

四、计算题1. 给定一个4位二进制计数器,其初始状态为0000,试计算经过5个时钟脉冲后的计数器状态。

初始状态为0000,经过5个时钟脉冲后,计数器状态依次为0001、0010、0011、0100、0101。

2. 若有一个8位二进制计数器,其初始状态为10101010,经过3个时钟脉冲后,计数器的状态是什么?初始状态为10101010,经过3个时钟脉冲后,计数器状态依次为10101011、10101100、10101101。

数字电子技术试题库及答案解析

数字电子技术试题库及答案解析

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .164. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 00B. 00C. 11D. 005.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. B. C. D.6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D.Q n+1 = B11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。

(完整版)数电各章复习题及答案

(完整版)数电各章复习题及答案

第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。

A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。

A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。

A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。

A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。

A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。

A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。

A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。

A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。

A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。

数电期末考试题及答案解析

数电期末考试题及答案解析

数电期末考试题及答案解析一、选择题1. 在数字电路中,最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:C解析:在数字电路中,最基本的逻辑关系是反相器(非逻辑),它是所有其他逻辑门的基础。

2. 下列哪个不是组合逻辑电路的特点?()A. 无记忆功能B. 输出只依赖于当前输入C. 输出可以延迟输入D. 结构简单答案:C解析:组合逻辑电路的特点是无记忆功能,输出只依赖于当前输入,结构简单,而输出不能延迟输入。

3. 触发器的主要用途是()。

A. 实现组合逻辑B. 实现时序逻辑C. 作为放大器使用D. 作为电源答案:B解析:触发器是一种具有记忆功能的电路元件,主要用于实现时序逻辑。

二、填空题1. 一个4位二进制计数器可以计数到 _________ 。

答案:15解析:4位二进制计数器的计数范围是从0到2^4-1,即从0到15。

2. 一个D触发器的Q端在时钟信号的上升沿触发时,Q端输出的是_________ 。

答案:D输入端的当前状态解析:D触发器在时钟信号的上升沿触发时,Q端输出的是D输入端的当前状态。

三、简答题1. 解释什么是同步时序逻辑电路和异步时序逻辑电路的区别。

答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,触发器在时钟信号的上升沿或下降沿同时触发。

而异步时序逻辑电路中的触发器没有统一的时钟信号,触发器的触发时间取决于输入信号的变化。

解析:同步时序逻辑电路的优点是设计简单,易于实现同步操作,但可能存在时钟偏斜和传播延迟问题。

异步时序逻辑电路的优点是不受时钟信号限制,可以灵活设计,但设计复杂,难以实现大规模集成。

四、计算题1. 假设有一个4位二进制计数器,初始状态为0000,求在经过10个时钟周期后计数器的状态。

答案:1010解析:4位二进制计数器从0000开始计数,每经过一个时钟周期,计数器的状态依次为0001、0010、0011、0100、0101、0110、0111、1000、1001、1010。

数字电子技术基础复习题及答案.doc

数字电子技术基础复习题及答案.doc

复习题一、填空题L (48)10 =( _______________________ )2=( _________________ )16=( )8421BCD =( )余三码2.2015个1异或的结果为______________ o3.三态门的输出是1态、__________ 和__________ -4.一个8线-3线编码器,当输入人匕匕蛉乙呂«人=00100000时,输出代码是_______ o5.若将一个异或门(输入为A、B)当作反相器来使用,则输入A、B端 _____________ o6.逻辑函数式Y = AB^(CDy,其反函数尸二__________________________ o7.555定时器可以组成____________ 、 _____________ 、________________ o&用5级触发器组成20进制计数器,其无效状态个数为___________ 。

9.一个四位二进制减法计数器,其状态初始值为1010,经过100个时钟周期以后,该计数器的状态值为___________ O10.______________________________________ 如(110011)2为有符号数,则其反码为______________________________________________ ,补码为______________1 1 ( 1A) ]6 =( __________________ )2=( __________________ )8=( )10=( )8424BCD12 个201同或的结果为 ________________ 。

13.三态门的输出可以并联使用,实现____________________ 功能14.一个8线・3线优先编码器,输入高屯平有效,£最优先,当YoYMYMYMYKllOlllO时,输出代码是________ 。

数电试题和答案解析[五套]。

数电试题和答案解析[五套]。

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试题一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,13,15)=BD A +2) AC AD B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

数字电子技术复习题三套含答案

数字电子技术复习题三套含答案

复习题一1.下列四个数中,与十进制数(163)10不相等的是D 、(203)8 2.N 个变量可以构成多少个最大项C 、2N3.下列功能不是二极管的常用功能的是C 、放大5.译码器的输入地址线为4根,那么输出线为多少根( 16 )6.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是00→117.一个4K 赫兹的方波信号经4分频后,下列说法错误的是B 、周期为2π×10-3秒 8.用PROM 来实现组合逻辑电路,他的可编程阵列是(或阵列 ) 9.A/D 转换器中,转换速度最高的为( A 、并联比较型 )转换 10.MAXPLUS-II 是哪个PLD 厂家的PLD 开发软件( B 、Altera 1.存储器按存取方式可分为三类,即:1. SAM , RAM , ROM2.设4位逐次逼近型A/D 转换器的电压转换范围为0-15V ,采用四舍五入法量化,模拟输入电压为8.59V ,转换的逼近过程是(其中括号中用✓表示保留,×表示不保留 1000(✓ )→1100(× )→1010(× )→1001(✓ )→10013.时序电路中的时序图的主要作用是:用于在实验中测试检查电路得逻辑功能和用于计算机仿真模拟 4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有滞后特性 5.既能传送模拟信号,又能传送数字信号的门电路是. CMOS 传输门三、简答题(每小题5分,共10分)1.请写出RS 、JK 、D 、T 触发器的状态转移方程,并解释为什么有的触发器有约束方程。

2.请回答两个状态等价的条件是什么?四、分析题(25分)1.分析如图由3线-8线译码器74LS138构成的电路,写出输出S i 和C i 的逻辑函数表达式,说明其逻辑功能。

(6分)2 1 4&74LS1381 02 43 5 6 7C i-1 B i A iS i C i& &12.问图示电路的计数长度N 是多少?能自启动吗?画出状态转换图。

10套数字电路复习题带完整答案

10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

(完整版)数字电路期末复习含答案

(完整版)数字电路期末复习含答案

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +AB A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案

数字电子技术复习题一、单选题1、以下式子中不正确的是( )A. 1A A •=B. A A A +=C. B A B A +=+D. 11A +=2、在数字电路中,稳态时三极管一般工作在( )状态。

在图示电路中,若0i u <,则三极管T( ),此时uo =( )A .放大,截止,5VB .开关,截止,C .开关,饱和,D .开关,截止,5V3、N 个变量可以构成( )个最小项。

A. NB. 2N C 、 2ND 、 2N-1 TTL 门电路,为了使输出等于,4、图中电路为选择正确答案( )。

A .正确,错误,错误B .正确,错误,正确C .正确,正确,正确D .正确,正确,错误5、TTL 门电路输入端悬空时,应视为( );(高电平,低电平,不定)。

此时如用万用表测量其电压,读数约为( )(,0V ,)。

A .不定B .高电平,C .低电平,0VD .高电平, 6、一个64选1的数据选择器有( )个选择控制信号输入端。

A .6B .16C .32D .64 7、设计计数器时应选用( )。

A .锁存器B .边沿触发器C .同步触发器D .施密特触发器8、欲将频率为f 的正弦波转换成为同频率的矩形脉冲,应选用( )。

A .多谐振荡器B .施密特触发器C .单稳态触发器D .'T 触发器 9、一片64k ×8存储容量的只读存储器(ROM ),有( )。

条地址线和8条数据线 条地址线和16条数据线 条地址线和8条数据线 条地址线和16条数据线10、ROM 必须在工作( )存入数据,断电( )数据;RAM 可以在工作中( )读写数据,断电( )数据。

A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失 11、若逻辑表达式F A B =+,则下列表达式中与F 相同的是( ) A.F AB = B.F AB = C. F A B =+ D.不确定 12、下列电路中,不属于组合电路的是:( ) A.数字比较器; B.寄存器; C.译码器; D.全加器;13、不能用来描述组合逻辑电路的是:( )A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有( ) A.复位法 B.预置数法 C.级联复位法 D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是( )个。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数 电 复 习 题选择题:1.下列四个数中,与十进制数(163)10不相等的是( D )A 、(A3)16B 、(10100011)2C 、(000101100011)8421BCD D 、(203)82.N 个变量可以构成多少个最小项( C )A 、NB 、2NC 、2ND 、2N -13.下列功能不是二极管的常用功能的是( C )A 、检波B 、开关C 、放大D 、整流4..将十进制数10)18(转换成八进制数是 ( B )A 、20B 、22C 、21D 、235.译码器的输入地址线为4根,那么输出线为多少根( C )A 、8B 、12C 、16D 、206.能把正弦信号转换成矩形脉冲信号的电路是(D )A 、多谐振荡器B 、D/A 转换器C 、JK 触发器D 、施密特触发器7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( A )A 、m2B 、 m5C 、m3D 、 m78.用PROM 来实现组合逻辑电路,他的可编程阵列是( B )A 、与阵列B 、或阵列C 、与阵列和或阵列都可以D 、以上说法都不对9.A/D 转换器中,转换速度最高的为( A )转换A 、并联比较型B 、逐次逼近型C 、双积分型D 、计数型10.关于PAL 器件与或阵列说法正确的是 ( A )A 、 只有与阵列可编程B 、 都是可编程的C 、 只有或阵列可编程D 、 都是不可编程的11. 当三态门输出高阻状态时,输出电阻为 ( A )A 、无穷大B 、约100欧姆C 、无穷小D 、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f ax Im 的关系是(C ) A 、 f s ≥f ax Im B 、f s ≤f ax Im C 、f s ≥2f ax Im D 、 f s ≤2f ax Im13. 下列说法不正确的是( C )A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是( B )A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器15. 下列描述不正确的是(A )A .触发器具有两种状态,当Q=1时触发器处于1态B .时序电路必然存在状态循环C .异步时序电路的响应速度要比同步时序电路的响应速度慢D .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为( B )。

A .模拟信号 B.数字信号17.组合逻辑电路通常由( A )组合而成。

A .门电路 B.触发器 C.计数器18.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。

A .111 B.010 C.000 D.10119.十六路数据选择器的地址输入(选择控制)端有( C )个。

A .16 B.2 C.4 D.820.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( C )。

A .4:6 B.1:10 C.4:10 D.2:421.函数()B A A F ⊕=的结果是 ( C )A.ABB. B AC.B AD. B A22.ROM 属于( A )。

A.组合逻辑电路 B.时序逻辑电路23.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( A )。

A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—000024. 一个二进制序列检测电路,当输入序列中连续输入5位数码均为1时,电路输出1,则同步时序电路最简状态数为( B )A. 4B. 5C. 6D. 725. 可以直接现与的器件是( A )A. OC门B. I2L门C. ECL门D. TTL门26. 16个触发器构成计数器,该计数器可能的最大计数模值是( D )A. 16B. 32C.162D. 21627. 用1K×1位的RAM扩展成4K×2位应增加地址线( B )根。

A.1B.2C.3D.428. 能把正弦信号转换成矩形脉冲信号的电路是( D )A.多谐振荡器B.D/A转换器C.JK触发器D.施密特触发器29. 接通电源就能输出矩形脉冲波形的是( A )A.多谐振荡器B.D/A转换器C.JK触发器D.施密特触发器30.在函数F=AB+CD的真值表中,F=1的状态有多少个?( D )。

A、2B、4C、6D、7E、1631.对于题图1所示波形,其反映的逻辑关系是:( B )图1A、与非关系;B、异或关系;C、同或关系;D、或关系;E、无法判断。

32、矩形脉冲信号的参数有 D 。

A.周期B.占空比C.脉宽D.以上都是33、电路的输出态不仅与当前输入信号有关,还与前一时刻的电路状态有关,这种电路为( B )。

A.组合电路B.时序电路34、米利和莫尔型时序电路的本质区别是( B )A 、没有输入变量。

B 、当时的输出只和当时电路的状态有关,和当时的输入无关。

C 、没有输出变量。

D 、当时的输出只和当时的输入有关,和当时电路状态无关。

35、十进制数25用8421BCD 码表示为 B 。

A.10 101B.0010 0101C.100101D.101036、下列各函数等式中无冒险现象的函数式有 D 。

A.B A AC C B F ++= B.B A BC C A F ++= C.B A B A BC C A F +++= D.C A B A BC B A AC C B F +++++= E.B A B A AC C B F +++= 37、在下列逻辑电路中,不是组合逻辑电路的有D 。

A.译码器B.编码器C.全加器D.寄存器38、把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。

A.4B.5C.9D.2039、N 个触发器可以构成最大计数长度(进制数)为 D 的计数器。

A.NB.2NC.N 2D.2N40、同步时序电路和异步时序电路比较,其差异在于后者 B 。

A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关41、寻址容量为16K ×8的RAM 需要 C 根地址线。

A.4B.8C.14D.16E.16K42、只读存储器R OM 中的内容,当电源断掉后又接通,存储器中的内容D 。

A.全部改变B.全部为0C.不可预料D.保持不变43、将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为 A 。

A.采样B.量化C.保持D.编码44、若某A D C 取量化单位△=81REF V ,并规定对于输入电压I u ,在0≤I u <81REF V时,认为输入的模拟电压为0V ,输出的二进制数为000,则85REF V ≤I u <86REF V 时,输出的二进制数为 B 。

A.001B.101C.110D.11145、指出下列电路中能把串行数据转换为并行数据的是( C )A 、J K 触发器B 、3线-8线译码器C 、移位寄存器D 、十进制计数器46、逻辑函数F=)(B A A ⊕⊕ = A 。

A.BB.AC.B A ⊕D. B A ⊕47、在何种输入情况下,“与非”运算的结果是逻辑0。

DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是148、若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。

A.5B.6C.10D.5049、在下列逻辑电路中,不是组合逻辑电路的有 D 。

A.译码器B.编码器C.全加器D.寄存器50、下列逻辑电路中为时序逻辑电路的是 C 。

A.变量译码器B.加法器C.数码寄存器D.数据选择器51、随机存取存储器具有 A 功能。

A.读/写B.无读/写C.只读D.只写52、寻址容量为16K ×8的RAM 需要 C 根地址线。

A.4B.8C.14D.16E.16K53、用二进制码表示指定离散电平的过程称为 D 。

A.采样B.量化C.保持D.编码54、将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为 B 。

A.采样B.量化C.保持D.编码填空题:1. 数制转换: (8F)16 = (143 )10= (10001111 )2 = (217 )8。

2. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93)。

3. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =(D C AB D C A B ⋅+⋅⋅) 4. 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。

5. 在TTL 门电路的一个输入端与地之间接一个10K Ω电阻,则相当于在该输入端输入(高)电平;在CMOS 门电路的输入端与电源之间接一个1K Ω电阻,相当于在该输入端输入(高)电平。

6.晶体三极管在工作时,发射结和集电结均处正向偏置,该晶体管工作在(饱和导通)状态。

7. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为(10111111)。

8. 一个10位地址码、8位输出的ROM ,其存储容量为(8K 或213)。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有(11)根地址线,有(16)根数据读出线。

10 .能够实现“线与”的TTL 门电路叫(OC 门)。

11.按逻辑功能的不同特点,数字电路可分为(组合逻辑电路) 和(时序逻辑电路)两大类。

12.在逻辑电路中,三极管通常工作在( 饱和)和( 截止)状态13.(406)10=(0100 0000 0110)8421BCD14.一位数值比较器的逻辑功能是对输入的( A 和B 两个)数据进行比较,它有( Y A >B )、( Y A <B )、( Y A=B )三个输出端。

15.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

16.单稳态触发器有两个工作状态(稳态)和( 暂稳态 ),其中(暂稳态)是暂时的。

17.一般ADC 的转换过程由( 采样 )、( 保持 )、( 量化 ) 和( 编码 )4个步骤来完成。

相关文档
最新文档