数字电路与数字逻辑练习题
数字电路与逻辑设计习题及参考答案
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
·C=C 2 +1=10 <1 +1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1 B . 2 C . 4 D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10 B .(127)10 C .(128)10 D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
C.B A ⊕D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。
A .A+B +C C.(A+B )(A+C ) +C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
101 010112.不与十进制数()10等值的数或代码为 C 。
A .(0101 8421BCD B .16 C .2 D .813.以下参数不是矩形脉冲信号的参数 D 。
A.周期 B.占空比 C.脉宽 D.扫描期 14.与八进制数8等值的数为: BA. 2B.16C. )16D. 215. 常用的BCD码有 D 。
A.奇偶校验码B.格雷码码 D.余三码16.下列式子中,不正确的是(B)+A=A B.A A1⊕=⊕=A ⊕=A17.下列选项中,______是TTLOC门的逻辑符号。
《数字集成电路》期末试卷(含答案)
浙江工业大学 / 学年第一学期 《数字电路和数字逻辑》期终考试试卷 A姓名 学号 班级 任课教师一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。
错填、不填均无分。
1.十进制数(68)10对应的二进制数等于 ;2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、逻辑电路图、波形图和硬件描述语言(HDL )法等,其中 描述法是基础且最直接。
3.1A ⊕可以简化为 。
4.图1所示逻辑电路对应的逻辑函数L 等于 。
A B L≥1&CYC图1 图25.如图2所示,当输入C 是(高电平,低电平) 时,AB Y =。
6.两输入端TTL 与非门的输出逻辑函数AB Z =,当A =B =1时,输出低电平且V Z =0.3V ,当该与非门加上负载后,输出电压将(增大,减小) 。
7.Moore 型时序电路和Mealy 型时序电路相比, 型电路的抗干扰能力更强。
8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 状态。
9.JK 触发器的功能有置0、置1、保持和 。
10.现有容量为210×4位的SRAM2114,若要将其容量扩展成211×8位,则需要 片这样的RAM 。
二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
11.十进制数(172)10对应的8421BCD 编码是 。
【 】A .(1111010)8421BCDB .(10111010)8421BCDC .(000101110010)8421BCD D .(101110010)8421BCD12.逻辑函数AC B A C B A Z +=),,(包含 个最小项。
【 】A .2B .3C .4D .513.设标准TTL 与非门AB Z =的电源电压是+5V ,不带负载时输出高电平电压值等于+3.6V ,输出低电平电压值等于0.3V 。
[东北师范大学]《数字电路与数字逻辑》20春在线作业1-4
【奥鹏】-[东北师范大学]数字电路与数字逻辑20春在线作业1 试卷总分:100 得分:100第1题,组合逻辑电路的输出和()的状态有关。
A、输出B、输入C、输入和输出正确答案:B第2题,逻辑代数由逻辑变量集、逻辑常量及其()构成.A、逻辑运算B、程序C、符号D、伪代码正确答案:A第3题,将十六进制数E3.14B转换为二进制数是:()A、10011110.001011100010B、11000111.010*********C、11100011.000101001011D、11101010.110010110101正确答案:C第4题,ispEXPERT设计输入不可采用()A、原理图B、硬件描述语言C、功能模拟D、混合输入正确答案:C第5题,555定时器不可以组成( )A、多谐振荡器B、单稳态触发器C、施密特触发器D、JK触发器正确答案:D第6题,组合电路()。
A、可能出现竞争冒险B、一定出现竞争冒险C、状态改变时,可能出现竞争冒险正确答案:C第7题,电路具有两个稳定状态,在无外来触发信号作用时,电路将()。
A、自动变化B、保持原状态不变C、不确定正确答案:B第8题,PLSI器件的实现功能的核心部分是()A、通用逻辑块(GLB)B、总体布线池(GRP)C、输出布线池(ORP)D、输入输出单元正确答案:A第9题,描述小规模时序逻辑电路的有效的方法是()A、方程法B、状态表/状态转换表C、状态图/状态转换图D、时序图方法正确答案:A第10题,组合电路是由()。
A、门电路构成B、触发器构成C、A和B正确答案:A第11题,下列关于GAL说法正确的是()A、与阵列可编程B、或阵列可编程C、或阵列固定D、与阵列可固定正确答案:A,C第12题,PLS2000与3000系列中基本逻辑单元与PLS1000系列不同之处是()A、全局时钟结构B、I/O单元C、输出使能结构D、输出布线池结构正确答案:A,B,C,D第13题,最常用的两种整形电路是()。
数字逻辑第1章习题
高位
低位
所以:(44.375)10=(101100.011)2。 采用基数连除、连乘法,可将十进制数转换 为任意的N进制数。
5 、用代数法化简下列逻辑函数并变换为最简与 或式。
解:本题主要考查对逻辑代数基本公式、定理的 掌握与熟练程度。
6 、用卡诺图化简下列逻辑函数: 解:本题考查用卡诺图化减逻辑函数的能力。
CA CB BA L
第一章 数字电路基础
习题集
1、 将二进制数1101010.01转换成八进制数。
解:二进制数转换为八进制数: 将二进制数由小 数点开始,整数部分向左,小数部分向右,每3位 分成一组,不够3位补零,则每组二进制数便是一 位八进制数。
001
101
010 . 010 = (152.2)8
2、将八进制数(374.26)8转换为二进制数:
2 2 2 2 2 2
44
余数
低位
22 „„„ 0=K0 11 „„„ 0=K1 5 „„„ 1=K2 2 „„„ 1=K3 1 „„„ 0=K4 0 „„„ 5 1=K 高位
0.375 × 2 整数 0.750 „„„ 0=K-1 0.750 × 2 1.500 „„„ 1=K-2 0.500 × 2 1.000 „„„ 1=K-3
0001 1101 0100 .0110 = (1D4.6)16
4 、将十进制数(44.375)10转换为二进制数
解:采用的方法 — 基数连除、连乘法
原理:将整数部分和小数部分分别进行转换, 转 换后再合并。 整数部分采用基数连除法,先得到的余数为低位, 后得到的余数为高位。 小数部分采用基数连乘法,先得到的整数为高位, 后得到的整数为低位。
则:
7 、三个人表决一件事情,结果按“少数服从多数” 的原则决定,试建立该逻辑函数的真值表。 解:本题考查逻辑函数建立的方法与真值表表示 方法。
数字逻辑、数电试卷【含答案】 (25)
第3章习题一、单选题1.1个触发器可记录一位二进制代码,它有(C )个稳态。
A)0 B)1 C)2 D)32.对于JK触发器,若J=K,则可完成(C )触发器的逻辑功能。
A)D B)RS C)T D)T'3.对于JK触发器,若K=J则可完成(A )触发器的逻辑功能。
A)D B)RS C)T D)T'4.基本RS锁存器输入端禁止的情况为(A )。
A)R=1 S=1 B)R=1 S=1C)R=0 S=0 D)RS=05.触发器的异步置位端Set、Clr不能同时取值为(A )。
A)Set=1,Clr=1 B)Set=0,Clr=0C)Set=1,Clr=0 D)Set=0,Clr=16.JK触发器在J、K端同时输入高电平,处于(D )功能。
A)置0 B)置1 C)保持D)翻转7.时序逻辑电路的特点是(C )。
A)仅由门电路组成B)无反馈通路C)有记忆功能D)无记忆功能8.4个触发器构成的8421BCD码计数器共有(A )个无效状态。
A)6 B)8 C)10 D)49.4位二进制计数器计数容量为(C )。
A)4 B)8 C)16 D)1010.要构成五进制计数器,至少需要(D )个触发器。
A)2 B)3 C)4 D)511.N进制计数器的特点是设初态后,每来(C )个Clk,计数器又重回初态。
A)N-1 B)N+1 C)N D)2N12.将两片4位二进制同步加法计数器芯片级联,最大可构成(C )进制计数器。
A)16 B)255 C)256 D)10013.由4个触发器组成的二进制加法计数器,当初始状态为1010时,经过(C )个Clk脉冲,计数器的状态会变为0101。
A)4 B)10 C)11 D)1614.触发器符号中Clk输入端的小圆圈表示(D )。
A)高电平有效B)低电平有效C)上升沿触发D)下降沿触发二、判断题1. 触发器有互补的输出,通常规定Q=1、Q=0称触发器为0态。
(✗)2. D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。
数字逻辑10套题
《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。
2.()2=()10。
3.()10=( ) 8421-BCD。
4.A⊕0= 。
5.大体门电路包括、、。
6.A⊙B= 。
7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。
8.数字逻辑电路包括两类,别离是电路和电路。
9.JK触发器的特性方程是。
10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。
11.F(A,B,C,D)=CD,它包括了个最小项。
12.A(A+B)= 。
13.F=AB+AC,这种形式的逻辑函数表达式称为。
14.F=A·B·A·C这种形式的逻辑函数表达式称为。
15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。
16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。
17.设计一个25进制计数器,最少需要个触发器。
二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。
当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。
东师《数字电路与数字逻辑》20春在线作业2答案041
(单选题)1: PAL的中文全称是()
A: 通用阵列逻辑
B: 现场可编程门阵列
C: 可编程逻辑阵列
D: 可编程阵列逻辑
正确答案: D
(单选题)2: 将幅值上,时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为()A: 采样
B: 量化
C: 保持
D: 编码
正确答案: B
(单选题)3: 8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中
A: 1
B: 2
C: 4
D: 8
正确答案: D
(单选题)4: 施密特触发器有()
A: 两个稳态
B: 一个稳态,两个暂稳态
C: 一个稳态,一个暂稳态
D: 两个暂稳态
正确答案: A
(单选题)5: 将二进制数000100000011.0010转换为十进制数是:()
A: 252.125
B: 225.125
C: 259.125
D: 255.125
正确答案: C
(单选题)6: 多余输入端可以悬空使用的门是()。
A: 与非门
B: TTL与非门
C: 或非门
D: 亦或门
正确答案: B
(单选题)7: ispEXPERT设计输入不可采用()
A: 原理图。
东师《数字电路与数字逻辑16秋在线作业2
东师《数字电路与数字逻辑16秋在线作业2东北师范⼤学东师数字电路与数字逻辑16秋在线作业2⼀、单选题(共10 道试题,共30 分。
)1. 同步时序电路和异步时序电路⽐较,其差异在于后者()A. 没有触发器B. .没有统⼀的时钟脉冲控制C. 没有稳定状态D. 输出只与内部状态有关正确答案:2. 在布尔逻辑中,每个逻辑变量的取值只有()种可能。
A. 1B. 2C. 3D. 4正确答案:3. GAL的中⽂全称是()A. 通⽤阵列逻辑B. 现场可编程门阵列C. 可编程逻辑阵列D. 可编程阵列逻辑正确答案:4. ⼀位8421BCD码计数器⾄少需要()个触发器A. 3B. 4C. 5D. 10正确答案:5. 2421码110010111110转换为⼗进制数是:()A. 26.48B. 23.84C. 65.286. 寄存器是⽤来暂存数据的()部件。
A. 物理B. 物理和逻辑C. 逻辑正确答案:7. 随机存储器具有()功能A. 读/写B. ⽆读/写C. 只读D. 只写正确答案:8. 随机存储器具有()功能A. 读/写B. ⽆读/写C. 只读D. 只写正确答案:9. 在使⽤多⽚DAC0832 进⾏D/A 转换,并分别输⼊数据的应⽤中,它的两极数据锁存结构可以()A. 保证各模拟电压能同时输出B. 提⾼D/A转换速度C. 提⾼D/A 转换速度D. 增加可靠性正确答案:10. 触发器可以记忆()位⼆值信号。
A. 1B. 2C. 4D. 8正确答案:数字电路与数字逻辑16秋在线作业2⼆、多选题(共10 道试题,共30 分。
)B. 画出表⽰该逻辑式的卡诺图C. 找出可以合并的最⼩项D. 选取化简后的乘积项。
正确答案:2. ROM的⼀般结构由哪⼏部分组成()A. 地址译码器B. 指令译码器C. 存储矩阵D. 读出电路正确答案:3. 进程语句的组成部分有()A. 敏感表B. 进程C. 结束D. 实体正确答案:4. PLS2000与3000系列中基本逻辑单元与PLS1000系列不同之处是()A. 全局时钟结构B. I/O单元C. 输出使能结构D. 输出布线池结构正确答案:5. 为了消除电平异步时序电路中反馈回路间的临界竞争,状态编码时通常采⽤( )的⽅法。
数字逻辑试题及答案
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。
2. 一个2输入的与门,当输入都为高电平时,输出为______。
3. 布尔代数的基本定理包括______、结合律、分配律等。
4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。
5. 4位二进制计数器的计数范围是从______到1111。
6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。
《数字电路与数字逻辑》练习题
《数字电路与数字逻辑》练习题一一、填空1.将下列二进制数转为十进制数(1001011)B =()D (11.011)B =()D2.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码(+122)=()真值=()原码=()反码=()补码3.把下列4个不同数制的数(376.125)D 、(110000)B 、(17A)H 、(67)O (按从大到小的次序排列()>()>()>()。
将下列各式变换成最简与或式的形式=+B AB ()=+AB A ()=++BC C A AB ()4.将下列二进制数转为十进制数(101000)B =()D (11.0101)B =()D5.将下列十进制数转为二进制数,八进制数和十六进制数(0.8125)=()B =()O =()H(254.25)=()B =()O =()H6.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+125)=()真值=()原码=()反码=()补码(—42)=()真值=()原码=()反码=()补码7.逻辑函数C A CD AB F ++=的对偶函数F '是__________________________;其反函数F 是_________________________。
8.当j i ≠时,同一逻辑函数的最小项=⋅j i m m _________;两个最大项=+j i M M ___________。
9.(43.5)10=(_________)2=(_________)16。
10.n个输入端的二进制译码器,共有_________个输出端,对于每一组输入代码,将有_________个输出端具有有效电平。
11.将下列二进制数转为十进制数(1010001)B=()D(11.101)B=()D12.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码(+254.25)=()真值=()原码=()反码=()补码13.把下列4个不同数制的数(76.125)D、(27A)H、(10110)B、(67)O按从大到小的次序排列()>()>()>()。
数字逻辑与数字电路习题【有答案】
《数字逻辑与数字电路》习题案例(计算机科学与技术专业)2011年7月计算机与信息学院计算机科学技术系一、选择题1.十进制数33的余3码为 。
A. B. C. D.2.二进制小数-0.0110的补码表示为 。
A .0.1010B .1.1001C .1.0110D .1.10103.两输入与非门输出为0时,输入应满足 。
A .两个同时为1B .两个同时为0C .两个互为相反D .两个中至少有一个为04.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A . 9B .7C .16D .不能确定5. 下列逻辑函数中,与A F =相等的是 。
)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F6. 设计一个6进制的同步计数器,需要 个触发器。
)(A 3 )(B 4 )(C 5 )(D 67. 下列电路中,属于时序逻辑电路的是 。
)(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器8. 列电路中,实现逻辑功能n n Q Q =+1的是 。
)(A )(B9. 的输出端可直接相连,实现线与逻辑功能。
)(A 与非门 )(B 一般TTL 门)(C 集电极开路OC 门 )(D 一般CMOS 门10.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码11.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码12.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 16CP QCP QCPQ 0 CP13.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.D.1010114.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)1015.与十进制数(53.5)10等值的数或代码为。
《数字电路与数字逻辑》练习题答案
《数字电路与数字逻辑》练习题一答案一、 填空 1、75 3.375 2、11110103、(17A )H >(376.125)D >(67)O >(11000)B4. 40,3.31255. 0.1101B ,0.61O ,0.DH11111110.01B ,376.4O ,FE .4H6. +1111101,01111101,01111101,01111101 —101010,1101010,1010101,10101107.))()((C A D C B A +++ ))()((C A D C B A +++ 8.0 19.101011.1 2B.8 10.n2 1 11、81,3.62512、11111110.01, 11111110.01, 11111110.01, 11111110.01 13、(27A )H >(76.125)D >(67)O >(10110)B14、Q n , 1 15、9, 8 16、4 17、(3FFF)H18、B A A+B AB+C 19、32进制20. 56,2.812521. 100101B ,45O ,25H101.0101B ,5.24O ,5.5H22. +1111100,01111100,01111100,01111100—11101,111101,100010,100011 23. A B ,A,AB + AC ,A+B C24.(4E.4)16=(1001110.01)2=(116.2)8=(1111000.00100101)842125、(10011001)余3码 (1010101)格雷码26.10101 11010 1101127、输入原来状态28、(A+C)(B+C)29、10,830、T触发器31、随机存取存储器RAM 只读存储器ROM32、833、CBACABABC++34、CBBA+++35,6.562536. 110011,63,33;101.0101,5.24, 5.5 37. +1101000,01101000,01101000,01101000;-100111,1100111,1011000,101100138.A B,A, A + B , A +BC二、单项选择题:12345678910A B C C C D B C C C三简答题1.2.(1))(BCABDADBDCDCBA或++++(2)BAF⊕=异或操作3.分析以下电路,说明电路功能。
东师数字电路与数字逻辑17春在线作业2满分答案2
B.正确
满分:2分
正确答案:A
12.计数器的模是指对输入的计数脉冲的个数。
A.错误
B.正确
满分:2分
正确答案:A
13.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
A.错误
B.正确
满分:2分
正确答案:A
14.动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失
A.错误
B.正确
满分:2分
正确答案:B
15.多谐振荡器的输出信号的周期与阻容元件的参数成正比。
A.错误
B.正确
满分:2分
正确答案:B
16.对于PLA,它的与阵列和或阵列都是不可编程的
A.错误
B.正确
满分:2分
正确答案:A
17.施密特触发器可将任意波形变换成矩形脉冲
A.错误
B.正确
满分:2分
正确答案:B
18.实体(Entity)类似于原理图中的符号(Symbol),它描述模块的具体功能
满分:3分
正确答案:D
3.在数字电路中,用来存放二进制数据或代码的电路称为().
A.寄存器
B.转发器
C.存储器
满分:3分
正确答案:A
4.下列逻辑电路中为时序逻辑电路的是()
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
满分:3分
正确答案:C
5.在使用多片DAC0832进行D/A转换,并分别输入数据的应用中,它的两极数据锁存结构可以()
A.保证各模拟电压能同时输出
B.提高D/A转换速度
C.提高D/A转换速度
D.增加可靠性
满分:3分
正确答案:A
东师19秋《数字电路与数字逻辑》在线作业1
B.置0或置1
C.置0
答案:B
6.多余输入端可以悬空使用的门是()。
A.或非门
B.亦或门
C.与非门
D.TTL与非门
答案:D
7.寄存器是用来暂存数据的()部件。
A.逻辑
B.物理和逻辑
C.物理
答案:A
8.二进制数100111011转换为八进制数是:()
A.543
B.473
C.456
D.164
答案:B
东师19秋《数字电路与数字逻辑》在线作业1
试卷总分:100 得分:100
一、单选题(共 10 道试题,共 30 分)
1.下列不属于简单PLD的是()
A.PLA
B.PAL
C.GAL
D.CPLD
答案:D
2.无论是那一种ADC,都是要把()
A.连续的模拟量转换成连续的数字量
B.连续的模拟量转换成离散的数字量
A.维持阻塞D触发器
B.利用CMOS传输门的边沿触发器
C.主从RS
D.JK触发器
答案:ABCD
三、判断题(共 20 道试题,共 40 分)
21.施密特触发器可用于将三角波变换成正弦波。
答案:错误
22.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。
答案:错误
31.十进制数(9)10比十六进制数(9)16小。
答案:错误
32.在一个8位的存储单元中,能够存储的最大无符号整数(256)10。
答案:错误
33.多谐振荡器的输出信号的周期与阻容元件的参数成正比。
答案:正确
34.将模拟量转换为数字量的装置称为A/D转换器
数字电路与数字逻辑练习题
一、填空 1. 数制变换:a) 将十进制数175转换成二进制数为____、十六进制为 、八进制为 。
b) 二进制数(111010010)2对应的十六进制数是____、八进制为 、十进制为 。
c) (16.52)8=( )2 =( )16=( )10 d) (17)10=( )2 =( )16=( )8 2. 编码:a) (1000)自然二进制码=( )余3码 ,(110100)2=( )BCD 。
b) (15.5)10=( )8421BCD =( )余3 BCD 。
c) (38)10用8421BCD 码表示为 。
d) 二进制数(-100000)的原码为___、补码为___。
e) [X] 反=10111,则[X]补= ,[X]原= ,[X] 真值= 。
g) [X] 补=10110,则[X]反= ,[X]原= ,[X] 真值= 。
3. 一种进位计数包含两个基本因素:_____和_____。
4. 常见的BCD 编码中,有权码有____、____,无权码有___、___。
5. 如采用奇偶校验传送的数据部分为0111001,则所加奇校验位应为_____,偶校验位应为_____。
6. 逻辑代数的基本运算有:___、___、___。
7. 当决定一事件的条件中,只要具备一个条件,事件就会发生,称这种关系为“____”逻辑关系,或称为___关系。
8. 真值表如下表,写出F1、F2、F3、F4的逻辑关系表达式 。
9. 逻辑函数B A A F +=以最小项形式表示为____,可化简为 。
10. 逻辑函数B A B A F +=的对偶函数='F __,反函数=F 。
11. 逻辑函数)D A (C C B B A F +++=的对偶函数='F ___,反函数=F 。
12. 逻辑函数)D A (C B A F ++= 的对偶函数='F ,反函数=F 。
13. 为使A =F ,则B 应为何值(高电平或低电平)?B : B : B :14. 设C A C B A Y +=,则A 、B 、C 的取值组合有 种,其中有 种的取值组合使Y=1,分别是A 、B 、C 的取值组合为: ;若把该函数表示为最小项的形式,则Y=____。
《数字电路与数字逻辑》练习题
《数字电路与数字逻辑》练习题一一、填空1.将下列二进制数转为十进制数(1001011)B = ( )D (11.011)B = ( )D2.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码(+122)=( )真值 = ( )原码=( )反码 = ( )补码3.把下列4个不同数制的数(376.125)D 、(110000)B 、(17A)H 、(67)O ( 按从大到小的次序排列( )>( )>( )>( ) 。
将下列各式变换成最简与或式的形式=+B AB ( )=+AB A ( )=++BC C A AB ( )4.将下列二进制数转为十进制数(101000)B = ( )D (11.0101)B = ( )D5.将下列十进制数转为二进制数,八进制数和十六进制数(0.8125)= ( )B = ( )O = ( )H(254.25)= ( )B = ( )O = ( )H6.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+125)=( )真值 = ( )原码=( )反码 = ( )补码(—42)=( )真值 = ( )原码=( )反码 = ( )补码7.逻辑函数C A CD AB F ++=的对偶函数F '是__________________________;其反函数F 是_________________________。
8.当j i ≠时,同一逻辑函数的最小项=⋅j i m m _________;两个最大项=+j i M M ___________。
9.(43.5)10=(_________)2=(_________)16。
10.n 个输入端的二进制译码器,共有_________个输出端,对于每一组输入代码,将有_________个输出端具有有效电平。
11.将下列二进制数转为十进制数(1010001)B = ( )D (11.101)B = ( )D 12.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+254.25)=( )真值 = ( )原码 =( )反码 = ( )补码13.把下列4个不同数制的数(76.125)D 、(27A)H 、(10110)B 、(67)O 按从大到小的次序排列( )>( )>( )>( ) 。
数字逻辑与数字电路习题
《数字逻辑与数字电路》习题案例(计算机科学与技术专业)2011年7月计算机与信息学院计算机科学技术系一、选择题1.十进制数33的余3码为 。
A. 00110110B. 110110C. 01100110D. 1001002.二进制小数-0.0110的补码表示为 。
A .0.1010B .1.1001C .1.0110D .1.10103.两输入与非门输出为0时,输入应满足 。
A .两个同时为1B .两个同时为0C .两个互为相反D .两个中至少有一个为04.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A . 9B .7C .16D .不能确定5. 下列逻辑函数中,与A F =相等的是 。
)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F6. 设计一个6进制的同步计数器,需要 个触发器。
)(A 3 )(B 4 )(C 5 )(D 67. 下列电路中,属于时序逻辑电路的是 。
)(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器8. 列电路中,实现逻辑功能n n Q Q =+1的是 。
)(A )(B9. 的输出端可直接相连,实现线与逻辑功能。
)(A 与非门 )(B 一般TTL 门)(C 集电极开路OC门 )(D 一般CMOS 门 10.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码11.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码12.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 16CP Q Q CP Q Q CPQ 0 CP13.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.10101 14.在一个8位的存储单元中,能够存储的最大无符号整数是。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、填空1. 数制变换:a) 将十进制数175转换成二进制数为_____ 、十六进制为_____ 、八进制为 __ 。
b) 二进制数(111010010)2对应的十六进制数是_____ 、八进制为—、十进制为c) ( 16.52)8=( )2 =( )16= ( ) 10d) ( 17)10=( ) 2 =( )16=( )82.编码:a) ( 1000)自然二进制码=( ) 余3码,(110100)2=( )BCD。
b) ( 15.5)10=( )8421BCH( )余3 BCD。
c) ( 38) 10用8421BCD码表示为 ____ 。
d) 二进制数(-100000)的原码为 _、补码为___。
e) [X]反=10111,则[X]补=—,[X]原= ___________ ,[X]真值= 。
g) [X]补=10110,则[X]反=—,[X]原= __ ,[X]真值= _ 。
3. 一种进位计数包含两个基本因素:______ 和____ 。
4. 常见的BCD编码中,有权码有____ 、___ ,无权码有___ 、___ 。
5. 如采用奇偶校验传送的数据部分为0111001,则所加奇校验位应为_____ ,偶校验位应为_____ 。
6. 逻辑代数的基本运算有:___、___、___。
7. 当决定一事件的条件中,只要具备一个条件,事件就会发生,称这种关系为逻辑关系,或称为关系。
8. ______________________________________________________ 真值表如下表,写出F1、F2、F3、F4的逻辑关系表达式______________________________9. _________________________________________ 逻辑函数F = A + AB以最小项形式表示为__________________________________________ ,可化简为______ 10.逻辑函数F =AB + AB的对偶函数F'=亠,反函数F =逻辑函数F = AB + BC+C(A + D)的对偶函数F ' = _,反函数F = 逻辑函数F = A B • C( A D )的对偶函数F '二_,反函数F 二 为使F 二A ,则B 应为何值(高电平或低电平)?丫=1,分别是A 、B 、C 的取值组合为: ____ ;若把该函数表示为最小项的形式,则 Y= _ 。
对于任意两个最小项,其逻辑“与”为 ____ 。
n 个变量的全部最小项的逻辑“或” 为—。
某一个最小项不是包含在函数 F 中,就是包含在 _____ 中。
卡诺图中最大的特点是:两个相邻最小项_____ 。
相邻两/四个最小项合并后,可以 消去—个变量,合并后构成的块称为卡诺图中的逻辑相邻有三种情况: —、 ____ 、—。
逻辑变量只有 __ 、—两种取值;在正逻辑规定中分别用 _、_ 电平表示。
用—表示高电平,用—表示低电平,称为负逻辑。
正逻辑中的“与”逻辑,是负逻辑中的 ____ ;正逻辑中的“或”逻辑,是负逻辑中 的 __ 。
三态门的三种状态为___ 、 、。
三态门如下图所示,当控制输入为 0是,电路输出为 ___;当控制输入为1时,电 路输出为TTL 门的输入端悬空,逻辑上相当于接 —电平。
数字逻辑电路可以分为 ___ 和 ____ 两大类。
时序逻辑电路可以分为 ______ 和 _____ 两大类。
异步时序逻辑电路可以分为 ____ 和 _____ 大类。
时序逻辑电路在任一时刻的稳定输出不仅与 —有关,而且还与—有关。
常用集成化组合逻辑电路有: .......................... 。
11. 12. 13.14.15.16. 17. 18. 19. 20.21. 22. 23. 24. 25. 26.A — & B-B:B设 Y = A B C A C ,贝y A A-RI B-种,其中有 ___ 种的取值组合使27. RS JK 、D 和T 四种触发器中,唯有 ____ 触发器存在输入信号的约束条件。
28. 集成化触发器按照触发(时钟控制)方式分类,有_、 _________ > ____ ;按功能分类,^有 、 、 、 。
30. 一个触发器可以保存 _____ 位二进制数。
要存储8位二进制数,需要 _个存储器。
31. 在原始状态化简时,可以得出“等效状态”的 3种情况是:___、 _______ 、___。
32. 常用的集成化同步时序电路主要有: —、 _____ 、—。
33. 脉冲异步电路中,记忆元件通常是 —,电位异步电路中,记忆元件通常是 —。
3.函数F = AB BC 的“或与”式为((A + B)(A + C) C (A + B)(B+C) D (B+C)(A + B)4. 对于时钟RS 触发器,若要求其输出“ 0”状态不变,则输入的RS 信号应为()A. RS=X0B.RS=0XC.RS=X1D.RS=1X 5. 时序逻辑电路的一般结构由组合电路与()组成。
A.全加器B •存储电路C.译码器D.选择器 6. 下列各式中的四变量 A B C D 的最小/大项是()。
A. ABCDB. AB (C D )C. A B C DD. ACD 7. 下列关于最大项的叙述不正确的是()。
A. 由n 个变量构成的最大项共有2n 项;B. 对于任意两个最大项,其逻辑“或”为 0;选择下图所示逻辑图输出为1”时,输入变量ABCDR 值组合为(2. 下列各门电路中,()的输出端可直接相连,实现线与A. 一般TTL 与非门B. 集电极开路TTL 与非门C.一般CMO 与非门D.般TTL 或非门A.(A+c )(B+c )B1.C. n个变量的全部最大项的逻辑“与”为0;D. 某一个最大项不是包含在函数F中,就是包含在反函数中8. 下列关于最小项的叙述不正确的是()。
A. 由n个变量构成的最小项共有n2项;B. 对于任意两个最小项,其逻辑“与”为0;C. n个变量的全部最小项的逻辑“或”为1;D. 某一个最小项不是包含在函数F中,就是包含在反函数中。
9. 若左/右移寄存器输入端为0,则其在1/2个CP脉冲作用下,可实现所存数据(A.乘以2B. 乘以4C. 除以2D. 除以410. 下列属于组合逻辑电路的是()。
A.触发器B. 译码器C. 移位寄存器D. 计数器11. 下列时序电路的状态图中,具有自启动功能的是()。
0^5)12. 一个8/16位的二进制整数,用十进制数表示至少要()位。
A. 3B. 4C. 5D. 613. 具有“置0” “置1 “保持”和“计数翻转”功能的触发器叫()。
A. JK触发器B. D触发器C. T 触发器D. RS触发器14. 时序电路可以由()组成。
A.门电路B.触发器或门电路C.触发器或触发器和门电路的组合15. 以下关于时序电路输出状态改变的叙述中,正确的是()。
A. 仅与该时刻输入信号的状态有关B. 仅与时序电路的原状态有关C. 与该时刻输入信号的状态有关,也与时序电路的原状态有关D. 与该时刻的外部输入无关,但与该时刻触发器的输入和时钟有关16. 当决定某个事件的全部条件都具备时,这件事才会发生。
这种关系称为()辑。
A.或B. 与C. 非D. 异或17. 在下列电路中不是组合逻辑电路的是()oA.译码器B. 编码器C. 全加器D. 寄存器18. 组合逻辑电路的分析和设计所用到的主要工具是()A.逻辑电路B.真值表C. 状态表D. 状态图19. 下列数的表示范围最大的是()。
A.真值B. 原码C.反码D.补码20. 下列真值表完成的逻辑函数为()。
® B D. F=A+B21. 当J=0, K=0时,钟控JK触发器的次态输出为()A.现态不变B.1C. 现态取反D.0三、逻辑函数化简1 •用代数法将函数F化为最简与或式:F 二AC ADE CDF =AB ABD AC BCDF =AB AB BC BCD2 •用卡诺图法化简函数:F(A,B,C)八m(0,1,2,4,5,7)F(A, B,C)二 ' m(0,3,4,6)F(A,B,C,D)八m(0,2,3,6,7,8,10,11)3. 将具有无关最小项的函数化为最简“与或”式:F(A,B,C,D)二為m( 0,2,7,13,15),其中无关最小项为' d( 1,3,4,5,6,8,10 )F(A,B,C,D)八m( 0,2,3,5,7,8,10,11 ),其中无关最小项为' d( 14,15 )。
F(A,B,C,D)「m( 1,3,5,7,9 ),其中无关最小项为' d( 10,11,12,13 )四、综合1. 将函数化简,变换为“与非-与非”形式,并画出逻辑图(1)F = ABD AC ACD AD(2) F = AB ACD AC BC2. 分析下图所示逻辑电路的功能,并请用异或门完成该功能3. 试分析图中的组合逻辑电路的功能。
(1)完成该逻辑电路真值表;(2)分别写出函 数C 、S 的逻辑表达式;(3)说明该逻辑电路的功能。
4. 下图所示是“与非”门构成的基本触发器,输入R 、S 的波形如图所示,写出功能表,画出Q 的波形,并指出不定状态。
5. 在下图中给出了基本RS 锁存器结构图和输入波形图。
请画出输出 Q的波形。
A B(2) P 二 AB BC(4) L =AB BC ACS2YS18 选 1 MUXS0—«E DO D1 D2 D3 D4 D5 D6 D71 1 1 1 1 1 1 16. 若CP 和D 输入的波形如下图所示,画出输出 Vo 的波形。
8.试用八选一数据选择器和必要的门电路实现逻辑函数(1) Y 二 AC ABC ABCcp -J LJ L —I L —i 1_<b)7.用2块2输入变量译码器扩展成3输入变量译码器输入输出E A B Y0 Y1 Y2 Y3iX X 11 1 1 0 0 0 0 1 1 1 0 1 0 1 0 1 1 0 01 1 1 0 1 0 11 111EABE A B"4译码器-4译码器 YQ n Y2 Y3TO Yl Y2 Y31 1 1 1 1 1 1 1R2输入译码器功能表9.逻辑电路如下图所示,试分析其逻辑功能。
(1)写出激励方程、输出方程;(2)列出状态转移表;(3)画出状态转移图;(4)说明该电路的逻辑功能。
10. 逻辑电路如下图所示,试分析其逻辑功能。
(1)写出激励方程、输出方程;(2)列出状态转移表;(3)画出状态转移图;(4)说明该电路的逻辑功能,并说明能否自 启动。