数字电子技术期中考试试卷

合集下载

电子信息工程数字电子技术专业第一学期期中考试题试卷及答案

电子信息工程数字电子技术专业第一学期期中考试题试卷及答案

XXX 学年第一学期期中考试试卷专业: 电子信息工程 课程:数字电子技术 年级:XX 级一、单项选择题(本大题共10小题,每小题1分,共10分)在每小题列出的四个备用选项中只有一个符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1、逻辑函数F (A,B,C,D )=∑m (0,2,6,7,8,10,14,15)化简为最简“与或”表达式为: [ B ]。

A.F CDBC ; B.FBD BC ; C.FCDBC ; D.FCDBC ;2、逻辑函数F (A,B,C )=A ⊙C 的最小项标准式为: [ D ]。

A.F=∑m (0,2,6,7);B.F=∑m (0,2,7);C.F=∑m (1,3,6);D.F=∑m(0,2,5,7); 3、四变量函数F(A,B,C,D)的最小项m 12为:[ A ]。

A. ABC D ; B.A BC D ;C. ABC D ;D.AB C D ;4、已知逻辑变量A 、B 、F 的波形图如图1所示,则F 与A 、B 的逻辑关系是: [ C ]。

学号_____________ 班级___________ 姓名________ 考场号____ 座位号____- - - -- - - - -- - - - -- - - - - - - -- - - -- -- -密 ○- - - - - - - - - - - - - - -- - - -- -- - -封 ○- - - - - - - - - - - - -- - - --- - - -- -线 ○- - - - - - - - - - -- - - - -- - - - -- - - -- - - --A BF图1。

A. F=AB ;B. F=A ⊕B ;C. F=A ⊙B ;D. F=A+B ;5、逻辑函数F=AB+A C+B C+B CDEG 的最简与或式为: [ D]; A. AB+D ; B. A C+B ;C. A C+B ;D. AB+C ;6、函数F(A,B,C)=AB+BC+AC 的最小项表达式为: [ B ]; A. F(A,B,C)=∑m (0,2,4); B. F(A,B,C)=∑m (3,5,6,7); C. F(A,B,C)=∑m (0,2,3,4); D. F(A,B,C)=∑m (2,4,6,7);7、8线—3线优先编码器的输入为I 0~I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是: [ C ]。

数电期中考试答案+试卷

数电期中考试答案+试卷

数字电子技术期中考试题一、填写下列空格(每小题2分,共10分) 1、()()()8421459111001011010010011001D B BCD ==2、()()()101011432B D H B ==3、()11 1...1⊕⊕=(共2003个1异或)4、共阴极显示器件,译码器输出()高电平有效;共阳极显示器件,译码器输出()低电平有效。

5、要区别24个不同的信号,需要()5位二进制代码;区别64个信号,需要()6位二进制代码。

二、用逻辑代数的基本公式和常用公式证明下列各等式。

(每小题5分,共10分。

) 1、()()A BC A B A C +=++证明:()()=(1)A B A C A BC AB ACA B C BCA BC +++++=+++=+ (得证)。

2、()AB C B ABC ABC ABC +=++证明:()A B ()()()()A B C BB C B A C A B C A B C A B C A B CB CB AC C B A C +=+=+++=+=+=+∴ 吸收率左边等于右边三、用卡诺图化简,并写出下列各函数的最简与或式。

(每小题10分,共20分。

)1、()(),,,1,2,6,7,8,9,10,13,14,15F A B C D m =∑(),,,F A B C D BC CD BCD ABC BCD ∴=++++2、()()(),,,5,6,8,100,1,2,13,14,15F A B C D m d =+∑∑(),,,F A B C D CD BCD BD =++四、根据要求设计电路。

(每小题10分,共20分)1、设计一个举重比赛裁判控制电路:举重比赛有三位裁判,一位是主裁判A ,另两位是副裁判B 和C ,运动员一次举重是否成功,由裁判员各自按动面前的按钮决定,只有两人以上,且其中必须有主裁判判定为成功时,表示成功的指示灯L 才会点亮。

要求列出真值表,写出表达式,化简并画出电路图。

中山大学数字电路期中测试试题及答案

中山大学数字电路期中测试试题及答案

中山大学本科生期中考试考试科目:《数字电子技术》(A 卷)学年学期:2020学年第2学期 姓 名: 学 院/系:电子与通信工程学院 学 号: 考试方式:闭卷/开卷年级专业:考试时长:90分钟班 别:警示 “考试作弊者,不授予学士学位。

”------------以下为试题区域,共4道大题,总分100分,考生请在答题纸上作答------------一、填空题(共 11 小题,每小题 2 分,共 22 分)1、串行和并行输出6位需要花费的时间间隔分别为 和2、将十进制359转换为BCD 码:将二进制数1001010转换成格雷码: 3、将BCD 码相加:00010110+00010101=4、把-68以反码和补码的形式表示成8位数分别为 和5、化简(使用狄摩根定律)AB(CD+EF)(AB+CD):6、把[()]A B AC B B C D +++转换成乘积项之和的形式:7、移位寄存器的两种基本功能分别是 和 。

8、下面电路的输出表达式为:9、有A、B、C三个信号输入,如果这三个输入信号中出现奇数个1时,输出信号X=1,否则输出为0,则输出逻辑表达式X=10、一个7段译码器/驱动器的显示如下图所示。

如果图中所示波形加在芯片的输入,则显示器显示的数字的顺序为11、如图所示,下面的串行数据通过与门加在触发器上。

假设Q初始为0,每个位时间都有一个时钟脉冲,并且PRE和CLR都是高电平,最右边的位首先输入。

则输出Q上所得的串行数据为J1:1010011 J2:0111010 J3:1111000K1:0001110 K1:1101100 K1:1010101二、单选题(共11 小题,每小题 2 分,共22 分)1、表示任意两位无符号十进制数需要()位二进制数。

A.6B.7C.8D.92、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是()。

A. 与门B. 与非门C. 或非门D. 异或门3、逻辑函数F1、F2、F3的卡诺图如下图所示,他们之间的逻辑关系是()。

数字电子技术期中试卷

数字电子技术期中试卷
A
011
B
100
C
000
D
111
正确答案:A
解析:
24、
JK触发器的特性方程为()。(Q*为次态,Q为现态)
A
Q*=JQ'+K'Q
B
Q*=JQ'+K'Q'
C
Q*=JQ'+KQ'
D
Q*=J'Q+KQ'
正确答案:A
解析:
25、
将时钟触发器预置成“1”状态,应将异步输入端SD’、RD’置成()。
A
SD’=0、RD’=0
数字电子技术相关知识点-----期中考试
总分:100.0分
第一题:判断题共计:18小题,合计:36.0分
1、
将集电极开路门(OC门)的输出端直接相连叫线与连接。()
正确答案:对
解析:
2、
三态门的输出端可连接至系统总线。()
正确答案:对
解析:
3、
在数字电路中,双极型晶体管BJT通常工作在开关状态,即工作在放大区。( )
C
101
D
011
正确答案:A
解析:
6、
若AB是无关项,则Y=AB’的最简与或式为()。
A
0
B
1
C
A
D
A’
正确答案:C
解析:
7、
在4变量卡诺图中,8个逻辑相邻项可合并成一项,并消去()。
A
3个变量
B
4个变量
C
6个变量
D
8个变量
正确答案:A
解析:
8、
8421BCD码“0001 0010”,右数第六位的权是()

(数字电子技术基础)期中考试卷

(数字电子技术基础)期中考试卷

******2014—2015学年下学期 《数字电子技术基础》课程期中考试试卷 考试院系: ******** 考试日期:一、填空题(每空1分,共15分) 1.(10110010.1011)2=( )8=( )16 2.对于JK 触发器,若K J =,则可完成 触发器的逻辑功能;若K J =,则可完成 触发器的逻辑功能。

3. 逻辑代数又称为布尔代数。

最基本的逻辑关系有 、 、 三种。

4.逻辑函数F=A +B+C D 的反函数F = 。

5.逻辑函数F=A B C D +A+B+C+D= 。

6.O C 门称为集电极开路门,多个O C 门输出端并联到一起可实现 功能。

7.七段字符显示器的部接法有两种形式:共 接法和共接法。

8.消除竟争冒险的方法有 、和引入选通脉冲等。

9.逻辑函数有四种常用的表示方法,它们分别是 、、逻辑函数式和逻辑图 二、选择题(每题1分,共15分) 1.一位十六进制数可以用 位二进制数来表示。

A.1B.2C.4D. 16 2.下列触发器中没有约束条件的是。

A. 基本RS触发器B. 钟控RS触发器C. 主从RS触发器D. 边沿JK触发器3.组合电路设计的结果一般是要得到 。

A. 逻辑电路图B. 电路的逻辑功能C. 电路的真值表D. 逻辑函数式4. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n5. 逻辑函数的表示方法中具有唯一性的是 。

A .真值表 B.表达式 C.逻辑图 D.以上三种都是6.逻辑函数F=)(B A A ⊕⊕ = 。

A.BB.AC.B A ⊕D.B A ⊕ 7.在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B.任一输入是0C.仅一输入是0D.全部输入是18.对于T T L 与非门闲置输入端的处理,不正确的是 。

A.接电源B.通过电阻3k Ω接电源C.接地D.与有用输入端并联9.下列表达式中不存在竞争冒险的有 。

数字电子技术期中试卷

数字电子技术期中试卷

江苏城市职业学院五年制高职08级 应用电子 专业2010-2011学年度第一学期《 数字电子技术》期 中 考 试 试 卷命题老师 高伟娟 2010年 10月得 分 评卷人一、填空题(每空格1分,共计25分)1、电子电路根据其处理信号不同可以分为 电子电路和 电子电路。

2、或非逻辑运算规则是有 出0,全 出1。

3、试填入下列逻辑运算结果:A+B ·C= ;A+A B = ; AB+A C+AB = ;4、逻辑函数的表示方法主要有 ; ; ; ; 。

5、在三极管非门电路中主要,三极管主要工作在 和 两种工作状态。

6、74LS 系列门电路输出高电平U OH = V ;U OHmin = V ;输出低电平 U OL = V ;U OLMAX = V 。

7、编码器一般可分为 编码器和 编码器;按编码形式可分为 编码器和 编码器;按编码器编码输出位数可分为 线编码、 线编码和 线编码。

得 分 评卷人二、判断题(每小题2分,共计20分)1、占空比是指脉冲周期和脉冲宽度的比值。

( )2、十进制数[12]10比十六进制数[12]16小。

( )3、已知逻辑变量AB+C=AB+D ,因此C=D 。

( )4、列真值表时,n 个逻辑变量可列出(2n-1)种状态。

( ) 5、卡诺圈内的1方格个数必须为2n 个。

( ) 6、二极管既可组成或门电路,又能组成与门电路。

( ) 7、三极管非门电路中的三极管主要工作在放大状态。

( )8、三态门的主要作用是实现“线与”功能、实现电平转换、用作驱动电路。

( ) 9、组合逻辑电路中具有记忆功能的逻辑部件。

( )10、优先编码器允许有多个编码信号同时有效。

( )得 分 评卷人三、选择题(20分)1、当有与、或、非多种逻辑运算组合在一起时,应先进行的运算是 ( )A 与B 非C 或D 按顺序2、下列因素中,不属于数字电路采用二进制数原因的是 ( )A 可以代表两种不同状态 B 运算规则简单 C 便于计算机处理 D 便于书写3、 已知输入、输出波形,该逻辑功能与下列( )相对应。

数电期中考试试题和答案

数电期中考试试题和答案

数电期中测试题 参考答案系别 班级 学号一、单项选择题(本大题共7小题,每小题2分,共14分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号。

错选、多选或未选均无分。

1.十进制数25用8421BCD 码表示为(B )A.10101B.0010 0101C.100101D.110012.函数B A ABC ABC F //++=的最简与或式是(D )A.F=A+BB.//C A F +=C.F=B+CD.F=B3.若将一个同或门(输入端为A,B )当作反相器使用,则A 、B 端应(C )A.A 或B 中有一个接1;B.A 和B 并联使用;C. A 或B 中有一个接0;D.同或门无法转换为反相器4.符合下面真值表的门电路是(C )A.与门B.或门C.同或门D.异或门 5.下列代码属于8421BCD 码的是(C )A.1010B.1100C.0111D.1101 6.最小项''A BC D 的逻辑相邻最小项是(B )A .''AB CD B .'''A BCD C .'ABCD D .'AB CD 7.函数F=AB+BC ,使F=1的输入ABC 组合为(D)A .ABC=000B .ABC=010C .ABC=101D .ABC=110二、填空题(本大题共10小题,每小题2分,共20分) 请在每小题的空格中填上正确答案。

错填、不填均无分。

1.基本逻辑运算有_______、 、 3种。

与、或、非 2.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫_真值表。

3.函数Y=AB+AC的最小项之和表达式为________。

(ABC ABC C AB Y ++=//)4.3线-8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=001时,输出/0/7~Y Y =______。

111111015.能够将1个输入数据,根据需要传送到m 个输出端的任何一个输出端的电路叫_______。

数电期中试卷(有答案)

数电期中试卷(有答案)

丽水学院2009~2010学年第二学期期中考试试卷科目数字电子技术使用班级计081、082(本)班级:姓名:学号:成绩:一、单项选择题(20题×1分):1.数字信号是指()。

A.时间上离散变化的信号;B.时间、量值上都连续变化的信号;C.量值上连续变化的信号;D.时间、量值上都离散变化的信号;2.二进制数的展开公式是()。

A.D=∑k i 2 i B.D=∑k i 10 i C.D=∑k i8 i D.D =∑k i16 i3.关于“数字电路的优点”,下列最合适的说法是()。

A.便于集成化;B.抗干扰能力强;C.便于存储、传输和加密;D.前3项和。

4.下列十进制代码中,错误的说法是()。

A.十进制代码可由4位二进制码元组成;B.ASCⅡ码共有127位码;C.余3码可由BCD-8421码转换而得;D.格雷码能组成十进制码。

5.下列实验内容中,错误的说法是()。

A.所有的数电电路,都可在仿真软件环境中建立和验证。

B.仿真软件中的示波器、信号发生器等仪器的功能,与真实的功能一致。

C.TTL集成电路的电源通常为5V;D.HC系列CMOS集成电路的电源通常为4.5V ~ 5.5V。

6.逻辑代数的基本电路定理中,下列说法错误的是()。

A.对逻辑式Y而言,将其中的与与或互换,0与1互换;原变量与反变量互换,则得到的结果就是Y 的对偶式,这就是对偶定理。

B.用一个逻辑式代替等式中的自变量,等式仍成立;这就是代入定理。

C.摩根定理可将逻辑与的关系与逻辑或的关系进行互换;D.在反演定理中,也要遵守“先括号、然后与、最后或”的运算优先次序。

7.TTL、CMOS集成反相器门电路中,下列说法错误的是()。

A.CMOS集成门电路输入级可等效为1个电容电路。

B.TTL集成门电路结构分为输入级、倒相级和输出级。

C.TTL集成门电路输入信号只由电压值决定。

D.2种集成电路的输出级由2个开关管组成“互补开关电路”。

8.三态输出门集成电路的特点是()。

《数字电子》期中30份

《数字电子》期中30份

第二学期期中考试试卷《数字电子》班级姓名一、选择题(共15小题,每小题1分,共15分)1、下列说法中不属于基本逻辑关系的是()A、与B、或C、非D、与或非2、符合说法“决定某一事件发生的几个条件中有一个发生,则该事件必然发生”的逻辑关系称为()A、与逻辑B、或逻辑C、非逻辑D、与门3、TTL与非门的第一级为三发射极晶体管,可以把它看成由()个二极管。

A、3B、4C、2D、54、基本逻辑门中不包含的是()A、同或门B、异或门C、与门D、非门5、将八进制数270转换为二进制数为()A、10111011B、10011110C、10111000D、110111006、计算机中存贮资料图片等使用的数制是()A、十进制B、二进制C、八进制D、十六进制7、关于半加器的说法中正确的是()A、半加器可适用多位二进制数的相加B、输入信号有三个C、不考虑低位进位信号D、输出有本位信号和进位信号组成,故考虑进位信号8、半加器的本位相加和的表达式为()A、S=A B+BAB、A BC、ABD、A B+AB9、反相器是那种逻辑门()的另一种说法。

A、与非门B、或非门C、同或门D、非门10、分立元件电路是由()组装而成的门电路。

A、仅由二极管B、电阻和二极管C、晶体管和电阻D、电阻、二极管和晶体管11、一位十六进制数可以由()为二进制数表示A、 2B、3C、 4D、112、十进制数转换为二进制数的方法是()A、按权展开B、连除2取余顺序排列C、连除2取余倒序排列D、除2去余13、数字42DCH是一个()A、八进制数B、六进制数C、十六进制数D、BCD码14、将十进制数51转化为二进制数正确的应是()A、110011B、101110C、111010D、10101115、二-十进制编码器的说法中将正确的填入括号()A、低电平有效B、又称BCD编码器C、将二进制数编成十进制数D、有四个输入端和十个输出端二、填空题(每空1分,共20分)1、数字逻辑中基本的逻辑关系有、、三种。

资料:数字电子技术期中试卷(A)

资料:数字电子技术期中试卷(A)

一、 判断题(将答案填入下表,每题1分,共10分。

正确打“√”,错误打“×”) 1 2 3 4 5 6 7 8 9 101. 数字信号是指在时间和幅度上都连续变化的信号,数字系统中均采用数字信号。

2. 8421BCD 码使用4位二进制数来表示一个十进制数,它是一种有权码。

3. 逻辑变量的取值,逻辑1比逻辑0要大。

4. 在四变量卡诺图中,m 1和m 9在逻辑上是不相邻的,不能合并化简。

5. 两个同学对同一个逻辑问题进行设计,若他们的设计都正确并且都已经化简了的话,两个同学所写的逻辑函数必然相同。

6. TTL 与门多余输入端的处理方法是接高电平,接电源,或与其它输入端连在一起。

7. 共阳接法发光二极管数码显示器,需选用有效输出为高电平的七段显示译码器来驱动。

8. 普通编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

9. 同步触发器存在空翻现象,而主从触发器和边沿触发器都能克服空翻现象。

10. D 触发器的特性方程为 Q n+1 =D ,与Q 无关,所以它没有记忆功能。

二、 试将下列函数化为最简的与或形式(12分,每题4分,要有解题步骤,否则不给分) (1))(C A C A B C B AC F +++= (2)化简以下具有无关项的逻辑函数:∑∑+=)15,14,13,12,11,10()9,7,6,5,4,1(d m F(3)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、试为某水坝设计一个水位报警灯控制器,设水位高度用四位自然二进制数ABCD表示。

当水位上升到8m时,报警白色指示灯W开始亮;当水位上升到10m时,报警黄色指示灯Y开始亮;当水位上升到12m时,报警红色指示灯R开始亮。

水位不可能上升到14m及以上,且同一时刻只有一个指示灯亮。

数电期中考试卷

数电期中考试卷

1一、单选题(每题1分,共10分)1. JK 触发器在CP 脉冲作用下,欲使 n+1n Q =Q , 则对输入信号描述不正确的是A 、J =K =1B 、J =Q ,K =QC 、J =Q , K =QD 、J =Q ,K =12. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A 、RS=0 B 、R+S=1 C 、RS=1 D 、R+S=03. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。

A 、真值表 B 、状态表 C 、状态图 D 、特性方程4. 题目:如下图所示电路中,CP 脉冲的频率为4KHZ ,则输出端Q 的频率为 。

A 、 1 kHZ B 、 2 kHZ C 、 4 kHZ D 、 8 Khz5. 如下图电路,设现态Q1Q2=10,经三个脉冲作用后,Q1Q2的状态应为 。

A .10B .00C .11D .016. 同或逻辑对应的逻辑图是 。

ABC D7. 下列关于n 变量最小项“相邻性” 描述正确的是 。

A 、两个最小项只有一个因子不同B 、两个最小项只有一个因子相同C 、两个最小项没有一个因子不同D 、两个最小项所有的因子都不同 8. 在下列电路中,只有 属于组合逻辑电路。

A 、触发器 B 、计数器 C 、数据选择器 D 、寄存器9. 一个32路数据选择器,其地址输入(选择控制输入)端有 。

A 、2个 B 、3个 C 、4个 D 、5个10. 函数Y =AB+BC +AC 与AC BC AB Y ∙∙= 。

A 、相等 B、互为反函数C 、互为对偶式D 、答案都不正确二、填空题(每题1分)1、将每组输入的二进制代码译成对应的输出高、低电平信号的逻辑电路叫( )。

2、将二进制数(1101001.01101)2转换成十进制数是( ),转换成十六进制数是( )。

3、由1⊕1⊕1结果为()、由1⊕1⊕1⊕1的结果是(),由此可知奇数个“1”异或起来结果为(),偶数个“1”异或结果是()。

电子技术数字电路期中考试试卷

电子技术数字电路期中考试试卷

高三月考电子试题一、填空题1 . 逻辑函数L= + A+ B+ C +D =()。

2 . 用4个触发器可以存储()位二进制数3.十进制数 34 的等值二进制数为()2;十进制数 98 的 8421BCD 码为() 8421BCD 。

4. 一个 JK 触发器有()个稳态,它可存储()位二进制5. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、F 3 分别属于何种常用逻辑门。

表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1();F 2();F 3()。

6、太阳出来和月亮出来的逻辑关系是()7.与非门的逻辑函数表达式为(),逻辑功能为()。

8、编码就是()。

9、触发器具备()种稳定状态,即()状态、()状态。

10、一个触发器可以寄存()位二进制数码,若要寄存N 位二进制数码至少需要()个触发器。

二、选择题1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

2.下列几种TTL电路中,输出端可实现线与功能的电路()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.请判断以下哪个电路不是时序逻辑电路()。

A、计数器B、寄存器C、译码器D、触发器5、已知逻辑函数与其相等的函数为()。

A、 B、C、D、6、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16 7、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。

A . 00100000 B. 11011111C.11110111D. 000001008、属于组合逻辑电路的部件是()。

数字电子技术中期考试

数字电子技术中期考试

《数字电子技术》半期考试试卷姓名: 班级: 学号: 得分:一、填空(共20分,每空2分)1. 写出函数F=A ⊕B ⊕C 和它的对偶式、反演式的最小项表达式:原函数最小项表达式 F =∑m (1、2、4、7)= 对偶函数最小项表达式 F *= ∑m (1、2、4、7)= 反函数最小项表达式 F =∑m (0、3、5、6)=2. 同步T 触发器的逻辑功能可以归纳为:T=0时:CP 作用后,Q n+1= T=1时:CP 作用后,Q n+1=3. 直接写出函数F=B )(E D C B A +++的反函数表达式及对偶函数表达式:反函数 F = 对偶函数 F=4.正逻辑体制下的同或门,若采用负逻辑体制则为 。

5. 逻辑函数 )(B A B A ABC B A L +++= 用代数法化简得L = 。

6. 三极管在数字电路中起 的作用。

二、选择题(共10分,每小题2分)1. 当逻辑函数有n 个输入变量时,对应的最小项共有 种。

A.n B.2n C.2nD.n 22. 一个三输入或非门,使其输出为0的输入变量组合共有 种。

A. 1B. 7C. 4D.2 3. 正逻辑体制下的异或门,若采用负逻辑体制,则为 。

A.与非门B.或非门C.同或门D.与或非门 4. 当三态门输出高阻状态时,其输出电阻为 。

A.无穷小B.无穷大C.约10欧姆D.约100欧姆 5.当七段显示译码器74HC4511显示字形为3时,其输出abcdefg = 。

A.0000110 B.0011100 C. 1011001 D.1111001三、解答题(共70分)1.(15分)分别用与非门和或非门实现逻辑函数F=∑m (4,5,6,13,14,15) ;要求:①画出卡诺图进行化简,化简后的逻辑函数最简。

②写出分别用与非门和或非门实现的逻辑函数。

2.(10分)分别用8选1、4选1数据选择器和逻辑门实现函数F=A(B⊙C)+AB (注:数据选择器的功能表和示意图如下,在示意图上画出实现F的连接图)13、(15分)已知:74HC138线译码器的功能表和示意图,用74HC138线译码器和与非门实现一位二进制全加器,CI为低位的进位,A为被加数,B为加数,S为全加后的和,CO为高位的进位。

数字电子技术中期测试

数字电子技术中期测试

三、卡诺图化简,写出最简与或表述式(10分)
四、作图题(10分)
边沿JK触发器,初态为“0”, 画出时序图。
五、设计题(25分)
1、试用74LS00实现下列函数,画出逻辑图,标出连线引脚。 F(A,B, C, D) (2,3,6,7,8 ,9,10,11,1 2,13)
2、选择合适的中规模集成电路,实现如下逻辑函数式
数字电子技术中期测试
1、开卷考试 2、独立完成 3、保持安静,下课后方可离开教室。 4、时间10:20-12:00
一、名词解释(25分)
• 1、数字信号 • 2、编码 • 3、最小项 • 4、标准与或表述式 • 5、最简与或表述式
二、问答题(30分)
• 1、如何表示逻辑关系,不同的表达方式各有什么优点? • 2、请总结用SSI和MSI实现组合逻辑电路的步骤。 • 3、触发器有哪些类型?各自有哪些特点?并写出其特性方程?

数字电子期中试题答案

数字电子期中试题答案

期中检测题A (共100分,120分钟)一、填空题:(每空0.5分,共20分)1、在时间上和数值上均作连续变化的电信号称为 模拟 信号;在时间上和数值上离散的信号叫做 数字 信号。

2、数字电路中,输入信号和输出信号之间的关系是 逻辑 关系,所以数字电路也称为 逻辑 电路。

在 逻辑 关系中,最基本的关系是 与逻辑 、 或逻辑 和 非逻辑 关系,对应的电路称为 与 门、 或 门和 非 门。

3、三态门除了 “1” 态、 “0” 态,还有第三种状态 高阻 态。

4、一般TTL 门和CMOS 门相比, TTL 门的带负载能力强, CMOS 门的抗干扰能力强。

5、在化简的过程中,约束项可以根据需要看作 0 或 1 。

6、用来表示各种计数制数码个数的数称为 基数 ,同一数码在不同数位所代表的 位权 不同。

十进制计数各位的 基 是10, 位权 是10的幂。

7、卡诺图是将代表 最小项 的小方格按 相邻 原则排列而构成的方块图。

8、两个与非门构成的基本RS 触发器的功能有 置0 、 置1 和 保持 。

电路中不允许两个输入端同时为 0 ,否则将出现逻辑混乱。

9、JK 触发器具有 置0 、 置1 、 保持 和 翻转 四种功能。

欲使JK 触发器实现n n Q Q =+1的功能,则输入端J 应接 1 ,K 应接 1 。

10、时序逻辑电路的输出不仅取决于 输入 的状态,还与电路 已存 的现态有关。

11、触发器的逻辑功能通常可用特征方程 、 功能真值表 、 状态图和 时序图 四种方法来描述。

二、判断正误题(每小题1分,共10分)1、组合逻辑电路的输出只取决于输入信号的现态。

(对)2、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。

(错)3、74LS138集成芯片可以实现任意变量的逻辑函数。

(错)4、74系列集成芯片是双极型的,CC40系列集成芯片是单极型的。

(对)5、仅具有保持和翻转功能的触发器是RS 触发器。

(错)6、同步时序逻辑电路中各触发器的时钟脉冲CP 不一定相同。

资料:数字电子技术期中试卷

资料:数字电子技术期中试卷

宁波大学科技学院2009~2010学年第一学期数字电子技术基础期中试卷姓名 学号一、选择题(20分)1、以下和最小项D C AB 不相邻项是 。

(A )ABCD(B )BCD A (C )D C AB(D )D C B A2、在图示TTL 电路中,如图中的电阻为20k Ω,则能实现A F =的电路是(A) (B) (C) (D)3、函数)( · E D C B A F +=的反函数=F (A ))( ·E D C B A +(B ))+( D C · E B A ++ (C ))(E D C · B A +++(D )E D C B A +++4、若已知Z XY Z Y YZ XY +=++。

判断等式(X +Y )(Y +Z )(Y +Z )=(X +Y )Z 成立的最简单方法是依据规则 (A )代入规则(B )对偶规则 (C )反演规则(D )互补规则5、TTL 与非门的阈值电压(理论上高、低电平的转折点,即小于此电压可以看作输入低电平,大于此电压可以看作输入高电平)是___________。

A 、1.4VB 、2.1VC 、0.3VD 、0V6、集电极开路TTL 与非门电路如图,该电路的输出函数为F = 。

(A )DE ABC F =(B)DEABCF+=(C)DEABCF+=(D)DEABCF=7、不能将两个门电路的输出端并联使用的门电路是___________。

A、TTL普通门B、TTL OC门C、TTL三态门D、CMOS三态门8、电路如图所示,的电路为___________。

9、为实现将JK触发器转换为D触发器,应使___________。

A.J=D,K=DB. K=D,J=DC.J=K=DD.J=K=D10、TTL与非门的低电平输入电流为1.0mA,高电平输入电流为10 uA,最大灌电流为8mA,最大拉电流为400 uA,则其扇出系数(可带同类门个数)为___________。

数字电子技术

数字电子技术

《电子技术》期中考试(考试试卷)学号:班级:姓名:分数:选择题答题卡(请将选择题答案填入下表)一、填空题(每空1分,共10分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()。

2.三态门电路的输出有高电平、低电平和()3种状态。

3.TTL与非门多余的输入端应接()。

4.TTL集成JK触发器正常工作时,其d R和d S端应接()电平。

5. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。

6. 典型的TTL与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V, CMOS电路的电源电压为()V 。

二、判断题(12分)1.二进制数的进位关系是逢二进一,所以1+1=10。

( )2.TTL器件输入脚悬空相当于输入高电平。

( )3.因为A+AB=A,所以AB=0。

( )4.在逻辑电路中1比0大()5.逻辑变量的取值,1比0大。

()6基本逻辑运算有: 逻辑与.逻辑或和逻辑非运算。

()三、选择题(78分)1、 在门电路中,通常所说的“全‘1’出‘1’”,它是指( )的功能。

A .非门B .与门C .或门D .同或2、在逻辑代数的加法运算中,1+1=( )。

A .0B .1C .2D .103、二进制数10101转换为十进制数为( ) A .15 B .21 C .18 D .234、逻辑函数式Y=C +B +A 可以写成( ) A .Y=A +B +C B . Y= C ⋅B ⋅A C .Y=A·B·C D .Y=A ·B ·C5、保险柜的两层门上各装有一个开关,当任何一层门打开时,报警灯亮,实现此功能的逻辑门L 是( )。

A .L=B B .L=ABC .L=AD .L=A+B6、8421BCD 码0110表示十进制为( )。

A .8B .6C .42D .97、下列函数中不等于A 的是( )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、判断题(10分)
1、若1AC =+C B ,则A+B =1
2、若A+B =A+C ,则B =C
3、=⊕⊕C B A A ⊙B ⊙C
4、n 个变量可组成2n 个最小项,对于变量的任意一组取值必有1=⋅j i m m (i ≠ j )
5、一个最简的逻辑式,实现的器件不一定是最少的
6、一个输入端的与非门和一个输入端的或非门的功能是相同的
7、一般TTL 门电路的输出端可以直接相连,实现线与
8、欲将异或门作反相器使用,多余输入端直接接高电平
9、并行加法器采用超前进位的目的是简化电路结构。

10、组合逻辑电路中的竞争冒险现象是由于输入信号经不同路径到达输出端的时延不同而引起的。

二、填空题(20分)
1、十进制数5.625化为十六进制为 ,二进制数为 八进制数为
2、二进制1011000化为8421BCD 码为 ,余3码为
3、逻辑代数的三条重要规则是指____ 、____和____
4、AB+A C+BC=AB+A C 的对偶式为 。

5、逻辑函数F=A +B+C D 的反函数F =
6、集电极开路门的英文缩写为 门,工作时必须外加 和 。

7、在TTL 三态门、OC 门、与非门和异或门电路中,能实现线与功能的门电路有____、____
8、TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越
9、消除竟争冒险的方法有 、 、 等
三、化简(每小题5分)
1、用代数化简(1)C B A C B A C B A Y ++= (2)ABC CD C A D AC Y +++=
2、用卡诺图化简(1)D C B A C B A D C B A C B A AC Y ++++= (2)C B B A B A ABC Y ++++=
四、设计一个数值比较器,该电路输入端接收两个二位二进制数A(A=A 2A 1)和B(B=B 2B 1) ,当A>B 时,输出Z 为1,否则Z 为0。

(10分)
五、用门电路设计一个代码转换电路,将8421BCD 码转换为余3码,写出逻辑表达式,不必画出电路图。

(10分)
六、已知由74138译码器实现的逻辑函数如图所示 ,改用4选1数据选择器实现。

(画电路图)(10分)
C B A
F
七、试分析如图所示电路。

,输入X =x 2x 1x 0,Y =y 2y 1y 0,该电路实现的什么功能(F 与X ,Y 的关系)。

请写出分析过程。

(15分)
x 0 x 1 2
x y 0
y 1 2
y
74138功能表
74151功能表
E S2 S1 S0
F F
1 X X X 0 1
0 000D0 D0
0 001D1 D1
0 010D2 D2
0 011D3 D3
0 100D4 D4
0 101D5 D5
0 110D6 D6
0 111D7 D7。

相关文档
最新文档