数字逻辑电路习题与答案

合集下载

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。

·C=C 2 +1=10 <1 +1=12. 一位十六进制数可以用 C 位二进制数来表示。

A . 1 B . 2 C . 4 D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。

A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。

A .(256)10 B .(127)10 C .(128)10 D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。

C.B A ⊕D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。

A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。

A .A+B +C C.(A+B )(A+C ) +C9.在何种输入情况下,“与非”运算的结果是逻辑0。

DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。

AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。

101 010112.不与十进制数()10等值的数或代码为 C 。

A .(0101 8421BCD B .16 C .2 D .813.以下参数不是矩形脉冲信号的参数 D 。

A.周期 B.占空比 C.脉宽 D.扫描期 14.与八进制数8等值的数为: BA. 2B.16C. )16D. 215. 常用的BCD码有 D 。

A.奇偶校验码B.格雷码码 D.余三码16.下列式子中,不正确的是(B)+A=A B.A A1⊕=⊕=A ⊕=A17.下列选项中,______是TTLOC门的逻辑符号。

数字逻辑-习题以及习题答案

数字逻辑-习题以及习题答案

AD
F的卡诺图
ACD
G的卡诺图
根据F和G的卡诺图,得到:F G
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第3章习题 3.4 在数字电路中,晶体三极管一般工作在什么状态?
答:在数字电路中,晶体三极管一般工作在饱和导通状态 或者截止状态。
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第3章习题
111110
1100110
⊕ ⊕⊕⊕ ⊕
10 000 1
⊕ ⊕⊕⊕ ⊕⊕
10 101 01
⑵ (1100110)2 = 64+32+4+2 = (102)10 = (0001 0000 0010)8421码
(1100110)2 =( 101?0101 )格雷码
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第2章习题
2.2 用逻辑代数的公理、定理和规则证明下列表达式:
⑴ AB AC AB AC
⑵ AB AB AB AB 1
⑶ AABC ABC ABC ABC
证⑴:AB AC
AB AC
A B A C
AA AC BA BC
证⑶:AABC
A A B C
AB AC
第1章习题 1.3 数字逻辑电路可分为哪两种类型?主要区别是什么?
答:数字逻辑电路可分为组合逻辑电路、时序逻辑电路两 种类型。 主要区别:组合逻辑电路无记忆功能, 时序逻辑电路有记忆功能。
湖南理工学院计算机与信息工程系通信教研室 陈进制作
第1章习题 1.6 将下列二进制数转换成十进制数、八进制数和十六进制数。
第2章习题 2.8 ⑴ ②求出最简或-与表达式。
两次取反法
圈0,求F 最简与或式。

数字逻辑电路复习题与答案

数字逻辑电路复习题与答案

_、单选题1、十进制整数转换为二进制数一般采用()。

A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。

A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。

A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。

A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。

A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。

A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。

A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。

A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。

A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。

A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。

B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。

A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

《数字逻辑电路》在线作业参考资料一、单选题1. 一位8421BCD计数器,至少需要(B)个触发器A 3B 4C 5D 102. 在(A)的情况下,函数运算的结果是逻辑“1”A全部输入是“0” B任一输入是“0” C任一输入是“1” D全部输入是“1”3. 表示两个相邻脉冲重复出现的时间间隔的参数叫(A )A.脉冲周期B.脉冲宽度C.脉冲前沿D.脉冲后沿4. 只能读出不能写入,但信息可永久保存的存储器是(A)A.ROMB.RAMC.RPROMD.PROM5. 在(D)的情况下,函数Y=AB运算的结果不是逻辑“0”。

A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”6. 下列哪些信号一定不属于数字信号(A)A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号7. 在(B)的情况下,函数Y=/(AB)运算的结果不是逻辑“0”。

A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”8. 符合六变量m5的相邻最小项,有下列(C )说法成立A. 共有5 个相邻最小项B. m0、m4、m7、m13是它的相邻项C. 共有6 个相邻最小项D. m4、m21、m13、m38是它的相邻项9. 下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器10. 在n变量的逻辑函数F中,有(C )A. 若mi为1,则Mi也为1B. 若F所有mi为0,则F为1C. 若F所有Mi为1,则F为1D. F的任一最小项标记为mni( i = 1~2n )11. 半加器的逻辑功能是(A)A. 两个同位的二进制数相加B. 两个二进制数相加C. 两个同位的二进制数及来自低位的进位三者相加D. 两个二进制数的和的一半12. 1路—4路数据分配器有(A)A.一个数据输入端,两个选择控制端,四个数据输出端B.四个数据输入端,两个选择控制端,一个数据输出端C.一个数据输入端,一个选择控制端,四个数据输出端D.四个数据输入端,一个选择控制端,一个数据输出端13. 全部的最小项之和恒为(B)A.0B.1C.0或1D.非0非114. 对于四变量逻辑函数,最小项有(D)个A.0B.1C.4D.1615. 逻辑表达式A+BC=( C )A. ABB. A+CC. (A+B)(A+C)D. B+C16.在(A)的情况下,函数运算的结果不是逻辑“1”A全部输入是“0” B 任一输入是“0”C任一输入是“1” D全部输入是“1”17. 十进制数25用8421BCD码表示为(B )。

数字逻辑电路

数字逻辑电路

《数字逻辑电路》习题答案一、单选题1、一个最大4位的十进制数转换成二进制数,至少需要( A )位。

A、12B、10C、9D、72、当x= -10000时,则有( D )。

A、[x]原= 100000 B、[x]反= 100001C、[x]补= 101111D、[x]补= 1100003、奇偶校验码满足( B )。

A、能纠错的要求B、发现单错的能力C、对码的位序有特定要求D、传输正确的代码的校验和必为零4、在n变量的逻辑函数F中,有( C )。

A、若mi为1,则Mi也为1B、若F所有mi为0,则F为1C、若F所有Mi为1,则F为1D、F的任一最小项标记为mni( i = 1~2n )5、输入无反变量函数F的化简,讨论的是( B )。

A、函数F的标准与或式B、用禁止逻辑法寻找F的共享禁止项C、函数F中不能出现非运算D、在F的卡诺图上所有的质蕴涵6、符合六变量m5的相邻最小项,有下列( C )说法成立。

A、共有 5 个相邻最小项B、m0、m4、m7、m13是它的相邻项C、共有6 个相邻最小项D、m4、m21、m13、m38是它的相邻项7、在状态化简中,判断状态等效与状态相容时不同点是( A )。

A、传递性B、次态应满足的条件C、隐含表的作用D、最大等效类与最大相容类的的确定8、下列哪些信号属于数字信号( B )。

A、正弦波信号B、时钟脉冲信号C、音频信号D、视频图像信号9、十进制整数转换为二进制数一般采用( A )。

A、除2取余法B、除2取整法C、除10取余法D、除10取整法10、在( D )的情况下,函数ABY 运算的结果是逻辑“1”A、全部输入是“0”B、任一输入是“0”C、任一输入是“1”D、全部输入是“1”11、逻辑表达式ABC =( B )A 、CB A ++ B 、C B A ++ C 、C B A ++D 、C B A ••12、全部的最小项之和恒为( B )A 、0B 、1C 、0或1D 、非0非113、八进制(273)8中,它的第三位数2 的位权为( B )。

数字逻辑电路

数字逻辑电路

数字逻辑电路《数字逻辑电路》习题答案⼀、单选题1、⼀个最⼤4位的⼗进制数转换成⼆进制数,⾄少需要( A )位。

A、12B、10C、9D、72、当x= -10000时,则有( D )。

A、[x]原= 100000 B、[x]反= 100001C、[x]补= 101111D、[x]补= 1100003、奇偶校验码满⾜( B )。

A、能纠错的要求B、发现单错的能⼒C、对码的位序有特定要求D、传输正确的代码的校验和必为零4、在n变量的逻辑函数F中,有( C )。

A、若mi为1,则Mi也为1B、若F所有mi为0,则F为1C、若F所有Mi为1,则F为1D、F的任⼀最⼩项标记为mni( i = 1~2n )5、输⼊⽆反变量函数F的化简,讨论的是( B )。

A、函数F的标准与或式B、⽤禁⽌逻辑法寻找F的共享禁⽌项C、函数F中不能出现⾮运算D、在F的卡诺图上所有的质蕴涵6、符合六变量m5的相邻最⼩项,有下列( C )说法成⽴。

A、共有 5 个相邻最⼩项B、m0、m4、m7、m13是它的相邻项C、共有6 个相邻最⼩项D、m4、m21、m13、m38是它的相邻项7、在状态化简中,判断状态等效与状态相容时不同点是( A )。

A、传递性B、次态应满⾜的条件C、隐含表的作⽤D、最⼤等效类与最⼤相容类的的确定8、下列哪些信号属于数字信号( B )。

A、正弦波信号B、时钟脉冲信号C、⾳频信号D、视频图像信号9、⼗进制整数转换为⼆进制数⼀般采⽤( A )。

A、除2取余法B、除2取整法C、除10取余法D、除10取整法10、在( D )的情况下,函数ABY 运算的结果是逻辑“1”A、全部输⼊是“0”B、任⼀输⼊是“0”C、任⼀输⼊是“1”D、全部输⼊是“1”11、逻辑表达式ABC =( B )A 、CB A ++ B 、C B A ++ C 、C B A ++D 、C B A ??12、全部的最⼩项之和恒为( B )A 、0B 、1C 、0或1D 、⾮0⾮113、⼋进制(273)8中,它的第三位数2 的位权为( B )。

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

一、填空题(共15空,每空2分,共30分)1.二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。

2. 十进制数 -13的8位二进制补码为____11110011________。

3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。

4. 逻辑表达式''=++()Y AB C D 的反演式为(())Y A B C D '''''=+。

5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。

6. 基本RS 触发器的约束条件是_____RS=0____。

7. 写出两个逻辑变量A 、B 的全部最小项,,,AB A B AB A B ''''。

8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系01A E N Y EN ''=⎧=⎨'=⎩高阻态。

9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。

8题图 9题图10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。

11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。

12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。

13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。

14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。

15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。

数字逻辑试题及答案

数字逻辑试题及答案

数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。

答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。

如果两个输入相同,输出为0。

其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。

而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。

3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。

答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。

每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

一、 填空题(40分,每空2分,除非特殊声明)1、(57.25)10=(111001.01 )2 = ( 71.2 )8; -26的二进制反码为(100101 ),补码为( 100110 )。

(每空一分)2、为了给345位同学进行2进制编码,至少需要( 9 )位编码位数3、写出图1中Y=( 同或 )图14. 在图2中,当输入为高电平,C 端接地,则输出为( 高阻抗 )图25. Y=(A+(BC)’)’+D, 则 Y ’=(( A+B ’+C ’)D ’ )6. 在图3中,T1属于 P 沟道增强 型三极管。

当输入U i 为高电平时,___T2___导通,输出U o 为__低电平_____。

图37. 组合逻辑电路和时序逻辑电路的根本区别在于_组合电路无记忆功能,时序电路有记忆T1T2功能,_ 体现在电路上为:___组合电路无反馈,时序电路有反馈____。

8. 请写出JK 触发器的特性方程___Q*=JQ ’+K ’Q_______________.9. 用JK 触发器转换为T 触发器功能,那么J= T ;K= T 。

(每空一分) 10. 为构成4096×8的RAM ,需要 8 片1024×4的RAM 。

11. 状态机分为米利和摩尔两种类型,某状态机电路,输入为X 、状态变量为Q 0Q 1Q 2,若输出为Y= X’Q 0Q 2’,则该状态机属于 米利 型。

12. 施密特触发器、单稳态触发器和多谐振荡器中,__施密特触发器_____的稳态数最多。

13. 10位倒T 电阻网络DA 转换器。

如图4,当输入为10 0000 0000时,输出电压为V o =5V 则 V REF 为 10 V 。

14. 某D/A 转换器中,输入的数字量为8位,则其理论转换精度为___1/255_______。

9、图2中,用555定时器组成的多谐振荡器电路中,若R1= 10k Ω,R2=5k Ω, C=0.01μF ,Vcc=10V ,则该电路的震荡频率为 5/ln2= 7.2 kHz 。

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题及答案《数字逻辑与电路》复习题第⼀章数字逻辑基础(数制与编码)⼀、选择题1.以下代码中为⽆权码的为CD。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB 。

A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。

A. 1B. 2C. 4D. 164.⼗进制数25⽤8421BCD码表⽰为 B 。

A.10 101B.0010 0101C.100101D.101015.在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是CD 。

A.(256)10B.(127)10C.(FF)16D.(255)106.与⼗进制数(53.5)10等值的数或代码为ABCD 。

A. (0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与⼋进制数(47.3)8等值的数为:A B。

A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常⽤的B C D码有C D。

A.奇偶校验码B.格雷码C.8421码D.余三码⼆、判断题(正确打√,错误的打×)1. ⽅波的占空⽐为0.5。

(√)2. 8421码1001⽐0001⼤。

(×)3. 数字电路中⽤“1”和“0”分别表⽰两种状态,⼆者⽆⼤⼩之分。

(√)4.格雷码具有任何相邻码只有⼀位码元不同的特性。

(√)5.⼋进制数(17)8⽐⼗进制数(17)10⼩。

(√)6.当传送⼗进制数5时,在8421奇校验码的校验位上值应为1。

(√)7.⼗进制数(9)10⽐⼗六进制数(9)16⼩。

(×)8.当8421奇校验码在传送⼗进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。

(√)三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1和0来表⽰。

数字逻辑试题及答案

数字逻辑试题及答案

数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。

答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。

答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。

答案:0000到11114. 一个逻辑电路的输出是其输入的_________。

答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。

答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。

数字逻辑试题及答案

数字逻辑试题及答案

数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。

2. 一个2输入的与门,当输入都为高电平时,输出为______。

3. 布尔代数的基本定理包括______、结合律、分配律等。

4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。

5. 4位二进制计数器的计数范围是从______到1111。

6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。

《数字逻辑电路》试题及答案

《数字逻辑电路》试题及答案

一、填空题(1-5小题每空1分,6-10小题每空2分,共20分)1. (16.25) 10 = (_____________________________) 2 = ( ) 8 = ( ) 16 2.三态门输出的三种状态分别为: 、 和 。

3. 基本RS 触发器的约束条件是____________________。

4. 多谐振荡器是一种波形____________电路,它没有稳态,只有两个____________。

5. 把JK 触发器改成T 触发器的方法是___________________。

6.(,,,)(())F A B C D A B C D E ''=++++的对偶式为_______________________________。

7.十进制数(-12)的补码形式为___________________________。

8. 某信号采集系统要求一片A/D 转换器集成芯片在1S 内对16个热电偶的输出电压分时进行A/D 转换。

已知热电偶输出电压范围为0~0.025V (对应0~450 oC 温度范围),需要分辨的温度为0.1oC ,试问选用_______位的A/D 转换器。

9. RAM 存储器地址线4条,数据线8条,其存储容量为_______________。

10. 写出下图有ROM 构成的组合逻辑函数式Y 2=_________________________。

二、逻辑函数化简证明题(共3题,共20分)1.(6分)用公式法化简下面逻辑函数为最简与或式(,,)()()F A B C A BC AB ''''=+2.(6分)证明下面逻辑恒等式,方法不限。

()()()A C B D B D AB BC '''+++=+3.(8分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。

(,,,)F A B C D ABC ABD C D AB C A CD AC D ''''''=+++++三、电路分析题(共4题,共30分)1.(6分)分析如图所示组合逻辑电路的功能。

《数字电路与数字逻辑》练习题答案

《数字电路与数字逻辑》练习题答案

《数字电路与数字逻辑》练习题一答案一、 填空 1、75 3.375 2、11110103、(17A )H >(376.125)D >(67)O >(11000)B4. 40,3.31255. 0.1101B ,0.61O ,0.DH11111110.01B ,376.4O ,FE .4H6. +1111101,01111101,01111101,01111101 —101010,1101010,1010101,10101107.))()((C A D C B A +++ ))()((C A D C B A +++ 8.0 19.101011.1 2B.8 10.n2 1 11、81,3.62512、11111110.01, 11111110.01, 11111110.01, 11111110.01 13、(27A )H >(76.125)D >(67)O >(10110)B14、Q n , 1 15、9, 8 16、4 17、(3FFF)H18、B A A+B AB+C 19、32进制20. 56,2.812521. 100101B ,45O ,25H101.0101B ,5.24O ,5.5H22. +1111100,01111100,01111100,01111100—11101,111101,100010,100011 23. A B ,A,AB + AC ,A+B C24.(4E.4)16=(1001110.01)2=(116.2)8=(1111000.00100101)842125、(10011001)余3码 (1010101)格雷码26.10101 11010 1101127、输入原来状态28、(A+C)(B+C)29、10,830、T触发器31、随机存取存储器RAM 只读存储器ROM32、833、CBACABABC++34、CBBA+++35,6.562536. 110011,63,33;101.0101,5.24, 5.5 37. +1101000,01101000,01101000,01101000;-100111,1100111,1011000,101100138.A B,A, A + B , A +BC二、单项选择题:12345678910A B C C C D B C C C三简答题1.2.(1))(BCABDADBDCDCBA或++++(2)BAF⊕=异或操作3.分析以下电路,说明电路功能。

数字逻辑电路试题及答案

数字逻辑电路试题及答案

数字逻辑电路试题及答案一、填空题(每空1分,共10分)1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。

2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__.3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。

4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ).5.逻辑代数中的三种基本逻辑运算是与、或、非。

6.1个触发器可以存放 1 位二进制数,它具有记忆功能。

二、选择题(每小题2分,共10分)1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。

(A)A⊙B (B)A?B(C) (D)2.用0,1两个符号对100个信息进行编码,则至少需要 B 。

(A)8位(B) 7位(C) 9位(D) 6位3.下列电路中属于组合电路的是 D 。

(A)集成触发器(B)多谐振荡器(C)二进制计数器(D)3—8译码器4.下列电路中只有一个稳定状态的是 C 。

(A)集成触发器(B) 施密特触发器(C)单稳态触发器(D) 多谐振荡器5.为产生周期性矩形波,应当选用 C 。

(A) 施密特触发器(B) 单稳态触发器(C) 多谐振荡器 (D) 译码器三、逻辑函数化简(共10分)用卡诺图法化简下列逻辑函数,结果为最简与或式。

(每题5分,共10分) .解:四、分析题(共45分)1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。

⒉列真值表:(2分)2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟解:3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。

解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1,⑵写状态方程(2分) ,)⑶列全状态转换表(2分) ⑷画全状态转换图(2分⑸功能(2分):该电路为一个三进制同步计数器,并且具有自启动功能。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1、在数字系统中,下列哪种不是数的小数点表示法?A.定点整数表示法B.记阶表示法C.浮点表示法D.定点小数表示法正确答案:B2、下列哪种代码是自补码?A.格雷码B.步进码C.8421码D.2421码正确答案:D3、下列哪种不是可靠性编码?A.8421海明码B.余三码C.格雷码D.奇偶校验码正确答案:B4、下列哪个不是逻辑代数的基本运算?A.与B.与非C.或D.非5、下列逻辑函数的表示方法中哪种不是唯一的?A.卡诺图B.最小项标准式C.逻辑表达式D.真值表正确答案:C6、下列哪个不是逻辑门的符号标准?A.长方形符号B.数字符号C.等效符号D.变形符号正确答案:B7、下列哪个叙述是正确的?A.竞争是同一个信号或同时变化的某些信号经过不同路径到达某一点有时差的这种现象B.产生错误输出的竞争是非临界竞争C.竞争一定是同一个信号经过不同路径到达某一点有时差的这种现象D.竞争一定是同时变化的某些信号经过不同路径到达某一点有时差的这种现象正确答案:B8、下列哪个叙述是正确的?A.险象分为静态险象和动态险象B.险象分为功能险象和静态险象C.险象分为功能险象和逻辑险象D.险象不一定是竞争的结果正确答案:A9、下列叙述哪个是正确的?A.RC延迟电路不能用于消除险象B.RC延迟电路在实际运行的数字电路中起到了很重要的作用C.RC延迟电路在电路中很少存在D.RC延迟电路在电路的使用中不会起到好的作用正确答案:B10、在广义上,组合电路可以看作是下列哪个器件?A.译码器B.选择器C.分配器D.编码器正确答案:A11、下列逻辑电路中为时序逻辑电路的是()。

A.译码器B.寄存器C.数据选择器D.加法器正确答案:B12、对于D触发器,欲使=,应使输入D=()。

A.0B.QC.D.1正确答案:B13、有一T触发器,在T=1时加上时钟脉冲,则触发器()。

A.状态反转B.保持原态C.置0D.置1正确答案:A14、现欲将一个数据串延时4个CP(时钟周期)的时间,则最简单的办法采用()。

A.4位加法器B.4位移位寄存器C.4进制计数器D.4位并行寄存器正确答案:B15、Moore型时序逻辑电路的输出是()。

A.只与电路当前状态有关B.与输入和电路当前状态均无关C.与输入和电路当前状态均有关D.只与输入有关正确答案:A16、与阵列可编程或阵列可编程是A.PLAB.ROMC.PALD.PROM正确答案:C17、与阵列不可编程或阵列可编程A.PALB.GALC.PLAD.ROM正确答案:D18、最适合用来实现最简与或式的可编程逻辑是A.PLAB.ROMC.GALD.PAL正确答案:A19、具有保密位的可编程逻辑是A.PLAB.GALC.ROMD.PAL正确答案:B20、现代只读存储器的意思是:A.工作时只能读B.只能读,不能写C.以上都不对D.只能写一次正确答案:A21、功能部件级的设计方法,主要依赖于设计者的的熟练技巧和经验,称为___。

A.试凑法B.卡诺图法C.次态方程法D.真值表法正确答案:A22、总线结构方框图的特点是______。

A.扩充困难B.控制器设计复杂C.修改困难D.系统处理速度可能受总线结构制约影响变慢。

正确答案:D23、条件输出框的输入总是来自_____________。

A.另一个条件输出框B.菱形判别框C.条件输出表D.矩形状态框正确答案:B24、在ASM图中,所有的当前状态下的Moore型有效输出都应列在_________内。

A.状态输出表B.判别框C.条件输出框D.状态框正确答案:D25、本章节设计的交通灯总计使用了_____个触发器用于状态控制。

A.3B.1C.4D.2正确答案:D二、多选题1、下列哪些是数字系统中数的小数点的表示方法?A.定点小数表示法B.定点整数表示法C.浮点表示法D.记阶表示法正确答案:A、B、C2、带符号数的代码表示有哪些?A.反码B.补码C.格雷码D.8421码正确答案:A、B、D3、下列哪些是可靠性编码?A.格雷码B.8421码C.海明码D.奇偶校验码正确答案:A、C、D4、逻辑代数的基本运算有哪些?A.或运算B.或与运算C.与或运算D.与运算正确答案:A、D5、现代常用的逻辑电路有哪些?A.MOS门电路B.二极管-电阻门电路C.DTL门电路D.TTL门电路正确答案:A、D6、下列哪些是逻辑电路描述包括的内容?A.时序图B.卡诺图C.框图D.逻辑表达式正确答案:A、B、C、D7、下列哪些对逻辑化过程的描述是正确的?A.正逻辑规定就是高电平用“1”表示,低电平用“0”表示。

B.正逻辑规定就是低电平用“1”表示,高电平用“0”表示。

C.负逻辑规定就是低电平用“1”表示,高电平用“0”表示。

D.负逻辑规定就是高电平用“1”表示,低电平用“0”表示。

正确答案:A、C8、下列可以作为数据分配器的有:A.74LS138B.74LS148C.74LS49D.74LS139正确答案:A、D9、下列哪些是加法器?A.74LS85C.74LS183D.74LS245正确答案:B、C10、74LS138用作数据分配器,则有:A.四个地址选择端B.一个输入C.八个输出D.三个地址选择端正确答案:B、C、D11、下列逻辑电路具有记忆功能的是()。

A.计数器B.RS触发器C.译码器D.寄存器正确答案:A、B、D12、下列对异步时序电路描述错误的是()。

A.没有统一的时钟脉冲控制B.没有稳定状态C.输出只与内部状态有关D.没有触发器正确答案:B、C、D13、由或非门构成的基本SR锁存器,下列不是输入S、R的约束条件的是()。

A.S+R=0B.SR=1C.SR=0正确答案:A、B、D14、下列是4位同步二进制计数器74LS163的功能的是()。

A.计数B.清零C.保持D.置数正确答案:A、B、C、D15、下列对于锁存器和触发器描述正确的是()。

A.锁存器和触发器都是具有存储功能的逻辑电路。

B.每个锁存器或触发器都能存储1位二进制信息。

C.触发器是对时钟脉冲边沿敏感的电路。

D.锁存器是对脉冲电平敏感的电路。

正确答案:A、B、C、D16、与阵列可编程或阵列不可编程A.PLAB.PALC.ROMD.GAL正确答案:B、D17、PLD的设计过程的三个阶段:A.设计编程B.设计实现C.设计验证D.设计输入正确答案:B、C、D18、现代可编程逻辑器件中主要采用的编程工艺有:A.CMOSB.掩模式C.E2CMOSD.熔丝式正确答案:A、C19、FPGA的组成结构包括:A.可编程I/O模块B.可编程逻辑快CLBC.可编程内部连线D.可编程宏单元正确答案:A、B、C20、FPGA 的主要结构包括:A.查找表结构B.树结构C.多级与非门结构D.多路开关结构正确答案:A、C、D21、数字系统,是指交互式的以离散形式表示的具有信息____、____、____任务信息能力的逻辑子系统的集合物。

A.存储B.传输C.处理D.控制正确答案:A、B、C22、数字系统的基本输入输出接口对外连接的有______。

A.输出信息B.外部输出的控制信号C.外部输入的控制信号D.输入信息正确答案:A、B、C、D23、在ASM图中,每个状态框仅有一个出口(分支有判断框提供),具有__________。

A.无二义性B.完整性C.闭合性D.可满足复杂数字系统描述需求正确答案:A、B、C24、状态转换表用于A.得到ASM图B.得到次态方程式C.得到输出函数表达式D.最终得到逻辑电路图正确答案:B、D25、ASM图的状态编码__________。

A.写在状态框里面B.必须使用格雷码C.写在状态框外面D.可以与状态名同时存在正确答案:C、D三、判断题1、模拟量所具有的重要特性是其数值可在一定的范围内连续变化。

(√)2、数字量所具有的重要特性是其数值在一定的范围内是离散变化的。

(√)3、简单的海明码只能发现错误不能指出错误的位置。

(×)4、逻辑状态“1“表示的是高电平,“0”表示的是低电平。

(×)5、替代尾因子就是将头因子中的原变量或原变量组合增加到原有的尾因子中得到的尾因子。

替代尾因子可以替代原来的尾因子,所得到的与项值不变。

(√)6、在逻辑电路中,常常用一根线表示传输几种不同来源信号的情况。

(√)7、电路的延迟无处不在。

(√)8、功能险象需要多个输入信号同时发生变化。

(√)9、逻辑险象仅有一个输入信号发生变化。

(√)10、用一个74LS151不能实现3变量输入1变量输出的函数。

(×)11、触发器实质上就是一种功能最简单的时序逻辑电路,是时序逻辑存储记忆的基础。

(√)12、用4个触发器可构成4位二进制计数器。

(√)13、同步时序电路具有统一的时钟CP控制。

(√)14、时序逻辑电路与组合逻辑电路的最大区别在于,它具有存储和记忆功能。

(√)15、同步计数器和异步计数器的不同点是前者计数慢,后者计数快。

(×)16、译码器可以作为ROM的与阵列来使用。

(√)17、PLA最适用于实现逻辑函数的最简与或式。

(√)18、R系列的PAL中每个触发器的D输入信号来自一个异或门。

(×)19、GAL器件内增加了可被编程的保密位,以防对逻辑的复制。

(√)20、在VHDL的结构体中,各并行执行语句都是相互独立的电路块,因此不允许对同一个信号赋值。

(√)21、功能复杂的数字系统不可以再采用试凑法。

(×)22、控制单元的基本功能具体是对指令流和数据流实施时间上和空间上的正确的控制。

(√)23、方框图不涉及过多的技术细节。

(√)24、时序图描述时,与框图逐步细化不同,需要一次描述完整。

(×)25、ASM图菱形判别框内的输入条件为布尔表达式。

(√)四、填空题1、二进制数是010000,它的典型格雷码是_____________。

正确答案:0110002、逻辑约定也称为_____________。

正确答案:逻辑化过程3、一个逻辑完备组是指利用其所包含的逻辑运算能够实现的逻辑函数是_____________。

正确答案:任意的4、在卡诺图化简的过程中,必要的极大圈中一定包含_____________。

正确答案:实质最小项5、在数字逻辑电路中,开关是指_____________。

正确答案:逻辑门6、常用于描述数字系统的模型和总体结构的是____________。

正确答案:框图7、引端有效级的变换是为了使得整个逻辑电路的功能____________。

正确答案:一目了然8、在时序图中要考虑延迟,其中最主要的是____________延迟时间.正确答案:传输9、组合电路分析评价的目的是____________。

正确答案:改进10、动态险象在小于________级的与或电路和两级或与电路中不会发生.正确答案:211、从电路组成看,时序逻辑电路由组合逻辑电路和_________两部分组成。

相关文档
最新文档