DSP课后习题答案--李建
DSP原理及应用课后习题答案
DSP原理及应用课后习题答案简述DSP芯片的主要特点哈彿结构•一将程序和数据存储在不同的存赭空河中.即程序存储器和数据存储器足两个相互独立的存赭器.毎个存储器独立编址.独立访问.多总线结构…保证在一个机器周期内可以多次访问程序存僦空何和数据存储空何.揣令系统的流水线操作••减少描令执行时仙・增强处理器的处理能力•取址.译码.取操作和执行四个阶段。
少用的礎件乘法器••使乘法累加运畀能在单个周期内完成.特殊的DSP描令.抉速的描令周期、玦件配18强。
详细描述冯诺依曼结构和哈佛结构,并比较不同?河诺依曼结构••数据和程序共用总线和存储空间.在某一时刻.只能谀写程序或者饯写数据.将播令.数据、地址存储在同一个存储器统一編址.依鏗折令计数器提供的地址来区分是描令•数据还是地址•取揣令和IR操作数都访问同一存鯨器.数据吞叶率低.哈佛结构••一将程用和数据存储在不同的存赭空徇中.即程序存储器和数据存储器足两个相互独立的存锚器.每个存储器独立编址.独立访问.改进的还允许在程序存储空何和数据存赭空何之间相互传送数据。
DSP系统的设讣过程?确定DSP系统设计的性能描标进行览浓优化与模拟:选择DSP芯片和外用芯片:进行皱件电路的设计:进行软件设计: 逬行软硕件综合调试.请描述TMS320C54X的总线结构?C54X采用先进的哈佛结沟并具有八组总线•其曲立的程序总线和数据总线允许同时渎取描令和操作数.实现高度的并行操作’ 程序总线PB传送从程序存储器来的指令代码和立即数.3组数据总线连按各种元器件.CB和DB总线传送从数据存储器读出的操作数.EB总线传送写入到存储器中的数据•(1分)4组地址总线PAB\CAB\DAB\E.AB传送执行抬令所滞的地址。
TMS320C54X片内存储器一般包括哪些种类?如何配置片内存储器?C54X片内存僦器一般包括两种类型:ROM(只优存锚器).RAM{随机访何存储器人RAM又町分为双访何DARAM和单访问SARAM .简述TMS320C54X芯片的CPU外组成部分及其功能。
DSP习题和解答(精)
非标准答案,仅供参考!简答题非绿色部分的自己组织答案!y(n)为输出。
1、设系统差分方程为y(n)=ay(n-1)+x(n),其中x(n)是输入,当y(0)=0时,试判断系统是否是线性时不变的。
解:按照线性是不变系统定义判断。
由题意可归纳出y(n)=∑an-1-ix(i)i=0n对于线性时不变系统应有线性性:T[α1x1(n)+α2x2(n)]=α1y1(n)+α2y2(n)时不变性:T[x(n-k)]=y(n-k)对于y(n)=∑an-1-ix(i),分别验证是否满足线性性和时不变性。
i=0nT[α1x1(n)+α2x2(n)]=∑an-1-i[α1x1(i)+α2x2(i)]i=0n=∑an-1-iα1x1(i)+∑an-1-iα2x2(i)=α1y1(n)+α2y2(n)i=0i=0nn故知满足线性性。
T[x(n-k)]=∑a(n-k)-1-ix(i)=y(n-k)i=0n-k故知满足时不变性。
所以该系统是线性时不变系统。
y(n)为输出。
2、设系统差分方程为y(n)=ay(n-1)+x(n),其中x(n)是输入,当y(0)=0时,试判断系统是否是线性时不变的。
3、用FFT来分析信号的频谱,若已知信号的最高频率为f h =1.25kHz,要求频率分辨率为△F≤5Hz,试确定:(1)采样间隔 T ;(2)采用基-2FFT的最小样点数 N ,以及与此相对应的最小记录长度;(3)按您确定的参数所获得的实际分辨率。
解:(1)由那奎斯特采样定理知fC≥2fH=2⨯1 .25kHz=2.5kHz,且fC=T,所以T≤4⨯10-5s。
(2)归一化角频率与物理角频率的关系ω=ΩT,其中T为采样周期,自然有 1∆ω=∆ΩT,且∆Ω=2π⨯∆F,由频域采样理论知∆ω=2πN,最终得到:∆ω=2πN=2π⨯∆FT=2π⨯5⨯T⇒N=(5T)显然,当T越大N越小,故而此处取T=4⨯10-5s,上式后得到N=5⨯103。
DSP习题及解答[1](精)
第一章引言1. 一个存储单元有哪两个属性?寄存器与存储器有什么不同?一个存储单元的两个属性是:地址与值。
寄存器是特殊的存储器,读写寄存器可引发相关电路的动作。
2. 由单片机构成的最小系统有哪几部分构成?由单片机构成的最小系统包括电源和晶体振荡器。
3. DSP是哪三个英文词的缩写?中文意义是什么?DSP是Digital Signal Processor的缩写,中文意义是数字信号处理器。
4. 哈佛结构计算机与冯∙诺伊曼结构计算机有什么差别?哈佛结构计算机有独立的数据总线和程序总线,冯∙诺伊曼结构计算机数据和程序共用一套总线。
5. 微控制器与微处理器有什么不同?微控制器内部可固化程序,而微处理器内部不含程序。
6. TMS320LF24xA系列单片机有几套总线?分别起什么作用?总线中数据线和地址线分别有多少条?最大可以访问多少存储单元?每个存储单元由多少位组成?TMS320LF24xA系列单片机有三套总线,分别是程序读总线、数据读总线和数据写总线。
每套总线中各有16条数据线和16条地址线,最大可以访问64K个存储单元,每个存储单元由16位组成。
7. 什么是操作码?什么是操作数?操作码用于表示指令所要执行的动作,操作数表示指令所涉及的数据。
8. 实现一条指令的功能要经过哪四个阶段?CPU为什么要采用流水线结构?实现一条指令的功能要经过“取指”、“译码”、“取操作数”和“执行”四个阶段,CPU采用流水线结构可以同时使多条指令处于不同的处理阶段,实现并行处理,提高CPU的指令吞吐率。
第二章寻址方式与主要寄存器操作1. 有哪三种寻址方式?三种寻址方式是:立即数寻址、直接寻址和间接寻址。
2. 指令LACL #10与LACL 10有什么区别?各为什么寻址方式?含义是什么?指令LACL #10将常数10装载到累加器,指令LACL 10将地址10(假设DP为0)处的值装载到累加器。
前者是立即数寻值,操作数在指令中;后者是直接寻址,操作数的地址最低7位在指令中。
DSP课后习题答案
对数据和函数的存储类别可分为:自动的(auto)、静态的(static)、寄存器的(register)、外部的(extern)。
非线性运算的方法:级数展开法、查表法、混合法DSP实现的一般方法:(1)、在通用的计算机上用软件实现。
(2)、在通用的计算机系统上加上专用的加速处理机实现(3)、在通用的单片机上实现。
(4)、在通用的可编程DSP芯片实现(5)、在专用的DSP芯片实现、(2)简述DSP应用系统的典型构成和特点答:DSP系统的典型结构其工作过程①对输入信号进行带限滤波和抽样;②进行A/D变换,将信号变换成数字比特流;③根据系统要求,DSP芯片对输入信号按照特定算法进行处理;④D/A转换,将处理后的数字样值转换为模拟信号;⑤平滑滤波,得到连续的模拟信号波形特点:接口方便编程方便稳定性好精度高可重复性好集成方便(3)简述DSP应用系统的一般设计过程DSP系统的设计流程:1. 定义系统性能指标 2. 采用高级语言进行性能模拟3. 设计实时DSP应用系统4. 借助开发工具进行软硬件调试 5. 系统集成与独立系统运行设计流程图:TMS320系列DSP芯片的特点:1.采用哈佛结构实现内部总线;2.采用流水线操作实现指令操作;3.乘法采用专用的硬件乘法器实现;4.具有高效的DSP指令哈佛结构的特点:将程序和数据存储在不同的存储空间流水线的特点:采用流水线操作,处理器可以并行处理多条指令,提高CPU工作效率DSP芯片的运算速度指标:指令周期 MAC时间 FFT执行时间 MIPS:每秒执行百万条指令 MOPS:每秒执行百万条操作 MFLOPS:每秒执行百万条浮点操作 BOPS:每秒执行十亿次操作(8)设计DSP应用系统时,如何选择合适的DSP芯片答:DSP芯片的选择要根据实际系统的需要来选择DSP芯片,已达到系统最优化的设计。
所以一般选择DSP芯片要考虑以下因素:芯片运行速度、DSP芯片的价格、DSP芯片的硬件资源、DSP芯片的运算精度、DSP芯片的开发工具、DSP芯片的功耗等因素。
DSP原理及应用-(修订版)--课后习题答案
第一章:1、数字信号处理的实现方法一般有哪几种?答:数字信号处理的实现是用硬件软件或软硬结合的方法来实现各种算法。
(1)在通用的计算机上用软件实现;(2)在通用计算机系统中加上专用的加速处理机实现;(3)用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理,如数字控制;(4)用通用的可编程DSP 芯片实现。
与单片机相比,DSP 芯片具有更加适合于数字信号处理的软件和硬件资源,可用于复杂的数字信号处理算法;(5)用专用的DSP 芯片实现。
在一些特殊的场合,要求的信号处理速度极高,用通用DSP 芯片很难实现( 6 )用基于通用dsp 核的asic 芯片实现。
2、简单的叙述一下dsp 芯片的发展概况?答:第一阶段,DSP 的雏形阶段(1980 年前后)。
代表产品:S2811 。
主要用途:军事或航空航天部门。
第二阶段,DSP 的成熟阶段(1990 年前后)。
代表产品:TI 公司的TMS320C20 主要用途:通信、计算机领域。
第三阶段,DSP 的完善阶段(2000 年以后)。
代表产品:TI 公司的TMS320C54 主要用途:各个行业领域。
3、可编程dsp 芯片有哪些特点?答:1、采用哈佛结构(1)冯。
诺依曼结构,(2 )哈佛结构(3)改进型哈佛结构2、采用多总线结构 3. 采用流水线技术4、配有专用的硬件乘法-累加器5、具有特殊的dsp 指令6、快速的指令周期7、硬件配置强8、支持多处理器结构9 、省电管理和低功耗4、什么是哈佛结构和冯。
诺依曼结构?它们有什么区别?答:哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯。
诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过条总线分时进行。
DSP习题答案(可编辑修改word版)
一.填空题(本题总分12分,毎空1分) 累加器A 分为三个部分,分别为 ____________ AG.AH.AL TMS320VC5402型DSP 的内部采用_ &16TMS320VC5402 型 DSP 采用_____________ 哈佛TMS329VC5402 型 DSP 有 ______________ 8个DSP 处理器TMS320VC5402中DARAM 的容量是 16K 7TI 公司的 DSP 处理器 TMS320VC5402PGE100 有. 2在链接器命令文件中,PAGE 1通常指_ 数据C54X 的中断系统的中断源分为 ___________ 硬件、软件 TI 公司DSP 处理器的软件开发环境是_ 答 J CCS (Code Composer Studio ) DSP 处理器TMS32OVC54O2外部有 ___________ 答:20根 直接寻址中从页指针的位置可以偏移寻址 答:128 在链接器命令文件中,PAGE0通常指_ 答:程序 C54X 系列DSP 处理器中,实现时钟频率倍频或分频的部件是— 答:锁相环PLLTMS320C54X 系列DSP 处理器上电复位后,程序从指定存储地址 答:FFSOhTMS320C54X 系列DSP 处理器有 _________ 个通用I/O 引脚,分別是_答:2个,BIO 和XFDSP 处理器按数据格式分为两类,分別是 _____________ ; ______答:泄点DSP 和浮点DSPTMS329VC5402型DSP 的ST!寄存器中,INTM 位的功能是 _____________答:开放/关闭所有可屏蔽中断2・ 2. 3・ 3・ 4・ 4・ 5,5. 6,6. 7・7・ &8. 2・2. 3・3. 4・ 4・ 5・ 5・ 6, 6・ 7・ 7・ && 9・ 9・位的多总线结构。
总线结构对程序存储器和数据存储器进行控制。
DSP习题及解答[1](精)
第一章引言1. 一个存储单元有哪两个属性?寄存器与存储器有什么不同?一个存储单元的两个属性是:地址与值。
寄存器是特殊的存储器,读写寄存器可引发相关电路的动作。
2. 由单片机构成的最小系统有哪几部分构成?由单片机构成的最小系统包括电源和晶体振荡器。
3. DSP是哪三个英文词的缩写?中文意义是什么?DSP是Digital Signal Processor的缩写,中文意义是数字信号处理器。
4. 哈佛结构计算机与冯∙诺伊曼结构计算机有什么差别?哈佛结构计算机有独立的数据总线和程序总线,冯∙诺伊曼结构计算机数据和程序共用一套总线。
5. 微控制器与微处理器有什么不同?微控制器内部可固化程序,而微处理器内部不含程序。
6. TMS320LF24xA系列单片机有几套总线?分别起什么作用?总线中数据线和地址线分别有多少条?最大可以访问多少存储单元?每个存储单元由多少位组成?TMS320LF24xA系列单片机有三套总线,分别是程序读总线、数据读总线和数据写总线。
每套总线中各有16条数据线和16条地址线,最大可以访问64K个存储单元,每个存储单元由16位组成。
7. 什么是操作码?什么是操作数?操作码用于表示指令所要执行的动作,操作数表示指令所涉及的数据。
8. 实现一条指令的功能要经过哪四个阶段?CPU为什么要采用流水线结构?实现一条指令的功能要经过“取指”、“译码”、“取操作数”和“执行”四个阶段,CPU采用流水线结构可以同时使多条指令处于不同的处理阶段,实现并行处理,提高CPU的指令吞吐率。
第二章寻址方式与主要寄存器操作1. 有哪三种寻址方式?三种寻址方式是:立即数寻址、直接寻址和间接寻址。
2. 指令LACL #10与LACL 10有什么区别?各为什么寻址方式?含义是什么?指令LACL #10将常数10装载到累加器,指令LACL 10将地址10(假设DP为0)处的值装载到累加器。
前者是立即数寻值,操作数在指令中;后者是直接寻址,操作数的地址最低7位在指令中。
DSP课后习题答案--李建.doc
第一章:1、数字信号处理的实现方法一般有哪几种?(1)在通用的计算机上用软件实现⑵在通用计算机系统中加上专用的加速处理机实现(3)用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理(4)用通用的可编程DSP芯片实现,可用于复杂的数字信号处理算法⑸用专用的DSP芯片实现⑹用基于通用dsp核的asic芯片实现2、简单的叙述一下dsp芯片的发展概况?答:第一阶段,DSP的雏形阶段(1980年前后)代表产占乩S2811o主要用途:军事或航空航天部门第二阶段,DSP的成熟阶段(1990年前后)代表产品:TI公司的TMS320C20主要用途:通信、计算机领域第三阶段,DSP的完善阶段(2000年以后)代表产品:TI公司的TMS320C54主要用途:各行业领域3、可编程dsp芯片有哪些特点?(1)采用哈佛结构:冯•诺依曼结构,哈佛结构,改进型哈佛结构⑵采用多总线结构⑶采用流水线技术⑷配有专用的硬件乘法■累加器⑸具有特殊的dsp指令⑹快速的指令周期(7)硬件配置强⑻支持多处理器结构⑼省电管理和低功耗4、什么是哈佛结构和冯•诺依曼结构?它们有什么区别?哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,人大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯•诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。
当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
区别:哈佛:该结构采用双存储空间,程序存储器和数据存储器分开,冇各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
DSP课后复习题及答案
DSP课后复习题及答案1、DSP应⽤系统模型包括哪些主要部分?抗混叠滤波、A/D转换、DSP芯⽚、平滑滤波DSP系统特点:精度⾼、可靠性强、集成度⾼、接⼝⽅便、灵活性好、保密性好、时分复⽤选择DSP芯⽚的依据:考虑成本、供货能⼒、技术⽀持、开发系统、体积、功耗、⼯作环境温度。
DSP为了降低功耗采取了哪些措施?双电压供电、多种⼯作模式2、DSP芯⽚在提⾼芯⽚运算速度⽅⾯采⽤了哪些措施1.针对DSP运算多采⽤乘加运算的特点,⼤多采⽤了单个指令周期实现乘加运算的处理技术2.单周期实现多个运算单元并⾏处理3.各种数据搬运的⼯作可交由DMA处理,⽆需CPU⼲涉4.提供针对⾼级数学运算(指数、开⽅、FFT等)的库函数3、TSM320c54x芯⽚存储器采⽤什么结构?有何特点?TSM320c54x芯⽚存储器采⽤哈弗结构特点:将程序和数据存储在不同的存储空间,即程序存储器和数据存储器是两个相互独⽴的存储器,每个存储器独⽴编址,独⽴访问4、TSM320C54x芯⽚的总线有哪些?他们各⾃的作⽤和区别是什么?1)程序总线(PB)C54x⽤1条程序总线传送取⾃程序存储器的指令代码和⽴即数操作数2)数据总线(CB、DB和EB)C54x⽤3条数据总线将内部各单元连接在⼀起3)地址总线(PAB、CAB、DAB和EAB)C54x⽤4条地址总线传送执⾏指令所需的地址5、累加器A和B的作⽤是什么?他们有何区别?累加器A和B都可以配置成乘法器/加法器或ALU的⽬的寄存器。
区别:累加器A的31~16位能被⽤作乘法—累加单元中的乘法器输⼊,⽽累加器B不能6、TSM320C45x的总储存空间为多少?可分为哪三类?他们的⼤⼩是多少?TSM320C45x的总储存空间为192K 可分为64Kd的程序存储空间 64K的数据存储空间和64K的I/O空间7、试述三种存储空间的各⾃作⽤是什么?程序存储空间⽤于存放要执⾏的指令和指令执⾏中所⽤的系数表数据存储空间存放执⾏指令所要⽤的数据I/O空间与存储器映象外围设备相连接,也可以作为附加的数据存储空间所⽤8、定时器由哪些寄存器组成?它们是如何⼯作的?定时器由定时器寄存器(TIM) 、定时器周期寄存器(PRD)和定时器控制器寄存器(TCR)TIM是⼀减1计数器 PRD中存放时间常数 TCR中包含有定时器的控制位和状态位9、C45x有哪⼏种串⾏⼝?标准同步串⼝有哪些部分组成?它们是如何⼯作的?标准同步串⾏⼝(SP)、缓冲同步串⾏⼝(BSP)、多路缓冲串⼝(McB-SP)时分多路串⾏⼝(TDM)。
DSP课后习题集答案解析
第一章1.简述典型实时数字信号处理系统组成部分。
答:包括:抗混叠滤波器(Anti-aliasing filter)、模数转换器ADC(Analog-to-Digital Converter)、数字信号处理、数模转换器DAC(Digital-to-Analog Converter)和抗镜像滤波器(Anti-image filter) 。
2.简述X86处理器完成实时数字信号处理的优缺点。
答:利用X86处理器完成实时数字信号处理。
特点是处理器选择范围宽,主板及外设资源丰富,有多种操作系统可供选择,开发、调试较为方便;缺点是数字信号处理能力不强,硬件组成较为复杂,系统体积、重量较大,功耗较高,抗环境影响能力较弱。
3.简述数字信号处理器的主要特点。
答:(1)存储器采用哈佛或者改进的哈佛结构;(2)内部采用了多级流水;(3)具有硬件乘法累加单元;(4)可以实现零开销循环;(5)采用了特殊的寻址方式;(6)高效的特殊指令;(7)具有丰富的片内外设。
4.给出存储器的两种主要结构,并分析其区别。
答:存储器结构分为两大类:冯·诺依曼结构和哈佛结构。
冯·诺依曼结构的特点是只有一个存储器空间、一套地址总线和一套数据总线;指令、数据都存放在这个存储器空间中,统一分配地址,所以处理器必须分时访问程序和数据空间。
哈佛结构程序存储器空间和数据存储器空间分开,具有多套地址、数据总线,哈佛结构是并行体系结构,程序和数据存于不同的存储器空间,每个存储器空间独立编址、独立访问。
5.简述选择数字信号处理器所需要考虑的因素。
答:应考虑运算速度、算法格式和数据宽度、存储器类型、功耗和开发工具。
6.给出数字信号处理器的运算速度指标,并给出其具体含义。
答:常见的运算速度指标有如下几种:(1)指令周期:执行一条指令所需的最短时间,数值等于主频的倒数;指令周期通常以ns(纳秒)为单位。
例如,运行在200MHz的TMS320VC5510的指令周期为5ns。
DSP课后习题与思考题.doc
第一章习题与思考题—\填空:1.Instruction Cycle(指令周期)是执行一条指令所需的时间,指令周期的单位是(nS纳秒)。
所以DSP单周期指令的周期也是(时钟周期)。
2.选择DSP芯片所需考虑的因素有(DSP芯片性能)、(片内硬件资源)、(价您、(DSP芯片的开发工具)等。
3.TMS320LF2407A控制器是专门为基于也业的应用而设计的。
其运算速度最大可为(40MIPS),最小指令周期为(25nS)o4.TMS320LF2407ADSP控制器有强大的外设功能,包括(时间管理器EVA,EVB)、(控制器局域网CAN)、(串行接口SPI, SCI)、(模/数转换器ADC)、(看门狗定时器)。
5.TMS320LF2407ADSP 芯片有RAM:(PARAM)>(SARAM),是(⑹位。
二、思考题:1.根据TI公司对DSP命名的方法。
解释给出芯片型号的各个字段的意义。
TMS 320 LF 2407APGE2.为何将TMS320x2000系列的DSP也称作DSP数字信号控制器或DSP单片机。
3.与TMS320x240x系列器件相比,TMS320x240xA器件增加了那些新特点。
运行速度加快30MHz——40MHz片上Flash/Rom中的代码可以加密;PDPINTX、CAPn、XINTn、和ADCSOC管脚有输入保护电路;PDPINTx管脚的状态反映在COMCONx寄存器中。
第二章习题与思考题—、填空:1.TMS320LF240xA系列DSP控制器采用了改进的(哈佛结构)总线,具有分离的(程序总线)和(数据总线),使用㈣级流水线作业。
2.TMS320LF240xA系列DSP控制器具有两套相互独立的(程序操作总线)和(数据操作总线),共有6套16位的内部总线构成,分别为(程序读总线PRDB、程序地址总线PAB、数据读总线DRDB、数据写总线DWDB、数据读地址总线DRAB、数据写地址总线DWAB)。
DSP习题答案(可编辑修改word版)
一.填空题(本题总分12 分,每空1 分)1.累加器A 分为三个部分,分别为;;。
1.AG,AH,AL2.TMS320VC5402 型DSP 的内部采用条位的多总线结构。
2.8,163.TMS320VC5402 型DSP 采用总线结构对程序存储器和数据存储器进行控制。
3.哈佛4.TMS329VC5402 型DSP 有个辅助工作寄存器。
4.8 个5.DSP 处理器TMS320VC5402 中DARAM 的容量是字。
5.16K 字6.TI 公司的DSP 处理器TMS320VC5402PGE100 有个定时器。
6.27.在链接器命令文件中,PAGE 1通常指存储空间。
7.数据8.C54x 的中断系统的中断源分为中断和中断。
8.硬件、软件1.TI 公司DSP 处理器的软件开发环境是。
1.答:CCS(Code Composer Studio)2.DSP 处理器TMS320VC5402 外部有根地址线。
2.答:20 根3.直接寻址中从页指针的位置可以偏移寻址个单元。
3.答:1284.在链接器命令文件中,PAGE 0 通常指存储空间。
4.答:程序5.C54x 系列DSP 处理器中,实现时钟频率倍频或分频的部件是。
5.答:锁相环PLL6.TMS320C54x 系列DSP 处理器上电复位后,程序从指定存储地址单元开始工作。
6.答:FF80h7.TMS320C54x 系列DSP 处理器有个通用I/O 引脚,分别是。
7.答:2 个,BIO 和XF8.DSP 处理器按数据格式分为两类,分别是;。
8.答:定点DSP 和浮点DSP9.TMS329VC5402 型DSP 的ST1 寄存器中,INTM 位的功能是。
9.答:开放/关闭所有可屏蔽中断10.MS320C54X DSP 主机接口HPI 是位并行口。
10.答:81.在C54X 系列中,按流水线工作方式,分支转移指令的分为哪两种类型:;。
1.答:无延迟分支转移,延迟分支转移3.C54x 的程序中,“.bss”段主要用于。
DSP原理及应用课后习题答案
简述DSP芯片的【2 】重要特色哈佛构造----将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器是两个互相自力的存储器,每个存储器自力编址,自力拜访.多总线构造---保证在一个机械周期内可以多次拜访程序存储空间和数据存储空间.指令体系的流水线操作--削减指令履行时光,加强处理器的处理才能.取址,译码,取操作和履行四个阶段.专用的硬件乘法器--使乘法累加运算能在单个周期内完成.特别的DSP指令.快速的指令周期.硬件设置装备摆设强.具体描写冯诺依曼构造和哈佛构造,并比较不同?冯诺依曼构造--数据和程序共用总线和存储空间,在某一时刻,只能读写程序或者读写数据.将指令.数据.地址存储在同一个存储器同一编址,依附指令计数器供给的地址来区分是指令‘数据照样地址,取指令和取操作数都拜访同一存储器,数据吞吐率低.哈佛构造----将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器是两个互相自力的存储器,每个存储器自力编址,自力拜访.改良的还许可在程序存储空间和数据存储空间之间互相传送数据.DSP体系的设计进程?肯定DSP体系设计的机能指标;进行算法优化与模仿;选择DSP芯片和外围芯片;进行硬件电路的设计;进行软件设计;进行软硬件分解调试.请描写TMS320C54x的总线构造?C54X采用先辈的哈佛构造并具有八组总线, 其自力的程序总线和数据总线许可同时读取指令和操作数,实现高度的并行操作.程序总线PB传送从程序存储器来的指令代码和立刻数.3组数据总线衔接各类元器件.CB和DB总线传送从数据存储器读出的操作数,EB总线传送写入到存储器中的数据.(1分)4组地址总线PAB\CAB\DAB\EAB传送履行指令所需的地址.TMS320C54x片内存储器一般包括哪些种类?若何设置装备摆设片内存储器?C54X片内存储器一般包括两种类型:ROM(只读存储器),RAM(随机拜访存储器).RAM又可分为双拜访DARAM和单拜访S ARAM.简述TMS320C54X芯片的CPU各构成部分及其功效.CPU状况和掌握存放器:用于设置各类工作前提和工作方法的状况以及存储器设置装备摆设状况和掌握信息.40位算术逻辑单元.40位累加器A和B:两者配合完成算术运算和逻辑运算.桶形移位存放器:使处理器能完成数字定标,位提取,对累加器进行归一化处理等操作.乘法器/加法器单元:在单周期内完成一次乘法累加运算.比较选择和存储单元:是专门为Viterbi算法设计的加法,比较,选择操作的硬件单元.指数编码器:用于支撑单周期指令EXP的专用硬件.TMS320C54x存储器包括哪几个空间?64k程序存储空间:程序指令和程序中所需的常数表格64k数据存储空间:存储须要程序处理的数据或程序处理后的成果64kI/O存储空间:存储与外部存储器映像的外设接口TMS320C54x有几种状况和掌握存放器?它们的功效?状况存放器ST0 和状况存放器ST1: 0和1包括了各类工作前提和工作方法的状况处理器方法状况存放器PMST:包括了存储器设置装备摆设状况和掌握信息TMS320C54x的片表里设有哪些?以及它们的功效?通用I/O引脚:扩大外部存储器;准时器:用于周期性的产生中止和周期输出;时钟产生器:为C54X供给时钟旌旗灯号;主机接口:外部主机或主处理器可以经由过程HPI接口读写C54X的片内RAM,从而大大进步数据交流才能;串行口:这些串口可供给全双工,双向的通讯功效,可与编解码器,串行AD转换器和其他串行器件通讯,也可以用于微处理器之间的通讯.软件可编程等待状况产生器:它可以将外部总线周期扩大到14个机械周期,以使C54X与低速外部装备接口;可编程分区转换逻辑:它许可C54X在外部存储器分区之间切换时不须要外部为存储器插等待状况.TMS320C54x供给哪几种数据寻址方法?若何寻址的?立刻数寻址:指令中有一个固定的立刻数 LD #0,ARP绝对寻址:指令中有一个固定的地址(16位):数据存储器寻址dmad 程序存储器寻址pmad端口地址PA寻址,*(lk)寻址累加器寻址:按累加器的内容作为地址去拜访程序存储器中的一个单元READA Smem直接寻址:指令编码中含有的7位地址DP或SP一路合成数据存储器中操作数的现实地址间接寻址:经由过程帮助存放器寻址单操作数寻址和双操作数寻址存储器映射存放器MMR寻址:修正存储器映射存放器的值,而不影响当前数据页面指针DP和当前客栈指针SP的值客栈寻址:把数据压入或弹出体系客栈.在轮回寻址方法中,若何肯定轮回缓冲的肇端地址.若缓冲大小32,其肇端地址从哪开端?轮回寻址中,轮回缓冲区大小存放器用于肯定轮回缓冲区的大小.大小为R的轮回缓冲区必须从一个N位边界开端,XXXX XXXX XX00 0000开端双数据存储器操作数间接寻址应用哪几种类型,所用帮助存放器只能是那几个,其特色是?*ARx.*ARx-.*ARx+.*ARx+0% 只能应用AR2.AR3.AR4.AR5.在一个机械周期内经由过程两个16位数据总线读两个操作数,或者一次读一次写.汇编器和链接器若何对段进行治理?汇编器经由过程段位指令主动辨认各个段,并将段名雷同的语句汇编在一路.链接器:对汇编器产生的COFF目的文件中的各段作为输入端,当有多个文件进行链接时,将输入段组合起来,在可履行的COFF输出模板中树立各个输出端;链接器为输出段选择存储器地址.汇编程序中的伪指令有什么感化?个中段界说伪指令有哪些?初始化段和末始化段有何差别?对汇编器.链接器有重要的指导感化,包括段界说.前提汇编.文件引用.宏界说.text--存放程序代码.data---存放初始化了的数据.bss---存放未初始化的变量.sect ‘名称’---界说一个著名段,放初始化了的数据或程序代码.未初始化段重要用来在存储器中保留空间,没有现实内容.已初始化段包含可履行代码或已初始化数据,放在目的文件中,加载程序再放到C54x存储器中.链接敕令文件有什么感化?MEMORY和SECTIONS伪指令的感化?链接敕令文件用来为链接器供给链接信息,可将链接操作所需的信息放在一个文件中,在多次应用雷同的链接信息,便利挪用.链接器要肯定输出端应分派到存储器的地位,起首须要一个目的存储器的模子,MEMORY指令就是指定目的存储器的模子, SECTIONS伪指令的感化:解释若何将输入段组合成输出段;在可履行文件中界说输出段;指定输出段在存储器中存放的地位;许可对输出段从新定名.TMS320C54x CPU吸收到可屏障的硬件中止时,知足哪些前提才能响应中止?优先级最高中止,当同时有几个硬件请求中止时,C54x依据优先级进行响应;状况存放器ST1中的INTM位是0,表示允许可屏障中止;中止屏障存放器IMR中响应的位是1.TMS320C54x 的中止向量表是若何重界说的?DSP复位时,中止向量表的肇端地址固定为0FF80H,复位后,中止向量可从新被映像到程序存储器的任何一个128子页的地方(除保留区域外),中止向量地址由PMST中的中止向量指针IPTR(9位)和中止向量号(0~31)左移两位后构成.简述非延迟分支转移与延迟分支转移的不同.非延迟分支转移:在指令流水线中先消除分支指令后面已读入的一个双字指令或两个单字指令,然后再进行分支转移;延迟分支转移:跟在分支指令后的一个双字指令或两个单字指令先履行,然落后行分支转移. .简述TMS320C54X准时器构成及功效,并介绍初始化准时器步骤?准时器由三个存储器映象存放器构成:TIM,PRD,TCRTIM是准时器存放器,每计数一次主动减1;PRD是准时器周期存放器,当TIM减为0后,CPU主动将PRD的值装入TIM;TCR是准时器掌握存放器,包含准时器的掌握和状况位.初始化准时器的步骤有:将TCR中的TSS地位1,停滞准时器工作;装入PRD的值;从新装入TCR,以初始化TDDR和启动准时器;使TS S清0以接通CLKOUT旌旗灯号,使TRB置位以便TIM减到0后从新装入准时器时光常数.简述TMS320C54X时钟产生器的构成及功效.C54X 的时钟产生器包括一个内部振荡器和一个锁相环电路. 功效是为C54x供给时钟旌旗灯号.C54X支撑软件客栈,简述客栈的界说及初始化步骤.a)声明具有恰当长度的未初始化段; b) 将客栈指针指向栈底; c) 在链接敕令文件中将客栈段放入内部数据存储区.简述TMS320C54X使能准时器中止步骤.a) 对IFR中的TINT地位1,消除以前的准时器中止; b) 对IMR中的TINT地位1,凋谢准时中止;c) 使ST1中的INTM位清0,凋谢所有的中止.TMS320C54X芯片的流水线共有若干个操作阶段?每个阶段履行什么义务?完成一条指令都须要哪些操作周期?下述6个周期预取址P:在T1机械周期内,将PC中的内容加载程序地址总线PAB取指F:在T2机械周期内,从选中的程序存储器单元中,掏出指令字并加载到程序总线PB上译码D:在T3机械周期内,将PB的内容装进指令存放器,将指令字译成具体操作寻址A:在T4机械周期内,寻址操作数,数据1读地址加载数据地址总线DAB,数据2读地址加载数据地址总线CAB,并更新帮助存放器间接寻址方法和客栈指针.读数R:在T5周期内,数据1加载到数据总线DB,数据2加载到数据总线CB,若须要,数据3写地址加载数据地址总线EAB.履行X:在T6机械周期内,CPU按操作码请求履行指令,并将数据3加载到EB,写入指定存储单元,停滞本条指令.线性缓冲法:对于长度为N的FIR滤波器,在数据存储器中开拓一个N单元的缓冲区.存放最新的N个样本;滤波时从最老的样本开端,没读一个样本后,将此样本向下移位;读完最后一个样本后,输入最新样本至缓冲区的顶部.轮回缓冲法:对于N级FIR滤波器,在数据存储中开拓一个称为滑窗的具有N个单元的轮回缓冲区,滑窗中存放最新的N个输入样本值,每次输入新的样本时,新的样本将改为滑窗中最老的数据,其他数据则不须要移动系数对称FIR滤波器的C54x的实现步骤:1.在数据存储器中开拓两个轮回缓冲区:2并交运算:同时应用D总线和E总线,D总线用来履行加载或算术运算,E总线用来存放先前的成果.在不引起硬件资本冲突的情形下,C54x许可某些指令并行履行,以进步履行速度.并行加载------存储指定(乘法指令)...并行存储--------乘法指令(加/减指令).。
DSP课后答案
1 .1 数字信号处理器与一般通用计算机和单片机的主要差别有哪些答:在通用的计算机上用软件实现该方法速度太慢, 适于算法仿真;在通用计算机系统上加上专用的加速处理机实现该方法专用性较强,应用受限制,且不便于系统的独立运行;用通用的单片机实现这种方式多用于一些不太复杂的数字信号处理,如简单的PID控制算法;用通用的可编程DSP芯片实现与单片机相比,DSP芯片具有更加适合于数字信号处理的软件及硬件资源,可用于复杂的数字信号处理算法;用专用的DSP芯片实现在一些特殊场合, 要求信号处理速度极高, 用通用的DSP 芯片很难实现,而专用的DSP 芯片可以将相应的信号处理算法在芯片内部用硬件实现,不需要编程。
1 .4 什么是冯·诺埃曼结构计算机, 什么是哈佛结构计算机, 二者的特点是什么答:冯.诺曼结构:将指令、数据存储在同一个存储器中,统一编址,译稿指令计数器提供的地址来区分是指令还是数据。
取指令和取数据都访问统一存储器,数据吞吐率低。
哈佛结构:程序和数据存储在不同的存储空间,程序存储空间和数据存储空间是两个相互独立的存储空间,每个存储空间独立编址,独立访问。
1 .8 DSP的工作电压越来越低,内核电压已低至1V,这样做有何意义为什么DSP内核工作电压和I/O工作电压不一样答:集成电路速度越来越快,随之而来,功耗越来越大,这样散热就是很大的问题.在芯片走线尺寸不变的情况下,内部阻抗也不变,降低工作电压会降低功耗,这样能再较高频率下芯片发热较少。
内核不容易受到外部干扰,所以电压可以做的较低,但IO容易受外部信号干扰,保持较高电压容易是器件工作稳定,这是功耗和稳定性的折中。
1 .10 定点DSP和浮点DSP有什么区别在具体应用中, 应如何选择答:在浮点DSP中,数据即可以表示成整数,也可以表示成浮点数。
浮点数在运算中,表示数的范围由于其指数可自动调节,因此可避免数的规格化和溢出等问题。
但浮点DSP 一般比定点DSP 复杂, 成本也较高。
DSP第一章习题答案
第一章习题参考解答1-1画出以下序列的示用意(1)(2)(3)(1)(2)(3)1-2已知序列x(n)的图形如图,试画出以下序列的示用意。
图信号x(n)的波形(1)(2)(3)(4)(5)(6)(修正:n=4处的值为0,不是3)(修正:应该再向右移4个采样点)1-3判定以下序列是不是知足周期性,假设知足求其大体周期(1)解:非周期序列;(2)解:为周期序列,大体周期N=5;(3)解:,,取为周期序列,大体周期。
(4)解:其中,为常数,取,,取则为周期序列,大体周期N=40。
1-4 判定以下系统是不是为线性的?是不是为移不变的?(1)非线性移不变系统(2) 非线性移变系统(修正:线性移变系统)(3) 非线性移不变系统(4) 线性移不变系统(5) 线性移不变系统(修正:线性移变系统)1-5判定以下系统是不是为因果的?是不是为稳固的?(1) ,其中因果非稳固系统(2) 非因果稳固系统(3) 非因果稳固系统(4) 非因果非稳固系统(5) 因果稳固系统1-6已知线性移不变系统的输入为x(n),系统的单位脉冲响应为h(n),试求系统的输出y(n)及其示用意(1)(2)(3)解:(1)(2)(3)1-7假设采样信号m(t)的采样频率fs=1500Hz,以下信号经m(t)采样后哪些信号不失真?(1)(2)(3)解:(1)采样不失真(2)采样不失真(3),采样失真1-8已知,采样信号的采样周期为。
(1) 的截止模拟角频率是多少?(2)将进行A/D采样后,的数字角频率与的模拟角频率的关系如何?(3)假设,求的数字截止角频率。
解:(1)(2)(3)1-9 计算以下序列的Z变换,并标明收敛域。
(1) (2)(3) (4)(5)解:(1)(2)(3)(4) ,,收敛域不存在(5)1-10利用Z变换性质求以下序列的Z变换。
(1)(2)(3)(4)解:(1) ,(2) ,(3),(4) ,1-11利用Z变换性质求以下序列的卷积和。
DSP课后思考题
第一章1. 什么是可编程DSP芯片?它有什么特点?答:可编程DSP芯片即通用数字信号处理器,其有完整的指令系统,可通过编程来实现各种数字信号处理功能,易于软件更新与系统升级。
主要特点有:(1)快速的指令周期,支持在一个指令周期内可完成一次乘法和一次加法运算;(2)采用改进的哈佛总线结构,可以同时完成获取指令和数据读取操作;(3)片内具有快速RAM,可通过独立的总线对多个存储器块并行访问;(4)硬件支持低开销或无开销的循环及跳转指令,使得FFT、卷积等运算速度大大提高;(5)快速的中断处理和硬件I/O支持,保证了实时响应能力;(6)专用寻址单元,具有在单周期内操作的多个硬件地址产生器;(7)采用流水线操作,使取指、译码、取操作数和执行指令等操作可以重叠执行;(8)片内集成了丰富的外设模块,简化了系统硬件设计。
2. 什么是定点DSP芯片和浮点DSP芯片?各有什么特点?答:定点DSP芯片:数据以定点格式工作的DSP芯片,DSP里面运算的数据的小数点位置是固定的。
主频高、速度快、成本低、功耗小,计算复杂度不高。
浮点DSP芯片:数据以浮点格式工作的DSP芯片,DSP里面运算的数据的小数点位置是浮动的。
处理速度比定点DSP低,成本和功耗比定点DSP高,其动态范围和处理精度远高于定点DSP芯片,运算复杂度高,精度要求高。
3. 简述TMS320C2000、TMS320C5000、TMS320C6000的特点和应用领域。
答:(1) TMS320C2000 系列面向控制应用领域进行了优化,基于32位处理器内核,主频300MHz,具有强大运算和控制功能,片内集成了丰富的控制外设模块,便于构成高效能的工业测控系统,片内集成了Flash存储器,简化了用户硬件电路;集成了异步串行通信接口,易于通过标准通信接口实现与计算机或其他微处理器间的远距离通信。
主要用于大存储设备管理、高效能的实时控制等场合,如电机驱动控制、大容量开关电源、医疗仪器等。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一章:1、数字信号处理的实现方法一般有哪几种?(1) 在通用的计算机上用软件实现(2) 在通用计算机系统中加上专用的加速处理机实现(3) 用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理(4) 用通用的可编程DSP 芯片实现,可用于复杂的数字信号处理算法(5) 用专用的DSP 芯片实现(6) 用基于通用dsp 核的asic 芯片实现2、简单的叙述一下dsp 芯片的发展概况?答:第一阶段,DSP 的雏形阶段(1980 年前后)代表产品:S2811。
主要用途:军事或航空航天部门第二阶段,DSP 的成熟阶段(1990 年前后)代表产品:TI 公司的TMS320C20 主要用途:通信、计算机领域第三阶段,DSP 的完善阶段(2000 年以后)代表产品:TI 公司的TMS320C54 主要用途:各行业领域3、可编程dsp 芯片有哪些特点?(1)采用哈佛结构:冯.诺依曼结构,哈佛结构,改进型哈佛结构(2)采用多总线结构(3)采用流水线技术(4) 配有专用的硬件乘法-累加器(5) 具有特殊的dsp 指令(6) 快速的指令周期(7) 硬件配置强(8) 支持多处理器结构(9) 省电管理和低功耗4、什么是哈佛结构和冯.诺依曼结构?它们有什么区别?哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯.诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。
当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
区别:哈佛:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯:当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
5、什么是流水线技术?答:每条指令可通过片内多功能单元完成取指、译码、取操作数和执行等多个步骤,实现多条指令的并行执行,从而在不提高系统时钟频率的条件下减少每条指令的执行时间。
利用这种流水线结构,加上执行重复操作,就能保证在单指令周期内完成数字信号处理中用得最多的乘法- 累加运算。
6、什么是定点dsp 芯片和浮点dsp 芯片?它们各有什么优缺点?答:若数据以定点格式工作的称为定点DSP 芯片。
若数据以浮点格式工作的称为浮点DSP芯片。
定点dsp 芯片优缺点:大多数定点dsp 芯片称为定点dsp 芯片浮点dsp 芯片优缺点:不同的浮点DSP 芯片所采用的浮点格式有所不同,有的DSP 芯片采用自定义的浮点格式,有的DSP 芯片则采用IEEE 的标准浮点格式。
7、dsp 技术的发展趋势主要体现在什么方面?答:(1) DSP 的内核结构将进一步改善(2)DSP 和微处理器的融合(3)DSP 和高档CPU 的融合(4)DSP 和SOC 的融合(5) DSP 和FPGA 的融合(6) 实时操作系统RTOS与DSP 的结合(7)DSP 的并行处理结构(8) 功耗越来越低8、简述dsp 系统的构成和工作过程?答:DSP 系统的构成:一个典型的DSP 系统应包括抗混叠滤波器、数据采集A/D 转换器、数字信号处理器DSP、D/A 转换器和低通滤波器等。
DSP 系统的工作过程:(1) 将输入信号x(t)经过抗混叠滤波,滤掉高于折叠频率的分量,以防止信号频谱的混叠。
(2)经过采样和A/D 转换器,将滤波后的信号转换为数字信号x(n)。
(3)数字信号处理器对x(n)进行处理,得数字信号y(n)。
(4)经D/A 转换器,将y(n)转换成模拟信号;(5)经低通滤波器,滤除高频分量,得到平滑的模拟信号y(t)。
9、简述dsp 系统的设计步骤?答:(1) 明确设计任务,确定设计目标(2) 算法模拟,确定性能指令(3) 选择DSP芯片和外围芯片(4) 设计实时的DSP芯片系统(5) 硬件和软件调试(6) 系统集成和测试10、dsp 系统有哪些特点?答:(1) 接口方便(2) 编程方便(3) 具有高速性(4) 稳定性好(5) 精度高(6) 可重复性好(7) 集成方便11、在进行dsp 系统设计时,应如何选择合理的dsp 芯片?答:运算速度,芯片价格,芯片运算精度,芯片的硬件资源,芯片的开发工具,芯片的功耗,其他因素第二章1、TMS320C54x 芯片的基本结构都包括哪些部分?答:①中央处理器②内部总线结构③特殊功能寄存器④数据存储器RAM ⑤程序存储器ROM ⑥I/O 口⑦串行口⑧主机接口HPI ⑨定时器⑩中断系统2、TMS320C54x 芯片的CPU 主要由哪几部分组成?答:①40 位的算术运算逻辑单元(ALU)。
②2个40 位的累加器(ACCA、ACCB)。
③1 个运行-16 至31 位的桶形移位寄存器。
④17×17 位的乘法器和40 位加法器构成的乘法器-加法器单元(MAC)。
⑤比较、选择、存储单元(CSSU)。
⑥指令编码器。
⑦CPU 状态和控制寄存器。
3、处理器工作方式状态寄存器PMST 中的MP/MC、OVLY 和DROM 三个状态位对C54x的存储空间结构各有何影响?当OVLY= 0 时,程序存储空间不使用内部RAM。
当OVLY= 1 时,程序存储空间使用内部RAM。
内部RAM 同时被映射到程序存储空间和数据存储空间。
当MP/ MC=0 时,4000H~EFFFH 程序存储空间定义为外部存储器;F000H~FEFFH 程序存储空间定义为内部ROM;当MP/ MC=1 时,4000H~FFFFH 程序存储空间定义为外部存储。
DROM=0:0000H~3FFFH——内部RAM ;4000H~FFFFH——外部存储器;DROM=1 :0000H~3FFFH——内部RAM;4000H~EFFFH——外部存储器;F000H~FEFFH——片内ROM;FF00H~FFFFH——保留。
4 、TMS320C54x 芯片的片内外设主要包括哪些电路?①通用I/O 引脚②定时器③时钟发生器④主机接口HPI⑤串行通信接口⑥软件可编程等待状态发生器⑦可编程分区转换逻辑5、TMS320C54x 芯片的流水线操作共有多少个操作阶段?每个阶段执行什么任务?完成一条指令都需要哪些操作周期?①预取指P;将PC 中的内容加载PAB②取指F; 将读取到的指令字加载PB③译码D; 若需要,数据 1 读地址加载DAB;若需要,数据 2 读地址加载CAB;修正辅助寄存器和堆栈指针④寻址A; 数据 1 加载DB;数据 2 加载CB;若需要,数据 3 写地址加载EAB⑤读数R; 数据 1 加载DB;数据 2 加载CB;若需要,数据 3 写地址加载EAB;⑥执行X。
执行指令,写数据加载EB。
6、TMS320C54x 芯片的流水线冲突是怎样产生的?有哪些方法可以避免流水线冲突?答:C54x的流水线结构,允许多条指令同时利用CPU 的内部资源。
由于CPU 的资源有限,当多于一个流水线上的指令同时访问同一资源时,可能产生时序冲突。
解决办法①由CPU 通过延时自动解决;②通过程序解决,如重新安排指令或插入空操作指令。
为了避免流水冲突,可以根据等待周期表来选择插入的NOP 指令的数量。
7、TMS320C54x 芯片的串行口有哪几种类型?四种:标准同步串行口SP,缓冲同步串行口BSP,时分多路串行口TDM,多路缓冲串行口McBSP。
8 、TMS320VC5402 共有多少可屏蔽中断?它们分别是什么?NMI和RS属于哪一类中断源?答:TMS320VC5402 有13 个可屏蔽中断,RS 和NMI 属于外部硬件中断。
9、试分析下列程序的流水线冲突,画出流水线操作图。
如何解决流水冲突?STLM A,AR0STM #10,AR1LD *AR1,B解:流水线图如下图:1 2 3 4 5 6 7 8 9预取取指译码寻址读数执行指STLM A,AR0取指译码寻址读数执行预取指STM #10,AR1(1st Word)预取取指译码寻址读数执行指STM #10,AR1(2nd Word)预取取指译码寻址读数执行指LD *AR1,B解决流水线冲突:最后一条指令(LD *AR1,B)将会产生流水线冲突,在它前面加入一条NOP指令可以解决流水线冲突。
10、试根据等待周期表,确定下列程序段需要插入几个NOP指令。
①LD @GAIN, TSTM #input,AR1MPY *AR1+,A 解:本段程序不需要插入NOP 指令②STLM B,AR2STM #input ,AR3MPY *AR2+,*AR3+,A 解:本段程序需要在MPY *AR2+,*AR3+,A 语句前插入1条NOP 指令③MAC @x, BSTLM B,ST0ADD @table, A, B 解:本段程序需要在ADD @table, A, B 语句前插入2 条NOP指令第三章1、已知(80H)=50H,AR2=84H,AR3=86H,AR4=88H。
MVKD 80H,*AR2MVDD *AR2,*AR3MVDM 86H, AR4运行以上程序后,(80H)、(84H)、*AR3 和AR4 的值分别等于多少?解:(80H)=50H,(84H)=50H,*AR3=50H,AR4=50H2、已知,(80H)=20H、(81H)=30H。
LD #0,DPLD 80H,16,BADD 81H,B运行以上程序, B 等于多少?答:(B)=00 0000 0000H3、阅读以下程序,分别写出运行结果。
.bss x,4.datatable:.word 4,8,16,32……STM #x,AR1RPT #2MVPD table,*AR1+解:数据表table 中的常量 4 传送到以变量x 的地址为地址的存储单元中;数据表table 中的常量8 传送到以变量x+1 的地址为地址的存储单元中;数据表table 中的常量16 传送到以变量x+2 的地址为地址的存储单元中;.bss x,4.datatable: .word 4,8,16,32……STM #x,AR1RPT #2MVPD table,*+AR2解:数据表table 中的常量 4 传送到以变量x+1 的地址为地址的存储单元中;数据表table中的常量8 传送到以变量x+2 的地址为地址的存储单元中;数据表table 中的常量16 传送到以变量x+3 的地址为地址的存储单元中;5、TMS320C54x 的数据寻址方式各有什么特点?应该应用在什么场合?答:TMS320C54x 有7 种基本的数据寻址方式:立即寻址,绝对寻址,累加器寻址,直接寻址,间接寻址,存储器映像寄存器寻址和堆栈寻址。