译码器和数据选择器实验报告
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
译码器和数据选择器
12级电子信息工程20121060192 朱加熊
实验目的
1、熟悉集成译码器和数据选择器。
2、掌握集成译码器和数据选择器的应用。
3、学习组合逻辑电路的设计。
实验仪器及材料
1、双踪示波器
2、器件:
74LS00 二输入端四“与非”门1片
74LS20 四输入端双“与非”门1片
74LS139 双2-4先译码器1片
74LS153 双4选1数据选择器1片
实验内容
1、译码器逻辑功能测试
将74LS139译码器按图3.1接线,按表3.1分别置位输入电平,填输出状态表。
仿真结果Y0
Y1
Y2
Y3
2、译码器转换
将双2-4线译码器转换为3-8译码器。
(1)、画出转换电路图。
(2)、在试验箱上接线并验证设计是否正确。
(3)、设计并填写该3-8线译码器逻辑功能表,画出输入、输出波形。
电路图
逻辑功能表
注:表中Y=Yi 表示Yi=0,其余输
出值为1
3、数据选择器的测试及应
用
(1)、将双4选1数据选择器74LS153参照图3.2接线,测试其逻辑功能并填写功能表3.2.
A B C Y 0 0 0 Y0 0
1 Y1 0 1 0 Y
2 0 1 1 Y
3 1 0 0 Y
4 1 0 1 Y
5 1 1 0 Y
6 1
1
1
Y7
(2)、将试验箱上4个不同频率的脉冲信号接到数据选择器4个输入端,将选择端置位,使输入端分别观察到4种不同频率的脉冲信号。
(3)、分析上述实验结果并总结数据选择器的作用。
逻辑功能表
输出控制选择端数据输入端输出
E A1 A2 D3 D2 D1 D0Y
H X X X X X X L
L L L X X X L L
L L L X X X H H
L L H X X L X L
L L H X X H X H
L H L X L X X L
L H L X H X X H
4、应用设计
(1)、用2-4线译码器74LS139和少量逻辑门设计一个一位全减器。列出真值表和卡诺图,画出原理图,在实验箱上接线并验证设计是否正确。
(2)、用4选1数据选择器74LS153和少量逻辑门设计一个1位全加器。列出真值表和卡诺图,画出逻辑图,在实验箱上接线并验证设计是否正确。
全减器
逻辑功能表
1 1 1 1 1
原理图
仿真结果
Cn+1
Sn
全加器
逻辑功能表
Ai Bi Ci C i+1Si
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1 原理图
仿真结果
Ci+1
.
. . . . .
a. .. .
组合逻辑电路的设计方法
1.进行逻辑抽象
1)确定输入变量和输出变量;
2)定义逻辑状态的含义;
3)列出逻辑真值表。
2.写出逻辑函数式。
3.选定器件的类型。
4.将逻辑函数化简成适当的形式。
5.根据化简后的逻辑函数式,画出逻辑图。
6.工艺设计。