基本触发器功能验证实验
触发器功能实验报告
![触发器功能实验报告](https://img.taocdn.com/s3/m/0f1619a59a89680203d8ce2f0066f5335a816780.png)
触发器功能实验报告触发器功能实验报告引言:触发器是数字电路中常见的重要元件,它能够在特定的输入条件下产生稳定的输出信号。
本实验旨在通过构建不同类型的触发器电路,探究触发器的基本原理和功能。
实验一:RS触发器RS触发器是最简单的一种触发器,由两个交叉连接的非门组成。
实验中我们使用了两个与非门来构建RS触发器电路,其中一个与非门的输出连接到另一个与非门的输入,反之亦然。
通过设置不同的输入状态,我们可以观察到RS触发器的两种稳定状态:置位和复位。
实验二:D触发器D触发器是一种常用的触发器,它具有单一输入和双输出。
实验中我们使用了两个与非门和一个或非门来构建D触发器电路。
通过输入信号的变化,我们可以观察到D触发器的工作原理:当输入信号为高电平时,输出保持之前的状态,当输入信号为低电平时,输出根据之前的状态进行切换。
实验三:JK触发器JK触发器是一种多功能的触发器,它具有两个输入和两个输出。
实验中我们使用了两个与非门和一个或非门来构建JK触发器电路。
通过设置不同的输入状态,我们可以观察到JK触发器的四种工作模式:置位、复位、切换和禁用。
实验四:T触发器T触发器是一种特殊的JK触发器,它只有一个输入和两个输出。
实验中我们使用了两个与非门和一个或非门来构建T触发器电路。
通过输入信号的变化,我们可以观察到T触发器的工作原理:当输入信号为高电平时,输出状态翻转,当输入信号为低电平时,输出保持不变。
实验五:应用实例在实验的最后,我们通过一个简单的应用实例来展示触发器的实际应用。
我们构建了一个二进制计数器电路,使用了多个D触发器和与非门。
通过输入脉冲信号,我们可以观察到计数器的工作原理:每次接收到脉冲信号,计数器的输出状态按照二进制规律进行变化。
结论:通过本次实验,我们深入了解了不同类型的触发器的功能和工作原理。
触发器在数字电路中具有重要的应用价值,能够实现各种逻辑功能和时序控制。
进一步的研究和实践将有助于我们更好地理解和应用触发器,提高数字电路设计的能力。
实验44验证性实验——触发器功能测试及其应用
![实验44验证性实验——触发器功能测试及其应用](https://img.taocdn.com/s3/m/711287b4af1ffc4fff47ac0f.png)
JK 触发器的状态方程为 Q n+1=^Q n <KQ nJ 和K 是数据输入端,是触发器状态更 新的依据,若J 、K 有两个或两个以上输入 端时,组成“与”的关系。
74LS112双JK触发器功能如表44-2所示。
其中:X —任意态;J —高电平到低电平跳变;f —低电平到高电平跳变; Q n 「Q n )—现态;Q 1( Q 1)—次态;川一不定态。
JK 触发器常被用作缓冲存储器、移位寄存器和计 数器。
3. D 触发器实验44验证性实验一一触发器功能测试及其应用 一.实验目的 1. 验证基本 RS 、JK 、D 、T 和T ' 器的逻辑功能及使用方法; 2. 能进行触发器之间的相互转换; 3•学习触发器的一些应用。
二•实验原理 电路结构 触发图形符号图44-1基本RS 触发器 触发器具有两个能够自行保持的稳定状态,用以表示逻辑状态I ”和“ 0”,在触发信号的作用下,可以从一个稳态翻转到另一个稳态, 输入信号消失后,能够将获得的新状态记忆下来。
触发器是构成各种时序电路的最基本逻辑单元。
1.基本RS 触发器 图44-1所示是由两个与非门构成的基本 RS 触发器,它是由低电平直接触发的触发器。
基本RS 触发器具有置“ 0”、置“ 1”和“保持” 3种功能。
表44-1为基本RS 触发器的功 能表,使用时需要避开不定态。
也可以用两个或非门组成基本 有效。
触发器Q=0称为“ 0”态,Q=1称为“ 1”态。
RS 触发器,此时高电平触发 2. JK 触发器JK 触发器是功能完善、使用灵活和通用性较强的一种触发 器,其最重要的特性之一就是不存在不定态。
本实验采用 74LS112双JK 触发器,是下降沿触发的边沿触发器。
及逻辑符号如图44-2所示。
输入 输出 "S 一R Q n+1 Q n+1 0 1 1 0 1 0 0 11 1 Q n Q n 0 0 0 0 表44-1基本RS 触发器功能表 引脚功能16 15 -1411 10 1 9 1Vcc 1R D 2R D 2CP 2K74LS112CP 1K 111S D 1Q2J 2S D 2QIQ 2Q GND斗一 -2--4 T J T -6-输入 输 出 S DR DCPJKQ n+1 Q n+1 0 1 X X X 1 0 1 0 X X X 0 1 0 0 XXX0 0 1 10 0 Q n ~Q n 1 110 1 0 1 1 V 01 0 1 11 J •11P n Q n 11XXQ nQ n :(a)引脚排列图图44-2 74LS112双JK 触发器引脚排列及逻辑符号(b)逻辑符号图表44-2 74LS112双JK 触发器功能表输入输出S DR DCPDQ n+1 Q n+1 0 1 X X 1 0 10 X X 010 0 XX1 1 1 1 0 110 i 11JXQ n■Q nC1Q LKCP (a)T 触发器图44-4 JK 触发器转换为T 、T '触发器□输入输出"S D—R DCPT亠n+1Q 0 1 X X 1 1 0 XX11~r 0Q n冷Q nV DD Q 2 Q 2 CP ? R 2 D 2 S 2 ) CD4013 Q i Q CP R i D i S i V SS4T L4J 」 5 R TCP图44-6 JK 触发器 转换为D 触发器屈 R5 场 13 G3屁V DD Q 2 Q CP 2 R 2 K 2 J 2 S 2CD4027Qi I Fl CP 1F1 ]K i ] Ji ]〔Si] \/SS图44-8双上升沿JK 触发器在输入信号为单端的情况下一般使用 D 触发器,其状态方程为 Q n+1=D n 。
基本触发器实验报告
![基本触发器实验报告](https://img.taocdn.com/s3/m/a3469937b42acfc789eb172ded630b1c59ee9be9.png)
基本触发器实验报告一、实验目的本实验旨在掌握基本触发器的工作原理和使用方法,通过实验验证其稳定性和可靠性。
二、实验原理基本触发器是一种常用的数字电路元件,主要用于存储和传输数字信号。
常见的基本触发器包括RS触发器、D触发器、JK触发器和T触发器。
RS触发器由两个输入端R和S以及两个输出端Q和Q'组成。
当R=0,S=1时,Q=1,Q'=0;当R=1,S=0时,Q=0,Q'=1;当R=S=1时,保持原状态不变;当R=S=0时,禁止状态转换。
D触发器只有一个输入端D和两个输出端Q和Q'。
当D为高电平时,Q为高电平;当D为低电平时,Q为低电平。
JK触发器由三个输入端J、K和CLK以及两个输出端Q和Q'组成。
当CLK上升沿到来时,若J为高电平,则Q取反;若K为高电平,则Q 不变。
当J与K同时为高电平时,则保持原状态不变。
T触发器只有一个输入端T和两个输出端Q和Q'。
当T为高电平时,在CLK上升沿到来时,若Q为低电平,则Q为高电平;若Q为高电平,则Q为低电平。
三、实验器材数字逻辑实验箱、示波器、信号源、多用表等。
四、实验步骤1. 按图连接RS触发器,设置R=0,S=1,观察输出端Q和Q'的变化情况;2. 将R和S接反,设置R=1,S=0,观察输出端Q和Q'的变化情况;3. 将R和S均设为1,观察输出端Q和Q'的变化情况;4. 将R和S均设为0,观察输出端Q和Q'的变化情况;5. 按图连接D触发器,将输入端D接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况;6. 按图连接JK触发器,将J和K接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况;7. 按图连接T触发器,将输入端T接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况。
五、实验结果与分析1. RS触发器:当R=0时,输出端Q为1,Q'=0;当S=0时,输出端Q为0,Q'=1;当R=S=1时,输出端Q和Q'不变;当R=S=0时,输出端Q和Q'保持原状态不变。
基本触发器实验报告
![基本触发器实验报告](https://img.taocdn.com/s3/m/c277151cabea998fcc22bcd126fff705cc175cb8.png)
基本触发器实验报告1. 引言触发器是数据库中的一种特殊对象,用于在特定的事件发生时触发一些操作。
在数据库系统中,触发器可以用于实现数据完整性约束、数据验证、日志记录等功能。
本实验旨在通过使用基本触发器来探索其使用方法和功能。
2. 实验环境本实验使用MySQL数据库管理系统,并使用MySQL的命令行工具进行实验操作。
3. 实验步骤3.1 创建数据库和表首先,我们需要创建一个数据库和一张表来进行实验。
可以使用以下命令创建数据库和表:CREATE DATABASE triggers_demo;USE triggers_demo;CREATE TABLE users (id INT AUTO_INCREMENT PRIMARY KEY,name VARCHAR(50),age INT);以上命令创建了一个名为triggers_demo的数据库,并在该数据库中创建了一张名为users的表。
3.2 创建触发器接下来,我们将创建一个触发器,以在插入新记录到users表时触发一些操作。
下面是创建触发器的命令:DELIMITER //CREATE TRIGGER before_insert_usersBEFORE INSERT ON usersFOR EACH ROWBEGINSET = CONCAT('Mr. ', );SET NEW.age = NEW.age + 1;END //DELIMITER ;以上命令创建了一个名为before_insert_users的触发器,该触发器在每次向users表插入新记录之前被触发。
在触发器中,我们通过CONCAT函数在新记录的姓名前添加了”Mr.“前缀,并将年龄加1。
3.3 测试触发器为了测试触发器是否按预期工作,我们将尝试向users表插入一条新记录:INSERT INTO users (name, age) VALUES ('John', 20);插入上述记录后,我们可以使用以下命令查询users表的内容:SELECT * FROM users;执行以上命令后,可以看到新插入的记录的姓名前带有”Mr.“前缀,并且年龄增加了1。
触发器功能测试实验报告 031210434
![触发器功能测试实验报告 031210434](https://img.taocdn.com/s3/m/6b192a61b84ae45c3b358c18.png)
触发器功能测试031210425 刘思何一.实验目的1.了解时钟脉冲的触发作用2.掌握基本RS、JK、D触发器的逻辑功能、编写和使用3.理解触发器所实现的状态转换功能二.实验器件开发板、计算机、vivado软件三.实验内容1.基本RS触发器的编写,验证并且生成IP核。
连接电路图,在R,S两引脚输入不同的电平,测试输出端电平。
module rs_ff10(input s_n,input r_n,output q);reg q;always@*begincase({s_n,r_n})2'b00 : q=1'bx;2'b01 : q=1'b1;2'b10 : q=1'b0;2'b11 : q=q;endcaseendendmodule2.JK触发器的编写,验证并且生成IP 核。
module jk_ff10(input clk,output q,output q_n,input j,input k);reg q;always@(posedge clk) begincase({j,k})2'b00 : q<=q;2'b01 : q<=1'b0;2'b10 : q<=1'b1;2'b11 : q<=~q;default : q<=1'bx;endcaseendassign q_n=~q; endmodule先将s_n、r_n置于10或01状态,然后将其置于11状态,给j、k一个初始激励信号,随后一上一下拨动s_n、r_n的开关,输入一个时钟信号,观察q、q_n灯的亮灭情况。
3.D触发器的编写,验证如JK触发器一样进行验证。
四.实验数据及分析R触发器V16 (s_n)V17 (r_n) U160 0 不定0 1 暗1 0 亮1 1 保持上个状态JK触发器(上升沿触发)R2T1(s_n,r_n) V16(J) V17(K) U16(q) E19(q_n)11->10->01->11 0 1 暗亮置0 11->10->01->11 1 0 亮暗置1 11->10->01->11 0 0 亮暗保持11->10->01->11 1 1 暗亮翻转D触发器(上升沿触发)R2T1 W13(d) V13(q) V14(q_n)10->01 0 暗亮10->01 1 亮暗五.实验心得及体会这是第三次在实验课上用开发板,对于VIV ADO程序的操作已经比较熟练了,已经基本熟悉操作的流程.虽然是按照老师给的步骤一步一步做,但自己已经能理解很多选项的意思。
《数字电子技术》“与非门”实现基本RS触发器电路功能的设计及实验验证
![《数字电子技术》“与非门”实现基本RS触发器电路功能的设计及实验验证](https://img.taocdn.com/s3/m/97350eee6037ee06eff9aef8941ea76e58fa4a33.png)
三、实验仪器及材料
1、数字万用表、SD数字电路实验箱
2、元器件
TTL芯片: 74Lຫໍສະໝຸດ 00四2输入与非门 1片四、预习要求及注意事项: 1、掌握基本RS触发器电路功能及实验原理说明。 2、查阅74LS00集成电路型号命名规则及管脚确认方法。将实 验电路图中集成电路的管脚号都标在电路图上,即为实验接线 图(如 图所示)。
关信号为 RD、管脚4接入管脚3的Q、并联接至一逻辑电平灯)。
五、实验内容及步骤
3、按照上图测试电路接线,74LS00的1、5管脚接逻辑电平,3、6管脚接发光二极管。
按照左下图依次设定 RD 、S
,注意观察不定状态现象。
D
的状态组合,观察并记录
Q、Q
的输出结果在右下表中
六、实验报告 1、整理实验数据并填表。 2、总结触发器特点。
(实验项目) “与非门”实现基本RS触发器电路功能的设计及实验验证
一、实验目的: 1、熟悉并掌握R-S触发器的构成,工作原理和功能测试方法。 2、学会正确使用触发器集成芯片。 。 二、实验原理 基本RS触发器的逻辑表达式、逻辑图如下图所示,它的逻辑功能如真值表所示:
Qn1 (S ) RQn S RQn R S 1 约束条件
五、实验内容及步骤
1、确认74LS00管脚排列如左下图所示;
2、74LS00的两个与非门首尾相接构成的基本R-S触发器的测试电路如右下图所示。 使
用2组与非门,第一组与非门输入管脚1、接入一逻辑开关信号为S D 、反馈输入管脚2
接至第二组与非门输出管脚6 的Q、管脚6接至一逻辑电平灯,输入管脚5接入一逻辑开
3、管脚标“VCC”接电源+5V,管脚标“GND”接电源“地”后,集成电路才能正常工 作(千万不可接反,否则将毁坏集成电路)。 电路的输入端接入高电平(逻辑1态)或低电平(逻辑0态),可由实验箱中逻辑电平开关 Ki提供,门电路的输出端可接逻辑电平指示灯L(即发光二极管),由L灯的亮或灭来判断 输出是高、低电平。(集成电路的输出端管脚不能与逻辑开关(K)相接,更不能直接接 在电源上,否则集成电路会损坏。) 4、用铅笔将各门电路理论上的逻辑输出值标在真值表上,以便在实验中验证。
验证实验4_触发器逻辑功能测试
![验证实验4_触发器逻辑功能测试](https://img.taocdn.com/s3/m/d6b539567c1cfad6195fa7fb.png)
实验四触发器逻辑功能测试一、实验目的1.掌握基本 RS 触发器、 JK 触发器、 D 触发器、 T 触发器的逻辑功能及测试方法。
2.掌握不同电路结构的触发器动作特点。
二、实验原理基本 RS 触发器是最基本的触发器 , 其功能是完成置0和置 1 的作用。
维持阻塞结构 D 触发器在时钟脉冲 CP 的前沿 ( 正跳变 ) 发生翻转 ,Q 随 D 变。
参见附录二中 D 触发器 (74LS74) 功能表。
利用传输延迟时间的边沿 JK 触发器在时钟脉冲 CP 的后沿 ( 负跳变 ) 发生翻转 , 它具有置。
、置 1 、计数和保持功能。
参见附录 C 中 JK 触发器 (74LS76) 功能表。
T 触发器具有计数和保持功能 ,Tf 触发器具有计数功能 , 它们可以通过 D 触发器或JK 触发器转换来实现。
D 触发器的 D 端与 Q 端相连即构成 TF 触发器 , 在时钟脉冲 CP 的前沿 ( 正跳变 ) 发生翻转。
利用传输延迟时间的边沿 JK 触发器在其 JK 两端都接 1 时即成为 T1 触发器 , 在时钟脉冲 CP 的后沿 ( 负跳变 ) 发生翻转。
JK 触发器、 D 触发器一般都有异步置位、复位端 , 作用是预置触发器初态。
当不使用时 , 必须接高电平 ( 或接到电源 +5V 上 ), 不允许悬空 , 否则容易引入干扰信号 , 使触发器误动作。
三、实验仪器及器材数字实验箱一台;集成芯片74LS00、74LS74、74LS76各一块。
四、实验内容1. 用与非门构成基本 RS 触发器并测试其功能(74LS00)用与非门组成基本 RS 触发器 , 实验电路如图 5-5-1 所示。
验证其逻辑功能 , 并将测Q、Q测试结果填入表 5-5-1 中。
Q Q表 5-5-1dS dR图 5-5-1 RS触发器实验电路2.测试维持阻塞具 D 触发器的逻辑(74LS74)1)测试 D 触发器置位端d S(置1端)和复位端dR(置0端)的功能测试接线如图 5-5-2 所示,将测试结果填入 5-5-2 中。
触发器功能测试实验报告
![触发器功能测试实验报告](https://img.taocdn.com/s3/m/1605ea42a7c30c22590102020740be1e650ecc0a.png)
触发器功能测试实验报告触发器功能测试实验报告一、引言触发器是数字电路中常见的重要元件之一,其具有存储和放大信号的功能。
触发器的功能测试是电子工程师在设计和制造数字电路时必不可少的一项工作。
本实验旨在通过对不同类型的触发器进行功能测试,验证其在不同工作模式下的正确性和稳定性。
二、实验目的1. 了解触发器的基本原理和工作模式;2. 掌握触发器的功能测试方法;3. 验证不同类型触发器的工作特性。
三、实验器材和材料1. 实验板;2. 电源供应器;3. 逻辑分析仪;4. 电压表;5. 连接线。
四、实验步骤1. 准备工作:将实验板连接好电源供应器和逻辑分析仪,并确保连接正确;2. 功能测试:依次测试RS触发器、D触发器、JK触发器和T触发器的工作特性。
五、实验结果与分析1. RS触发器测试:a. 将RS触发器的S端和R端分别接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证RS触发器在不同输入情况下的工作特性。
2. D触发器测试:a. 将D触发器的D端接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证D触发器在不同输入情况下的工作特性。
3. JK触发器测试:a. 将JK触发器的J端和K端分别接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证JK触发器在不同输入情况下的工作特性。
4. T触发器测试:a. 将T触发器的T端接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证T触发器在不同输入情况下的工作特性。
六、实验结论通过对RS触发器、D触发器、JK触发器和T触发器的功能测试,我们可以得出以下结论:1. RS触发器具有存储和放大信号的功能,可以用于实现简单的存储器和时序电路;2. D触发器可以将输入信号在时钟脉冲到来时存储,并在下一个时钟脉冲到来时输出;3. JK触发器是一种带有异步清零和置位功能的触发器,可以用于实现频率分割和计数器等电路;4. T触发器是一种特殊的JK触发器,其输入端和输出端相连,可以实现频率分割和频率加倍等功能。
触发器实验报告
![触发器实验报告](https://img.taocdn.com/s3/m/c410997e2e60ddccda38376baf1ffc4ffe47e2ce.png)
触发器实验报告一、实验目的1.1 探索触发器的基本原理触发器,简单来说,就是一个能在特定条件下改变状态的电路。
它就像一扇门,只有当你用力去推的时候,才会打开。
我们的目标是搞清楚这些“门”是如何工作的。
1.2 理解触发器在电路中的应用触发器的应用范围可广泛了。
无论是数据存储,还是控制逻辑,触发器都扮演着关键角色。
它们就像是信息的守门员,决定了什么能进,什么得被拒绝。
二、实验设备2.1 实验工具这次实验,我们用的是基本的逻辑电路组件。
包括电源、开关、LED灯,还有万用表。
这些东西就像是我们的小工具箱,缺一不可。
2.2 触发器模块我们选择了D型触发器,因其结构简单,易于理解。
它的工作原理就像是一个小孩的玩具,按一下按钮就会亮灯,放开就灭。
我们把它接入电路,准备好迎接它的“表现”。
2.3 安全措施在进行实验之前,安全可不能马虎。
我们确保电源关闭,检查所有连接,确保一切正常。
毕竟,安全第一,任何小失误都可能引发“大麻烦”。
三、实验过程3.1 连接电路首先,我们根据电路图连接所有元件。
小心翼翼地将电缆接入D型触发器。
电缆像是我们的手,仔细地操控每一个连接。
看到电路成形,心中有种莫名的期待。
3.2 测试触发器一切准备好后,开启电源。
按下开关,LED灯瞬间亮起。
那一刻,仿佛看到了触发器在欢呼。
又按一下,灯灭了,状态变化真是瞬息万变。
就像生活,时刻都在变化,让人惊喜。
3.3 数据记录我们开始记录每次实验的结果。
数据像是我们收集到的“宝藏”,每一组数字都有它的故事。
这种追踪过程,就像是在解谜,寻找背后的秘密。
四、实验结果4.1 状态变化通过几轮实验,我们观察到触发器在不同输入条件下的状态变化。
每一次按下开关,触发器都准确无误地改变状态,表现得相当稳定。
这让我想起一句话:“坚持就是胜利”。
4.2 误差分析当然,实验中也不是没有波折。
偶尔会出现状态不一致的情况。
这就引发了我们的讨论,究竟是接线问题,还是外部干扰。
最终,我们发现是接触不良导致的,改正后,一切恢复正常。
实验三 触发器的功能测试
![实验三 触发器的功能测试](https://img.taocdn.com/s3/m/9cc5728c84868762caaed5c4.png)
1.与非门组成的基本 触发器 与非门组成的基本RS触发器 与非门组成的基本
由两个与非门组成的基本触发器如图, 由两个与非门组成的基本触发器如图,它有两 个输出端,两个输入端,逻辑功能见表所示。 个输出端,两个输入端,逻辑功能见表所示。
S
ห้องสมุดไป่ตู้1 1 0 0
R
Q 1 0 1 0
Q
不变 不变 0 1 1 0 不定 不定
保持 置1 清0 不定
2、集成D触发器 、集成 触发器
D触发器的特性方程是:Qn+1= D 触发器的特性方程是: 触发器的特性方程是
R=S
D
Qn+1
0 1
0 1
3、集成JK触发器 、集成 触发器
JK触发器的特性方程是: 触发器的特性方程是: 触发器的特性方程是
=J Q +K Q n Q
n+1
n
四、实验内容与步骤
Q
n
Q
n+1
n
=0
Q
=1
0-1 1-0 0-1 1-0 0-1 1-0 0-1 1-0
4、由JK或D触发器构成 和T’触发器 、 触发器构成T和 触发器 或 触发器构成
CP
Q
n
Q
n+1
=0
Q =1
n
0-1 1-0 0-1 1-0
3、JK触发器CC4027的功能测试 JK触发器CC4027的功能测试 触发器CC4027
(1)测试 、S的复位置位功能 测试R、 的复位置位功能 测试
(2)测试JK触发器的逻辑功能 测试JK触发器的逻辑功能 JK
J 0 0 1 1 K 0 1 0 1 CP
触发器功能测试( 1、基本RS触发器功能测试(续) 基本 触发器功能测试
触发器的应用实验报告
![触发器的应用实验报告](https://img.taocdn.com/s3/m/93f39b34a55177232f60ddccda38376bae1fe067.png)
一、实验目的1. 掌握基本RS、JK、D和T触发器的逻辑功能及测试方法。
2. 熟悉触发器之间的相互转换方法。
3. 学习触发器在时序电路中的应用。
二、实验原理触发器是一种具有记忆功能的逻辑电路,可以存储1位二进制信息。
触发器分为基本触发器和时钟触发器两大类。
基本触发器包括RS触发器、JK触发器、D触发器和T触发器。
触发器之间的相互转换是数字电路设计中的重要环节。
三、实验仪器与设备1. 数字电路实验箱2. 示波器3. 信号发生器4. 电源四、实验内容与步骤1. 观察基本RS触发器(1)连接电路:将RS触发器的S端连接到高电平,R端连接到低电平,观察Q和Q'端的状态。
(2)改变输入:将S端连接到低电平,R端连接到高电平,观察Q和Q'端的状态。
(3)总结:基本RS触发器具有置0、置1和保持功能。
2. 观察JK触发器(1)连接电路:将JK触发器的J端连接到高电平,K端连接到低电平,观察Q和Q'端的状态。
(2)改变输入:将J端连接到低电平,K端连接到高电平,观察Q和Q'端的状态。
(3)总结:JK触发器具有置0、置1、置Q和置Q'功能。
3. 观察D触发器(1)连接电路:将D触发器的D端连接到高电平,观察Q和Q'端的状态。
(2)改变输入:将D端连接到低电平,观察Q和Q'端的状态。
(3)总结:D触发器具有置0和置1功能。
4. 观察T触发器(1)连接电路:将T触发器的T端连接到高电平,观察Q和Q'端的状态。
(2)改变输入:将T端连接到低电平,观察Q和Q'端的状态。
(3)总结:T触发器具有置Q和置Q'功能。
5. 触发器之间的相互转换(1)RS触发器与JK触发器转换:将RS触发器的S端连接到J端,R端连接到K 端。
(2)D触发器与T触发器转换:将D触发器的D端连接到T端。
6. 触发器在时序电路中的应用(1)设计一个4位二进制计数器:使用D触发器连接成4位二进制计数器,观察计数过程。
实验四:触发器的功能测试及其应用
![实验四:触发器的功能测试及其应用](https://img.taocdn.com/s3/m/c30f348cbceb19e8b8f6bae6.png)
实验名称:触发器的功能测试及其应用
一、实验目的:
1 熟悉J-K触发器和D触发器的逻辑功能。
2 熟悉触发器的应用。
二、实验内容:
1.测试JK触发器逻辑功能:74LS112是双J-K触发器,利用实验箱上的0-1电平、高低电平指示和单脉冲测试74LS112上一个J-K触发器的逻辑功能。
自拟实验表格,记录实验结果(预习时查出74LS112的内部结构及管脚分配)
2.测试D触发器逻辑功能:74LS74是双D触发器,利用实验箱上的0-1电平、高低电平指示和单脉冲测试74LS74上一个D触发器的逻辑功能。
自拟实验表格,记录实验结果(预习时查出74LS74的内部结构及管脚分配)
3.用D触发器和74LS138译码器实现彩灯循环电路。
要求8只彩灯,7亮一暗,且这一暗灯可以循环移动(预习时画出电路原理图)
三、实验步骤:
(学生根据自己实验情况简要总结步骤和内容。
)
四、实验总结
(学生根据自己实验情况,简要总结实验中遇到的问题及其解决办法)。
触发器功能测试实验报告
![触发器功能测试实验报告](https://img.taocdn.com/s3/m/32714a4002d8ce2f0066f5335a8102d277a2616b.png)
触发器功能测试实验报告引言触发器是数据库中一种强大的功能,用于在特定条件满足时自动触发某些操作。
本实验旨在测试触发器在数据库管理系统中的功能和效果。
通过本实验,我们将深入了解触发器的工作原理,并验证其可靠性和效率。
实验环境为了进行本实验,我们使用了以下软件和工具:•数据库管理系统:MySQL 5.7•开发环境:Visual Studio Code•编程语言:SQL•操作系统:Windows 10实验步骤步骤一:创建测试数据库首先,我们需要创建一个测试数据库,用于存储我们后续实验所需的表和数据。
在MySQL中,我们可以使用以下SQL语句来创建一个名为test_db的数据库:CREATE DATABASE test_db;步骤二:创建测试表接下来,我们需要在测试数据库中创建一些表,用于模拟实际应用中的数据操作。
假设我们要创建一个名为users的表,用于存储用户信息。
该表包含以下字段:id(整型,主键)、name(字符串,用户姓名)、age(整型,用户年龄)。
使用以下SQL语句可以在test_db数据库中创建users表:CREATE TABLE users (id INT PRIMARY KEY,name VARCHAR(255),age INT);步骤三:创建触发器在本实验中,我们将创建一个简单的触发器,用于在users表中插入新记录时自动更新一个计数器表。
假设我们要创建一个名为counter的表,用于存储插入users表的记录总数。
首先,我们需要在test_db数据库中创建counter表:CREATE TABLE counter (count INT);然后,我们可以使用以下SQL语句创建触发器:DELIMITER $$CREATE TRIGGER user_insert_trigger AFTER INSERT ON usersFOR EACH ROWBEGINUPDATE counter SET count=count+1;END;$$DELIMITER ;步骤四:测试触发器现在,我们已经完成了触发器的创建,可以进行测试了。
触发器功能验证与应用试验
![触发器功能验证与应用试验](https://img.taocdn.com/s3/m/96564d4e852458fb770b5686.png)
触发器功能验证与应用一、实验目的1、掌握RS触发器、D触发器、JK触发器的工作原理。
2、学会正确使用RS触发器、D触发器、JK触发器。
二、实验所用器件和设备1、四2输入与非门74LS00 1片2、双D触发器74LS74 1片3、双JK触发器74LS73 1片三、实验内容1、用74LS00构成一个RS触发器,R、S端接逻辑开关输出,Q、Q端接逻辑状态指示灯,改变R、S的电平,观察现象并记录Q、Q的值。
2、双D触发器74LS74中一个触发器功能测试。
(1)将CLR(复位)、RP(置位)引脚接实验板上逻辑开关输出,Q、Q引脚接逻辑状态显示灯,改变CLR、RP的电平,观察现象并记录Q、Q的值。
(2)在步骤(1)的基础上,置CLR、RP引脚为高电平,D(数据)引脚接逻辑开关输出,CK(时钟)引脚接单次脉冲。
在D为高电平和低电平的情况,分别按单次脉冲按钮,观察现象并记录Q、Q的值。
(3)在步骤(1)的基础上,将D引脚接1kHz脉冲源,CK引脚端接10kHz 脉冲源,用示波器同时观察D端和CK端的波形,并记录;同时观察D端、Q端的波形并记录分析原因。
3、制定对双JK触发器74LS73一个JK触发器的测试方案,并进行测试。
四、实验接线图、测试步骤及测试结果。
1、实验1的接线图、测试步骤、测试结果。
图7.1是RS触发器实验接线图,图中K1、K2是逻辑开关输出,LED0、LED1是逻辑状态指示灯。
RS触发器的测试步骤及结果如下:(1)R—=0,S—=1,测得Q—=1,Q=0。
(2)R—=1,S—=1,测得Q—=1,Q=0。
(3)R—=1,S—=0,测得Q—=0,Q=1。
(4)R—=1,S—=1,测得Q—=0,Q=1。
(5)R—=0,S—=0,测得Q—=1,Q=1。
图7.1 RS 触发器测试接线图时序电路的值与测试顺序有关,应引起注意。
根据测试结果,得出RS 触发器的真值表如下:表7.1 RS 触发器真值表 根据触发器的定义,Q —和Q 应互补,因此R —=0,S —=0是非法状态。
实验触发器逻辑功能测试
![实验触发器逻辑功能测试](https://img.taocdn.com/s3/m/1504550b01f69e314332947b.png)
实验2 触发器逻辑功能测试一、实验目的1、掌握基本RS触发器、D触发器、J K触发器的逻辑功能和状态变化特点。
2、掌握基本RS触发器、D触发器、J K触发器逻辑功能测试方法。
3、熟悉不同逻辑功能触发器相互转换的方法。
二、实验仪器及器件1、实验仪器(1) TPE-D6Ⅲ型数字电路学习机(2) VP5220A型双踪示波器(3)数字万用表2、器件(1) 74LS00 四2输入与非门 1片(2) 74LS74 双D触发器 1片(3) 74LS112 双JK触发器 1 片三、实验器件的逻辑功能表2-0给出了本实验所用的基本RS触发器、维持阻塞D触发器、负边沿JK触发器的逻辑功能、触发方式及动作特点等相关知识。
文档来源网络及个人整理,勿用作商业用途表2-0 基本RS触发器、维持阻塞D触发器、负边沿JK触发器的逻辑功能、触发方式及动作特点四、实验原理触发器是能存储、记忆二进制信息的器件,是时序逻辑电路的基本单元。
触发器具有“0”状态和“1”状态2个稳定状态,在输入信号作用下可以置于“0”状态或“1”状态。
触发器进行状态转换时,由触发方式决定何时接收输入信号、何时改变输出状态,由逻辑功能决定输出状态改变的方向。
文档来源网络及个人整理,勿用作商业用途基本RS 触发器逻辑功能的测试原理:触发器的输入端D S 、D R 由逻辑电平开关控制输入0或1,按特性表改变各输入信号状态,用LED 发光二极管显示输出状态,从而验证状态转换关系是否符合要求即是否与特性表相符及状态转换时的动作特点。
文档来源网络及个人整理,勿用作商业用途时钟触发器置位、复位功能的测试原理:触发器的异步置位端D S 、异步复位端D R 由 逻辑电平开关控制分别输入0,输入1、CP 时钟脉冲端为任意值,用LED 发光二极管显示输出状态,从而验证异步置位、异步复位功能是否符合要求。
文档来源网络及个人整理,勿用作商业用途时钟触发器逻辑功能的测试原理:触发器的异步置位端D S 、异步复位端D R 置现态为 0或1后处于为1的无效状态,使触发器处于受CP 时钟脉冲控制下工作。
实验八 触发器功能测试
![实验八 触发器功能测试](https://img.taocdn.com/s3/m/a10bd112a300a6c30c229f77.png)
实验八触发器的功能测试一、实验目的1、掌握基本RS、JK、D触发器的逻辑功能2、掌握集成触发器的逻辑功能及使用方法二、实验原理触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。
1、基本RS触发器图1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。
基本RS触发器具有置“0”、置“1”和“保持”三种功能。
通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发生,表1为基本RS触发器的功能表。
基本RS触发器。
也可以用两个“或非门”组成,此时为高电平触发有效。
2、JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。
如74LS112为双JK触发器,是下降边沿触发的边沿触发器。
引脚功能及逻辑符号如图2所示。
JK触发器的状态方程为Q n+1=J Q n+K Q nJ和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。
图2 74LS112双JK触发器引脚排列及逻辑符号下降沿触发JK触发器的功能如表2表2注:×—任意态↓—高到低电平跳变↑—低到高电平跳变Q n(Q n)—现态 Q n+1(Q n+1 )—次态φ—不定态3、D触发器在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Q n+1=D n,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。
有很多种型号可供各种用途的需要而选用。
8触发器基本功能测试实验
![8触发器基本功能测试实验](https://img.taocdn.com/s3/m/d2cebacb58fb770bf68a556a.png)
数字电路-08触发器基本功能测试实验一. 实验目的1. 学习触发器逻辑功能的测试方法。
2. 了解基本RS 触发器、D 触发器及JK 触发器的逻辑功能及触发方式。
3. 进一步学习用示波器测量比较两路相关信号波形的周期、脉宽等参数的方法。
二. 实验原理双稳态触发器具有两个互补的输出端Q 和Q 。
触发器正常工作时,Q 与Q 的逻辑电平总是互补,即一个为“0”时另一个一定是“1”。
(当触发器工作在非正常状态时,Q 和Q 的输出电平有可能相同,使用时必须注意避免出现这种情况)。
RS 触发器具有两个开关量特性的激励输入端R 和S ,R 的有效电平使触发器复位(Reset ),Q =“0”;S 的有效电平使触发器置位(Set ),Q =“1”,所以称为Reset_Set 触发器。
图10-1 与非门组成的基本RS 触发器电路原理图图10-1是两个与非门互相反馈组成的基本RS 触发器电路。
当激励S 为有效电平时, 输出Q 立即置位为“1”,而激励R 为有效电平时,输出Q 复位为“0”,两者都为无效电 平时,输出保持原来的状态不变。
JK 触发器具有两个激励输入端“J ”,“K ”,其特性方程为:n nn Q K Q J Q +=+1 。
在有效时钟脉冲触发时,输出可以实现“同步置位”,“同步复位”,“状态不变”,“状态变反”四种功能。
74LS112是下降沿触发有效的集成JK 触发器,片上有两个JK 触发器,引脚标号以“1”,“2”区别,如图10-2(a )所示。
D 触发器只有一个激励输入端D 。
当触发脉冲有效时,D 触发器的输出与激励输入相 同,由于在时间上滞后于输入,所以又称Delay 触发器。
74LS74是上升沿触发有效的双D 集成触发器,片上有两个D 触发器,引脚排列如图10-2(b )所示。
集成触发器一般具有直接(direct )置位、复位控制端S D 与R D ,如图10-2中74LS112和74LS74引脚图所示。
基本RS触发器逻辑功能测试
![基本RS触发器逻辑功能测试](https://img.taocdn.com/s3/m/07a59112a1c7aa00b42acbbd.png)
实训九基本R-S触发器功能测试一、实训目的1.通过实训熟悉基本RS触发器的逻辑功能和特点;2.通过实训掌握基本RS触发器的测试方法;3.通过实训熟悉异步输入信号RD、SD、RD、SD的作用;4.通过实训掌握基本RS触发器的典型应用;二、实训原理基本RS触发器是由两个与非门交叉耦合组成,它是最基本的触发器,也是构成其它复杂触发器电路的一个组成部分。
当R D=S D=1时,两个与非门的工作都尤如非门,Q接至与非门G2的输入,使G2输出为Q;Q接至与非门G1的输入,使G1的输出为Q。
从而使触发器维持输出状态不变。
三、实训仪器和设备S303-4型(或其它型号)数字电路实训箱一只;SR8(或其它型号)双踪示波器一只;直流稳压电源一台;74LS00 二输入四与非门1片。
四、实训内容和步骤1.两个TTL与非门首尾相接构成的基本R-S触发器的电路如图7-2-1所示逻辑电路。
图9-1 基本R-S触发器功能测试2.按表9-1所示的顺序在Sd、Rd两端信号,观察并记录R-S触发器Q端的状态,并将结果填入表9-1中表9-13.Sd4.Sd端接高电平,Rd端加脉冲。
5.令Sd=Rd,在Sd端加脉冲。
6.记录并观察2、3、4三种情况下,Q,Q n+1端的状态。
从中总结基本R-S触发器的Q端的状态改变和输入端的关系。
五、实训思考题试根据基本R-S触发器给定的输入信号波形画出与之对应的输出端的波形;试写出基本R-S触发器的约束方程,并说明哪个是复位端、哪个是置位端?六、训注意事项接线时要注意电路图中各引脚的编号,连接时不要接错;手动施加0、1输入电平时要注意开关动作的稳定性和可靠性,要避免开关的抖动;用双踪示波器观察输出波形时,要注意选择一个较为合适的输入信号的频率。
实训十. 计数器的功能测试一、实训目的1.掌握计数器的工作原理;2.通过实训熟悉计数器的功能特点和典型应用;3.通过实训掌握如何利用现有集成计数器来构成N进制计数器的方法。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基本触发器功能验证实验预习参考
(注意:所有表格均可用状态方程提前填好)
1、 R S 触发器
图1-5-1基本RS 触发器的原理图,公式(1-5-1)是RS 触发器的状态方程。
n
n n n RQ Q
Q S Q ==++1
1 (1-5-1
)
图1-3-3基本RS 触发器
表1-5-1
R
S
Q (V )
Q (V )
触发器状态
0 1 1 0 1 1 0 0 1 1
图1-3-4基本RS 触发器实验连线图
2、D 触发器
图1-5-2基本RS 触发器的原理图,公式(1-5-2)是D 触发器的状态方程。
D Q n =+1 (1-4-2)
(CP 上升沿有效)
图1-3-5 D 触发器IC 引脚图
表1-5-2 测试D 触发器置位、复位功能
CP D D
R
D
S
1+n Q (V )
1+n Q (V )
Q 状态
ф
ф
1
ф ф 1 0
表1-5-3 D触发器同步功能测试
Qn 0 0 1 1
D 0 1 0 1
CP 0 ✍0 ✍0 ✍0 ✍Qn+1
图1-3-6 D触发器实验测试图
图1-3-7 D触发器实验测试图
3、JK触发器
图1-5-3JK触发器的原理图,公式(1-4-3)是JK触发器的状态方程。
+1(1-5-3)
n Q
n
n
=
Q+
Q
K
J
(CP下降沿有效)
图1-3-8 JK触发器的原理图
表1-5-4测试JK触发器逻辑功能
CP ✍ ✍ ✍ ✍J 0 0 0 0 1 1 1 1 K 0 0 1 1 0 0 1 1 Qn 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Qn+1
图1-3-9 JK触发器原理测试图
图1-3-10 JK 触发器测试接线图
4、 将JK 触发器转换成D 触发器,自行画出转换逻辑图,检验转换后电路是否具有D 触发器的逻辑功能。
5、 将D 触发器转换成JK 触发器,自行画出转换逻辑图,检验其逻辑功能。
6、扩展要求
(1)由D触发器转换成T′触发器
将D触发器转换成T′触发器转换电路如图1-5-5所示。
在CP 端输入单正脉冲,观察Q端的变化,通过观察比较触发器的翻转次数和输入脉冲个数的关系。
CP 端输入1kHz 连续脉冲,用双踪示波器观察比较Q端和CP端的脉冲波形并绘制,比较它们的频率关系。
D
CP Q
Q
74LS149T174cp
cp
Q
图1-5-5 T ′触发器及输出波形
(2)由J K触发器转换成T′触发器
用JK触发器转换的T′触发器,在CP端输入单正脉冲,用电平显示器观察Q端的状
Q的波形。
态;然后在CP端输入连续脉冲,并用双踪示波器观察CP,Q和。