数电选择题2及答案详解
数字电路试题五套(含答案)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
中南大学数电2试题答案
中南大学数电2试题答案一、选择题1. 在数字逻辑中,一个D触发器可以实现以下哪种功能?A. 边沿触发B. 水平触发C. 电平触发D. 脉冲触发答案:A2. 以下哪个选项是正确的二进制加法规则?A. 0+0=1B. 1+1=10C. 1+0=10D. 0+1=10答案:B3. 在数字电路中,什么是“同步电路”?A. 由组合逻辑电路构成的电路B. 由时序逻辑电路构成的电路C. 由异步触发器构成的电路D. 由同步触发器构成的电路答案:D4. 以下哪个是四变量逻辑函数的标准形式?A. 卡诺图B. 真值表C. 布尔表达式D. 逻辑状态图答案:C5. 一个4位二进制计数器在计数到“1111”时,下一个状态是什么?A. 0000B. 1000C. 1001D. 1100答案:A二、填空题1. 在数字电路中,__________逻辑门可以实现两个输入的逻辑与功能。
答案:AND2. 一个3线到8线译码器的输入端有__________个输入。
答案:33. 触发器的主要特性之一是具有__________功能。
答案:记忆4. 在数字电路设计中,__________是一种用于简化复杂逻辑函数的图形工具。
答案:卡诺图5. 一个计数器的输出在特定时钟周期内的变化序列称为__________。
答案:计数序列三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常是二进制形式,它们在特定的逻辑电平上工作,如高电平或低电平。
模拟电路处理的是连续变化的信号,可以在任何电压或电流值之间变化。
数字电路的主要优点是抗干扰能力强,易于实现复杂的逻辑功能,而模拟电路则在处理连续信号,如音频和视频信号方面更为有效。
2. 什么是组合逻辑电路?答:组合逻辑电路是一种数字电路,其输出仅取决于当前的输入值,不依赖于电路之前的状态或输入历史。
这些电路不包含存储元件,如触发器,因此它们没有记忆功能。
组合逻辑电路的示例包括加法器、编码器、解码器和多路选择器。
数字电子技术考试题及答案
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数电期末考试试题及答案
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
数电试题册及答案
数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的特点?()A. 抗干扰能力强B. 工作速度快C. 体积大D. 功耗低3. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 44. 一个完整的数字系统通常包括以下哪几个部分?()A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 所有上述部分5. 以下哪个是数字电路设计中常用的优化方法?()A. 简化电路B. 增加冗余C. 降低频率D. 增加电源电压6. 在数字电路中,一个基本的逻辑门可以由以下哪种材料实现?()A. 金属B. 陶瓷C. 半导体D. 塑料7. 以下哪个是数字电路中常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 所有上述类型8. 一个D触发器的输出Q与输入D的关系是()。
A. Q = ¬ DB. Q = DC. Q = D + 1D. Q = ¬ D + 19. 在数字电路中,同步电路与异步电路的主要区别在于()。
A. 同步电路使用时钟信号B. 异步电路使用时钟信号C. 同步电路比异步电路更快D. 异步电路比同步电路更稳定10. 以下哪个不是数字电路中常见的存储元件?()A. 触发器B. 寄存器C. RAMD. 运算放大器答案:1. A2. C3. A4. D5. A6. C7. A8. B9. A 10. D二、简答题(每题10分,共20分)1. 简述数字电路与模拟电路的区别。
答:数字电路主要处理离散的数字信号,具有抗干扰能力强、工作速度快、功耗低等特点。
模拟电路则处理连续变化的模拟信号,通常用于信号放大、滤波等。
数字电路使用二进制逻辑,而模拟电路则使用连续的电压或电流。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种包含存储元件(如触发器、寄存器等)的数字电路,其输出不仅取决于当前的输入,还取决于电路的过去状态。
数电选择题2及答案详解
1 :2的等值十六进制数是()(2分)A:B:15. 5C:6. 8D:2. 1您选择的答案: 正确答案: C知识点:把每四位二进制数分为一组,用等值的十六进制数表示。
2 :两输入的与门在下列()时可能产生竞争—冒险现象(2分)门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争A:一个输入端为0,另一个端为1B:一个输入端发生变化,另一个端不变C:两个不相等的输入端同时向相反的逻辑电平跳变D:两个相等的输入端同时向相反的逻辑电平跳变您选择的答案: 正确答案: C知识点:门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争3 :电路如下图所示,设起始状态Q2Q1=00,第3个上升沿,Q2Q1变为( ) (5分)A:00B:01C:10D:11您选择的答案: 正确答案: D知识点:参考T触发器的特性表您选择的答案: 正确答案: A 4 :逻辑函数Y(A, B, C, D)=∑m(0,2,4,6,9,13) + d(1,3,5,7,11,15)的最简与或式为()(5分)A:AD+A’D’B:A’+DC: A+DD:A’C+AD您选择的答案: 正确答案: B知识点:化简具有无关项的逻辑函数最好用卡诺图的方法。
5 :图中为TTL门电路,其输出为()状态(2分)A:高电平B:低电平C:高阻态D:不确定您选择的答案: 正确答案: C知识点:图示中,控制端低电平电平有效。
控制端无效时输出为高阻态6 :逻辑函数Y=(A’+D)(A C+B C’) ’+A B D’ 的Y’ 是()(2分)A:(AD’+(A’+C’)(B’+C))(A’+B’+D)B:(AD’+((A’+C’)(B’+C))’)(A’+B’+D)C:AD’+(A’+C’)(B’+C)(A’+B’+D)D:AD’+((A’+C’)(B’+C))’(A’+B’+D)您选择的答案: 正确答案: B知识点:利用反演定理求Y’时,要注意:利用加括号的方式保证原来的运算顺序不变;非单个变量上的非号不变。
数电考试题及答案
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
最新数电考试题及答案
最新数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,以下哪个逻辑门可以实现非逻辑功能?A. 与门B. 或门C. 与非门D. 异或门答案:C2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. XOR触发器答案:D3. 一个4位二进制计数器,其计数范围是多少?A. 0到7B. 0到15C. 0到255D. 0到1023答案:C4. 在数字电路中,一个稳定的触发器应该具有什么特性?A. 亚稳态B. 双稳态C. 单稳态D. 无稳态答案:B5. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 运算放大器答案:D6. 在数字电路设计中,以下哪个不是布尔代数的基本运算?A. 与运算B. 或运算C. 非运算D. 乘法运算答案:D7. 一个8位二进制数,其最大值是多少?A. 255B. 256C. 511D. 1023答案:A8. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时的状态如何变化?A. 保持不变B. 翻转C. 变为0D. 变为1答案:B9. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 门D. 非门答案:C10. 在数字电路中,一个3线到8线解码器的输入线数量是多少?A. 3B. 4C. 5D. 6答案:A二、填空题(每题2分,共20分)1. 在数字电路中,一个稳定的触发器应该具有__双稳态__特性。
2. 一个4位二进制计数器的计数范围是从__0__到__15__。
3. 数字电路中的存储元件包括触发器、__寄存器__和计数器。
4. 布尔代数的基本运算包括与运算、或运算和__非运算__。
5. 一个8位二进制数的最大值是__255__。
6. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时会__翻转__。
7. 数字电路中的逻辑门不包括__乘法运算__。
8. 一个3线到8线解码器的输入线数量是__3__。
9. 在数字电路中,一个稳定的触发器不应该处于__亚稳态__。
数字电路试题五套(含答案)
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电路考试题目及答案
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
数电期末考试题及答案解析
数电期末考试题及答案解析一、选择题1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:C解析:在数字电路中,最基本的逻辑关系是反相器(非逻辑),它是所有其他逻辑门的基础。
2. 下列哪个不是组合逻辑电路的特点?()A. 无记忆功能B. 输出只依赖于当前输入C. 输出可以延迟输入D. 结构简单答案:C解析:组合逻辑电路的特点是无记忆功能,输出只依赖于当前输入,结构简单,而输出不能延迟输入。
3. 触发器的主要用途是()。
A. 实现组合逻辑B. 实现时序逻辑C. 作为放大器使用D. 作为电源答案:B解析:触发器是一种具有记忆功能的电路元件,主要用于实现时序逻辑。
二、填空题1. 一个4位二进制计数器可以计数到 _________ 。
答案:15解析:4位二进制计数器的计数范围是从0到2^4-1,即从0到15。
2. 一个D触发器的Q端在时钟信号的上升沿触发时,Q端输出的是_________ 。
答案:D输入端的当前状态解析:D触发器在时钟信号的上升沿触发时,Q端输出的是D输入端的当前状态。
三、简答题1. 解释什么是同步时序逻辑电路和异步时序逻辑电路的区别。
答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,触发器在时钟信号的上升沿或下降沿同时触发。
而异步时序逻辑电路中的触发器没有统一的时钟信号,触发器的触发时间取决于输入信号的变化。
解析:同步时序逻辑电路的优点是设计简单,易于实现同步操作,但可能存在时钟偏斜和传播延迟问题。
异步时序逻辑电路的优点是不受时钟信号限制,可以灵活设计,但设计复杂,难以实现大规模集成。
四、计算题1. 假设有一个4位二进制计数器,初始状态为0000,求在经过10个时钟周期后计数器的状态。
答案:1010解析:4位二进制计数器从0000开始计数,每经过一个时钟周期,计数器的状态依次为0001、0010、0011、0100、0101、0110、0111、1000、1001、1010。
数电复习题有标准答案 (2)
第一章一、填空题1.二进制数是以2为基数的计数体制,十进制数是以10 为基数的计数体制,十六进制数是以 16 为基数的计数体制。
2.二进制数只有 0 和 1 两个数码,其计数的基数是 2 ,加法运算进位关系为逢2进一。
3.十进制数转换为二进制数的方法是:整数部分是除2取余法,小数部分用乘2取整法。
4.十进制数(23.76)转换为二进制数为(10111.110)2,8421BCD码(00100011.01110110)8421BCD,余三码为(01010110.10101001)余3BCD。
5.二进制数转换为十进制数的方法为各位加权系数之和。
6.将二进制数(1011011)表示为加权系数之和的形式 2×1+2×1+2×1+2×1+2×1 。
7.格雷码的特点是相连不同,其余各位相邻两组代码只有一位代码不同,其余代码都相同。
8.数字电路主要是输出与输入之间的逻辑关系,故数字电路又称逻辑电路。
二、判断题。
1.二进制数是以2为基数的计数体制(√)2.二进制数的权值是10的幂。
(×)3.十进制数整数转换为二进制数的方法是采用“除2取余法”(√)4.BCD码是用4位二进制数表示1位十进制数。
(√)5.二进制数转换为十进制数的方法是各位加权系数之和。
(√)6.模拟电路又称逻辑电路。
(×)7.余3BCD码是用3位二进制数表示1位十进制数。
(×)8.二进制数整数最低位的权值为2。
(×)三、选择题。
1.1010的基数是(B)A10 B2 C16 D任意数2.下列数中,不是余3码的是(D)A 1011 B1010 C 0110 D 00003.二进制数最低位的权值是(B)A 0B 1C 2D 44.十进制数的权值是(A)A 10的幂B2的幂C16的幂 D 8的幂5.二进制数的权值为(B)A 10的幂B2的幂 C 16的幂 D 8的幂6.在二进制计数系统中每个变量的取值为(A)A 0和1B 0—7C 0—10D 0—167.十进制计数系统包含(B)A 六个数字B 十个数字C 十六个数字D 三十二个数字8.(1000100101110101)8421BCD对应的十进制数为(B)A 8561B 8975 C7AD3 7971第二章一、填空题。
数字电路试题及答案
数字电路试题及答案一、选择题1. 数字电路的基本组成单元是:A. 逻辑门B. 电源C. 电阻D. 电源线答案:A2. 下列哪种逻辑门的输出只有当所有输入都为高电平时才为高电平?A. 与门B. 或门C. 非门D. 异或门答案:A3. 使用逻辑门和触发器可以构建哪种类型的数字电路?A. 计数器B. 比较器C. 放大器D. 滤波器答案:A4. 下列哪种逻辑门的输出为输入信号的反相?A. 与门B. 或门C. 非门D. 异或门答案:C5. 在数字电路中,使用哪种逻辑门可以实现逻辑加法?A. 与门B. 或门C. 非门D. 异或门答案:D二、填空题1. 以下真值表表示的逻辑函数是______。
输入A | 输入B | 输出Y-----------------------------0 | 0 | 10 | 1 | 01 | 0 | 01 | 1 | 1答案:异或门2. 基本的二进制加法器是由______和______构成的。
答案:半加器和全加器3. 在数字电路中,时钟信号被用于控制______。
答案:触发器4. 使用______逻辑门,可以实现任意逻辑函数。
答案:与、或、非、与非5. ______________电路可以将电压信号进行放大。
答案:放大器三、解答题1. 简述半加器的功能和工作原理。
答案:半加器是一种能够实现二进制数相加的数字电路组件。
它接受两个输入信号A和B,并产生两个输出信号Sum和Carry。
Sum表示相加的结果,Carry表示进位的情况。
半加器的工作原理如下:- 将输入信号A和B分别输入两个异或门,得到的输出连接到一个与门,得到Sum。
- 将输入信号A和B分别输入一个与门和一个与非门,得到的输出连接到一个或门,得到Carry。
2. 请简要解释触发器的作用及其类型。
答案:触发器是一种能够存储和记忆输入信号状态的数字电路组件。
它可以在时钟信号的控制下,将输入的电平状态保持在输出上,实现状态的存储和延迟功能。
数字电路考研试题及答案
数字电路考研试题及答案一、选择题(每题2分,共10分)1. 在数字电路中,以下哪个选项不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器的输出Q在时钟脉冲的上升沿从0变为1时,输出Q的状态会如何变化?A. 保持不变B. 翻转C. 变为0D. 变为1答案:B3. 在数字电路设计中,以下哪个选项不是常用的编码方式?A. 二进制编码B. 格雷码C. BCD码D. 十进制编码答案:D4. 以下哪个选项不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 运算放大器答案:D5. 在数字电路中,同步电路与异步电路的主要区别是什么?A. 同步电路使用时钟信号,异步电路不使用B. 同步电路不使用时钟信号,异步电路使用C. 同步电路速度更快D. 异步电路速度更快答案:A二、填空题(每题2分,共10分)1. 一个4位二进制计数器可以表示的最大十进制数是______。
答案:152. 如果一个逻辑门的输入端悬空,其逻辑状态通常被视为______。
答案:高电平3. 在数字电路中,一个D触发器的D输入端表示数据输入,那么Q端表示______。
答案:数据输出4. 一个8位移位寄存器可以存储的二进制数的最大位数是______。
答案:85. 在数字电路中,一个简单的同步计数器的计数范围是从0计数到______。
答案:2^n - 1(其中n是计数器的位数)三、简答题(每题10分,共20分)1. 请简述数字电路与模拟电路的主要区别。
答案:数字电路主要处理离散的数字信号,具有确定的高低电平状态,而模拟电路处理连续变化的信号,信号值可以在一个范围内连续变化。
数字电路使用二进制编码,而模拟电路不需要编码。
数字电路抗干扰能力强,易于集成,而模拟电路则相反。
2. 解释什么是时序逻辑电路,并给出一个实际应用的例子。
答案:时序逻辑电路是一种数字电路,其输出不仅取决于当前的输入,还取决于电路的当前状态。
数电试题题库(试题2)(含答案)
试题2(含答案)(考试形式:闭卷,考试时间:120分钟)1、数制转换:(39)io = (_10011—)2=(_47_)8=(_27_)16。
2、已知带符号数X 的8位二进制原码为10011100 ,则X 的反码为11100011,补码为 11100100_, X 的值为(_-28 丄 10。
3、若各门电路的输入均为A 和B ,且A=1,B=0。
则或门的输出为__1_,与非门的 输出为 1,同或门的输出为 _________ 。
4、如果对17个符号进行二进制编码,则至少要 _ 5 ______ 位二进制数码5、TTL 器件输入脚悬空相当于输入( —高—)电平。
& N 个触发器最多可以组成—2N—进制的计数器。
7、 一个4K X 8位的ROM 有—12—根地址线,有_8—根数据读出线。
8、 S R 触发器的特性方程为_Q=S+RQ 一约束条件为—SR=0—。
9、 四位环形计数器的有效状态有_4_个,无效状态有—12_个。
10、不仅考虑两个__本位 _____ 相加,而且还考虑来自 —低位进位 _______ 相加的运算电路,称为全加器。
、 某逻辑函数Y=(A+B) 'C,它的反函数丫应是()。
(A) (A '+B)'+C' (B) (A'B)'C'(C) (A 'B)C ' (D) (A ')'+C'3、 某逻辑函数Y=A(B+C 它的对偶式Y D 为()。
(A) A ,(B C) '(B) A+(BC ) (C) A ,(BC ) (D) A+(BC ),4、 以下电路中,具有脉冲鉴幅能力的电路是()。
(A) JK 触发器(B) 多谐振荡器(C)施密特触发器(D)单稳态触发器5、 74HC138是3线一8线译码器,译码为输出低电平有效,若输入为 A 2A 1A 0=100时, 输出 Y 7 Y 6 丫5 Y 4 丫3 Y 2 Y 1 Y 0 应为()。
数字电子技术试题及答案
数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。
答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。
答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。
答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。
(完整版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
考研数电试题及答案解析
考研数电试题及答案解析1. 题目一:逻辑门电路问题:请解释与非门(NAND)和或非门(NOR)的逻辑功能,并给出它们的真值表。
答案:与非门(NAND)的逻辑功能是,当所有输入为1时输出为0,否则输出为1。
或非门(NOR)的逻辑功能是,当所有输入为0时输出为1,否则输出为0。
真值表:| 输入A | 输入B | 与非门输出 | 或非门输出 ||-|-|||| 0 | 0 | 1 | 1 || 0 | 1 | 1 | 0 || 1 | 0 | 1 | 0 || 1 | 1 | 0 | 0 |解析:与非门的输出只有在两个输入都为1时才为0,其他情况均为1。
或非门则相反,只有当两个输入都为0时输出为1,其他情况均为0。
2. 题目二:触发器问题:简述RS触发器和D触发器的基本工作原理。
答案: RS触发器是一种具有两个稳定状态的存储单元,它根据输入信号R和S的状态来改变输出。
当R=1, S=0时,输出为1;当R=0, S=1时,输出为0;当R=S=1时,触发器保持当前状态不变。
D触发器则是一种数据锁存器,其输出与时钟信号的上升沿同步,输出值等于时钟上升沿时的输入值。
解析: RS触发器的工作原理基于输入信号的组合,而D触发器则依赖于时钟信号的边缘来更新其输出状态。
3. 题目三:计数器问题:描述二进制计数器和十进制计数器的工作原理。
答案:二进制计数器是一种按二进制数顺序递增的计数器,每接收一个时钟脉冲,计数器的输出增加1。
十进制计数器则是一种按十进制数顺序递增的计数器,每接收十个时钟脉冲,计数器的输出增加1。
解析:二进制计数器的工作原理基于二进制的加法,而十进制计数器则基于十进制的加法。
二进制计数器在每个时钟脉冲后输出增加1,而十进制计数器则在每十个时钟脉冲后输出增加1。
4. 题目四:编码器和解码器问题:请解释二进制编码器和二进制解码器的功能。
答案:二进制编码器是一种将多个输入信号编码为一个二进制输出信号的电路。
数电试题及答案
数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。
7. 一个4位二进制计数器可以表示的最大十进制数是_________。
8. 一个D触发器具有_________个稳定状态。
9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。
10. 一个完整的数字钟电路至少需要_________个计数器。
三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。
13. 说明什么是寄存器,并描述其在数字系统中的作用。
14. 什么是二进制计数器?简述其工作原理。
四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。
16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。
五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。
18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1 : (110.1)2的等值十六进制数是()(2分)A:110.1B:15. 5C:6. 8D:2. 1您选择的答案: 正确答案: C知识点:把每四位二进制数分为一组,用等值的十六进制数表示。
2 : 两输入的与门在下列()时可能产生竞争—冒险现象(2分)门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争A:一个输入端为0,另一个端为1B:一个输入端发生变化,另一个端不变C:两个不相等的输入端同时向相反的逻辑电平跳变D:两个相等的输入端同时向相反的逻辑电平跳变您选择的答案: 正确答案: C知识点:门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争3 : 电路如下图所示,设起始状态Q2Q1=00,第3个上升沿,Q2Q1变为( ) (5分)A:00B:01C:10D:11您选择的答案: 正确答案:D知识点:参考T触发器的特性表您选择的答案: 正确答案: A 4 : 逻辑函数Y(A, B, C, D)=∑m(0,2,4,6,9,13) + d(1,3,5,7,11,15)的最简与或式为()(5分)A:AD+A’D’B:A’+DC: A+DD:A’C+AD您选择的答案: 正确答案: B知识点:化简具有无关项的逻辑函数最好用卡诺图的方法。
5 : 图中为TTL门电路,其输出为()状态(2分)A:高电平B:低电平C:高阻态D:不确定您选择的答案: 正确答案: C知识点:图示中,控制端低电平电平有效。
控制端无效时输出为高阻态6 : 逻辑函数Y=(A’+D)(A C+B C’) ’+A B D’ 的Y’ 是()(2分)A:(AD’+(A’+C’)(B’+C))(A’+B’+D)B:(AD’+((A’+C’)(B’+C))’)(A’+B’+D)C:AD’+(A’+C’)(B’+C)(A’+B’+D)D:AD’+((A’+C’)(B’+C))’(A’+B’+D)您选择的答案: 正确答案: B知识点:利用反演定理求Y’时,要注意:利用加括号的方式保证原来的运算顺序不变;非单个变量上的非号不变。
7 : ()的特性方程为Q*=A (2分)A: D触发器B:T触发器C:JK触发器D: SR触发器您选择的答案: 正确答案: A知识点:D触发器的特性方程为Q*=D8 : 组合逻辑电路消除竞争冒险的方法有((2分)A:修改逻辑设计B:在输出端接入滤波电容C:后级加缓冲电路D:屏蔽输入信号的尖峰干扰您选择的答案: 正确答案: B知识点:输出端接入滤波电容可以滤除竞争冒险产生的尖峰9 : (1001111)2的等值十进制数是()(2分)A:97B:15.14C:83D:79您选择的答案: 正确答案:D知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。
10 : 有一个或非门构成的SR锁存器,欲使该锁存器保持原态即Q*=Q,则输入信号应为()。
(2分)A:S=R=0B:S=R=1C:S=1,R=0D:S=0,R=1知识点:或非门构成的SR锁存器的特性为:R=1, S=0 Q*=0, Q*’=1,即锁存器被置0(0状态);R=0, S=1 Q*=1, Q*’=0,即锁存器被置1(1状态);R=S=0,Q*=Q,即锁存器保持原态;R= S=1 Q*=Q*’=0,此为不允许输入。
11 : 逻辑函数Y(A,B,C)=∑m(6,7),约束条件:m0+m4+m5=0的最简与或式为()(5分)A:A+B’C’B:ABC:AD:B您选择的答案: 正确答案: C知识点:化简具有无关项的逻辑函数最好用卡诺图的方法。
12 : 下图电路中,74LS161构成了()(5分)A:十四进制计数器B:十进制计数器C:八进制计数器D:三进制计数器您选择的答案: 正确答案:A知识点:161是十六进制计数器,每当计数器计成Q3Q2Q1Q0=0011状态时,由与非门输出低电平信号给LD’端,下一个时钟信号到来时将计数器置成Q3Q2Q1Q0=0110,将0100和0101两个状态跳过,剩下十四个状态循环计数。
13 : 欲使D触发器按Q*=Q'工作,应使输入D=()。
(2分)A:0B:1C:QD:Q'您选择的答案: 正确答案:D知识点:D触发器的特性为:D=0时, Q*=0, 即触发器被置0(0状态);D=1时, Q*=1,即触发器被置1(1状态);即:Q*= D14 : 三变量的全部最小项有()(2分)A:3个B:6个C:8个D:9个您选择的答案: 正确答案: C知识点:n变量的最小项应有2n个。
15 : 8线—3线优先编码器74HC148输入端I1’、I5’同时有效时输出二进制数为(2分)A:101B:100C:001D:010您选择的答案: 正确答案:D知识点:优先编码器74HC148中的输入端I5’比I1’的优先权高,所以对I5’的信号进行编码,但74HC148输出的是反码16 : 由图所示的CLK和D信号波形,上升沿触发的D触发器Q端波形为()(设Q初态为0)。
(5分)A:图AB:图BC:图CD:图D您选择的答案: 正确答案: A知识点:D触发器的特性为:D=0时, Q*=0, 即触发器被置0(0状态);D=1时, Q*=1,即触发器被置1(1状态);即:Q*= D17 : 常用的BCD码有()(2分)A:奇偶校验码B:格雷码C:8421码D:ASCII码您选择的答案: 正确答案: C18 : 图中为CMOS门电路,其输出为()状态(2分)A:高电平B:低电平C:高阻态D:不确定选择的答案: 正确答案:B知识点:对于OC门电路,门电路输出端直接连接时,逻辑关系为与19 : 在下列逻辑电路中,不是组合逻辑电路的有(2分)A:译码器B:编码器C:全加器D:寄存器您选择的答案: 正确答案:D知识点:寄存器为时序逻辑电路20 : 8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
(2分)A:1B:2C:4D:8您选择的答案: 正确答案:D知识点:对于移位寄存器,每输入一个脉冲,寄存器中的信息移动一次。
21 : 下列说法不正确的是()(2分)A:卡诺图化简时所依据的原理是:具有相邻性的最小项可以合并,并消去不同的因子B:卡诺图中排列呈矩形的4个相邻的最小项可以合并为一项,消去2对因子C:卡诺图中排列呈矩形的6个相邻的最小项可以合并为一项,消去3对因子D:卡诺图中排列呈矩形的8个相邻的最小项可以合并为一项,消去3对因子您选择的答案: 正确答案: C知识点:卡诺图化简逻辑函数时所依据的原理是:具有相邻性的最小项可以合并,并消去不同的因子;合并最小项的规则是:如果有2n个最小项相邻并排列成一个矩形组,则它们可以合并为一项,消去n对因子22 : 下列说法不正确的是()(2分)A:同步时序电路中,所有触发器状态的变化都是同时发生的B:异步时序电路的响应速度与同步时序电路的响应速度完全相同C:异步时序电路的响应速度比同步时序电路的响应速度慢D:异步时序电路中,触发器状态的变化不是同时发生的您选择的答案: 正确答案: B知识点:在同步时序电路中,所有触发器状态的变化都是在同一时钟信号操作下同时发生的;而异步时序电路中,触发器状态的变化不是同时发生的。
一般地,异步时序电路的响应速度比同步时序电路的响应速度慢。
23 : 下图电路中,当控制变量M为1和0时电路分别为()进制计数器(5分)A:13和10B:9和12C:10和13D:12和9您选择的答案: 正确答案:D知识点:本电路为可控进制计数器。
M为1时由上面的与门产生复位信号,M为0时由下面的与门产生复位信号。
24 : 下列说法不正确的是()(2分)A:利用代入定理可将基本公式中的摩根定理推广为多变量的形式B:将逻辑式Y中的所有“• ”和“+”互换,“0 ”和“1”互换,就可得到Y´C:摩根定理只是反演定理的一个特例D:将逻辑式Y中的所有“• ”和“+”互换,“0 ”和“1”互换,就可得到YD您选择的答案: 正确答案: B知识点:区分反逻辑式和对偶式的变换方法:将逻辑式Y中的所有“• ”和“+”互换,“0 ”和“1”互换,可得到YD;将逻辑式Y中的所有“• ”和“+”互换,“0 ”和“1”互换,原变量和反变量互换,可得到Y´。
25 : 下列哪个逻辑门可以实现吸收大负载电流功能(2分)A:卤门B:三态门C:传输门D:OD门您选择的答案: 正确答案:D知识点:OD门输出并联使用形成“线与”关系,可以实现吸收大负载电流功能26 : 要使触发器实现异步复位功能Q*=0,则异步控制端为()(2分)A:RD’=0,SD’= 1B:RD’=1,SD’=0C:RD’=1,SD’=1D:不确定您选择的答案: 正确答案: A知识点:SD’叫异步置位端,RD’叫异步复位端。
只要在SD’或RD’加入低电平,即可立即将触发器置1或置1,而不受时钟信号和输入信号的控制。
触发器正常工作时,SD’和RD’应处于高电平。
27 : 不可以作为同步时序逻辑电路存储元件的触发器是()(2分)A:SR锁存器B:JK触发器C:D触发器D:T触发器您选择的答案: 正确答案: A知识点:构成同步时序逻辑电路存储元件的触发器必须是具有时钟控制的。
28 : (1110.101)2的等值八进制数是()(2分)A:15. 1B:16. 5C: 15. 5D: 16. 1您选择的答案: 正确答案: B知识点:把每三位二进制数分为一组,用等值的八进制数表示。
29 : 函数F=A´C´+AB+B´C´,当变量取值为()时,将不出现冒险现象(5分)A:B=C=1B:B=C=0C:A=1,C=0D:A=0,B=0您选择的答案: 正确答案: B知识点:在其他变量取所有值时,如果不出现A+A´的形式就不会存在竞争冒险30 : 下图电路中,触发器构成了()(5分)A:二进制计数器B:三进制计数器C:四进制计数器D:五进制计数器您选择的答案: 正确答案: B知识点:31 : 下列说法不正确的是()(2分)A:逻辑代数有与、或、非三种基本运算B:任何一个复合逻辑都可以用与、或、非三种基本运算构成C:异或和同或与与、或、非运算无关D:同或和异或互为反运算您选择的答案: 正确答案: C知识点:异或和同或也是由与、或、非三种基本运算构成的复合运算32 : 时序电路的异步复位信号作用于复位端时,可使时序电路()复位。
(2分)A:在CLK上升沿B:在CLK下降沿C:在CLK为高电平期间D:立即您选择的答案: 正确答案:D知识点:SD’叫异步置位端,RD’叫异步复位端。
只要在SD’或RD’加入低电平,即可立即将触发器置1或置0,而不受时钟信号和输入信号的控制。