计算机组成原理试题5
计算机组成原理试题及答案
计算机组成原理试题及答案计算机组成原理试题及答案⼀、选择题(每题3分,共36分)1、下列数中最⼩的数是()。
BA (1010010)2B (00101000)BCDC (512)8D(235)162、某机字长16位,采⽤定点整数表⽰,符号位为1位,尾数为15位,则可表⽰的最⼤正整数为(),最⼩负整数为()。
AA +(215-1),-(215-1)B +(215-1),-(216-1)C +(214-1),-(215-1)D +(215-1), -(1-215)3、运算器虽由许多部件组成,但核⼼部分是() BA 数据总线B 算术逻辑运算单元C 多路开关D 累加寄存器4、在定点运算器中,⽆论采⽤双符号位还是采⽤单符号位,都必须要有溢出判断电路,它⼀般⽤()来实现 CA 与⾮门B 或⾮门C 异或门D 与或⾮门5、⽴即寻址是指() BA 指令中直接给出操作数地址B 指令中直接给出操作数C 指令中间接给出操作数D 指令中间接给出操作数地址6、输⼊输出指令的功能是() CA 进⾏算术运算和逻辑运算B 进⾏主存与CPU之间的数据传送C 进⾏CPU与I/O设备之间的数据传送D 改变程序执⾏的顺序7、微程序控制器中,机器指令与微指令的关系是() DA ⼀段机器指令组成的程序可由⼀条微指令来执⾏B ⼀条微指令由若⼲条机器指令组成C 每⼀条机器指令由⼀条微指令来执⾏D 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏8、相对指令流⽔线⽅案和多指令周期⽅案,单指令周期⽅案的资源利⽤率和性价⽐()AA 最低B 居中C 最⾼D 都差不多9、某⼀RAM芯⽚,其容量为1024×8位,除电源端和接地端外,连同⽚选和读/写信号该芯⽚引出腿的最⼩数⽬为() BA 23B 20C 17D 1910、在主存和CPU之间增加Cache的⽬的是()。
CA 扩⼤主存的容量B 增加CPU中通⽤寄存器的数量C 解决CPU和主存之间的速度匹配D 代替CPU中寄存器⼯作11、计算机系统的输⼊输出接⼝是()之间的交接界⾯。
计算机组成原理期末考试试题及答案(五套)
计算机组成原理期末考试试题及答案(五套)计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指______。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指______。
计算机组成原理试题及答案(考试资料)
组成1一、选择题(每小题选出一个最合适的答案,每小题2分,共20分)1、若十进制数为37.25,则相应的二进制数是()。
(A)100110.01 (B)110101.01 (C)100101.1 (D)100101.012、若[x]反=1.1011,则x=(A)-0.0101 (B)-0.0100 (C)0.1011 (D)-0.10113、某机器字长16位,含一位数符,用补码表示,则定点小数所能表示的最小正数是()。
(A)2-15 (B)216 (C)2-1 (D)1-2-154、若采用双符号位补码运算,运算结果的符号位为10,则()。
(A)产生了负溢出(下溢)(B)产生了正溢出(上溢)(C)运算结果正确,为负数(D)运算结果正确,为正数5、在用比较法进行补码一位乘法时,若相邻两位乘数yiyi+1为01时,完成的操作是()。
(A)无(B)原部分积+[X]补,右移一位(C)原部分积+[-X]补,右移一位(D)原部分积+[Y]补,右移一位6、堆栈指针SP的内容是()。
(A)栈顶地址(B)栈底地址(C)栈顶内容(D)栈底内容7、在寄存器间接寻址方式中,操作数是从()。
(A)主存储器中读出(B)寄存器中读出(C)磁盘中读出(D)CPU中读出8、在微程序控制器中,一条机器指令的功能通常由()。
(A)一条微指令实现(B)一段微程序实现(C)一个指令码实现(D)一个条件码实现9、在串行传输时,被传输的数据()(A)在发送设备和接受设备中都是进行串行到并行的变换(B)在发送设备和接受设备中都是进行并行到串行的变换(C)发送设备进行串行到并行的变换,在接受设备中都是进行并行到串行的变换(D)发送设备进行并行到串行的变换,在接受设备中都是进行串行到并行的变换10、系统总线是指()。
(A)运算器、控制器和寄存器之间的信息传送线(B)运算器、寄存器和主存之间的信息传送线(C)运算器、寄存器和外围设备之间的信息传送线(D)CPU、主存和外围设备之间的信息传送线二、名词解释(每小题4分,共20分)1.全相联映像2.指令系统3.指令周期、CPU周期4.向量中断5.微指令三、改错题(在下列各小题的表述中均有错误,请改正。
计算机组成原理考试题+参考答案
计算机组成原理考试题+参考答案一、单选题(共90题,每题1分,共90分)1、在三种集中式总线控制方式中,()方式响应时间最快。
A、独立请求B、计数器定时查询C、串行链接D、以上都不是正确答案:A2、计算机中常采用下列几种编码表示数据,其中,± 0 编码相同的是()。
Ⅰ . 原码Ⅱ . 反码Ⅲ . 补码Ⅳ . 移码A、Ⅲ 和ⅣB、Ⅰ 和ⅣC、Ⅰ 和ⅢD、Ⅱ 和Ⅲ正确答案:A3、半导体EPROM中写入的内容,可以通过( )擦除。
A、紫外线照射B、电信号C、口令D、DOS命令正确答案:A4、浮点数加减中的对阶是指()。
A、将加数的阶码调整到与被加数的阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将较小的一个阶码调整到与较大的一个阶码相同正确答案:D5、已知小写英文字母“ a” 的 ASCII 码值为 61H ,现字母“ g” 被存放在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是()。
A、E7HB、66HC、E6HD、67H正确答案:A6、通常划分计算机发展时代是以()为标准的。
A、所用的电子器件B、运算速度C、计算机结构D、所有语言正确答案:A7、假定用若干16K×1位的存储器芯片组成一个64K×8位的存储器,芯片内各单元连续编址,则地址BFF0H所在的芯片的最小地址为()。
A、8000HB、4000HC、6000HD、A000H正确答案:A8、下面是关于计算机中存储容量单位的叙述,其中错误的是()。
A、一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍B、最小的计量单位为位(bit),表示一位“0”或“1”C、最基本的计量单位是字节(Byte),一个字节等于8bD、主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息正确答案:A9、CPU取出一条指令并执行该指令的时间被称为()。
计算机组成原理试题解析5
计算机组成原理试题解析5一.判断题1.一个指令周期由若干个机器周期组成. 解:答案为正确.2.非访内指令不需从内存中取操作数,也不需将目的操作数存放到内存,因此这类指令的执行不需地址寄存器参与. 解:答案为错误.3.组合逻辑控制器比微程序控制器的速度快. 解:答案为正确.4.流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响指令的执行.解:答案为正确.5.微程序控制控制方式与硬布线控制方式相比,最大的优点是提高了指令的执行速度. 解:答案为正确.6.微程序控制器中的控制存储器可用PROM,EPROM或闪存实现. 解:答案为正确.7.指令周期是指人CPU从主存取出一条指令开始到执行这条指令完成所需的时间. 解:答案为正确.8.控制存储器是用来存放微程序的存储器,它比主存储器速度快. 解:答案为正确.9.机器的主频最快,机器的速度就最快. 解:答案为正确.10.80X86的数据传送指令MOV,不能实现两个内存操作数的传送. 解:答案为正确. 二.选择题1.指令系统中采用不同寻址方式的目的主要是 . A. 实现程序控制和快速查找存储器地址 B. 可以直接访问主存和外存C. 缩短指令长度,扩大寻址空间,提高编程灵活性D. 降低指令译码难度解:答案为C.2.CPU组成中不包括 .A.指令寄存器B.地址寄存器C.指令译码器D.地址译码器解:答案为D.3.程序计数器PC在中. A.运算器 B.控制器 C.存储器 D.I/O接口解:答案为B.4.计算机主频的周期是指 . A.指令周期 B.时钟周期 C.CPU周期 D.存取周期解:答案为B.5.CPU内通用寄存器的位数取决于 . A.存储器容量 B.机器字长C.指令的长度D.CPU的管脚数解:答案为B.6.以硬布线方式构成的控制器也叫 . A.组合逻辑型控制器 B.微程序控制器 C.存储逻辑型控制器 D.运算器解:答案为A.7.一个节拍脉冲持续的时间长短是 . A.指令周期 B.机器周期 C.时钟周期 D.以上都不是解:答案为C.8.直接转移指令的功能是将指令中的地址代码送入 . A.累加器 B.地址寄存器 C.PCD.存储器解:答案为C.9.状态寄存器用来存放 .A.算术运算结果B.逻辑运算结果C.运算类型D.算术,逻辑运算及测试指令的结果状态解:答案为D.10.微程序放在中. A.指令寄存器 B.RAM C.控制存储器 D.内存解:答案为C.11.某寄存器中的值有时是地址,这只有计算机的才能识别它. A.译码器 B.判断程序C.指令D.时序信号解:答案为C.12.微程序控制器中,机器指令与微指令的关系是________. A. 每一条机器指令由一条微指令执行B. 每一条机器指令由一段用微指令编成的微程序来解释执行C. 一段机器指令组成的程序可由一条微指令来执行D. 一条微指令由若干条机器指令组成解:答案为C.13.在高速计算机中,广泛采用流水线技术.例如,可以将指令执行分成取指令,分析指令和执行指令3个阶段,不同指令的不同阶段可以① 执行;各阶段的执行时间最好② ;否则在流水线运行时,每个阶段的执行时间应取③ . 可供选择的答案:① A.顺序 B.重叠 C.循环 D.并行② A.为0 B.为1个周期 C.相等 D.不等③ A. 3个阶段执行时间之和 B. 3个阶段执行时间的平均值 C. 3个阶段执行时间的最小值 D. 3个阶段执行时间的最大值解:答案为①D,②C,③D.14.微指令格式分成水平型和垂直型,前者的位数 ,用它编写的微程序 . A.较少 B.较多 C.较长 D.较短解:答案为B,D.15.异步控制常作为的主要控制方式.A. 单总线计算机结构计算机中访问主存和外部设备时B. 微型机的CPU控制中C.组合逻辑的CPU控制中D. 微程序控制器中解:答案为A.16.与微指令的执行周期对应的是 . A.指令周期 B.机器周期 C.节拍周期 D.时钟周期解:答案为B. 三.填空题1.目前的CPU包括 , 和CACHE(一级). 答:运算器,控制器.2.CPU中保存当前正在执行的指令的寄存器为 ,保存下一条指令地址的寄存器为 . 答:指令寄存器IR,程序计数器PC.3.CPU从主存取出一条指令并执行该指令的时间叫 ,它常用若干个来表示,而后者又包含若干个 .答:指令周期,机器周期,时钟周期.4.在程序执行过程中,控制器控制计算机的运行总是处于 ,分析指令和的循环之中. 答:取指令,执行指令.5.控制器发出的控制信号是因素和因素的函数,前者是指出操作在什么条件下进行,后者是指操作在什么时刻进行. 答:空间,时间.6.微程序入口地址是根据指令的产生的. 答:译码器,操作码.7.微程序控制器的核心部件是 ,它一般用构成. 答:控制存储器,只读存储器.8.微指令执行时,产生后继微地址的方法主要有 , 等. 答:计数器方式,断定方式.9.任何指令的第一个周期一定是 . 答:取指令.10.一条机器指令的执行可与一段微指令构成的相对应,微指令可由一系列组成. 答:微程序,微命令.11.微程序设计技术是利用方法设计的一门技术. 答:软件,控制器.12.在同一微周期中的微命令叫互斥的微命令;在同一微周期中的微命令叫相容的微命令.显然, 不能放在一起译码.答:不可能同时出现,可以同时出现,相容的微命令. 13.在微程序控制器中,时序信号比较简单,一般采用 . 答:同步控制.14.保存当前栈顶地址的寄存器叫 . 答:栈顶指针SP.15.实现下面各功能有用哪些寄存器⑴表示运算结果是零的是. ⑵表示运算结果溢出的是. ⑶表示循环计数的是 .⑷做8位乘除法时用来保存被乘数和被除数的是. ⑸暂时存放参加ALU中运算的操作数和结果的是 . 答:⑴状态寄存器中的ZF. ⑵状态寄存器中的OF. ⑶CX. ⑷AL/AX. ⑸累加器. 四.综合题1.在8086中,对于物理地址2021CH来说,如果段起始地址为20000H,则偏移量应为多少解:14CH.2.在8086中SP的初值为2000H,AX=3000H,BX=5000H.试问: (1) 执行指令PUSH AX 后,SP=(2) 再执行指令PUSH BX及POP AX后,SP= ,BX= 请画出堆栈变化示意图. 解:⑴SP=2000H-2=1FFEH⑵执行PUSH BX和POP AX后,SP=1FFEH-2+2=IFFEH,BX=5000H,指针变化图略. 3.指出下列8086指令中,源操作数和目的操作的寻址方式. (1) PUSH AX (2) XCHG BX,[BP+SI] (3) MOV CX,03F5H (4) LDS SI,[BX](5)LEA BX,[BX+SI] (6) MOV AX,[BX+SI+0123H] (7) MOV CX,ES:[BX][SI] (8) MOV [SI],AX (9)XCHG AX,[2000H]解:⑴源是寄存器直接寻址.目的是寄存器间接寻址. ⑵源是变址/基址寻址,目的是寄存器直接寻址. ⑶源是立即数寻址,目的是寄存器直接寻址. ⑷源是寄存器间接寻址.目的是寄存器直接寻址. ⑸源是变址/基址寻址,目的是寄存器直接寻址.⑹源是变址/基址加偏移量寻址,目的是寄存器直接寻址. ⑺源是跨段的变址/基址寻址,目的是寄存器直接寻址. ⑻源是寄存器直接寻址.目的是寄存器间接寻址. ⑼源是存储器直接寻址.目的是寄存器直接寻址. 4.请按下面的要求写出相应的8086汇编指令序列.(1) 将1234H送入DS中(2) 将5678H与AX中的数相加,结果放在AX中. (3) 将DATAX和DATAY相加,其和放在DATAY中. (4) 将AX中的高4位变为全0. (5) 将AX中的低2位变为全1. 解:⑴MOV AX,1234H ;MOV DS,AX ⑵ADD AX,5678H ⑶MOV AX,DATAX ADD DATAY,AX ⑷AND AX,0FFFH⑸OR AX,0003H5.若BX=0379H,下面8086指令执行后,BX= (1) XOR BX,0FF00H (2) AND BX,0FF00H (3) OR BX,0FF00H解:⑴根据\异或\操作的特点,与\做\异或\操作,操作数不变;与\做\异或\操作,即使操作数变反,此题仅使BH变反,所以结果为BX=1111110001111001=FC79H.⑵根据\与\操作的特点,对\做\与\操作,操作数为0;对\做\与\操作,即操作数不变.此题仅使BL清0,BH不变,所以结果为BX=0000001100000000=0300H.⑶根据\或\操作的特点,对\做\或\操作,操作数不变;对\做\或\操作,即操作数为1.此题仅使BH(即高8位)置1,BL(低8位)不变,所以结果为BX=0000001110000110=0386H. 6.若(BX)=5555H,试写出执行完下面的指令序列后BX中的内容. MOV CL,5 SHR BX,CL解:第一条指令把数5传送到CL(CL是指定用于存放移位或循环次数的寄存器)中,第2条是逻辑右移指令,使BX逻辑右移5次(由CL给出移位次数),结果BX=02AAH. 7.试用8086移位和加法指令完成将AX中的内容乘以10的操作. 解:算法为AX×10=AX×2+AX×8,指令序列如下: SHL AX,1 ;AX×2MOV BX,AX ;AX×2保存到BX SHL AX,1 ;AX×4 SHL AX,1 ;AX×8 ADDAX,BX ;AX×108.根据以下要求写出相应的8086汇编语言指令.(1) 把BX寄存器和DX寄存器的内容相加,结果存入DX寄存器中.(2) 用寄存器BX和SI的基址变址寻址方式把存储器中的一个字节与AL寄存器的内容相加,并把结果送到AL寄存器中.(3) 用寄存器BX和偏移量0BD2H的寄存器相对寻址方式把存储器中的一个字和CX相加并把结果送回存储器中.(4) 用偏移量为0524H的直接寻址方式把存储器中的一个字与数2A59H相加,并把结果送回该存储单元中.(5) 把数0B5H与 AL相加,并把结果送回AL中. 解:⑴ADD DX,BX ⑵ADD AL,[BX+SI]⑶ADD [BX+0BD2H],CX ⑷ADD [0524H],2A59H ⑸ADD AL,0B5H9.已知8086汇编程序段如下: MOV AX,1234H MOV CL,4 ROL AX,CL DEC AX MOV CX,4 MUL CXINT 20H试问:(1) 每条指令执行完后,AX寄存器的内容是什么(2) 每条指令执行完后,进位,溢出和零标志的值是什么 (3) 程序结束时,AX和DX的内容是什么解:⑴ MOV AX,1234H AX=1234H MOV CL,4 AX=1234H ROL AX,CL AX=2341H DEC AX AX=2340H MOV CX,4 AX=2340H MUL CX AX=8D00H INT 20H第2,5,7条指令对AX没有操作,故不影响AX的值.第1条指令把立即数1234H送到AX 中,AX的值就是1234H,第3条指令把AX的内容循环移位4次,AX值为2341H,第4条指令把AX减1,AX的值为2340H,第6条指令把AX的值乘以4,AX的值变为8D00H.⑵传送指令不影响标志位,第3条指令影响进位(CF),溢出(OF)标志,CF=0,OF=0;第4条指令不影响CF标志,该指令执行后,CF维持原状,OF=0,零标志(ZF)也为0;第6条指令影响各标志位,由于DX=0,因此CF=0,OF=0,ZF=0.⑶程序结束时,AX的值为8D00H,DX的值为0000H.10.有一主频为25 MHz的微处理器,平均每条指令的执行时间为两个机器周期,每个机器周期由两个时钟脉冲组成.(1)假定存储器为\等待\请计算机器速度 (每秒钟执行的机器指令条数).(2)假如存储器速度较慢,每两个机器周期中有一个是访问存储器周期,需插入两个时钟的等待时间,请计算机器速度.解:⑴存储器\等待\是假设在访问存储器时,存储周期=机器周期,此时机器周期=主频周期×2(一个机器周期由两个时钟脉冲组成) =2/25MHz=0.08μS指令周期=2×机器周期=0.16μS机器平均速度=1/0.16=6.25MIPS(百万条指令/秒)⑵若每两个机器周期中有一个是访问存储器周期,则需插入两个时钟的等待时间. 指令周期=0.16μS+0.08μS=0.24μS机器平均速度=1/0.24≈4.2MIPS(百万条指令/秒)感谢您的阅读,祝您生活愉快。
计算机组成原理测试题及答案
一.选择题(每空1分,共20分)1.将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为_____。
A. 数值计算B. 辅助设计C. 数据处理D. 实时控制2.目前的计算机,从原理上讲______。
A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3.根据国标规定,每个汉字在计算机内占用______存储。
A.一个字节B.二个字节C.三个字节D.四个字节4.下列数中最小的数为______。
A.(101001)2B.(52)8C.(2B)16D.(44)105.存储器是计算机系统的记忆设备,主要用于______。
A.存放程序B.存放软件C.存放微程序D.存放程序和数据6.设X= —0.1011,则[X]补为______。
A.1.1011B.1.0100C.1.0101D.1.10017. 下列数中最大的数是______。
A.(10010101)2B.(227)8C.(96)16D.(143)108.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。
A.巴贝奇B.冯. 诺依曼C.帕斯卡D.贝尔9.在CPU中,跟踪后继指令地指的寄存器是______。
A.指令寄存器B.程序计数器C.地址寄存器D.状态条件寄存器10. Pentium-3是一种__A____。
A.64位处理器B.16位处理器C.准16位处理器D.32位处理器11. 三种集中式总线控制中,_A_____方式对电路故障最敏感。
A.链式查询B.计数器定时查询C.独立请求12. 外存储器与内存储器相比,外存储器____B__。
A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13. 一个256KB的存储器,其地址线和数据线总和为__C____。
计算机组成原理考试试题及答案
计算机组成原理考试试题及答案一、选择题 (每题5分,共50分)1. 下列哪种设备不属于输入设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C2. 下列哪种存储器访问速度最快?A. 硬盘B. 缓存C. 内存D. 光盘【答案】B3. 下列哪种指令能够实现两个数相加?A. ADDB. SUBC. MULD. DIV【答案】A4. 下列哪种总线用于连接处理器和内存?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】D5. 下列哪种寄存器用于存储指令?A. 数据寄存器B. 地址寄存器C. 指令寄存器D. 状态寄存器【答案】C6. 下列哪种缓存方式是CPU缓存采用的?A. 直接映射缓存B. 全相连缓存C. 组相连缓存D. 以上都对【答案】D7. 下列哪种技术能够提高存储器的访问速度?A. 并行存储B. 串行存储C. 缓存D. 分页存储【答案】C8. 下列哪种指令能够实现两个数相乘?A. ADDB. SUBC. MULD. DIV【答案】C9. 下列哪种设备属于输出设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C10. 下列哪种总线用于连接处理器和外部设备?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】B二、填空题 (每题5分,共30分)11. 计算机的中央处理器简称为________。
【答案】CPU12. 计算机中用于存储程序和数据的设备称为________。
【答案】存储器13. 计算机中的数据是以________的形式进行存储和传输的。
【答案】二进制14. 计算机中的内存分为________和________两种类型。
【答案】RAM, ROM15. 在计算机中,数据的传输是通过________实现的。
【答案】总线三、简答题 (每题10分,共30分)16. 请简述CPU的主要功能。
【答案】CPU的主要功能是执行程序中的指令,进行数据的运算和控制计算机的运行。
计算机组成原理试题及答案
计算机组成原理试题及答案一、选择题1. 在计算机中,字长是指()A. 计算机的内存容量B. CPU一次能处理的数据的位数C. 计算机的硬盘容量D. 计算机的显示器分辨率答案:B2. 冯·诺伊曼计算机体系结构的主要特点是()A. 程序存储B. 程序控制C. 程序存储和程序控制D. 程序执行答案:C3. 在计算机中,浮点数的表示方式是()A. 定点小数B. 科学记数法C. 指数形式D. 十进制数答案:C4. 计算机的指令周期包括()A. 指令取值和指令执行B. 数据取值和数据执行C. 指令取值、数据取值和指令执行D. 指令执行和数据执行答案:A5. 在计算机系统中,主存储器的主要作用是()A. 长期存储数据和程序B. 临时存储数据和程序C. 长期存储操作系统D. 临时存储操作系统答案:B二、填空题1. 计算机的中央处理器(CPU)主要由________和________组成。
答案:算术逻辑单元(ALU);控制单元(CU)2. 在计算机系统中,________是用于暂时存储指令和数据的存储器。
答案:寄存器3. 计算机的存储系统通常包括主存储器和________。
答案:辅助存储器4. 计算机的输入设备包括键盘、鼠标等,而输出设备包括显示器、打印机等。
其中,________是计算机最基本的输入设备。
答案:键盘5. 在计算机中,指令的执行通常分为取指、分析和________三个阶段。
答案:执行三、简答题1. 简述计算机的五大基本组成部件。
答案:计算机的五大基本组成部件包括:输入设备、输出设备、存储器、中央处理器(CPU)和总线。
2. 解释什么是指令流水线,并简述其优缺点。
答案:指令流水线是一种在计算机中用于提高指令执行效率的技术,它将指令的执行过程分解为多个阶段,每个阶段可以并行处理不同的指令。
优点包括提高指令执行速度和CPU利用率;缺点包括资源冲突、流水线冒险等。
四、计算题1. 假设一个计算机的字长为32位,计算其最大正整数的值。
关于计算机组成原理试题及答案
计算机组成原理试题及答案关于计算机组成原理试题及答案《计算机组成原理》系统地介绍了计算机的基本组成原理和内部工作机制。
下面是小编收集整理的计算机组成原理试题及答案,欢迎阅读参考~计算机组成原理试题及答案1一、单项选择题1.若十进制数据为137.5则其八进制数为(B)。
A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=(D)。
A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若定点整数64位,含1位符号位,补码表示,则所能表示的绝对值最大负数为(C)。
A、-264B、-(264-1)C、-263D、-(263-1)5.若脂用双符号位,则发生正溢的特征是:双符号位为(B)。
A、00B、01C、10D、116.浮点加减中的对阶的(A)。
A、将较小的一个阶码调整到与较大的一个阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将加数的阶码调整到与被加数的阶码相同7.原码乘法是(A)。
A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘8.原码加减交替除法又称为不恢复余数法,因此(C)A、不存在恢复余数的操作B、当某一步运算不够减时,做恢复余数的操作C、仅当最后一步余数为负时,做恢复余数的操作D、当某一步余数为负时,做恢复余数的操作9.为了缩短指令中某个地址段的位数,有效的方法是采取(D)。
A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址10.堆栈指针SP的内容是(B)。
A、栈顶单元内容B、栈顶单元地址C、栈底单元内容D、栈底单元地址11.高速缓冲存储器Cache一般采取(A)。
A、随机存取方式B、顺序存取方式C、半顺序存取方式D、只读不写方式12.若存储周期250ns,每次读出16位,则该存储器的数据传送率为(C)。
计算机组成原理试题及答案
计算机组成原理试卷一、选择题(共20分,每题1分)1.CPU响应中断的时间是_ C _____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
2.下列说法中___c___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是___c___。
A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由____A__两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含___D___。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是__A____。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是_C_____。
A.指令寄存器;B.数据计数器;C.程序计数器;pc D.累加器。
10.下列描述中____B__是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是__B____。
计算机组成原理习题(附参考答案)
计算机组成原理习题(附参考答案)一、单选题(共90题,每题1分,共90分)1、在统一编址方式下,下面的说法()是正确的。
A、一个具体地址只能对应内存单元B、一个具体地址既可对应输入/输出设备,又可对应内存单元C、一个具体地址只能对应输入/输出设备D、只对应输入/输出设备或者只对应内存单元正确答案:D2、堆栈指针SP的内容是()oA、栈顶地址B、栈顶内容C、栈底内容D、栈底地址正确答案:A3、下列不属于程序控制指令的是()。
A、循环指令B、无条件转移指令C、条件转移指令D、中断隐指令正确答案:D4、计算机的存储系统是指()。
A、cache,主存储器和外存储器B、主存储器C、ROMD、RAM正确答案:A5、指令是指()。
A、计算机中一个部件B、发给计算机的一个操作命令C、完成操作功能的硬件D、通常用于构成主存的集成电路正确答案:B6、相对于微程序控制器,组合逻辑控制器的特点是()。
A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难正确答案:D7、中断向量可提供()。
A、主程序的断点地址B、传送数据的起始地址C、被选中设备的地址D、中断服务程序入口地址正确答案:D8、迄今为止,计算机中的所有信息仍以二进制方式表示的理由是()oA、信息处理方便B、物理器件性能所致C、运算速度快D、节约元件正确答案:B9、相联存储器是按()进行寻址的存储器。
A、内容指定方式B、地址指定与堆栈存取方式结合C、堆栈存取方式D、地址指定方式正确答案:A10、若SRAM芯片的容量是2MX8位,则该芯片引脚中地址线和数据线的数目之和是()。
A、29B、21C、18D、不可估计正确答案:A11、若X=I03,尸-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是()oA^ x+yB、-x+yC> -χ-yD^ χ-y正确答案:D12、系统总线是指()oA、CPU、主存和外围设备之间的信息传送线B、运算器、寄存器和主存之间的信息传送线C、运算器、控制器和寄存器之间的信息传送D、运算器、寄存器和外围设备之间的信息传送线正确答案:A13、CPU可直接编程访问的存储器是()。
计算机组成原理考试试卷
计算机组成原理考试试卷一、选择题(每题2分,共20分)1. 在计算机系统中,CPU指的是什么?A. 中央处理器B. 存储器C. 输入设备D. 输出设备2. 计算机的存储器分为哪两大类?A. 内部存储器和外部存储器B. 只读存储器和随机存取存储器C. 静态存储器和动态存储器D. 硬盘存储器和固态存储器3. 以下哪个是计算机的输入设备?A. 打印机B. 鼠标C. 显示器D. 键盘4. 计算机的指令执行过程通常包括哪几个步骤?A. 取指令、分析指令、执行指令B. 存储指令、分析指令、执行指令C. 取指令、存储指令、执行指令D. 分析指令、存储指令、执行指令5. 以下哪个是计算机的输出设备?A. 硬盘B. 打印机C. 扫描仪D. 键盘6. 计算机的总线分为哪几种类型?A. 数据总线、地址总线、控制总线B. 内部总线、外部总线C. 串行总线、并行总线D. 逻辑总线、物理总线7. 计算机的存储器的容量通常用哪个单位来表示?A. 位B. 字节C. 赫兹D. 毫秒8. 计算机的内存条通常指的是什么类型的存储器?A. 只读存储器B. 随机存取存储器C. 缓存存储器D. 辅助存储器9. 在计算机系统中,操作系统的主要作用是什么?A. 管理计算机硬件资源B. 执行用户程序C. 提供用户界面D. 存储数据10. 计算机的CPU中,ALU指的是什么?A. 算术逻辑单元B. 地址逻辑单元C. 应用逻辑单元D. 辅助逻辑单元二、填空题(每空1分,共10分)11. 计算机的五大基本部件包括________、________、存储器、输入设备和输出设备。
12. 计算机的指令系统包括指令格式和________。
13. 在计算机系统中,________是用于存储程序和数据的部件。
14. 计算机的CPU由________和控制单元组成。
15. 计算机的存储器的存储单元地址从________开始。
三、简答题(每题5分,共20分)16. 简述计算机指令的执行过程。
计算机组成原理试题5
一、填空题1.目前的CPU包括、和CACHE。
2.CPU的四个主要功能是、、和。
3.CPU从主存取出一条指令并执行该指令的时间叫,它常用若干个来表示,而后者又包含若干个。
4.在程序执行过程中,控制器控制计算机的运行总是处于、分析指令和的循环当中。
5.由于数据通路之间的结构关系,微操作可分为和两种。
6.微指令格式中,微指令的编码通常采用以下三种方式:、和7.硬布线控制器的基本思想是:某一控制信号是译码输出、信号、信号和状态反馈信息的逻辑函数。
8.时序信号产生器提供机器所需的时序信号,在硬联线控制器中,时序信号采用三级体制,在微程序控制器中,一般采用二级体制。
9.微程序设计技术是利用方法设计的一门技术,具有等一系列优点。
10.并行处理技术主要有三种形式:并行、并行和并行。
11.流水CPU中的主要问题是:相关、相关和相关。
12.RISC CPU具有的三个要素是:、和13.多媒体CPU是带有技术的处理器,它是一种技术,特别适合于处理。
14.微程序控制器由、、三大部分组成,其中是ROM存储器,用来存放。
二、单项选择题1.在CPU中跟踪指令后继地址的寄存器是A.MAR B.PC C.IR D.PSW2.同步控制是A.只适用于CPU控制的方式B.只适用于外围设备控制的方式C.由统一时序信号控制的方式D.所有指令执行时间都相同的方式3.下列部件中不属于控制器的是A.IR B.操作控制器C.PC D.PSW4.计算机操作的最小时间单位是A.时钟周期B.指令周期C.CPU周期D.微指令周期三、简答题1.计算机内有哪两股信息在流动?如何区分它们?2.解释机器指令和微指令的关系四、综合题1.已知CPU结构如下图所示,其中包括一个累加器AC、一个状态寄存器和其他几个寄存器。
各部分之间的连线表示数据通路,箭头表示信息传递方向。
试完成以下工作:①写出图中四个寄存器A、B、C、D的名称和作用;②简述完成指令ADD Y的数据通路(Y为存储单元地址,本指令功能为(AC)+(Y)→AC)。
计算机组成原理-9套考试试卷
计算机组成原理题库计算机组成原理试卷1一、填空题(共 20 分,每空 1 分)1.在 DMA 方式中,CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是、和。
2.设 n = 8 (不包括符号位),则原码一位乘需做次移位和最多次加法,补码 Booth 算法需做次移位和最多次加法。
3.设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。
4.一个总线传输周期包括、、和四个阶段。
5.CPU 采用同步控制方式时,控制器使用和组成的多极时序系统。
6.在组合逻辑控制器中,微操作控制信号由、和决定。
二、名词解释(共 10 分,每题 2 分)1.机器周期答:机器周期:基准,存取周期。
2.周期挪用答:周期挪用:DMA 方式中由 DMA 接口向 CPU 申请占用总线,占用一个存取周期。
3.双重分组跳跃进位答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。
4.水平型微指令答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。
从编码方式看,直接编码、字段直接编码、字段间接编码以及直接编码和字段直接和间接混合编码都属水平型微指令。
其中直接编码速度最快,字段编码要经过译码,故速度受影响。
5.超标量答:超标量(Super scalar)技术是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上指令编译并执行,在一个时钟周期内需要多个功能部件。
三、计算题(5 分)四、简答题(15 分)1.某机主存容量为4M×16 位,且存储字长等于指令字长,若该机的指令系统具备 97 种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址五种寻址方式。
(5 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。
计算机组成原理试题解析5
一.判断题1.一个指令周期由若干个机器周期组成.解:答案为正确.2.非访内指令不需从内存中取操作数,也不需将目的操作数存放到内存,因此这类指令的执行不需地址寄存器参与.解:答案为错误.3.组合逻辑控制器比微程序控制器的速度快.解:答案为正确.4.流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响指令的执行.解:答案为正确.5.微程序控制控制方式与硬布线控制方式相比,最大的优点是提高了指令的执行速度.解:答案为正确.6.微程序控制器中的控制存储器可用PROM,EPROM或闪存实现.解:答案为正确.7.指令周期是指人CPU从主存取出一条指令开始到执行这条指令完成所需的时间.解:答案为正确.8.控制存储器是用来存放微程序的存储器,它比主存储器速度快.解:答案为正确.9.机器的主频最快,机器的速度就最快.解:答案为正确.10.80X86的数据传送指令MOV,不能实现两个内存操作数的传送.解:答案为正确.二.选择题1.指令系统中采用不同寻址方式的目的主要是.A. 实现程序控制和快速查找存储器地址B. 可以直接访问主存和外存C. 缩短指令长度,扩大寻址空间,提高编程灵活性D. 降低指令译码难度解:答案为C.2.CPU组成中不包括.A.指令寄存器B.地址寄存器C.指令译码器D.地址译码器解:答案为D.3.程序计数器PC在中.A.运算器B.控制器C.存储器D.I/O接口解:答案为B.4.计算机主频的周期是指.A.指令周期B.时钟周期C.CPU周期D.存取周期解:答案为B.5.CPU内通用寄存器的位数取决于.A.存储器容量B.机器字长C.指令的长度D.CPU的管脚数解:答案为B.6.以硬布线方式构成的控制器也叫.A.组合逻辑型控制器B.微程序控制器C.存储逻辑型控制器D.运算器解:答案为A.7.一个节拍脉冲持续的时间长短是.A.指令周期B.机器周期C.时钟周期D.以上都不是解:答案为C.8.直接转移指令的功能是将指令中的地址代码送入.A.累加器B.地址寄存器C.PCD.存储器解:答案为C.9.状态寄存器用来存放.A.算术运算结果B.逻辑运算结果C.运算类型D.算术,逻辑运算及测试指令的结果状态解:答案为D.10.微程序放在中.A.指令寄存器B.RAMC.控制存储器D.内存解:答案为C.11.某寄存器中的值有时是地址,这只有计算机的才能识别它.A.译码器B.判断程序C.指令D.时序信号解:答案为C.12.微程序控制器中,机器指令与微指令的关系是________.A. 每一条机器指令由一条微指令执行B. 每一条机器指令由一段用微指令编成的微程序来解释执行C. 一段机器指令组成的程序可由一条微指令来执行D. 一条微指令由若干条机器指令组成解:答案为C.13.在高速计算机中,广泛采用流水线技术.例如,可以将指令执行分成取指令,分析指令和执行指令3个阶段,不同指令的不同阶段可以①执行;各阶段的执行时间最好②;否则在流水线运行时,每个阶段的执行时间应取③.可供选择的答案:①A.顺序B.重叠C.循环D.并行②A.为0 B.为1个周期C.相等 D.不等③A. 3个阶段执行时间之和 B. 3个阶段执行时间的平均值C. 3个阶段执行时间的最小值D. 3个阶段执行时间的最大值解:答案为①D,②C,③D.14.微指令格式分成水平型和垂直型,前者的位数,用它编写的微程序.A.较少B.较多C.较长D.较短解:答案为B,D.15.异步控制常作为的主要控制方式.A. 单总线计算机结构计算机中访问主存和外部设备时B. 微型机的CPU控制中C.组合逻辑的CPU控制中D. 微程序控制器中解:答案为A.16.与微指令的执行周期对应的是.A.指令周期B.机器周期C.节拍周期D.时钟周期解:答案为B.三.填空题1.目前的CPU包括, 和CACHE(一级).答:运算器,控制器.2.CPU中保存当前正在执行的指令的寄存器为,保存下一条指令地址的寄存器为.答:指令寄存器IR,程序计数器PC.3.CPU从主存取出一条指令并执行该指令的时间叫,它常用若干个来表示,而后者又包含若干个.答:指令周期,机器周期,时钟周期.4.在程序执行过程中,控制器控制计算机的运行总是处于,分析指令和的循环之中.答:取指令,执行指令.5.控制器发出的控制信号是因素和因素的函数,前者是指出操作在什么条件下进行,后者是指操作在什么时刻进行.答:空间,时间.6.微程序入口地址是根据指令的产生的.答:译码器,操作码.7.微程序控制器的核心部件是,它一般用构成.答:控制存储器,只读存储器.8.微指令执行时,产生后继微地址的方法主要有, 等.答:计数器方式,断定方式.9.任何指令的第一个周期一定是.答:取指令.10.一条机器指令的执行可与一段微指令构成的相对应,微指令可由一系列组成.答:微程序,微命令.11.微程序设计技术是利用方法设计的一门技术.答:软件,控制器.12.在同一微周期中的微命令叫互斥的微命令;在同一微周期中的微命令叫相容的微命令.显然, 不能放在一起译码.答:不可能同时出现,可以同时出现,相容的微命令.13.在微程序控制器中,时序信号比较简单,一般采用.答:同步控制.14.保存当前栈顶地址的寄存器叫.答:栈顶指针SP.15.实现下面各功能有用哪些寄存器⑴表示运算结果是零的是.⑵表示运算结果溢出的是.⑶表示循环计数的是.⑷做8位乘除法时用来保存被乘数和被除数的是.⑸暂时存放参加ALU中运算的操作数和结果的是.答:⑴状态寄存器中的ZF.⑵状态寄存器中的OF.⑶CX.⑷AL/AX.⑸累加器.四.综合题1.在8086中,对于物理地址2014CH来说,如果段起始地址为20000H,则偏移量应为多少解:14CH.2.在8086中SP的初值为2000H,AX=3000H,BX=5000H.试问:(1) 执行指令PUSH AX后,SP=(2) 再执行指令PUSH BX及POP AX后,SP= ,BX= 请画出堆栈变化示意图.解:⑴SP=2000H-2=1FFEH⑵执行PUSH BX和POP AX后,SP=1FFEH-2+2=IFFEH,BX=5000H,指针变化图略.3.指出下列8086指令中,源操作数和目的操作的寻址方式.(1) PUSH AX (2) XCHG BX,[BP+SI](3) MOV CX,03F5H (4) LDS SI,[BX](5)LEA BX,[BX+SI] (6) MOV AX,[BX+SI+0123H](7) MOV CX,ES:[BX][SI] (8) MOV [SI],AX(9)XCHG AX,[2000H]解:⑴源是寄存器直接寻址.目的是寄存器间接寻址.⑵源是变址/基址寻址,目的是寄存器直接寻址.⑶源是立即数寻址,目的是寄存器直接寻址.⑷源是寄存器间接寻址.目的是寄存器直接寻址.⑸源是变址/基址寻址,目的是寄存器直接寻址.⑹源是变址/基址加偏移量寻址,目的是寄存器直接寻址.⑺源是跨段的变址/基址寻址,目的是寄存器直接寻址.⑻源是寄存器直接寻址.目的是寄存器间接寻址.⑼源是存储器直接寻址.目的是寄存器直接寻址.4.请按下面的要求写出相应的8086汇编指令序列.(1) 将1234H送入DS中(2) 将5678H与AX中的数相加,结果放在AX中.(3) 将DATAX和DATAY相加,其和放在DATAY中.(4) 将AX中的高4位变为全0.(5) 将AX中的低2位变为全1.解:⑴MOV AX,1234H ;MOV DS,AX⑵ADD AX,5678H⑶MOV AX,DATAXADD DATAY,AX⑷AND AX,0FFFH⑸OR AX,0003H5.若BX=0379H,下面8086指令执行后,BX=(1) XOR BX,0FF00H(2) AND BX,0FF00H(3) OR BX,0FF00H解:⑴根据"异或"操作的特点,与"0"做"异或"操作,操作数不变;与"1"做"异或"操作,即使操作数变反,此题仅使BH变反,所以结果为BX=1111110001111001=FC79H.⑵根据"与"操作的特点,对"0"做"与"操作,操作数为0;对"1"做"与"操作,即操作数不变.此题仅使BL清0,BH不变,所以结果为BX=0000001100000000=0300H.⑶根据"或"操作的特点,对"0"做"或"操作,操作数不变;对"1"做"或"操作,即操作数为 1.此题仅使BH(即高8位)置1,BL(低8位)不变,所以结果为BX=0000001110000110=0386H.6.若(BX)=5555H,试写出执行完下面的指令序列后BX中的内容.MOV CL,5SHR BX,CL解:第一条指令把数5传送到CL(CL是指定用于存放移位或循环次数的寄存器)中,第2条是逻辑右移指令,使BX逻辑右移5次(由CL给出移位次数),结果BX=02AAH.7.试用8086移位和加法指令完成将AX中的内容乘以10的操作.解:算法为AX×10=AX×2+AX×8,指令序列如下:SHL AX,1 ;AX×2MOV BX,AX ;AX×2保存到BXSHL AX,1 ;AX×4SHL AX,1 ;AX×8ADD AX,BX ;AX×108.根据以下要求写出相应的8086汇编语言指令.(1) 把BX寄存器和DX寄存器的内容相加,结果存入DX寄存器中.(2) 用寄存器BX和SI的基址变址寻址方式把存储器中的一个字节与AL寄存器的内容相加,并把结果送到AL寄存器中.(3) 用寄存器BX和偏移量0BD2H的寄存器相对寻址方式把存储器中的一个字和CX相加并把结果送回存储器中.(4) 用偏移量为0524H的直接寻址方式把存储器中的一个字与数2A59H相加,并把结果送回该存储单元中.(5) 把数0B5H与AL相加,并把结果送回AL中.解:⑴ADD DX,BX⑵ADD AL,[BX+SI]⑶ADD [BX+0BD2H],CX⑷ADD [0524H],2A59H⑸ADD AL,0B5H9.已知8086汇编程序段如下:MOV AX,1234HMOV CL,4ROL AX,CLDEC AXMOV CX,4MUL CXINT 20H试问:(1) 每条指令执行完后,AX寄存器的内容是什么(2) 每条指令执行完后,进位,溢出和零标志的值是什么(3) 程序结束时,AX和DX的内容是什么解:⑴MOV AX,1234H AX=1234HMOV CL,4 AX=1234HROL AX,CL AX=2341HDEC AX AX=2340HMOV CX,4 AX=2340HMUL CX AX=8D00HINT 20H第2,5,7条指令对AX没有操作,故不影响AX的值.第1条指令把立即数1234H送到AX中,AX 的值就是1234H,第3条指令把AX的内容循环移位4次,AX值为2341H,第4条指令把AX减1,AX的值为2340H,第6条指令把AX的值乘以4,AX的值变为8D00H.⑵传送指令不影响标志位,第3条指令影响进位(CF),溢出(OF)标志,CF=0,OF=0;第4条指令不影响CF标志,该指令执行后,CF维持原状,OF=0,零标志(ZF)也为0;第6条指令影响各标志位,由于DX=0,因此CF=0,OF=0,ZF=0.⑶程序结束时,AX的值为8D00H,DX的值为0000H.10.有一主频为25 MHz的微处理器,平均每条指令的执行时间为两个机器周期,每个机器周期由两个时钟脉冲组成.(1)假定存储器为"0等待",请计算机器速度(每秒钟执行的机器指令条数).(2)假如存储器速度较慢,每两个机器周期中有一个是访问存储器周期,需插入两个时钟的等待时间,请计算机器速度.解:⑴存储器"0等待"是假设在访问存储器时,存储周期=机器周期,此时机器周期=主频周期×2(一个机器周期由两个时钟脉冲组成)=2/25MHz=0.08μS指令周期=2×机器周期=0.16μS机器平均速度=1/0.16=6.25MIPS(百万条指令/秒)⑵若每两个机器周期中有一个是访问存储器周期,则需插入两个时钟的等待时间.指令周期=0.16μS+0.08μS=0.24μS机器平均速度=1/0.24≈4.2MIPS(百万条指令/秒)。
(完整版)计算机组成原理期末习题与答案
本科生期末试卷五一.选择题(每题1分,共10分)1.对计算机的产生有重要影响的是:______。
A 牛顿、维纳、图灵B 莱布尼兹、布尔、图灵C 巴贝奇、维纳、麦克斯韦D 莱布尼兹、布尔、克雷2.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是______。
A 11001011B 11010110C 11000001D 110010013.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是______。
A 全串行运算的乘法器B 全并行运算的乘法器C 串—并行运算的乘法器D 并—串型运算的乘法器4.某计算机字长32位,其存储容量为16MB,若按双字编址,它的寻址范围是______。
A 0—16MB B 0—8MC 0—8MBD 0—16MB5.双端口存储器在______情况下会发生读/ 写冲突。
A 左端口与右端口的地址码不同B 左端口与右端口的地址码相同C 左端口与右端口的数据码相同D 左端口与右端口的数据码不同6.程序控制类指令的功能是______。
A 进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU和I / O设备之间的数据传送D 改变程序执行顺序7.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。
A 主存中读取一个指令字的最短时间B 主存中读取一个数据字的最长时间C 主存中写入一个数据字的平均时间D 主存中读取一个数据字的平均时间8.系统总线中控制线的功能是______。
A 提供主存、I / O接口设备的控制信号响应信号B 提供数据信息C 提供时序信号D 提供主存、I / O接口设备的响应信号9.具有自同步能力的记录方式是______。
A NRZ0B NRZ1C PMD MFM10.IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送,它的数据传输率可以是______。
A 100兆位/ 秒B 200兆位/ 秒C 400兆位/ 秒D 300兆位/ 秒二.填空题(每题3分,共24分)1.C ache是一种A. ______存储器,是为了解决CPU和主存之间B. ______不匹配而采用的一项重要硬件技术。
计算机组成原理试卷及其答案(A卷5套)
计算机组成原理试卷及答案(A卷5套)试卷 A-01一.选择题(每小题1分,共10分)1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于_______计算机。
A 并行B 冯•诺依曼C 智能D 串行2若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A 阶符与数符相同为规格化数B 阶符与数符相异为规格化数C 数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数3定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。
A -215 ~ +(215 -1)B -(215 –1)~ +(215 –1)C -(215 +1)~ +215D -215 ~ +2154某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。
A 64,16B 16,64C 64,8D 16,16。
5交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。
A 模块式,并行,多个B 模块式串行,多个C 整体式,并行,一个D 整体式,串行,多个6用某个寄存器中操作数的寻址方式称为______寻址。
A 直接B 间接C 寄存器直接D 寄存器间接7流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个 m段流水CPU______。
A 具备同等水平的吞吐能力 B不具备同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力 D吞吐能力小于前者的吞吐能力8描述PCI总线中基本概念不正确的句子是______。
A HOST 总线不仅连接主存,还可以连接多个CPUB PCI 总线体系中有三种桥,它们都是PCI 设备C 以桥连接实现的PCI总线结构不允许许多条总线并行工作D 桥的作用可使所有的存取都按CPU 的需要出现在总线上9计算机的外围设备是指______。
计算机组成原理试题5
计算机组成原理试题5一、选择题(共5分,每题1分)1.设寄存器内容为80H,若它对应的真值是– 127,则该机器数是A.原码;B.补码;C.反码;D.移码。
2.下列叙述中是正确的。
A.程序中断方式中有中断请求,DMA方式中没有中断请求;B.程序中断方式和DMA方式中实现数据传送都需中断请求;C.程序中断方式和DMA方式中都有中断请求,但目的不同;D.DMA要等到指令周期结束时才进行周期窃取。
3.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。
A.224;B.223;C.222;D.221。
4.在中断接口电路中,向量地址可通过送至CPU。
A.地址线;B.数据线;C.控制线;D.状态线。
5.在程序的执行过程中,Cache与主存的地址映象是由。
A.程序员调度的;B.操作系统管理的;C.由程序员和操作系统共同协调完成的;D.硬件自动完成的。
6.总线复用方式可以______。
A.提高总线的传输带宽;B.增加总线的功能;C.减少总线中信号线的数量;D.提高CUP利用率。
7.下列说法中正确的是。
A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;B.主存储器只由易失性的随机读写存储器构成;C.单体多字存储器主要解决访存速度的问题;D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。
8.在采用增量计数器法的微指令中,下一条微指令的地址______。
A.在当前的微指令中;B.在微指令地址计数器中;C.在程序计数器;D.在CPU中。
9.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。
A.指令周期;B.存取周期;C.间址周期;D.执行周期。
10.RISC机器______。
A.不一定采用流水技术;B.一定采用流水技术;C.CPU配备很少的通用寄存器;D.CPU配备很多的通用寄存器。
11.在下列寻址方式中,寻址方式需要先计算,再访问主存。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
本科生期末试卷(五)
一、选择题(每小题1分,共15分)
1某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( B )。
A +(263-1)
B +(264-1)
C -(263-1)
D -(264-1)
2请从下面浮点运算器中的描述中选出两个描述正确的句子()。
A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。
B 阶码部件可实现加,减,乘,除四种运算。
C 阶码部件只进行阶码相加,相减和比较操作。
D 尾数部件只进行乘法和除法运算。
3存储单元是指( B )。
A 存放1个二进制信息位的存储元
B 存放1个机器字的所有存储元集合
C 存放1个字节的所有存储元集合
D 存放2个字节的所有存储元集合
4某机字长32位,存储容量1MB,若按字编址,它的寻址范围是()。
A 0—1M
B 0—512KB
C 0—56K
D 0—256KB
5用于对某个寄存器中操作数的寻址方式为( D )。
A 直接
B 间接
C 寄存器直接
D 寄存器间接
6程序控制类的指令功能是( D )。
A 进行算术运算和逻辑运算
B 进行主存与CPU之间的数据传送
C 进行CPU和I/O设备之间的数据传送
D 改变程序执行的顺序
7指令周期是指( C )。
A CPU从主存取出一条指令的时间
B CPU执行一条指令的时间
C CPU从主存取出一条指令加上执行一条指令的时间
D 时钟周期时间
8描述当代流行总线结构中基本概念不正确的句子是()。
A 当代流行的总线不是标准总线
B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连
C 系统中允许有一个这样的CPU模块
9 CRT的颜色为256色,则刷新存储器每个单元的字长是()。
A 256位
B 16位
C 8位
D 7位
10发生中断请求的条件是( C )。
A 一条指令执行结束
B 一次I/O操作结束
C 机器内部发生故障
D 一次DMA操作结束
11中断向量地址是( B )。
A 子程序入口地址
B 中断服务程序入口地址
C 中断服务程序入口地址指示器
D 例行程序入口地址
12 IEEE1394所以能实现数据传送的实时性,是因为()。
A 除异步传送外,还提供同步传送方式
B 提高了时钟频率
C 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式
D 能够进行热插拔
13直接映射cache的主要优点是实现简单。
这种方式的主要缺点是( C )。
A 它比其他cache映射方式价格更贵
B 如果使用中的2个或多个块映射到cache同一行,命中率则下降
C 它的存取时间大于其它cache映射方式
D cache中的块数随着主存容量增大而线性增加
14虚拟存储器中段页式存储管理方案的特性为()。
A 空间浪费大,存储共享不易,存储保护容易,不能动态连接
B 空间浪费小,存储共享容易,存储保护不易,不能动态连接
C 空间浪费大,存储共享不易,存储保护容易,能动态连接
D 空间浪费小,存储共享容易,存储保护容易,能动态连接
15安腾处理机的指令格式中,操作数寻址采用()。
A R-R-S型
B R-R-R型
C R-S-S型
D S-S-S型
二、填空题(每小题2分,共20分)
1 IEEE6754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位。
则它所能表示的最大规格化正数为()。
2直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的(输入码)、(汉字内码)和(字模码)三种不同用途的编码。
3数的真值变成机器码时有四种表示方法,即()表示法,()表示法,()表示法,()表示法。
4主存储器的技术指标有(),(),(),()。
5 cache和主存构成了(),全由()来实现。
6根据通道的工作方式,通道分为()通道和()通道两种类型。
7 SCSI是()I/O标准接口,IEEE1394是()I/O标准接口。
8某系统总线的一个存取周期最快为3个总线时钟周期,总线在一个总线周期中可以存取32位数据。
如总线的时钟频率为8.33MHz,则总线的带宽是()。
9操作系统是计算机硬件资源管理器,其主要管理功能有()管理、()管理和()管理。
10安腾处理机采用VLIW技术,编译器经过优化,将多条能并行执行的指令合并成一个具有()的超长指令字,控制多个独立的()同时工作。
三、简答题(每小题8分,共16分)
1画图说明现代计算机系统的层次结构。
2简述水平型微指令和垂直型微指令的特点。
四、计算题(10分)
CPU执行一段程序时,cache完成存取的次数为2420次,主存完成的次数为80次,已知cache存储周期为40ns,主存存储周期为200ns,求cache/主存系统的效率和平均访问时间。
五、设计题(12分)
某机器单字长指令为32位,共有40条指令,通用寄存器有128个,主存最大寻址空间为64M。
寻址方式有立即寻址、直接寻址、寄存器寻址、寄存器间接寻址、基值寻址、相对寻址六种。
请设计指令格式,并做必要说明。
六、证明题(12分)
一条机器指令的指令周期包括取指(IF)、译码(ID)、执行(EX)、写回(WB)四个过程段,每个过程段1个时钟周期T完成。
先段定机器指令采用以下三种方式执行:①非流水线(顺序)方式,②标量流水线方式,③超标量流水线方式。
请画出三种方式的时空图,证明流水计算机比非流水计算机具有更高的吞吐率。
七、设计题(15分)
CPU的数据通路如图1所示。
运算器中R
~R3为通用寄存器,DR为数据缓冲寄存器,PSW为状态字寄存器。
D-cache为数据存储器,I-cache为指令存储器,PC为程序计数器(具有加1功能),IR为指令寄存器。
单线箭头信号均为微操
作控制信号(电位或脉冲),如LR
0表示读出R
寄存器,SR
表示写入R
寄存器。
机器指令“STO R1,(R2)”实现的功能是:将寄存器R1中的数据写入到以(R2)为地址的数存单元中。
请画出该存数指令周期流程图,并在CPU周期框外写出所需的微操作控制信号。
(一个CPU周期含T
1
~T4四个时钟信号,寄存器打入信号必须注明时钟序号)。