时序逻辑电路习题
第七章 时序逻辑电路题库
1.JK触发器可完成:保持、置0、置1、翻转四种功能。
(对)2、JK触发器只有置0、置1两种功能。
(错)3、JK触发器只有保持、翻转两种功能。
(错)4、JK触发器可完成:保持、置0、置1、计数四种功能。
(错)5、RS触发器没有不确定的输出状态。
(错)6、RS触发器有不确定的输出状态。
(对)7、仅具有保持和翻转功能的触发器是RS触发器。
(错)8、仅具有保持和翻转功能的触发器是T触发器。
(对)9、仅具有保持和翻转功能的触发器是T’触发器。
(错)10、仅具有翻转功能的触发器是T’触发器。
(对)11、同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。
(对)12、同步时序逻辑电路中各触发器的时钟脉冲CP不是同一个信号。
(错)13、异步时序逻辑电路中各触发器的时钟脉冲CP不是同一个信号。
(对)14、异步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。
(错)15、触发器在某一时刻的输出状态,不仅取决于当时输入信号的状态,还与电路的原始状态有关。
(对)16、触发器进行复位后,其两个输出端均为0.(错)17、触发器进行复位后,其两个输出端均为1.(错)18、触发器与组合电路两者都没有记忆能力。
(错)19、基本RS触发器要受时钟脉冲的控制。
(错)20、Qn+1表示触发器原来所处的状态,即现态。
(错)21、Qn表示触发器原来所处的状态,即现态。
(对)22、当CP处于下降沿时,触发器的状态一定发生翻转。
(错)23、当CP处于上升沿时,触发器的状态一定发生翻转。
(错)24、所谓单稳态触发器,只有一个稳定状态,而不具有其他的状态。
(错)25、JK触发器能够克服RS触发器存在的缺点。
(对)26、寄存器具有记忆功能,可用于暂存数据。
(对)27、74LS194可执行左移、右移、保持等几种功能。
(对)28、在异步计数器中,当时钟脉冲到达时,各触发器的翻转是同时发生的。
(错)29、可逆计数器既能作加法计数,又能作减法计数。
(对)30、 计数器计数前不需要先清零。
专题16 时序逻辑电路
专题16 时序逻辑电路一、单项选择题1.(2019年高考题,第41题)如图所示同步RS触发器的符号,该触发器CP端触发方式正确的是A.上升沿触发 B.下降沿触发 C.高电平触发 D.低电平触发第41题图2.(2019年高考题,第42题)如图所示的组合逻辑电路,为使输出端Y=1,则输入A、B、C、D端有()A.4种组合 B.3种组合 C.2种组合 D.1种组合第42题图3.(2019年高考题,第43题)如图所示,设D触发器的初态为0,信号A接到CP端,则Q端输出波形正确的是()第43题图4.(2018年高考题,第42题)如图所示,电路具有( )A.置“0”功能 B.置“1”功能 C.D触发器功能 D.T触发器功能第42题图5.(2017年高考题,第41)如图所示电路,把K触发器的K两端用非门相连接,则连接后的触发器具有 ( )A.置反、置0和置1功能 B.置反功能C.置0和置1功能 D.与K触发器相同功能6.(2019年第一次联考题,第38题)设所有触发器的初始状态皆为0,触发器在时钟信号作用下输出电压波形不为0的是( )7.(2019年第二次联考题,第40题)设集成十进制加法计数器的初始状态为Q3Q2Q1Q0=0000,输入频率为10 kHz的CP脉冲,则Q3的频率为。
( )A.1 kHz B.1.25 kHz C.2.5 kHz D.5 kHz8.(2019年第二次联考题,第41题)如图所示电路具有的功能是( )A.置0 B.置1 C.保持 D.计数第41题图(2019年第三次联考题,第39题)如果一个寄存器的数码是“同时输入,同时输出”,9.则该寄存器是采用。
( )A.串行输入,串行输出 B.串行输入,并行输出C.并行输入,串行输出 D.并行输入,并行输出10.(2018年第一次联考题,第41题)有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )A.1011—0110—1100—1000—0000 B.1011—0101—0010—0001—0000A.1011—1000—1100—0110—0000 B.1011—0001—0010—0101—000011.(2018年第一次联考题,第42题)电路如图所示(图中为下降沿JK触发器),触发器当前状态Q3Q2Q1为011,则在时钟脉冲作用下,触发器下一状态为( )第42题图A.110 B.100 C.010 D.00012.(2018年第二次联考题,第38题)在同步触发器中,当S=0,R=1时,CP脉冲作用后,触发器处于( )A.原状态 B.0状态 C.1状态 D.不确定13.(2018年第二次联考题,第40题)现对全班38位同学进行编码,至少需要的二进制码的位数是( )A.5位 B.6位 C.7位 D.38位14.(2018年第二次联考题,第41题)下列电路中,属于时序逻辑电路的是( ) A.译码器 B.计数器 C.全加器 D.比较器15.(2018年第三次联考题,第38题)集成电路74LS148是________优先编码器。
时序逻辑电路试题及答案
时序逻辑电路试题及答案一、单选题1.CP有效时,若JK触发器状态由1翻转为0,则此时JK输入端必定有A、J=0B、J=1C、K=0D、K=1【正确答案】:D2.主从RS触发器是在时钟脉冲CP的( ),根据输入信号改变状态。
A、低电平期间B、高电平期间C、上升沿时刻D、下降沿时刻【正确答案】:D3.仅具有置0和置1功能的触发器是A、RS触发器B、JK触发器C、D触发器D、T触发器【正确答案】:C4.关于JK触发器的错误表述是A、对于输入信号没有制约条件B、不允许JK同时为1C、允许JK同时为1D、允许JK同时为0【正确答案】:B5.D触发器当D=Q时,实现的逻辑功能是A、置0B、置1C、保持D、翻转【正确答案】:C6.JK触发器有( )触发信号输入端。
A、一个B、二个C、三个D、四个【正确答案】:B7.下列哪项表示基本RS触发器的符号A、B、C、D、【正确答案】:A8.D触发器在CP脉冲有效的情况下能实现的功能是A、置0和置1B、置1和保持C、置0和保持D、保持和翻转【正确答案】:A9.基本RS触发器是( )。
A、组合逻辑电路B、单稳态触发器C、双稳态触发器D、无稳态触发器10.双D集成触发器CD4013的时钟脉冲CP的引脚是A、14脚B、7脚C、3脚与11脚D、5脚与11脚【正确答案】:C11.与非型同步RS触发器,CP=1期间,( ),触发器维持原态。
A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=1,S=1【正确答案】:A12.主从JK触发器的初态为0,JK=01时,经过2021个触发脉冲后,其状态变化及输出状态为A、一直为0B、由0变为1,然后一直为1C、在01间翻转,最后为1D、在01间翻转,最后为013.对双JK集成触发器74LS112引脚功能叙述错误的是A、16脚是VccB、8脚是GNDC、1脚是CP1D、16脚是GND【正确答案】:D14.D触发器用作计数型触发器时,输入端D的正确接法是A、D=0B、D=1C、D=D=Q【正确答案】:C15.JK触发器中,当JK取值相同时,则Q等于A、J⊕QB、QC、1D、016.在RS触发器的逻辑符号中表示A、低电平时置1B、高电平时置1C、低电平时置0D、高电平时置0【正确答案】:C17.JK触发器,若J=,K= Q,则可实现的逻辑功能是A、置0B、置1C、保持D、翻转【正确答案】:D18.D触发器有( )触发信号输入端。
第十三章 时序逻辑电路习题及答案
第十三章时序逻辑电路习题及答案一、填空题1、数字逻辑电路常分为组合逻辑电路和两种类型。
2、时序逻辑电路是指任何时刻电路的稳定输出信号不仅与当时的输入信号有关,而且与有关。
3、时序逻辑电路由两大部分组成。
4、时序逻辑电路按状态转换来分,可分为两大类。
5、时序逻辑电路按输出的依从关系来分,可分为两种类型。
6、同步时序电路有两种分析方法,一种是另一种是。
7、同步时序电路的设计过程,实为同步时序电路分析过程的过程。
8、计数器种类繁多,若按计数脉冲的输入方式不同,可分两大类。
9、按计数器进制不同,可将计数器分为。
10、按计数器增减情况不同,可将计数器分。
11、二进制计数器是逢二进一的,如果把n个触发器按一定的方式链接起来,可枸成。
12、一个十进制加法计数器需要由 J-K触发器组成。
13、三个二进制计数器累计脉冲个数为;四个二进制计数器累计脉冲个数为。
14、寄存器可暂存各种数据和信息,从功能分类,通常将寄存器分为。
15、数码输入寄存器的方式有;从寄存器输出数码的方式有。
16、异步时序逻辑电路可分为和。
17、移位寄存器中,数码逐位输入的方式称为。
18、计数器可以从三个方面进行分类:按__ _ _方式,按_________________方式,按______________方式。
19、三位二进制加法计数器最多能累计__个脉冲。
若要记录12个脉冲需要___个触发器。
20、一个四位二进制异步加法计数器,若输入的频率为6400H Z,在3200个计数脉冲到来后,并行输出的频率分别为______H Z,_____ H Z,____ H Z,_____ H Z。
一个四位二进制加法计数器起始状态为1001,当最低位接收到4个脉冲时,各触发器的输出状态是:Q0为__;Q1为__;Q2为__;Q3为__。
21、时序逻辑电路的特点是:任意时刻的输出不仅取决于______________,而且与电路的______有关。
22、寄存器一般都是借助有________功能的触发器组合起来构成的,一个触发器存储____二进制信号,寄存N位二进制数码,就需要__个触发器。
第六章 时序逻辑电路的分析与设计典型例题
解:解题步骤如下: ( 1) 求 激 励 输 入 议 程 :
⎧ J 3 = Q2 , ⎨ ⎩K 3 = Q2 ⎧ J 2 = Q1 , ⎨ ⎩ K 2 = Q1 ⎧ J 1 = Q3 ⊕Q1 ⎨ ⎩K1 = J 1
因 为 将 J 3 = Q 2 , K 3 = Q2 代 入 J - K 触 发 器 次 态 方 程 , 有
3
n +1 励 方 程 D3、 D2、 D1中 , 然 后 根 据 D触 发 器 次 态 方 程 Q = D , 可 知 所 有 的 非 工
作 状 态 都 能 进 入 工 作 状 态 , 即 101→ 001; 110→ 101→ 001; 111→ 001。 因 此 电路可以自启动。 ( 6) 画 完 整 状 态 转 换 图 如 下 图 所 示 。
J 1 = Q3 Q1 + Q3 Q1 + Q2 Q1 = Q3 ⊕ Q1 + Q2 Q1
修改后,具有自启动功能的电路如下图所示。
修改后的可自启动电路
5
Q1n +1 0 0 1 1 0
D3
0 1 0 0 0
D2
1 0 0 1 0
D1
0 0 1 1 0
0 1 0 0 0
1 0 0 1 0
( 3) 求 激 励 输 入 方 程 组 。 首 先 要 根 据 状 态 转 换 真 值 表 , 画 D3、 D2、 D1的 卡 诺 图 , 然 后 通 过 卡 诺 图 化 简 得 到 激 励 输 入 方 程 。 D3、 D2、 D1的 卡 诺 图 如 下 图所示。
S0— — 为 初 始 状 态 以 及 不 属 于 以 下 定 义 的 状 态 ; S1— — 收 到 首 个 1; S2— — 收 1 后 再 收 1; S3— — 收 11 后 再 收 0; S4— — 收 110 后 再 收 1。
第6章 时序逻辑电路-习题答案
第六章 时序逻辑电路6-1 分析题图6-1所示的同步时序电路,画出状态图。
题图6-1解: 11221211n n n n J K Q T Q Z Q Q ====,,,,11111111212n n n n nn n nQ J Q K Q Q Q Q Q Q +=+=+=+122212n n n n Q T Q Q Q +=⊕=⊕,状态表入答案表6-1所示,状态图如图答案图6-1所示。
答案表6-1答案图6-16-2 分析题图6-2所示的同步时序电路,画出状态图。
题图6-2 解:按照题意,写出各触发器的状态方程入下:11J K A ==,21n J Q =,21K =,1212n n nQ Q Q +=,111n n Q A Q +=⊕状态表入答案表6-2所示,状态图如图答案图6-2所示。
答案表6-2答案图6-2Q 2n Q 1n Q 2n+1 Q 1n+1 Z0 0 0 1 1 0 1 1 0 1 1 1 1 1 0 0 0 0 0 1A Q 2n Q 1n Q 2n+1 Q 1n+1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 0 1 0 1 1 0 0 1 0 0CLK D 1D 2D 3Q 3Q 2Q 1Q 2Q 3Q 1Q 1Q 2Q 3&6-3分析题图6-3所示的同步时序电路,画出状态图。
题图6-3解:按照题意,写出各触发器的状态方程入下:1112213232131n n n nn J K T J K Q Q T J Q Q K Q ========1,,, 133********n n n n n n n nQ J Q K Q Q Q Q Q Q +=+=+ 1222132n n n n nQ T Q Q Q Q +=⊕=⊕ 1111111n n n n Q T Q Q Q +=⊕=⊕=答案表6-3答案图6-36-4 在题图6-4所示的电路中,已知寄存器的初始状态Q 1Q 2Q 3=111。
时序逻辑电路 练习题
时序逻辑电路练习题
时序逻辑电路是数字电路中的一种,用于处理具有时序要求的信号。
本文将介绍一些时序逻辑电路的练习题,以帮助读者更好地理解和应
用这一概念。
一、单稳态电路练习题
1. 设计一个单稳态电路,当输入一个脉冲信号时,输出一个规定时
间内持续高电平的信号。
2. 在上一个题目的基础上,如何修改电路使得输出信号变为规定时
间内持续低电平?
二、触发器练习题
1. 使用D触发器设计一个计数器,能够对输入的脉冲信号进行计数,并在满足条件时将输出信号置高。
2. 当输入信号发生改变时,触发器可以在输出端输出一个特定的状态。
请问,这个特定的状态是什么?
三、时序逻辑电路设计练习题
1. 设计一个电路,实现一个有限状态机,能够对输入信号进行判断
和响应。
当输入信号含有特定模式时,输出信号为高电平。
2. 使用时序逻辑电路设计一个简单的交通灯控制系统。
要求在不同
的时间段内,输出不同颜色的信号。
四、时序逻辑电路故障排除练习题
1. 当你发现时序逻辑电路输出异常时,你会如何进行故障排查?列出你的步骤和方法。
2. 当时序逻辑电路中出现由于信号传输延迟而造成的错误时,你有何解决方案?
总结:
时序逻辑电路练习题涵盖了单稳态电路、触发器、有限状态机设计以及故障排除等方面。
通过解决这些练习题,读者可以更好地理解和应用时序逻辑电路,提升对数字电路的理解和实践能力。
时序逻辑电路习题
触发器一、单项选择题:(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。
A、0B、1C、QD、(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A、0B、1C、Q(4)请选择正确的RS触发器特性方程式。
A、B、C、 (约束条件为)D、(5)请选择正确的T触发器特性方程式。
A、B、C、D、(6)试写出图所示各触发器输出的次态函数(Q)。
n+1A、B、C、D、(7)下列触发器中没有约束条件的是。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器二、多项选择题:(1)描述触发器的逻辑功能的方法有。
A、状态转换真值表B、特性方程C、状态转换图D、状态转换卡诺图(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。
A、J=K=0B、J=Q,K=C、J=,K=QD、J=Q,K=0(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。
A、J=K=1B、J=0,K=0C、J=1,K=0D、J=0,K=1(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。
A、J=K=1B、J=1,K=0C、J=K=0D、J=0,K=1三、判断题:(1)D触发器的特性方程为Q n+1=D,与Q无关,所以它没有记忆功能。
()n(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
()(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。
(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。
(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。
四、填空题:(1)触发器有()个稳态,存储8位二进制信息要()个触发器。
(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。
时序逻辑电路练习题
时序逻辑电路练习题时序逻辑电路是数字电路中一种非常常见和重要的电路,它可以用于实现各种功能,包括存储器、计数器、时钟、状态机等等。
在学习时序逻辑电路的过程中,我们需要进行一些练习题来提高自己的能力和理解。
本文将为您呈现几道时序逻辑电路的练习题,希望能够帮助您更好地理解和掌握这一知识点。
练习题一:设计一个电路,实现一个4位二进制计数器。
该计数器在每个时钟上升沿时加1。
当计数器达到1111(15)时,下一个时钟上升沿时将其复位为0000(0)。
解答:我们可以使用D触发器来设计这个计数器。
首先使用四个D触发器来存储四个位的计数值,然后通过时钟信号和逻辑门来实现计数器的功能。
练习题二:设计一个电路,实现一个带有使能信号的计数器。
当使能信号为高电平时,计数器正常计数;当使能信号为低电平时,计数器保持当前计数值不变。
解答:我们可以在练习题一的基础上进行修改,添加一个与非门和一个与门来实现使能功能。
当使能信号为高电平时,与非门输出为低电平,使得计数器可以正常计数;当使能信号为低电平时,与非门输出为高电平,使得计数器的输入被禁止,从而保持当前计数值。
练习题三:设计一个电路,实现一个带有异步复位功能的计数器。
当复位信号为高电平时,计数器立即清零;否则,计数器在每个时钟上升沿时加1。
解答:我们可以在练习题一的基础上进行修改,添加一个与门和一个或门来实现异步复位功能。
当复位信号为高电平时,与门输出为低电平,使得计数器的输入被禁止,并且或门输出为低电平,将计数值清零;否则,与门输出为高电平,使得计数器的输入被允许,计数器在每个时钟上升沿时加1。
练习题四:设计一个电路,实现一个带有加载功能的计数器。
当加载信号为高电平时,计数器的值加载为输入的设定值;否则,计数器在每个时钟上升沿时加1。
解答:我们可以在练习题一的基础上进行修改,添加一个与门和一个或门来实现加载功能。
当加载信号为高电平时,与门输出为低电平,使得计数器的输入被禁止,并且或门输出为高电平,将计数器的值加载为输入的设定值;否则,与门输出为高电平,使得计数器的输入被允许,计数器在每个时钟上升沿时加1。
5章时序逻辑电路复习题
时序逻辑电路一、选择题:1、相同计数器的异步计数器和同步计数器相比,一般情况下( )A. 驱动方程简单B. 使用触发器个数少C. 工作速度快D. 以上都不对2、n级触发器构成的环形计数器,其有效循环的状态数是( )A. n个B. 2个C. 4个D. 6个3、下图所示波形是一个( C )进制加法计数器的波形图。
试问它有( A )个无效状态。
A .2; B. 4 ; C. 6; D. 12CPQ1Q2Q34、设计计数器时应选用()。
A.边沿触发器 B.基本触发器C.同步触发器 D.施密特触发器5、一块7490十进制计数器中,它含有的触发器个数是( )A. 4B. 2C. 1D. 66、n级触发器构成的扭环形计数器,其有效循环的状态数是( )A. 2n个B. n个C. 4个D. 6个7、时序逻辑电路中一定包含()A.触发器B.组合逻辑电路C.移位寄存器D.译码器8、用n个触发器构成计数器,可得到的最大计数长度为()A. 2n C.2n D.n9、有一个移位寄存器,高位在左,低位在右,欲将存放在其中的二进制数乘上(4)10,则应将该寄存器中的数()A.右移二位B.左移一位C. 右移二位D.左移一位10、某时序逻辑电路的状态转换图如下,若输入序列X=1001时,设起始状态为S1,则输出序列Z=()X/Z 0/11/0 S1 S2 0/01/1A. 0101 .1011 C11、、一位8421BCD码计数器至少需要()个触发器A. 4B. 3C.512、利用中规模集成计数器构成任意进制计数器的方法有( ABC )A.复位法 B .预置数法 C .级联复位法 13、在移位寄存器中采用并行输出比串行输出 ( )。
A.快B.慢C.一样快D.不确定14、用触发器设计一个24进制的计数器,至少需要( )个触发器。
A. 5 .4 C D. 315、在下列逻辑电路中,不是组合逻辑电路的有( )。
A. 寄存器B.编码器C.全加器D. 译码器 16、一个 4 位移位寄存器可以构成最长计数器的长度是( )。
时序逻辑电路习题与答案
时序逻辑电路习题与答案一、填空题1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。
2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。
3.用来累计和寄存输入脉冲个数的电路称为。
4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。
、5.、寄存器的作用是用于、、数码指令等信息。
6.按计数过程中数值的增减来分,可将计数器分为为、和三种。
二、选择题A、单拍接收数码寄存器;B、双拍接收数码寄存器;C、单向移位寄存器;D、双向移位寄存器。
2.下列电路不属于时序逻辑电路的是。
A、数码寄存器;B、编码器;C、触发器;D、可逆计数器。
3.下列逻辑电路不具有记忆功能的是。
A、译码器;B、RS触发器;C、寄存器;D、计数器。
4.时序逻辑电路特点中,下列叙述正确的是。
A、电路任一时刻的输出只与当时输入信号有关;B、电路任一时刻的输出只与电路原来状态有关;C、电路任一时刻的输出与输入信号和电路原来状态均有关;D、电路任一时刻的输出与输入信号和电路原来状态均无关。
5.具有记忆功能的逻辑电路是。
A、加法器;B、显示器;C、译码器;D、计数器。
6.数码寄存器采用的输入输出方式为。
A、并行输入、并行输出;B、串行输入、串行输出;C、并行输入、串行输出;D、并行输出、串行输入。
1.如题图12.1所示电路为某寄存器的一位,该寄存器为。
三、判断下面说法是否正确,用“√\或“×\表示在括号1.寄存器具有存储数码和信号的功能。
( ) 2.构成计数电路的器件必须有记忆能力。
( ) 3.移位寄存器只能串行输出。
( ) 4.移位寄存器就是数码寄存器,它们没有区别。
( ) 5.同步时序电路的工作速度高于异步时序电路。
( ) 6.移位寄存器有接收、暂存、清除和数码移位等作用。
()思考与练习题12.1.1 时序逻辑电路的特点是什么? 12.1.2 时序逻辑电路与组合电路有何区别?12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码D3D2D1D0=0110时,在CP的作用下,Q3Q2Q1Q0状态如何变化?12.3.2 题图12.2所示移位寄存器的初始状态为111,画出连续3个CP脉冲作用下Q2Q1Q0各端的波形和状态表。
时序逻辑电路
第八章时序逻辑电路第一节寄存器一、单项选择题1.N个触发器可以构成能寄存位二进制数码的寄存器。
()A.N-1B.NC.N+1D.2N2.存储8位二进制信息要个触发器。
位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。
4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()C.D.5.由三级触发器构成环形计数器的计数摸值为( )6.如图8-7所示电路的功能为()A.并行输入寄存器B.移位寄存器C.计数器D.序列信号发生器7.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。
()8.现欲将一个数据串延时4个CP的时间,则最简单的办法采用()位并行寄存器位移位寄存器进制计数器位加法器二、判断题1.时序电路中不含有记忆功能的器件。
( )2.移位寄存器74LS194可串行输入并行输出,但不能串行输入串行输出。
()3.时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。
( )4.时序电路一定不要组合电路。
()三、多项选择题1.寄存器按照功能不同可分为()A.数据寄存器B.移位寄存器C.暂存器D.计数器2.数码寄存器的特点是()A.存储时间短B.速度快C.可做高速缓冲器D.一旦停电后存储数码全部消失3.移位寄存器按移位方式可分为()A.左移移位寄存器B.右移移位寄存器C.双向移位寄存器D.集成移位寄存器第二节计数器一、填空题1.触发器有个稳定状态,它可以记录位二进制码,存储8位二进制信息需要个触发器。
2.按进位体制的不同,计数器可分为计数器和计数器等;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。
3.要构成五进制计数器,至少需要个触发器。
4.设集成十进制(默认为8421码)加法计数器的初态为Q3Q2Q1Q0=1001,则经过5个CP脉冲以后计数器的状态为 .5.在各种寄存器中,存放N位二进制数码需要个触发器。
《时序逻辑电路》单元基础练习题
《时序逻辑电路》单元基础练习题一、填空题1、触发器具有种稳定状态。
在输入信号消失后,能保持输出状态不变,也就是说它具有功能。
在适当触发信号作用下,从一个稳态变为另一个稳态,因此,触发器可作为信息的存贮单元。
2、主从型触发器可以避免现象的产生。
3、触发器按照逻辑功能来分,类型主要有、、和,以及只具有功能的计数型触发器。
4、与非门构成的基本RS触发器的约束条件是R+S不能为。
5、触发器电路中,S D端、R D端可以根据需要预先将触发器或,而不受的同步控制。
6、JK触发器具有、、和逻辑功能。
7、为提高触发器工作的可靠性,增强抗干扰能力,常用触发器。
其输出状态仅取决于CP 或时触发器的状态。
8、在数字电路中,按照逻辑功能和电路特点,各种数字集成电路可分为逻辑电路和逻辑电路两大类。
9、时序电路一般由具有作用的电路和具有作用的电路两部分组成。
10、常用于接收、暂存、传递数码的时序电路是。
存放n位二进制数码需要个触发器。
11、能实现操作的电路称为计数器。
计数器按CP控制方式不同可分为计数器和计数器。
进制计数器是各种计数器的基础。
12、一个完整的数字译码显示电路通常由,,和四部分组成。
13、数码寄存器采用的方式存储数码,移位寄存器具备的特点。
14、计数电路还常用作器。
15、在频率测试电路中,若在0.0002s内,显示器显示为1000,则待测频率为KH Z。
二、选择题1、基本RS 触发器电路中,触发脉冲消失后,其输出状态( )A :恢复原状态B :保持现状态C :出现新状态D :不能确定 2、触发器与组合逻辑电路比较( )A :两者都有记忆能力B :只有组合逻辑电路有记忆能力C :只有触发器有记忆能力D :两者都没有记忆能力 3、在图中,由JK 触发器构成了( )A :D 触发器B :基本RS 触发器C :T 触发器D :同步RS 触发器 4、D 型触发器逻辑功能为( )A :置0、置1B :置0、置1、保持C 、保持、计数D :置0、置1、保持、计数 5、下列真值表为JK 触发器的真值表的是(A 、B 为输入)( )6、某四位右移寄存器初始并行输出状态为1111,若串行输入数据为1001,则第三个CP 脉冲作用下,并行输出的状态为( )A :1111B :0111C :0011D :1001 7、下列电路中不属于时序电路是( )A :同步计数器B :数码寄存器C :译码器D :异步计数器 8、为了提高电路抗干扰能力,触发脉冲宽度是( )A :越宽越好B :越窄越好C :无关的J KC A B C D9、不能完成计数功能的逻辑图为( )A B C D 10、如图对该触发器波形图说法正确的是( )A :第1时钟脉冲Q 状态错 CP 1 2 3 4B :第2时钟脉冲Q 状态错C :第3时钟脉冲Q 状态错 CPD :第4时钟脉冲Q 状态对 Q 11、下列说法错误的是A :JK 触发器的特性方程是Q n+1=J Q n +K Q nB :n 进制计数器,所计最大十进数为n-1。
时序逻辑电路练习题
时序逻辑电路练习题-CAL-FENGHAI.-(YICAI)-Company One1一、填空题1. 基本RS触发器,当R、S都接高电平时,该触发器具有____ ___功能。
2.D 触发器的特性方程为 ___ ;J-K 触发器的特性方程为______。
3.T触发器的特性方程为。
4.仅具有“置0”、“置1”功能的触发器叫。
5.时钟有效边沿到来时,输出状态和输入信号相同的触发器叫____ _____。
6. 若D 触发器的D 端连在Q端上,经100 个脉冲作用后,其次态为0,则现态应为。
7.JK触发器J与K相接作为一个输入时相当于触发器。
8. 触发器有个稳定状态,它可以记录位二进制码,存储8 位二进制信息需要个触发器。
9.时序电路的次态输出不仅与即时输入有关,而且还与有关。
10. 时序逻辑电路一般由和两部分组成的。
11. 计数器按内部各触发器的动作步调,可分为___ ____计数器和____ ___计数器。
12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。
13.要构成五进制计数器,至少需要级触发器。
14.设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为。
15.欲将某时钟频率为32MHz的CP变为16MHz的CP,需要二进制计数器个。
16. 在各种寄存器中,存放 N 位二进制数码需要个触发器。
17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要个移位脉冲。
18.某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。
19.单稳态触发器有___ _个稳定状态,多谐振荡器有_ ___个稳定状态。
20.单稳态触发器在外加触发信号作用下能够由状态翻转到状态。
第十二章 时序逻辑电路 5.31
时序逻辑电路习题一、判断题1.由JK触发器和逻辑门电路可构成数码寄存器。
()2.寄存器的功能是统计输入脉冲个数。
()3.用4个触发器可以构成4位二进制计数器。
()4.用4个触发器可以构成4位十进制计数器。
()5.同步计数器的计数速度低于异步计数器。
()6.触发器是功能最简单的时序逻辑电路。
()二、选择题1、属于组合逻辑电路的部件是()。
A、编码器 B、寄存器 C、触发器 D、计数器1.下列电路中不属于时序电路的是()A.同步计数器B.数码寄存器 C.组合逻辑电路D.异步计数器2.如果一个寄存器的数码是“同时输入,同时输出”,则该寄存器是采用()A.串行输入 B.并行输入输出 C.串行输入、并行输出 D.并行输入、串行输出3.右移寄存器在连续送入的CP脉冲作用下,存放的数码是()A.从低位到高位串行输入,串并行输出 B.从低位到高位并行输入,串并行输出C.从高位到低位串行输入,串并行输出 D.从高位到低位并行输入,串并行输出4. 左移寄存器在连续送入的CP脉冲作用下,存放的数码是()A.从高位到低位,串行输入,串并行输出B.从高位到低位,并行输入,串并行输出C.从低位到高位,串行输入,串并行输出D.从低位到高位,并行输入,串并行输出5.8421 BCD码0110表示十进制数为( )A.15 B.8 C.6 D.426.表示十进制数的10个数码,需要二进制数码的位数是()A.2位 B.4位 C.3位D.10位三、综合题如图所示电路是用D触发器构成的4位二进制加法计数器。
试根据计数脉冲的顺序画出Q3、Q2、Q1、Q0的波形图。
8.试分析图所示电路的逻辑功能,它是哪种类型的计数器?列出连续八个CP脉冲作用下,输出端Q2、Q1、Q0状态表(设计数器原有状态为000)。
1.分析如图所示的两个计数器电路,说明这两个分别是多少进制的计数器(十进制计数器74160的功能表如下表)。
画出有效状态转换图。
2.图(a)中CP的波形如图(b)所示。
电子第九章王胜伟
电子第九章王胜伟第九章时序逻辑电路习题一、选择题1、寄存器终于触发器相配合的控制电路通常由()构成A、门电路B、触发器C、二极管D、三极管2、6个触发器构成的寄存器能存放()位数据信号A、6B、12C、18D、243、寄存器由()组成A、门电路B、触发器C、触发器和具有控制的门电路4、利用移位寄存器产生00001111序列,至少需要()级触发器A、2B、4C、8D、165、移位寄存器工作于并行输入—并行输出方式,信息的取存与时钟脉冲CP()关A、有B、无C、时有时无6、移位寄存器出具与存放数码的功能外,还具有()的功能A、移位B、编码C、译码D、空翻7、当集成移位寄存器74LS194左移时,需寄存器的数据应接在哪一端()A、AB、DC、D SRD、D SL8、一个4位二进制加法计数器起始状态为1001,当最低位接收到4个脉冲时,触发器状态为()A.00110B.0100C.0011D.11009、构成计数器的基本单元是()A.与非门B.或非门C.触发器D.放大器10、8421BCD十进制计数器的状态为1000,若再输入6个计数脉冲后,计数器的新状态是()A.1001B.0100C.0011D.111011、同步计数器和异步计数器比较,同步计数器的显著优点是()A.工作速度快B.触发器利用率高C.不受时钟CP控制D.计数量大12、下列电路中不属于时序电路的是()A、同步计数器B、数码寄存器C、组合逻辑电路D、异步计数器13、如果一个寄存器的数码是“同时输入,同时输出”,则该寄存器采用()A、串行输入和输出B、并行输入和输出C、串行输入、并行输出D、并行输入、串行输出14、在相同的时钟脉冲作用下,同步计数器与异步计数器比较,工作速度()A、较快B、较慢C、一样D、差异不确定15、集成电路74LS160在计数到()个时钟脉冲时,CO端输出进位脉冲。
A、2B、8C、10D、16二、判断题1、时序逻辑电路的输出状态只与当时的输入状态有关,与电路过去的输入状态无关( )2、寄存器的功能是储存二进制代码和数据,并对所储存的信息进行处理()3、寄存器储存输入的二进制数码或信息时,是按寄存指令要求进行处理的()4、计数器和寄存器是简单而又最常用的组合逻辑器件()5、移位寄存器不但可以储存代码,还可以用来实现数据的串行—并行转换,数据处理及数值运算()6、并行寄存器是指在一个时钟脉冲控制下,各位数码同时存入或输出()7、串行寄存器是指在一个时钟脉冲作用下只移入或移出1位数码()8、构成计数器电路的核心器件必须是具有计数功能的触发器()9、74LS160集成计数器处于1001状态时,下一个状态电路应向高位发进信号()10、按照计数器在计数过程中数值的增减,把计数器分为加法计数器和减法计数器()11、按照计数器在计数过程中触发器的翻转次序,把计数器分为同步计数器和异步计数器()12、异步加法计数器应将低位Q端与高位的CP端相连接()13、异步减法计数器若将低位Q端与相邻高位的CP端相连接,则构成同步加法计数器()14、n位二进制加法计数器,要用n个触发器做成,能记的最大十进制数为2 ()15、N进制计数器有N个有效状态。
时序逻辑电路 练习题
时序逻辑电路练习题时序逻辑电路练习题时序逻辑电路是数字电路中的一种重要设计方式,它能够根据输入信号的变化和特定的时钟信号来产生输出信号。
在实际应用中,时序逻辑电路被广泛应用于计算机、通信设备、控制系统等领域。
为了更好地理解和掌握时序逻辑电路的设计原理和方法,下面将给出一些练习题供大家练习和思考。
1. 请设计一个基于D触发器的时序逻辑电路,实现一个2位二进制计数器。
要求计数器能够按照顺序输出0、1、2、3、0、1、2、3...的序列。
2. 假设有一个时序逻辑电路,输入信号A、B和时钟信号CLK,输出信号Y。
当A=1,B=0时,Y=1;当A=0,B=1时,Y=0;其他情况下,Y保持不变。
请设计该时序逻辑电路的逻辑电路图。
3. 一个时序逻辑电路有两个输入信号A和B,一个输出信号Y。
当A=1且B=0时,Y=1;当A=0且B=1时,Y=0;其他情况下,Y保持不变。
请使用JK触发器设计该时序逻辑电路的逻辑电路图。
4. 设计一个时序逻辑电路,实现一个3位二进制计数器。
要求计数器能够按照顺序输出000、001、010、011、100、101、110、111、000...的序列。
5. 假设有一个时序逻辑电路,输入信号A、B和时钟信号CLK,输出信号Y。
当A=1,B=0时,Y=1;当A=0,B=1时,Y=0;当A=1,B=1时,Y保持不变;其他情况下,Y取反。
请设计该时序逻辑电路的逻辑电路图。
6. 设计一个时序逻辑电路,实现一个4位二进制计数器。
要求计数器能够按照顺序输出0000、0001、0010、0011、0100、0101、0110、0111、1000、1001、1010、1011、1100、1101、1110、1111、0000...的序列。
7. 假设有一个时序逻辑电路,输入信号A、B和时钟信号CLK,输出信号Y。
当A=1,B=0时,Y=1;当A=0,B=1时,Y=0;当A=1,B=1时,Y=1;其他情况下,Y=0。
时序逻辑电路练习及答案(1)
时序逻辑电路模块6-1一、填空题(每空2分,共18分)1、时序逻辑电路通常包含_______电路和_________电路两部分组成。
2、时序逻辑电路的基本构成单元是____________。
3、构造一个模6计数器,电路需要个状态,最少要用个触发器,它有个无效状态。
4、四位扭环形计数器的有效状态有个。
5、移位寄存器不但可_________ ,而且还能对数据进行 _________。
二、判断题(每题2分,共10分)1、时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
2、同步计数器的计数速度比异步计数器快。
3、移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。
4、双向移位寄存器既可以将数码向左移,也可以向右移。
5、由四个触发器构成的计数器的容量是16三、选择题(每题3分,共18分)1、同步时序电路和异步时序电路比较,其差异在于后者()。
A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关2、时序逻辑电路中一定是含()A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器3、8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.84、计数器可以用于实现()也可以实现()。
A .定时器B .寄存器C .分配器D .分频器5、用n个触发器构成扭环型计数器,可得到最大计数长度是()。
A、nB、2nC、2nD、2n-16、一个 4 位移位寄存器可以构成最长计数器的长度是()。
A.8B.12C.15D.16四、时序逻辑电路的分析(34分)分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路实现的的逻辑功能。
A为输入变量。
五、计数器的分析题(20分)集成4位二进制加法计数器74161的连接图如图所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
触发器
一、单项选择题:
(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。
A、0
B、1
C、Q
D、
(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A、0
B、1
C、Q
(4)请选择正确的RS触发器特性方程式。
A、
B、
C、 (约束条件为)
D、
(5)请选择正确的T触发器特性方程式。
A、
B、
C、
D、
(6)试写出图所示各触发器输出的次态函数(Q
)。
n+1
A、
B、
C、
D、
(7)下列触发器中没有约束条件的是。
A、基本RS触发器
B、主从RS触发器
C、同步RS触发器
D、边沿D触发器
二、多项选择题:
(1)描述触发器的逻辑功能的方法有。
A、状态转换真值表
B、特性方程
C、状态转换图
D、状态转换卡诺图
(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。
A、J=K=0
B、J=Q,K=
C、J=,K=Q
D、J=Q,K=0
(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。
A、J=K=1
B、J=0,K=0
C、J=1,K=0
D、J=0,K=1
(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。
A、J=K=1
B、J=1,K=0
C、J=K=0
D、J=0,K=1
三、判断题:
(1)D触发器的特性方程为Q n+1=D,与Q
无关,所以它没有记忆功能。
()
n
(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()
(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
()
(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。
(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。
(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。
四、填空题:
(1)触发器有()个稳态,存储8位二进制信息要
()个触发器。
(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。
(3)按逻辑功能分,触发器有()、()、()、()、()五种。
(4)触发器有()个稳定状态,当=0,=1时,称为()状态。
时序逻辑电路
一、单项选择题:
(2)某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟多长时间?
A、128µs
B、256µs
C、512µs
D、1024µs
(3)4个触发器构成的8421BCD码计数器共有()个无效状态。
A、6
B、8
C、10
D、4
(4)四位二进制计数器模为
A、小于16
B、等于16
C、大于16
D、等于10
(5)利用异步预置数端构成N进制加法计数器,若预置数据为0,则应将()所对应的状态译码后驱动控制端。
A、N
B、N-1
C、N+1
(7)采用集成中规模加法计数器74LS161构成的电路如图所示,选择正确答案。
A、十进制加法计数器
B、十二进制加法计数器
C、十五进制加法计数器
D、七进制加法计数器
(8)采用74LS90异步分频十进制计数器构成的电路如图所示,选择正确答案。
A、七进制加法计数器
B、十二进制加法计数器
C、十五进制加法计数器
D、六进制加法计数器
(9)指出下列各种触发器中,不能组成移位寄存的触发器。
A、基本RS触发器
B、同步RS触发器
C、主从JK 触发器
D、维持阻塞D触发器
二、判断题:
(1)同步时序电路由组合电路和存储器两部分组成。
()
(2)同步时序电路具有统一的时钟CP控制。
()
(3)异步时序电路的各级触发器类型不同。
()
(4)环形计数器如果不作自启动修改,则总有孤立状态存在。
()
(5)设计一个同步、模为五的计数器,需要5个触发器( )。
三、填空题(6小题,共7.5分)
(1)寄存器按照功能不同可分为两类:()寄存器和
()寄存器。
(2)时序逻辑电路按照其触发器是否有统一的时钟控制分为()时序电路和()时序电路。
(3)表示时序逻辑电路功能的方法主要有:()、
()、()、()和
()等。
(4)寄存器要存放n位二进制数码时,需要()个触发器。
(5)一个N进制计数器也可以称为()分频器。
(6)数字电路按照是否有记忆功能通常可分为两类:()、()。
(7)()是组成寄存器和移位寄存器的基本单元电器,而一个触发器可存放()位二进制代码,一个n位的数码寄存器和移位寄存器需由()个触发器组成。
(8)4位移位寄存器,经过()个CP脉冲后可将4位串行输入数据全部串行输入到寄存器内,再经过()个CP可以在串行输出端依次输出该4位数据。
四、解答题:
(1)JK触发器组成图所示电路。
分析该电路是几进制计数器?画出电路的状态转换图。
(2)D触发器组成的同步计数电路如图所示。
分析电路功能,画出电路的状态转换图。
说明电路的特点是什么。
(3)试分析图的计数器在M=1和M=0时各为几进制。
(4)分析图给出的电路,说明这是多少进制的计数器,两片之间多少进制。
74LS161的功能表见题5.10。
(5)试用JK触发器和门电路设计一个同步七进制加法计数器,并检查能否自启动。
(6)试用上升沿触发的D触发器和与非门设计一个自然态序四进制同步计数器。
(7)分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。
(8)图(a)所示电路由计数器和组合电路两部分组成,测得在CP作用下计数器3个输出端A、B、C的波形及组合电路的输出端P的波形如图(b)所示。
①计数器是几进制的?属加法计数器还是减法计数器?(以C为高位)
②根据波形图(b)设计图(a)中的组合电路,实现P的功能。
列出真值表,用卡诺图化简法得到最简与或式,然后用尽量少的与非门实现该电路。
(9)试分析图题所示的计数器电路说明是几进制计数器。
(10)用同步置数法将集成计数器7416l连接成下列计数器,并画出状态图:
①九进制计数器;
②十二进制计数器。
(11)采用JK触发器组成电路,得到如图所示的输出波形。
①试问需要几个触发器。
②设计该电路。
③检验该电路能否自启动。