计算机组成原理期末试卷

计算机组成原理期末试卷
计算机组成原理期末试卷

得分统计表:

请将试卷及答题纸全部交上来!!

一、选择题:(每题1分,共60分)

1.冯.诺伊曼机工作方式的基本特点是。

A.机器以存储器为中心 B.按地址访问并顺序执行指令

C.堆栈操作 D.存储器按内容选择地址

2.存储单元是指___________。

A.存放一个字节的所有存储元集合 B.存放一个存储字的所有存储元集合

C.存放一个二进制信息位的存储元集合 D.存放一条指令的存储元集合3.微型计算机的发展通常以为技术标志。

A.操作系统 B.磁盘 C.软件 D.微处理器

4.计算机使用总线结构便于增减外设,同时。

A.减少了信息传输量

B.提高了信息的传输速度

C.减少了信息传输线的条数

5.微型计算机中控制总线提供的完整信息是。

①存储器和I/O设备的地址码②所有存储器和I/O设备的时序信号和控制信号

③来自I/O设备和存储器的响应信号

A.上述各项

B.上述①②两项

C.上述②③两项 D.上述①③两项6.所谓三总线结构的计算机是指。

A.地址线、数据线和控制线三组传输线

B.I/O总线、主存总线和DMA总线三组传输线

C.I/O总线、主存总线和系统总线三组传输线

7.以下描述PCI总线的基本概念中,正确的是。

A.PCI总线是一个与处理器时钟频率无关的高速外围总线

B.PCI总线需要人工方式与系统配置

C.系统中只允许一条PCI总线

8.某一RAM芯片,其容量为32K×8位,除电源和接地端外,该芯片出线最少数目是

A. 23

B. 25

C.26 D.40

9.一个四体并行低位交叉存储器,每个模块的容量为64K×32位,存储周期为200ns,在下述说法中____是正确的。

A.在200ns内,存储器能向CPU提供256位二进制信息

B.在200ns内,存储器能向CPU提供128位二进制信息

C.在200ns内,每个模块能向CPU提供64位二进制信息

10.某计算机字长是32位,它的存储容量是64KB,按字编址,它的寻址范围是。

A.16KB B.16K C.32K D.32KB

11.Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作。

A.直接映像 B.全相联映像 C.组相联映像

12.和辅存相比,主存的特点是。

A.容量小,速度快,成本高

B.容量小,速度快,成本低

C.容量大,速度快,成本高

13.采用虚拟存储器的目的是。

A.提高主存的速度 B.扩大辅存的存取空间 C.扩大存储器的寻址空间

14.在磁表面存储器的记录方式中,。

A.不归零制和归零制的记录密度是一样的

B.不归零的记录方式中不需要同步信号,故记录密度比归零制高

C.不归零记录方式由于磁头线圈中始终有电流,因此抗干扰性能好

15.磁盘转速提高一倍,则。

A.平均查找时间缩小一半

B.其存取速度也提高一倍

C.不影响查找时间

16.中断向量地址是______。

A.子程序入口地址 B.中断服务程序入口地址 C.中断服务程序入口地址的地址

17.DMA方式中,周期窃取是窃取一个_______。

A.存取周期 B.指令周期 C.CPU周期 D.总线周期

专业:计算机科学与

技术课程名称:计算机组成

原理

学分:

3.5

试卷编号

(A)

课程编号:133102 考试方式:闭卷考试时间:

120

分钟拟卷人(签字):拟卷日期:审核人(签字):

18.以下叙述是正确的。

A.外部设备一旦发出中断请求,便立即得到CPU的响应。

B.外部设备一旦发出中断请求,CPU应立即响应。

C.中断方式一般用于处理随机出现的服务请求。

19.I/O与主机交换信息的方式中,DMA方式的特点是_________________ A.CPU与设备串行工作,传送与主程序串行工作

B.CPU与设备并行工作,传送与主程序串行工作

C.CPU与设备并行工作,传送与主程序并行工作

20.通道对CPU的请求形式是________。

A.中断B.通道命令C.跳转指令D.自陷

21.I/O编址方式通常可分统一编址和不统一编址,。

A. 统一编址是将I/O地址看作是存储器地址的一部分,可用专门的I/O指令对设备进行访问。

B.不统一编址是指I/O地址和存储器地址是分开的,所以对I/O访问必须有专门的I/O指令。

C.统一编址是指I/O地址和存储器地址是分开的,所以可用访存指令实现CPU 对设备的访问。

22.下列叙述中正确是_______________

A. 程序中断方式和DMA方式中实现数据传送都需要中断请求

B.程序中断方式中有中断请求,DMA方式中没有中断请求

C.程序中断方式和DMA方式中都有中断请求,但目的不同

23.若一个8位组成的字符至少需要10位来传送,这是_________传送方式。

A.同步 B.异步 C.并联 D.混合

24.设寄存器内容为10000000,若它等于-128,则为。

A.原码 B.反码 C.补码 D.移码

25.下列数中最大的数为。

A.(10010101)2 B.(227)8 C.(96)16 D.(150)10

26.设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-27,寄存器内容为。

A.27H B.9BH C.E5H D.E3H

27.设机器字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得,算术右移一位得。

A.F4H EDH B.B4H 6DH C.F4H 9DH D.B5H EDH 28.浮点数的表示范围和精度取决于。

A.阶码的位数和尾数的机器数形式 B.阶码的机器数形式和尾数的位数C.阶码的位数和尾数的位数 D.阶码的机器数形式和尾数的机器数形式

29.采用规格化的浮点数是为了。

A.增加数据的表示范围 B.增加数据的表示精度

C.防止运算时数据溢出 D.方便浮点运算

30.在定点补码运算器中,若采用双符号位,当时表示结果溢出。

A.双符号位相同 B.双符号位不同

C.两个正数相加 D.两个负数相加

31.一地址指令中,为完成两个数的算术运算,除地址译码指明的一个操作数外,另一个数常采用。

A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式 D.寄存器寻址方式

32.寄存器间接寻址方式中,操作数在中。

A.通用寄存器B.堆栈C.主存单元

33.采用基址寻址可扩大寻址范围且。

A.基址寄存器内容由操作系统确定, 在程序执行过程中不可变

B.基址寄存器内容由用户确定,在程序执行过程中不可变

C.基址寄存器内容由操作系统确定, 在程序执行过程中可变

34.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元,如果进栈操作的动作顺序是(A)→Msp,(SP)-1→SP,那么出栈操作的动作顺序应为。

A.(Msp)→A,(SP)+1→SP B.(SP)+1→SP,(Msp)→A C.(SP)-1→SP,(Msp)→A

35.设变址寄存器为X,形式地址为D,某机具有先变址再间址的寻址方式,则这种寻址方式的有效地址为。

A.EA=(X)+D B.EA=(A)+(D)C.EA=((X)+D)

36.扩展操作码是_ __

A.操作码字段以外的辅助操作字段的代码B.指令格式中不同字段设置的操作码

C.一种指令优化技术,即让操作码的长度随数地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度

37.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示),若CPU每当从存储器取出一个字节,即自动完成(PC)+1→PC。设当前PC的内容为2000H,要求转移到2008H地址,则该转移指令第二字节的内容为_ __。

A.08H B.06H C.0AH

38.若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数87654321H按字节地址有小到大依次存为____。

A.12345678 B.78563412 C.21436587

39.设机器字长为16位,存储器按字节编址,设PC的当前为1000H,当读取一条双字长指令后,PC值为。

A.1001HB.1002HC.1004H

40.指令系统中采用不同寻址方式的主要目的是。

A.简化指令B.提高访存速度C.缩短指令字长,扩大寻址空间,提高编程灵活性

41.在一地址格式的指令中,下列是正确的。

A.仅有一个操作数,其地址由指令的地址码提供

B.可能有一个操作数,也可能有两个操作数

C.一定有两个操作数,另一个是隐含的

42.__ _便于处理数组问题

A.间接寻址B.相对寻址C.基址寻址D.变址寻址

43.指令周期是_____。

A.CPU操作一条指令的时间B.CPU从主存取出一条指令的时间

C.CPU从主存取出一条指令加上执行这条指令的时间

44.中断标志触发器用于_____。

A.向CPU发中断请求B.指示CPU是否进入中断周期C.开放或关闭中断周期

45.向量中断是______。

A.外设提出中断B.由硬件形成中断服务程序入口地址

C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

46.程序计数器的位数取决于_______。

A.存储器的容量 B.机器字长 C.指令字长

47.某机有四级中断,优先级从高到低为1,2,3,4。若将优先级顺序修改,改后1级中断的屏蔽字为1011,2级中断的屏蔽字为1111,3级中断的屏蔽字为0011,4级中断的屏蔽字为0001,则修改后的优先顺序从高到低为_____。

A.1,3,4,2 B.1,2,4,3 C.2,1,3,4

48.超标量流水技术____

A.缩短原来流水线的处理器周期B.在每个时钟周期内同时并发多条指令

C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令

49.中断周期前是______,中断周期后是_______。

A.执行周期,取指周期B.取指周期,执行周期C.间指周期,执行周

50.由于CPU内部操作的速度较快,而CPU访问一次存储

器的时间较长,因此机器周期通常由____来确定。

A.指令周期B.存取周期C.间址周期51.以下叙述中错误的是______。

A.指令周期的第一个操作是取指令B.取指令操作是控制器自动进行的C.为了进行取指令操作,控制器需要得到相应的指令52.在单总线结构的CPU中,连接在总线上的多个部件_____。

A.某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据

B.某一时刻只有一个可以向总线发送数据,但可以多个同时从总线接收数据C.可以多个同时向总线发送数据,并且可以有多个同时从总线接收数据53.在微程序控制器中,机器指令与微指令的关系是。

A.每一条机器指令由一条微指令来执行

B.每一条机器指令由若干条微指令组成的微程序来解释执行

C.若干条机器指令组成的程序可由一个微程序来执行

54.在微指令的控制方式中,若微指令命令个数已确定,则

A.直接控制方式和编码控制方式不影响微指令的长度

B.直接控制方式的微指令字长比编码控制方式的微指令字长短

C.编码控制方式的微指令字长比直接控制方式的微指令字长短

55.将微程序存储在EPROM中的控制器是控制器。

A.静态微程序B.毫微程序C.动态微程序

56.在计数器定时查询方式下,若计数从0开始,则。

A.设备号小的优先级高

B.每个设备使用的机会相等

C.设备号大的优先级高

57.在各种异步通信方式中,速度最快。

A.全互锁

B.半互锁

C.不互锁

58.总线中数据信号和地址信号分别用一组线路传输,这种传输方式称为。

A.串行传输

B.并行传输

C.复用传输

59.在下列说法中_____是错误的

A. 计算机的速度完全取决于主频

B. 计算机的速度不完全取决于主频

C. 计算机的速度与主频、机器周期内平均含时钟周期数及机器的平均指令执行速度有关

60.下列叙述中是正确的。

A.水平型微指令能充分利用数据通路的并行结构

B.微处理器的程序称为微程序

C.多字节指令可加快取指令的速度

二、简答题(每题4分,共20分)

1.如何理解计算机体系结构和计算机组成?

2.什么是总线判优?为什么需要总线判优?

3.什么是“程序访问的局部性”?存储系统中哪一级采用了程序访问的局部性原

理?

4.I/O 指令和通道指令有何区别?

5.画出微程序控制单元的组成框图,根据一条机器指令处理过程,说明其工作原理。

三、综合题(3小题,共20分)

1.(本题5分)设x=0.111111,y=-0.111001,用原码两位乘求

x ·y=? 2.(本题5分)已知:x=-0.1011,y=+0.1101,用补码一位除求x/y=?

3.(本题10分)设CPU 有16根地址线,8根数据线,并用MREQ 作访存控制信号(低电平有效),

现有下列存储芯片:RAM :1K ×4位;2K ×8位;4K ×8位;

ROM :2K ×8位;4K ×4位;8K ×8位

还有74LS138译码器(如下图所示)和各种门电路(门电路自定)。要求主存的地址空间满足下述条件:最小4K 地址为系统程序区,4096~16383地址范围为用户程序区。 要求:(1)根据地址范围的容量及其在计算机系统中的作用,确定存储芯片的种类及数量;

(2)根据题目的地址范围写出相应的二进制地址码;

(3)画出CPU 与存储芯片的连接图。

B A G G G 221,,为控制端

C ,B ,A 为变量输入端

70Y Y 为变量输出端

得分

阅卷人

说明:请将答案写在答题纸上,写在试卷上无效!!

请将试卷及答题纸全部交上来!!

一、选择题:(每题1分,共60分)

1. 下列

不属于系统程序。

A.数据库系统 B.操作系统 C.编译程序 D .编辑程序 2. 存储字是指 。

A .存放在一个存储单元中二进制代码组合

B .存放在一个存储单元中二进制代码位数

C .存储单元的集合

D .机器指令

3. ENIAC 所用的主要元件是 。

A.集成电路 B.晶体管 C.电子管 D .以上各项都不对 4. 变址寻址和基址寻址的有效地址形成方式类似,但是 。 A .变址寄存器的内容在程序执行过程中是不可变的

B .在程序执行过程中,变址寄存器、基址寄存器的内容都是可变的

C .在程序执行过程中,变址寄存器的内容可变.基址寄存器的内容都是不可变 5. 在单总线结构的CPU 中,连接在总线上的多个部件______。

A .某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据

B .某一时刻只有一个可以向总线发送数据,但可以多个同时从总线接收数据

C .可以多个同时向总线发送数据,并且可以有多个同时从总线接收数据 6. 总线中地址线的作用是 。

A.只用于选择存储器单元

B.由设备向主机提供地址

C.用于选择指定存储器单元和I/O 设备接口电路的地址

7. 不同的信号共用一组信号线,分时传送,这种总线传输方式是 传输。

A.猝发

B.并用

C.复用

8. 三种集中式总线控制中, 方式对电路故障最敏感。

A.链式查询

B.计数器定时查询

C.独立请求

9. 某计算机字长是 16位,它的存储容量是1MB ,按字编址,它的寻址范围

是 。

A.512K

B.1M

C.512KB

D.1MB

10. 某一RAM 芯片,其容量为512×8位,除电源和接地端外,该芯片出线最少数

目是 。

A.21

B.17

C.19

11. 可编程的只读存储器 。

A .不一定是可改写的

B .一定是可改写的

C .一定是不可改写的 12. 活动头磁盘存储器的寻道时间通常是指 。

A.最大寻道时间

B.最大寻道时间和最小寻道时间的平均值

C.最大寻道时间和最小寻道时间之和

13. 采用四体并行低位交叉存储器,设每个体的存储容量为32K ×16位,存储周

期为400ns ,在下述说法中 是正确的。

A.在0.1微秒内,存储器可向CPU 提供64位二进制信息

B.在0.1微秒内,每个体可向CPU 提供16位二进制信息

C.在0.4微秒内,存储器可向CPU 提供64位二进制信息 14. 常用的虚拟存储器寻址系统由______两级存储器组成。

A. 主存——辅存

B. Cache ——主存

C. Cache ——辅存 15. 磁盘上的磁道是________。

A. 记录密度不同的同心圆

B. 记录密度相同的同心圆

C. 一条阿基米德螺线

16. 在下列磁性材料组成的存储器件中,________不属于辅助存储器。

A. 磁盘

B. 磁芯

C. 磁带

D. 磁鼓

E. 光盘

17. 在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,

则 。

A.设备号小的优先级高

B.每个设备使用的机会相等

C.设备号大的优先级高

专业:计算机科学与技术 课程名称:计算机组成原理 学分:3.5 试卷编号

(B )

课程编号: 133102 考试方式: 闭卷 考试时间: 120

分钟

拟卷人(签字): 拟卷日期: 审核人(签字):

18.中断发生时,程序计数器内容的保护和更新,是由___ __完成的。

A.硬件自动 B.栈指令和转移指令 C.存指令

19.采用DMA方式传送数据时,每传送一个数据要占用______的时间。

A.一个指令周期 B.一个机器周期 C.一个存储周期

20.周期挪用(窃取)方式常用于_______中。

A.直接存储器存取方式的输入输出 B.直接程序传送的输入输出

C.程序中断方式的输入输出

21.通道程序是由_______组成。

A.I/O指令

B.通道控制字(或称通道指令)

C.通道状态字

22.某计算机的I/O设备采用异步串行传送方式传送字符信息,字符信息的格式为:一位起始位、七位数据位、一位检验位、一位停止位。若要求每秒钟传送480个字符,那么I/O设备的数据传送速率为_______bps(位/秒)。

A.1200 B.4800 C.9600

23.I/O与主机交换信息的方式中,中断方式的特点是________。

A.CPU与设备串行工作,传送与主程序串行工作

B.CPU与设备并行工作,传送与主程序串行工作

C.CPU与设备并行工作,传送与主程序并行工作

24.CPU程序和通道程序可以并行执行,并通过________实现彼此的通信和同步。

A.I/O指令 B.I/O中断 C.I/O指令和I/O中断 D.操作员干预25.I/O的编址方式采用统一编址时,存储单元和I/O设备是靠________来区分的。

A.不同的地址线 B.不同的地址码 C.不同的控制线

26.下列数中最小的数为。

A.(101001)2 B.(52)8 C.(2B)16 D.(34)10

27.对真值0表示形式唯一的机器数是。

A.原码B.补码和移码C.反码 D.以上都不对

28.[x]补=11.000000,它代表的真值是。

A.+3 B.0 C.-64 D.-1

29.设机器字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得,算术右移一位得。

A.F4H EDH B.B5H EDH C.F4H 9DH D.B4H 6DH 30.ALU属于。

A.时序电路B.组合逻辑电路C.控制器D.寄存器

31.设浮点数的基数为4,尾数用原码表示,则以下是规格化的数。

A.1.001101B.0.001101C.1.011011 D.0.000010

32.在浮点机中是隐含的。

A.阶码B.数符C.尾数D.基数

33.寄存器间接寻址方式中,操作数在中。

A.通用寄存器B.堆栈C.主存单元

34.基址寻址方式中,操作数的有效地址是。

A.基址寄存器内容加上形式地址(位移量) B.程序计数器内容加上形式地址

C.变址寄存器内容加上形式地址

35.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元,如果进栈操作的动作顺序是(SP)-1→SP,(A)→Msp,那么出栈操作的动作顺序为。

A.(Msp)→A,(SP)+1→SP B.(SP)+1→SP,(Msp)→A C.(SP)-1→SP,(Msp)→A

36.程序控制类指令的功能是。

A.进行主存和CPU之间的数据传送B.进行CPU和设备之间的数据传送

C.改变程序执行的顺序

37.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示),若CPU每当从存储器取出一个字节,即自动完成(PC)+1→PC。设当前PC的内容为2007H,要求转移到2000H地址,则该转移指令第二字节的内容为_____。

A.F5H B.F7H C.09H D.0A H

38.为了缩短指令中地址码的位数,应采用_____寻址。

A.立即数B.寄存器C.直接

39.转移指令的主要操作是。

A.改变程序计数器PC的值B.改变地址寄存器的值

C.改变程序计数器的值和堆栈指针SP的值

40._____对于实现程序浮动提供了较好的支持。

A.间接寻址B.变址寻址C.相对寻址D.直接寻址

41.控制器的全部功能是_ _。

A.产生时序信号B.从主存取出指令并完成指令操作译码

C.从主存取出指令、分析指令并产生有关的操作控制信号

42.允许中断触发器用于______。

A.向CPU发中断请求B.指示正有中断在进行C.开放或关闭中断系统43.隐指令是指______。

A.操作数隐含在操作码中的指令B.在一个机器中期里完成全部操作的指令

C.指令系统中没有的指令

44.中断向量可提供_______。

A.被选中设备的地址B.传送数据的起始地址C.中断服务程序入口地址

45.指令寄存器的位数取决于_______。

A.存储器的容量B.指令字长C.机器字长

46.程序计数器PC属于___ __。

A.运算器B.控制器C.存储器

47.CPU中的译码器主要用于______。

A.地址译码B.指令译码C.选择多路数据至ALU

48.超流水线技术是__ _。

A.缩短原来流水线的处理器周期B.在每个时钟周期内同时并发多条指令

C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令49.CPU响应中断的时间是_ ___。

A.中断源提出请求B.取指周期结束C.执行周期结束

50.由编译程序将多条指令组合成一条指令,这种技术称做____。

A.超标量技术B.超流水线技术C.超长指令字技术

51.计算机操作的最小单位时间是_ ___。

B.指令周期C.CPU周期D.存取周期

52.直接寻址的无条件转移指令功能是将指令中的地址码送

入_____。

A.PC B.地址寄存器C.累加器

53.计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用__ _

控制方式。

A.延长机器周期内节拍数的B.异步

C.中央与局部控制相结合的D.同步

54.下列说法中______是正确的。

A.加法指令的执行周期一定要访存B.加法指令的执行周期一定不访存

C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存

55.微指令执行的顺序控制问题、实际上是如何确定下一条微指令地址的问题,

通常用的一种方法是断定方式,其基本思想是。

A.程序计数器来产生后继微指令地址

B.在指令中指定一个专门字段来产生后继微指令地址

C.由设计者在微指令代码中指定,或者由设计者指定的判别测试字段控制产

生后继微指令地址

56.在微程序控制器中,控制部件向执行部件发出的某个控制信号称为。

A.微指令B.微操作C.微命令

57.微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制方式

是。

A.字段直接编码B.直接编码C.混合编码、

58.水平型微指令的特点是__ ___。

A.一次可以完成多个操作B.微指令的操作控制字段不进行编码C.微指

令的格式简短

59.微程序放在___ __中。

A.存储器控制器

B.控制存储器

C.主存储器 D.CPU

60.存放欲执行指令的寄存器是_____。

A.MAR B.PC C.MDA D.IR

二、问答题(每题4分,共20分)

1.写出英语缩写的全称:PC、IR、ACC、MQ ?

2.什么是存储密度?什么是数据传输率?

3.DMA方式的主要特点是什么?DMA接口电路中应设置哪些硬件?

4.中断周期前和中断周期后各是CPU的什么工作周期?中断周期完成什么操

作?

5.试比较静态RAM和动态RAM.

三、综合题(3小题,共20分)

1.(本题5分)设x=0.110111,y=-0.111011,用原码两位乘求x·y=?

2.(本题5分)设磁盘组有5个盘片,每片有两个记录面;存储区域内直径

22厘米;外直径33厘米;道密度为40位/厘米,转速为2400rpm(转/分)。试

问:

(1)共有多少个存储面可用?

(2)共有多少柱面?

(3)盘组总存储容量是多少?

(4)数据传输率是多少?

3. (本题10分)设CPU 有16根地址线,8根数据线,并用MREQ 作访存控制信号(低电平有效),用WR 作读/写控制信号(高电平为读,低电平为写)。 现有下列存储芯片:RAM :1K ×4位;4K ×8位;8K ×8位; ROM :2K ×8位;4K ×8位;8K ×8位 还有74LS138译码器(如下图所示)和各种门电路(门电路自选)。画出CPU 与存储器的连接图,要求主存的地址空间满足下述条件:最小8K 地址为系统程序区,与其相邻的16K 地址为用户程序区,最大4K 地址空间为系统程序工作区。 要求:(1)根据题目的地址范围写出相应的二进制地址码。

(2)根据地址范围的容量及其在计算机系统中的作用,确定存储芯片的种类及片数。

(3)分配CPU 地址线。

(4)画出CPU 与存储芯片的连接图。

B A G G G 221,,为控制端

C ,B ,A 为变量输入端

70Y Y 为变量输出端

得分统计表:

请将试卷及答题纸全部交上来!!

一、选择题:(每题1分,共60分)

1. 下列数中最小的数是 。 A .(101001)2 B .(52)8 C .(2B )16 D .(34)10

2. 某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范

围是 。

A .-127~127

B .-128~128

C .-128~127

D .-127~128 3. 在定点机中执行算术运算时会产生溢出,其原因是 。

A .主存容量不够

B .运算结果无法表示

C .操作数地址过大

D .以上都对

4. 计算机中表示地址时,采用 。

A .原码

B .补码

C .反码

D .无符号数 5. 在浮点机中 是隐含的。

A .阶码

B .数符

C .尾数

D .基数

6. 在补码定点加减运算中,无论采用单符号位还是双符号位,必须有溢出判断电

路,它一般 用 实现。

A .与非门

B .或非门

C .异或门

D .与或非门 7. 完整的计算机系统应包括 。

A .运算器、存储器、控制器

B .外部设备和主机

C .主机和使用程序

D .配套的硬件设备和软件系统

专业:计算机科学与技术 课程名称:计算机组成原理 学分:3.5 试卷编号

(C )

课程编号: 133102 考试方式: 闭卷 考试时间: 120 分钟 拟卷人(签字): 拟卷日期: 2006-12-5

审核人(签字):

题号 一 二 三 四 五 六 七 八 九 十 总

分 得

得分

阅卷人

8.可区分存储单元中存放的是指令还是数据。

A.存储器B.运算器C.控制器D.用户

9.指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式可以实现_ _。

A.程序浮动B.程序的无条件转移和浮动C.程序的条件转移和无条件浮动

10.一条指令中包含的信息有_____

A.操作码,控制码B.操作码,向量地址C.操作码,地址码

11.在指令格式设计中,采用扩展操作码的目的是______。

A.增加指令长度B.增加寻址空间C.增加指令数量12.子程序调用指令完整的功能是。

A.改变程序计数器PC的值B.改变地址寄存器的值

C.改变程序计数器的值和堆栈指针SP的值

13.子程序返回指令完整的功能是。

A.改变程序计数器的值B.改变堆栈指针SP的值C.从堆栈中恢复程序计数器的值

14.下列是错误的。

A.为了充分利用存储器空间,指令的长度通常可取字节的整数倍

B.一地址指令是固定长度的指令C.单字长指令可加快取指令的速度

15.在下列寻址方式中,_____寻址方式需要先计算,再访问主存

A.立即B.变址C.间接

16.CPU是指______。

A.控制器B.运算器和控制器C.运算器、控制器和主存

17.CPU响应中断的时间是_______。

A.一条指令执行结束B.外设提出中断C.取指周期结束

18.响应中断请求的条件是_______。

A.外设提出中断B.外设工作完成和系统允许时

C.外设工作完成和中断标记触发器为“1”时

19.在中断周期中,由_______将允许中断触发器置“0”。

A.关中断指令B.中断隐指令C.开中断指令

20.CPU中的通用寄存器位数取决于_______。

A.存储器的容量B.指令的长度C.机器字长

21.CPU不包括_____。

A.地址寄存器B.指令寄存器IR C.地址译码器

22.与具有N个并行部件的处理器相比,一个N段流水处理器______。

A.具备同等水平的吞吐能力B.不具备同等水平的吞吐能力

C.吞吐能力大于前者的吞吐能力

23.CPU中的通用寄存器______。

A.只能存放数据,不能存放地址B.可以存放数据和地址

C.可以存放数据和地址,还可以代替指令寄存器

24.在CPU的寄存器中,____对用户是完全透明的。

A.程序计数器B.指令寄存器C.状态寄存器

25.在下列说法中_____是错误的。

A. 计算机的速度完全取决于主频

B. 计算机的速度不完全取决于主频

C. 计算机的速度与主频、机器周期内平均含时钟周期数及机器的平均指令执行速度有关

26.取指令操作之后,程序计数器中存放的是_____。

A. 当前指令的地址

B. 程序中指令的数量

C. 下一条指令的地址

27.取指令操作__ __。

A. 受上一条指令的操作码控制

B. 受当前指令的操作码控制

C. 是控制器固有的功能,无需在操作码的控制下完成

28.在单总线结构的CPU中_____

A . ALU的两个输入端都可以与总线相连

B. ALU的一个输入端与总线连,其输入端也可与总线相连

C. ALU只能有一个输入端与总线连,其输入端需通过暂存器与总线相连

29.存储字长是指__________。

A.存放在一个存储单元中的二进制代码组合

B.存放在一个存储单元中的二进制代码位数

C.存储单元的个数D.机器指令的位数

30.将汇编语言翻译成机器语言需要借助于__________。

A.编译程序 B.编辑程序C.汇编程序 D.连接程序

31.在CPU中跟踪指令后继地址的寄存器是_______。

A.MAR

B.IR

C.PC

D.MDR

32.计算机使用总线结构的主要优点是便于实现积木化,缺点是。

A. 地址信息、数据信息和控制信息不能同时出现

B. 地址信息和数据信息不能同时出现

C. 两种信息源的代码在总线中不能同时传送

33.在独立请求方式下,若N个设备,则。

A.有一个总线请求信号和一个总线响应信号

B.有N个总线请求信号和N个总线响应信号

C.有一个总线请求信号和N个总线响应信号

34.系统总线中的数据线、地址线和控制线是根据来划分的。

A.总线所处的位置

B.总线的传输方向

C.总线传输的内容

35.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,

CPU再恢复工作,这种情况称为。

A.停止CPU访问主存

B.周期挪用

C. DMA与CPU交替访问

36.在同步通信中,一个总线周期的传输过程是。

A.先传送数据,再传输地址

B.先传送地址,再传输数据

C.只传输数据

37.总线的异步通信方式。

A.不采用时钟信号,只采用握手信号

B.既采用时钟信号,又采用握手信号

C.既不采用时钟信号,又不采用握手信号

38.和辅存相比,主存的特点是。

A.容量小,速度快,成本高

B.容量小,速度快,成本低

C.容量大,速度快,成本高

39.某计算机字长是16位,它的存储容量是64KB,按字编址,它的寻址范围

是。

A.64K

B.32KB

C.32K

40.某一RAM芯片,其容量为128K×16位,除电源和接地端外,该芯片出线最少

数目是。

A.33

B.35

C.25

41.活动头磁盘存储中,信息写入或读出磁盘是进行的。

A.并行方式B.串行方式C.串并方式

42.采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存储周期

为400ns,在下述说法中正确的是。

A.在400ns内,存储器可向CPU提供128位二进制信息

B.在100ns内,每个体可向CPU提供128位二进制信息

C.在400ns内,存储器可向CPU提供256位二进制信息

43.程序员编程所用的地址叫做______。

A. 逻辑地址

B. 物理地址

C. 真实地址

44.在中断响应周期,置“0”允许中断触发器是由______完成的。

A. 硬件自动

B. 程序员在编制中断程序时设置的

C. 关中断指令

45.中断服务程序的最后一条指令是_____________

A.转移指令B.出栈指令C.中断返回指令

46.鼠标器适合于用___________方式实现输入

A.程序查询B.中断C.DMA

47.在CPU的寄存器中,__ __对用户是完全透明的。

A.程序计数器B.指令寄存器C.状态寄存器

48.异步控制常用于__ __。

A. CPU访问外围设备时

B. 微程序控制器中

C. 微型机的CPU控制中

49.在下列说法中_____是错误的。

A. 计算机的速度完全取决于主频

B. 计算机的速度不完全取决于主频

C. 计算机的速度与主频、机器周期内平均含时钟周期数及机器的平均指令执行速度有关

50.在取指令操作之后,程序计数器中存放的是_____。

A. 当前指令的地址

B. 程序中指令的数量

C. 下一条指令的地址

51.取指令操作_ ___。

A. 受上一条指令的操作码控制

B. 受当前指令的操作码控制

C. 是控制器固有的功能,无需在操作码的控制下完成

52.在间址周期中,____。

A 所有指令的间址操作都是相同的

B 凡是存储器间接寻址的指令,它们的操作都是相同

C 对于存储器间接寻址与寄存器间接寻址的指令,它们的操作是不相同的

53.在微指令控制器中,微指令的控制方式可采用直接控制和编码控制两种,在微

操作命令个数相同和前提下,。

A.两种控制方式的微指令位数一样B.隐式编码的微指令位数多于显式编码的微指令位数

C.直接控制方式的微指令位数最长

54.下列叙述中是正确的。

A.水平型微指令能充分利用数据通路的并行结构B.微处理器的程序称为微程序

C.多字节指令可加快取指令的速度

55.下列叙述中是正确的。

A.控制器产生的所有控制信号称为微指令B.微程序控制器比硬连线控制器更加灵活

C.微处理器的程序称微程序

56.以硬连线方式构成的控制器又称为_____控制器

A.组合逻辑型

B.存储逻辑型

C.微程序型

57.将微程序存储在ROM中不加修改的控制器属于_______

A.动态微程序控制器

B.静态微程序控制器

C.PLA控制器

58.以下叙述中是正确的。

A.RISC机一定采用流水技术

B.采用流水技术的机器一定是RISC机

C.CISC机一定不采用流水技术

59.下列不属于设计微指令结构时所追求的目标。

A.增大控制存储器的容量

B.提高微程序的执行速度

C.缩短微指令的长度

60.在微指令的编码方式中,在微命令数相同的情况下______。

A.直接编码和字段直接编码不影响微指令字长

B.直接编码的微指令比字段直接编码的微指令长

C.字段直接编码的微指令比直接编码的微指令长

二、问答题(每题4分,共20分)

1.解释下列概念(1)总线(2)系统总线(3)通信总线(4)总线主设备

2.什么是指令周期、机器周期和时钟周期?三者有何关系?

3.什么是快速缓冲存储器,它与主存有什么关系?

4.DMA方式与通道方式有何不同?

5.I/O的的编址方式有几种?各有何特点?

三、综合题(3小题,共20分)

1.(本题5分)设x=0.110111,y=-0.111011,用原码一位乘求x·y=?2.(本题5分)设磁盘组有6个盘片,每片有两个记录面;存储区域内直径22厘米;外直径33厘米;道密度为40位/厘米,转速为2400rpm(转/分)。

试问:

(1)共有多少个存储面可用?

(2)共有多少柱面?

(3)盘组总存储容量是多少?

(4)数据传输率是多少?

3.(本题10分)设CPU有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片:

RAM:1K×4位;4K×8位;8K×8位;

ROM:2K×8位;4K×8位;8K×8位

还有74LS138译码器(如下图所示)和各种门电路(门电路自选)。画出CPU与存储器的连接图。

要求:(1)主存地址空间分配:6000H~67FFH为系统程序区;6800H~6BFFH 为用户程序区。

(2)合理选用上述存储芯片,说明各选几片?

(3)详细画出存储芯片的片选逻辑图。

B

A

G

G

G

2

2

1

,

,为控制端

C,B,A为变量输入端

7

Y

Y 为变量输出端

得分阅卷人

得分阅卷人

计算机组成原理样题(无答案)

计算机组成原理往年样题 一、选择题(共15分,每空1分) 1. 计算机中有关ALU的描述,_ _是正确的。 A.只做算术运算,不做逻辑运算 B.只做加法 C.能存放运算结果 D.以上答案都不对 2. 某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线的数目分别为_ ____。 A.64,16 B. 16,64 C. 64,8 D. 16,16 3. 将变址寄存器的内容与指令地址码给出的位移量之和作为操作数地址或转移地址的 寻址方式称为__ ____寻址。 A.寄存器间接 B.变址 C.基址 D.相对 4. 主存贮器和CPU之间增加cache的目的是__ ___。 A. 解决CPU和主存之间的速度匹配问题 B. 扩大主存贮器容量 C. 扩大CPU中通用寄存器的数量 D. 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 5. 存储字长是指____。 A. 存放在一个存储单元中的二进制代码组合 B. 存放在一个存储单元中的二进制代码位数 C. 存储单元的个数 D. 机器指令的位数 6. 寄存器间接寻址方式中,操作数处在____。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7. 微程序控制器中,机器指令与微指令的关系是____。 A. 每一条机器指令由一条微指令来执行 B. 每一条机器指令由一段微指令编写的微程序来解释执行 C. 每一条机器指令组成的程序可由一条微指令来执行 D. 一条微指令由若干条机器指令组成 8. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是_ ____。

A.11001011 B.11010110 C.11000001 D.11001001 9. 若用GB作计算机主存容量的计量单位,1GB等于_ ____字节。 A.210 B.220 C.230 D.240 10. DRAM与SRAM相比,_ ____特点是不正确的。 A.集成度高 B.成本低 C.速度快 D.需要刷新 11. 微指令编译法中,控制字段每位代表一个微命令时,采用的是。 A.直接控制法 B. 字段直接编译法 C. 字段间接编译法 D. 常数源字段 12. 有关cache存储器的叙述是错误的。 A. 它介于CPU与主存之间 B. 它保存的字块是主存相应字块的一个副本 C.它的每一块要有一个标记指明其映像的主存块号 D.它的全部管理通过硬、软件系统实现 13. 有关流水线的叙述中,不正确的是。 A.流水线计算机中,一条指令执行过程分成时间上大致相等的几个阶段 B.同一条指令的不同阶段由计算机不同的部件同时执行着 C. 流水线的级数就等于指令所分的阶段数 D. 不同指令的不同阶段由计算机不同的部件重叠执行着 14. 与水平微指令相比,下面属于垂直微指令特点的是。 A.并行操作能力强 B. 只完成一、两个微操作 C. 用户难以掌握 D. 微指令字长较长,微程序短 15. 按连接部件不同划分,__ ____是指CPU、主存、I/O设备各大部件之间的信息传输 线。 A. 片内总线 B. 系统总线 C. 通信总线 D. 测控总线 二、选择题(共20分,每小题1分) 1. 将下列不同进制数等式填写完整。 (1011.1)2=( )10,(21.8)16 =( )10 ,(11.25)10=( )16, (23/32)10=( )2,(23.75)10 =( )2 2. 设计算机字长8位,请正确填写下列等式。 X=-15/128,[X]补= (定点小数),[X]反=00110110 [X]移=

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理样卷及参考答案

题号一二三四合计 分数 阅卷人 一、单选题(每题2分,共30分) 1 冯.诺依曼计算机结构的核心思想是:_____ 。 A 二进制运算 B 有存储信息的功能C运算速度快 D 存储程序控制 2 计算机硬件能够直接执行的只有_____ 。 A 机器语言 B 汇编语言 C 机器语言和汇编语言 D 各种高级语言 3 零的原码可以用哪个代码来表示:_____ 。 A 11111111 B 10000000 C 01111111 D 1100000 4 某数在计算机中用8421码表示为0111 1000 1001 ,其真值为_____。 A 789 B 789H C 1929 D 11110001001B 5目前在小型和微型计算机里最普遍采用的字符编码是_____。 A BCD码 B 十六进制代码 C AS CⅠⅠ码 D海明码

6 当-1<x<0时,【x】原=:______。 A 1-x B x C 2+x D (2-2-n) -︱x ︳ 7 执行一条一地址的加法指令需要访问主存______次。 A 1 B 2 C 3 D 4 8 在寄存器间接寻址中,操作数应在______中。 A 寄存器 B 堆栈栈顶 C 累加器 D 主存单元 9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______。 A 门电路的级延迟 B 元器件速度C进位传递延迟 D 各位加法器速度的不同 10 运算器虽由许多部件组成,但核心部件是______。 A 算术逻辑运算单元 B 多路开关 C 数据总线D累加寄存器 11在浮点数编码表示中______在机器中不出现,是隐含的。 A. 阶码 B.符号 C 尾数 D 基数

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理练习题-答案

一、填空题 1.对存储器的要求是速度快,_容量大_____,_价位低_____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件。 3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。 5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送。 6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。 7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中 8.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2^127(1-2^-23) ,最小正数为 2^-129 ,最大负数为 2^-128(-2^-1-2^-23) ,最小负数为 -2^127 。 9.某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 (均用十进制表示)。 10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。 11.设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。 13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。

计算机组成原理试题(DOC)

计算机组成原理试卷1 一、选择题(共20分,每题1分) 1.CPU响应中断的时间是_ C _____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。 2.下列说法中___c___是正确的。 A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存; C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3.垂直型微指令的特点是___c___。 A.微指令格式垂直表示;B.控制信号经过编码产生; C.采用微操作码;D.采用微指令码。 4.基址寻址方式中,操作数的有效地址是___A___。 A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。 5.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。 7.在运算器中不包含___D___。 A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。 8.计算机操作的最小单位时间是__A____。 A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。 9.用以指定待执行指令所在地址的是_C_____。 A.指令寄存器;B.数据计数器;C.程序计数器;pc D.累加器。 10.下列描述中____B__是正确的。 A.控制器能理解、解释并执行所有的指令及存储结果; B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C.所有的数据运算都在CPU的控制器中完成; D.以上答案都正确。 11.总线通信中的同步控制是__B____。 A.只适合于CPU控制的方式;B.由统一时序控制的方式; C.只适合于外围设备控制的方式;D.只适合于主存。 12.一个16K×32位的存储器,其地址线和数据线的总和是B______。14+32=46 A.48;B.46;C.36;D.32。 13.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是A______。1mb/2b=1024kb/2b=512k A.512K;B.1M;C.512KB;D.1MB。 14.以下__B____是错误的。(输入输出4) A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址; C.中断向量法可以提高识别中断源的速度; D.软件查询法和硬件法都能找到中断服务程序的入口地址。 15.浮点数的表示范围和精度取决于__C____ 。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理典型例题讲解

分析设计计算: 1.CPU结构如图1所示,其中有一个累加寄存器AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。 (1)标明图中四个寄存器的名称。 (2)简述指令从主存取到控制器的数据通路。 (3)简述数据在运算器和主存之间进行存/ 取访问的数据通路。 图1 解: (1)a为数据缓冲寄存器DR ,b为指令寄存器IR ,c为主存地址寄存器,d为程序计数器PC。 (2)主存M →缓冲寄存器DR →指令寄存器IR →操作控制器。 (3)存贮器读:M →缓冲寄存器DR →ALU →AC 存贮器写:AC →缓冲寄存器DR →M

2. 某机器中,配有一个ROM芯片,地址空间0000H—3FFFH。现在再用几个16K×8的芯片构成一个32K×8的RAM区域,使其地址空间为8000H—FFFFH。假设此RAM芯片有/CS和/WE信号控制端。CPU地址总线为A15—A0,数据总线为D7—D0,控制信号为R//W,MREQ(存储器请求),当且仅当MREQ 和R//W同时有效时,CPU才能对有存储器进行读(或写)。 (1)满足已知条件的存储器,画出地址码方案。 (2)画出此CPU与上述ROM芯片和RAM芯片的连接图。 解:存储器地址空间分布如图1所示,分三组,每组16K×8位。 由此可得存储器方案要点如下: (1)用两片16K*8 RAM芯片位进行串联连接,构成32K*8的RAM区域。片内地址:A0——A13,片选地址为:A14——A15; (2)译码使用2 :4 译码器; (3)用/MREQ 作为2 :4译码器使能控制端,该信号低电平(有效)时,译码器工作。 (4)CPU的R / /W信号与RAM的/WE端连接,当R // W = 1时存储器执行读操作,当R // W = 0时,存储器执行写操作。如图1 0000 3FFF 8000

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理试题库集及答案

计算机组成原理试题库集及答案

第一章计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯?诺依曼计算机的特点是什么? 解:冯?诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; 指令在存储器中顺序存放,通常自动顺序取出执行; 机器以运算器为中心(原始冯?诺依曼机)。 7. 解释下列概念: 主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。 解:P9-10 主机:是计算机硬件的主体部分,由CPU和主存储器MM合成为主机。 CPU:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的CPU内除含有运算器和控制器外还集成了CACHE)。 主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由存储体、各种逻辑部件及控制电路组成。 存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取。 存储字:一个存储单元所存二进制代码的逻辑单位。 存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。 机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。 指令字长:一条指令的二进制代码位数。 8. 解释下列英文缩写的中文含义:

计算机组成原理试卷及答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同 6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时 间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间

相关文档
最新文档