《数字电子技术(高起专)》作业考核试题与答案
高等专科学校《数字电子技术》期末考试试卷及参考答案
高等专科学校期末考试试卷及参考答案考试科目:《数字电子技术》考试时间:XXX班级:姓名:学号:注意事项:1. 考前请将密封线内填写清楚;2. 所有答案请直接答在试卷上;3.考试形式:闭卷;题号一二三四五总分得分评卷人一.选择题.(每题2分,共20分. 每小题只有一个答案)题号 1 2 3 4 5 6 7 8 9 10答案1).8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356 (B)934 (C)4712 (D)23552).n个变量可组成多少个最小项?(*知识点:最小项)(A)n (B)2n (C)2n (D)2n-13)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(** 知识点:主从结构触发器的动作特点)(A)TTL 主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM, 需要多少片256×1的RAM?(** 知识点:RAM的扩展)(A)16 (B)4 (C)8 (D)127)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)(A) 计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路?(** 知识点:计数器的分频功能)(A)T'触发器 (B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压V O为多少伏?(** 知识点:D/A转换器)(A)0.76V (B)3.04V (C)1.40V (D)1.52V10) 对于TTL门电路来说,下列各图哪个是正确的?( *** 知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点: 555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的V C和V O波形.555定时器功能表4脚6脚2脚3脚7脚0 ××0 导通1 >2/3V CC>1/3V CC0 导通1 <2/3V CC>1/3V CC不变不变1 <2/3V CC<1/3V CC 1 截止1 >2/3V CC<1/3V CC 1 截止三.设计题:1.已知函数, 试用以下几种组件实现电路(15分)(*** 知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
西交16年12月补考《数字电子技术(高起专)》作业考核试题
西交16年12月补考《数字电子技术(高起专)》作业考核试题 ----------------------------------单选题----------------------------------1.七段解码器74ls47的输入为4位(),输出为七段反码二进制码七段码七段反码正确答案:2.0-4行优先级编码器允许同时输入(.1.9.10.多个正确答案:3.数字信号为()。
.时间和幅值上连续变化的信号.时间和幅值上离散的信号时间连续且振幅离散的信号——离散时间连续振幅变化信号的正确答案:4.电可擦除的prom器件是()。
.prom.2prom.pl.pl正确答案:5.组合电路分析的结果是要获得(.逻辑电路图.电路的逻辑功能.电路的真值表.逻辑函数式正确答案:6.欲把并行数据转换成串行数据,可用()。
.计数器.分频器.移位寄存器.脉冲发生器正确答案:7.二极管与门的两输入信号=()时,输出为高电平。
.00.01.10.11正确答案:8.十进制数36转换为十六进制数,结果为()。
.26.24.22.20正确答案:9.利用2个74ls38和个非门,可以扩展得到个()线译码器。
.4-16.3-8.2-4.不确定。
正确答案:10.给定=(+)',选择以下值以确保=0()=011=11.= 10.=11111.参考不属于MOS逻辑电路的优点为()。
.输出高低电平理想.电源应用范围广抗干扰能力强电流驱动能力强正确答案:12.标准TTL开门电平值为()0.3v。
0.7v。
1.4v。
2v正确答案:13.n位环形移位寄存器的有效状态数为()n.2n。
4n。
2n正确答案:14.扩展到8K×8rm,需要512个×RM(),共4个8.16.32.64正确答案:15.保持阻塞触发器的状态由P()上升沿下降沿高电平低电平的状态决定正确答案:16.在程序控制中,()电路常用作定时器计数器。
比较器-译码器-编码器正确答案:17.“and not”的逻辑运算结果为“0”的条件是and项的变量()。
数字电子技术测试试卷与答案精选全文完整版
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
《数字电子技术》习题及答案
第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。
2.数制转换:(35)10 =( )2 =( )8 =( )16。
3.数制转换:(251)8 =( )2 =( )16 =( )10。
4.数制转换:(4B )16 =( )2 =( )8 =( )10。
5.数制转换:(69)10 =( )2 =( )16 =( )8。
6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。
7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。
一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。
第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。
2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。
3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。
4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。
5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。
6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。
7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。
一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。
《数字电子技术》
《数字电子技术(高起专)》习题一、单选题1、数字信号是( B )。
(A) 时间和幅值上连续变化的信号 (B) 时间和幅值上离散的信号(C) 时间上连续、幅值上离散变化的信号 (D) 时间上离散、幅值上连续变化的信号2、TTL 与非门高电平输出电流I OH 的参数规范值是( B )。
(A) 200μA (B) 400μA (C) 800μA (D) 1000μA3、 用不同数制的数字来表示2007,位数最少的是( D )。
(A) 二进制 (B) 八进制 (C) 十进制 (D) 十六进制4、 格雷码的优点是( C )。
(A) 代码短 (B) 记忆方便(C) 两组相邻代码之间只有一位不同 (D) 同时具备以上三者5、TTL 门电路的开门电阻的典型值为( B )。
(A) 3k Ω (B) 2k Ω (C) 700Ω (D) 300Ω6、门电路输入端对地所接电阻R ≤R OFF 时,相当于此端( B )。
(A) 接逻辑“1” (B) 接逻辑“0” (C) 接2.4V 电压 (D) 逻辑不定7、若将输入脉冲信号延迟一段时间后输出,应用( B )电路。
(A) 施密特触发器 (B) 单稳态触发器 (C) 多谐振荡器 (D) 集成定时器8、 格雷码与奇偶校验码又被称为( D )。
(A) 有权码 (B) 符号码 (C) 无权码 (D) 可靠性代码9、如果把D 触发器的输出Q 反馈连接到输入D ,它输出Q 的脉冲波形的频率为CP 脉冲频率f 的 ( D )。
(A) 二倍频 (B)不变 (C) 四分频 (D) 二分频10、 已知F ABC CD =+,选出下列可以肯定使0F =的取值( D )。
(A)011ABC = (B)11BC = (C)10CD = (D)111BCD =11、 2007个1连续异或的结果是( B )。
(A) 0 (B) 1 (C) 不唯一 (D) 逻辑概念错误12、已知二输入逻辑门的输入A 、B 和输出F 的波形如下图所示,这是哪种逻辑门的波形?( C )。
数字电子技术试卷和答案
数字电子技术试卷和答案(总59页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD码,其十进制为861 。
3.逻辑代数的三种基本运算是与,或和非。
4.三态门的工作状态是0 , 1 ,高阻。
5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应用是波形的整形。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D转换的主要方法有,,。
二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。
(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。
()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.用公式法化简--+++=ADDCEBDBAY,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
数字电子技术试题及答案解析
在以下每题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号。
1.一位十六进制数可以用多少位二进制数来表示?〔 C 〕A . 1B .2C . 4D . 162.以下电路中常用于总线应用的是〔 A 〕A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是〔 D 〕A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是〔 D 〕A . 翻转、置"0” B. 保持、置"1” C. 置"1”、置"0” D. 翻转、保持5. 存储8位二进制信息要多少个触发器〔D 〕A.2B.3C.4D.8 6.多谐振荡器可产生的波形是〔 B 〕A.正弦波B.矩形脉冲C.三角波D.锯齿波7.一个16选一的数据选择器,其地址输入〔选择控制输入〕端的个 数是〔 C 〕A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是〔 C 〕A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比拟,同步计数器的最显著优点是〔 A 〕 A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能存放多少位二进制数码的存放器?〔 B 〕 A.N -1 B.N C.N +1 D.2N11.假设用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为〔 B 〕A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是〔 C 〕A.4B.10C.1024D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?〔 D 〕A.2B.4C.8D.32 14.随机存取存储器R A M 中的容,当电源断掉后又接通,则存储器中的容将如何变换?〔 C 〕A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为〔 B 〕 RC ; B.1.1RC ; C.1.4RC ; D.1.8RC ;在以下每题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号;少选错选都不得分。
(完整word版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试题(含答案)
精品文档:名姓考试试题(卷A )专业: 考试科目: 数字电子技术 适用班级:、单项选择题:(请在答题纸答题)(每小题2分,共20分)1、十进制数35转换为二进制数为( A. 11001B.100011 :号证考准-二二二二:级班---------------:业专) 卷 (题 试 试考 末 期记 标何 任 作 准不 内 以 线封 密C. 10101D.1101102、十六进制数 A05CH 转换为二进制数为( A.1011 0000 0101 1011 B.1010 0010 0101 1000 C.1010 0000 0101 1100 D.1000 0010 0110 10103、十进制数86转换为BCD 码应为(A.01010110B.10000110C.00111001D.011010004、已知Y=A+BC 则下列说法正确的是(A.当 A=0 B=1、C=0 时,Y=1B.C.当 A=1、B=0、C=0 时,Y=1D.5、A=0、 A=1、B=0、C=1 时,Y=1 B=0、C=0 时,Y=0 F 列逻辑代数基本运算关系式中不正确的是( A.A+A=A B.A • A=A 6、二输入端的或非门,其输入端为A.ABB.C.A+0=0 )D.A+1=1A 、B ,输出端为Y,则其表达式Y=(C.ABD.A+B7、基本RS 触发器如图所示, A.S=R=0B.S=R=1欲使该触发器保持原态,则输入信号为(C.S=1 R=0D.S=0 R=1&要使JK触发器处于计数状态,则必须使()D.J=1 ,K=0A.J=K=1B.J=K=0C.J=0,K=19、下列触发器中没有计数功能的是()A.RS触发器B.T触发器C.JK触发器D.T /触发器10、组合电路中的冒险,偏“0”冒险Y =( )A. AAB. A AC.A+OD.A+1二、填空题:(请在答题纸答题)(每空2分,共30分)1、逻辑函数的表示方法有___________ 、_____________ 、____________________________________ 、___________ 、___________ 五种形式。
数字电子技术题库及答案汇总
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)二AB+BC+AC 的最小项表达式为(A . F(A,B,C)=刀m (0, 2, 4)7)C . F(A,B,C)=刀m (0, 2, 3, 4) 7)2. 8线一3线优先编码器的输入为I O —17 ,当优先级别最高的17有效时,其输出Y2用还的值是(6. 一只四输入端或非门,使其输出为1的输入变量取值组合有种。
)° B. (A,B,C)=刀 m (3, 5,D. F(A,B,C)二刀m (2, 4, 6,3. 4.0, A . 111B. 010C. 000十六路数据选择器的地址输入(选择控制)端有 A . 16B.2C.4有一个左移移位寄存器,当预先置入 1011在4个移位脉冲CP 作用下,四位数据的移位过程是( B.D. 101()个。
D.8其串行输入固定接)5.A. 1011--0110--1100--1000--0000 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--11111011--1010--1001--1000--011174LS138E=1 D.A. 11111101B. 10111111C. 11110111E2A =E2B =O ))° D.A . 15 B. 8 CD. 17.随机存取存储器具有(功能。
A.读/写B.无读/写C. 只读D. 只写8. N 个触发器可以构成最大计数长度(进制数)为()数器。
C.四D.10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为()A B Q n+1说明 0 0 Q n保持 0 1 0 置0 1 0 1 置1 1 1Q n翻转11.有一个4位的D/A 转换器,设它的满刻度输出电压为输入数字量为1101时,输出电压为(A. 8.125VB.4VC. 6.25VD.9.375V12.函数F=AB+BC 使F=1的输入ABC 组合为(的计A.NB.2NC.N9.某计数器的状态转换图如下,其计数的容量为(A.八B.A. Q n+1= A B.Qn*=AQ n +AQ nQ n P =AQ n+B QD.10V,当A. ABC=000B. ABC=010110)10C.ABC=101D.ABC=11013.已知某电路的真值表如下,该电路的逻辑表达式为 () 。
专科数电考试题及答案
专科数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,以下哪个器件不是基本的逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 10D. 11答案:D3. 一个触发器可以存储的二进制位数是?A. 1位B. 2位C. 3位D. 4位答案:A4. 下列哪个不是组合逻辑电路的特点?A. 输出仅依赖于当前输入B. 输出与输入之间有记忆功能C. 输出状态不随时间变化D. 电路中没有反馈回路答案:B5. 在数字电路中,以下哪个信号不是有效的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 脉冲波答案:A6. 一个4位二进制计数器可以计数的最大值是多少?A. 15B. 16C. 255D. 256答案:B7. 在数字电路中,以下哪个器件可以实现数据的存储?A. 逻辑门B. 触发器C. 电阻D. 电容答案:B8. 一个D触发器的输出状态在时钟信号的上升沿或下降沿发生改变,这种触发器被称为?A. 边沿触发B. 电平触发C. 脉冲触发D. 同步触发答案:A9. 在数字电路中,以下哪个逻辑门可以实现异或(XOR)功能?A. 与非门B. 或非门C. 异或门D. 同或门答案:C10. 一个8位二进制数可以表示的最大十进制数是多少?A. 255B. 256C. 511D. 512答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以译码出______种不同的输出状态。
答案:82. 一个4位二进制计数器的计数范围是从______到______。
答案:0000到11113. 在数字电路中,一个______触发器可以实现二分频功能。
答案:D4. 一个8位的ALU可以执行的最大加法操作数是______。
答案:2565. 在数字电路中,一个______进制计数器可以计数的最大值是255。
答案:86. 在数字电路中,一个______触发器可以实现同步置位和复位功能。
《数字电子技术(高起专)》作业考核试题与答案
西安交通大学16年3月课程考试《数字电子技术(高起专)》作业考核试题一、单选题1. TTL与非门低电平输出电流IOL 的参数规范值是( D )。
A. 20μAB. 40μAC. 1.6mAD. 16mA2. 已知F=(ABC+CD)',选出下列可以肯定使F=0的取值( D )。
A. ABC=011B. BC=11C. CD=10D. BCD=1113. 把模拟量转换成为相应数字量的转换器件称为( D )。
A. 数-模转换器B. DACC. D/A转换器D. ADC4. “与非”逻辑运算结果为“0”的条件是该与项的变量( B )。
A. 全部输入“0”B. 全部输入“1”C. 至少有一个输入“1”D. 任一个输入“0”5. 用三态门可以实现“总线”连接,但其“使能”控制端应为( D )。
A. 固定接0B. 固定接1C. 同时使能D. 分时使能6. 高密度可编程逻辑器件中具有硬件加密功能的器件是( D )。
A. HDPLD和FPGAB. GALC. HDPLDD. FPGA7. 改变( D )之值不会影响555构成单稳态触发器的定时时间tw。
A. 电阻RB. 电容CC. C-U端电位D. 电源VCC8. 如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( C )位ADC。
A. 6B. 8C. 10D. 129. 用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的×是按()处理;在包围圈外的×是按( B )处理。
A. 1,1B. 1,0C. 0,0D. 不确定10. 二极管与门的两输入信号AB=( D )时,输出为高电平。
A. 00B. 01C. 10D. 1111. 用不同数制的数字来表示2004,位数最少的是( A )。
A. 十六进制B. 十进制C. 八进制D. 二进制12. 若双积分A/D转换器第一次积分时间T取20mS的整倍数,它便具有( B )的优点。
数字电子技术试题库及答案(学霸专用,用了都说好)资料
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
《数字电子技术》考试试卷及参考答案
课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。
2. 满足输入全为1,输出才为0的逻辑关系有 。
3. 1位数值比较器,比较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。
5. TTL 与非门多余输入端的处理方法是 。
6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。
7. TTL 三态门的三种可能的输出状态分别是 、 和 。
8. 时序电路一般由 和 两部分组成。
9. 要存储16位二进制信息需要 个触发器。
10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。
11. TTL 电路如图所示,输出端表达式为P 2= 。
二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。
A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。
A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。
A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
数字电子技术(高起专)
数字电子技术(高起专) 选项 (C) 1/(2n – 1) (D) 十六进制数 (C) 至少有一个输入“1” (B) 全部输入“1” (B) 1 (B) R2两端并接二极管 (C) C-U (C) 1.1RC (C) 5 V (C) 87 (B)0.7RXCX (A) 1 (B) N (A) (2n – 1) (A)n (B) OC门 (A)0.7RXCX (B) 2k (B) 40 UA (C) uol≤0.4V (B) ≥2.4V (C) 1.6 (D) ADC (A) 数-模转换 (C) 0.8V (D) 2V (B) 22n (A) 计数器 (D) 数字信号 (B) 存储电路 (A)UGS>UT,UGD> UT (A) 当j=1,k=1时具有计数的功能 (A) 00 (D) 11 (A) 电源VCC (D) 电源VCC (D) FPGA
RS触发器、JK触发器均具有状态翻转功能 TTL与非门与CMOS与非门的逻辑功能不一样。 八路数据分配器的地址输入(选择控制)端有8个。 八位二进制数可以表示256种不同状态。 触发器的输出状态完全由输入信号决定。 单稳态触发器它有一个稳态和一个暂稳态。 当输入9个信号时,需要3位的二进制代码输出。 多谐振荡器常作为脉冲信号源使用。 二进制数1001和二进制代码1001都表示十进制数。 函数F连续取100次对偶,F不变。 计数器除了能对输入脉冲进行计数,还能作为分频器用。 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不 两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器 逻辑变量的取值,1比0大。 模拟量送入数字电路前,须经A/D转换。 如果与非门输入端均为高电平,那么它所带的是拉电流负载 。 若DAC的最大输出电压是10V,能分辨的最小输出电压是10mV,则该转换器输入数字的位数至 三态门输出为高阻时,其输出线上电压为高电平 施密特触发器有两个稳态。 时序电路不含有记忆功能的器件。 数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。 一个RAM有10根地址线,有4根数据线,存储容量是4K×4。 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。 正“与非”门也就是负“或非”门。 主从JK触发器在CP=1期间,存在一次性变化。 主从RS触发器在CP=1期间,R、S之间不存在约束。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试题及答案
数字电子技术试题及答案### 数字电子技术试题及答案#### 一、选择题1. 数字电路中,最基本的逻辑关系是:- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案: A2. 以下哪个不是数字电子技术中的逻辑门:- A. AND门- B. OR门- C. NOT门- D. ADD门答案: D3. 在数字电路中,触发器的主要用途是:- A. 存储信息- B. 放大信号- C. 转换信号- D. 滤波答案: A4. 以下哪个是组合逻辑电路的特点:- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案: B5. 在数字电路中,一个二进制数“1010”转换为十进制数是:- A. 8- B. 10- C. 14- D. 16答案: C#### 二、简答题1. 简述数字电路与模拟电路的区别。
- 数字电路主要处理数字信号,以二进制形式表示,具有离散性、抗干扰性强、易于集成等特点。
模拟电路则处理模拟信号,以连续变化的电压或电流表示,适合处理连续变化的物理量。
2. 解释什么是二进制数,并给出一个例子。
- 二进制数是一种数制,使用两个数字0和1来表示所有数值。
例如,二进制数“1101”表示十进制数13。
3. 描述一个基本的逻辑门如何工作。
- 一个基本的逻辑门,如AND门,接收两个或多个输入信号,并根据其逻辑功能产生一个输出信号。
例如,AND门只有在所有输入都为高电平时才输出高电平。
#### 三、计算题1. 给定逻辑表达式 Y = A'B + AB',求当A=0, B=1时的Y值。
- 首先计算A'和B'的值,A' = 1,B' = 0。
然后将这些值代入表达式,Y = 1*1 + 0*0 = 1。
2. 一个4位二进制计数器从0000开始计数,求它第10次计数后的二进制状态。
- 4位二进制计数器的计数序列是0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术(高起专)》作业考核试题与
答案
work Information Technology Company.2020YEAR
西安交通大学16年3月课程考试《数字电子技术(高起
专)》作业考核试题
一、单选题
1. TTL与非门低电平输出电流IOL 的参数规范值是( D )。
A. 20μA
B. 40μA
C. 1.6mA
D. 16mA
2. 已知F=(ABC+CD)',选出下列可以肯定使F=0的取值( D )。
A. ABC=011
B. BC=11
C. CD=10
D. BCD=111
3. 把模拟量转换成为相应数字量的转换器件称为( D )。
A. 数-模转换器
B. DAC
C. D/A转换器
D. ADC
4. “与非”逻辑运算结果为“0”的条件是该与项的变量( B )。
A. 全部输入“0”
B. 全部输入“1”
C. 至少有一个输入“1”
D. 任一个输入“0”
5. 用三态门可以实现“总线”连接,但其“使能”控制端应为( D )。
A. 固定接0
B. 固定接1
C. 同时使能
D. 分时使能
6. 高密度可编程逻辑器件中具有硬件加密功能的器件是( D )。
A. HDPLD和FPGA
B. GAL
C. HDPLD
D. FPGA
7. 改变( D )之值不会影响555构成单稳态触发器的定时时间tw。
A. 电阻R
B. 电容C
C. C-U端电位
D. 电源VCC
8. 如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( C )位ADC。
A. 6
B. 8
C. 10
D. 12
9. 用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的×是按()处理;在包围圈外的×是按( B )处理。
A. 1,1
B. 1,0
C. 0,0
D. 不确定
10. 二极管与门的两输入信号AB=( D )时,输出为高电平。
A. 00
B. 01
C. 10
D. 11
11. 用不同数制的数字来表示2004,位数最少的是( A )。
A. 十六进制
B. 十进制
C. 八进制
D. 二进制
12. 若双积分A/D转换器第一次积分时间T取20mS的整倍数,它便具有
( B )的优点。
A. 较高转换精度
B. 极强抗50Hz干扰
C. 较快的转换速度
D. 较高分辨率
13. 主从JK触发器Q的状态是在时钟脉冲CP( B )发生变化。
A. 上升沿
B. 下降沿
C. 高电平
D. 低电平
14. HDPLD比较适合用在以( B )的数字系统。
A. 复杂
B. 控制为主
C. 时序为主
D. 较简单
15. 555集成定时器构成的单稳态触发器,其暂态时间tW =( C )。
A. 0.7RC
B. RC
C. 1.1RC
D. 1.4RC
16. TTL与非门输出高电平的参数规范值是( B )。
A. ≥1.4V
B. ≥2.4V
C. ≥3.3V
D. =3.6V
17. 数字信号是( B )。
A. 时间和幅值上连续变化的信号
B. 时间和幅值上离散的信号
C. 时间上连续、幅值上离散变化的信号
D. 时间上离散、幅值上连续变化的信号
18. 欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( B )。
A. (3,6,10,10,10)
B. (4,9,10,10,10)
C. (3,12,10,10,10)
D. (6,3,10,10,10)
19. TTL与非门输出低电平的参数规范值是( C )。
A. ≤0.3V
B. ≥0.3V
C. ≤0.4V
D. =0.8V
20. 要使JK触发器的输出Q从变成0,它的输入信号JK应为( B )。
A. 00
B. 01
C. 10
D. 无法确定
21. 译码器的任务是( A )。
A. 将某种代码转换为电路的某种输出状态
B. 将电路的某种状态转换成相应的代码
C. 将十进制数转化为二进制数
D. 将二进制数转换为十进制数
22. 在( C )端加可变电压,可使555多谐振荡器输出调频波。
A. RD
B. OUT
C. C-U
D. GND
23. 用原码输出的译码器实现多输出逻辑函数,需要增加若干个( C )。
A. 非门
B. 与非门
C. 或门
D. 或非门
24. 电可擦除的PROM器件是( B )。
A. EPROM
B. E2PROM
C. PLA
D. PAL
25. DAC单位量化电压的大小等于Dn为( A )时,DAC输出的模拟电压值。
A. 1
B. n
C. 2n-1
D. 2n
26. 数字电路中,当晶体管的饱和深度变浅时,其工作速度( C )。
A. 变低
B. 不变
C. 变高
D. 加倍
27. 标准TTL门关门电平之值为( C )。
A. 0.3V
B. 0.5V
C. 0.8V
D. 1.2V
28. 欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用( A )电路。
A. 施密特触发器
B. 单稳态触发器
C. 多谐振荡器
D. 集成定时器
29. 处理( D )的电子电路是数字电路。
A. 交流电压信号
B. 直流信号
C. 模拟信号
D. 数字信号
30. 用1M×4的DRAM芯片通过( C )扩展可以获得4M×8的存储器。
A. 位
B. 字
C. 复合
D. 位或字
二、判断题
1. 单稳态触发器它有一个稳态和一个暂稳态。
( B )
A. 错误
B. 正确
2. 八路数据分配器的地址输入(选择控制)端有8个。
( A )
A. 错误
B. 正确
3. 当输入9个信号时,需要3位的二进制代码输出。
( A )
A. 错误
B. 正确
4. 前进位加法器比串行进位加法器速度慢。
( A )
A. 错误
B. 正确
5. 多谐振荡器有两个稳态。
( A )
A. 错误
B. 正确
6. 若DAC的最大输出电压是0V,能分辨的最小输出电压是0mV,则该转换器输入数字的位数至少为0。
( B )
A. 错误
B. 正确
7. 如果与非门输入端均为高电平,那么它所带的是拉电流负载。
( A )
A. 错误
B. 正确
8. 所有的触发器都存在空翻现象。
( A )
A. 错误
B. 正确
9. A+AB=A+B( A )
A. 错误
B. 正确
10. 多谐振荡器常作为脉冲信号源使用。
( B )
A. 错误
B. 正确
11. BCD码即842码。
( A )
A. 错误
B. 正确
12. 函数F连续取00次对偶,F不变。
( B )
A. 错误
B. 正确
13. A/D转换器是将数字量转换成模拟量。
( A )
A. 错误
B. 正确
14. 计数器可作分频器。
( B )
A. 错误
B. 正确
15. 构成一个7进制计数器需要3个触发器。
( B )
A. 错误
B. 正确
16. 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。
( B )
A. 错误
B. 正确
17. 二进制数00和二进制代码00都表示十进制数。
( A )
A. 错误
B. 正确
18. 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
( B )
A. 错误
B. 正确
19. 五进制计数器的有效状态为五个。
( B )
A. 错误
B. 正确
20. TTL与非门与CMOS与非门的逻辑功能不一样。
( A )
A. 错误
B. 正确。