计算机逻辑基础实验指导
大学计算机基础上机指导
大学计算机基础上机指导在大学计算机课程的学习中,上机实验是一个重要的环节,通过上机实验可以巩固理论知识,提高实践能力。
然而,对于一些初学者来说,可能对于如何进行上机实验感到困惑。
本文将为大家提供一份大学计算机基础上机指导,帮助大家顺利完成上机实验。
一、实验前的准备工作在进行上机实验之前,我们需要做好一些准备工作,以确保实验顺利进行。
1. 硬件准备:在进行计算机实验时,需要使用计算机设备。
确保你的计算机设备正常运行,硬件联网正常,同时确保计算机内存和存储空间充足。
2. 软件准备:根据实验要求,安装相应的软件和工具。
例如,如果实验涉及到Java编程,那么你需要安装Java开发环境(JDK);如果实验涉及到数据库操作,你需要安装数据库管理系统(如MySQL)等。
3. 学习资料准备:在实验之前,认真复习实验相关的理论知识,了解实验的目标和要求。
还可以准备一些相关的参考资料,以便在实验过程中查阅和解决问题。
二、实验步骤详解完成实验前的准备工作后,我们可以按照以下步骤进行上机实验:1. 仔细阅读实验指导书:在开始实验之前,先通读实验指导书,了解实验的要求、目标和步骤,明确自己需要完成的任务。
2. 确定实验环境:根据实验要求,打开相应的软件或工具。
确保软件环境的正确配置,例如设置正确的编译器版本、数据库连接等。
3. 实验过程记录:在实验过程中,我们需要记录每个步骤的操作和结果。
建议在实验过程中使用笔记本或电脑文档来记录,以便后续查阅和分析。
4. 问题解决:在实验过程中,可能会遇到一些问题,例如编译错误、代码逻辑错误等。
遇到问题时,可以先自行查找解决方案,例如查阅相关资料、阅读编程语言的官方文档等。
如果问题无法解决,可以向老师或同学请教。
5. 实验结果验证:在完成实验后,需要进行结果验证。
通过比对实验指导书给出的答案或结果,检查自己的实验结果是否正确。
三、实验注意事项在进行上机实验时,我们还需要注意以下几点:1. 遵循实验要求:实验过程中需要严格按照实验要求进行操作,不要擅自更改或修改实验要求。
计算机组成原理实验指导书
计算机组成原理实验指导书适用TD-CMA实验设备实验一基本运算器实验一、实验原理运算器内部含有三个独立运算部件,分别为算术、逻辑和移位运算部件,要处理的数据存于暂存器A和暂存器B,三个部件同时接受来自A和B的数据(有些处理器体系结构把移位运算器放于算术和逻辑运算部件之前,如ARM),各部件对操作数进行何种运算由控制信号S3 0CN来决定,任何时候,多路选择开关只选择三部件中一个部件的结果作为ALU的输出。
如果是影响进位的运算,还将置进位标志FC,在运算结果输出前,置ALU零标志。
ALU中所有模块集成在一片CPLD中。
逻辑运算部件由逻辑门构成,较为简单,而后面又有专门的算术运算部件设计实验,在此对这两个部件不再赘述。
移位运算采用的是桶形移位器,一般采用交叉开关矩阵来实现,交叉开关的原理如图1-1-2所示。
图中显示的是一个4X4的矩阵(系统中是一个8X8的矩阵)。
每一个输入都通过开关与一个输出相连,把沿对角线的开关导通,就可实现移位功能,即:(1) 对于逻辑左移或逻辑右移功能,将一条对角线的开关导通,这将所有的输入位与所使用的输出分别相连,而没有同任何输入相连的则输出连接0。
(2) 对于循环右移功能,右移对角线同互补的左移对角线一起激活。
例如,在4位矩阵中使用‘右1’和‘左3’对角线来实现右循环1位。
(3) 对于未连接的输出位,移位时使用符号扩展或是0填充,具体由相应的指令控制。
使用另外的逻辑进行移位总量译码和符号判别。
原理如图1-1-1所示图1-1-1 运算器原理图运算器内部含有三个独立运算部件,分别为算术、逻辑和移位运算部件,要处理的数据存于暂存器A和暂存器B,三个部件同时接受来自A和B的数据(有些处理器体系结构把移位运算器放于算术和逻辑运算部件之前,如ARM),各部件对操作数进行何种运算由控制信号S3 0决定,任何时候,多路选择开关只选择三部件中一个部件的结果作为ALU的输出。
如果是算术运算,还将置进位标志FC,在运算结果输出前,置ALU零标志。
数电实验报告
《数字电路与逻辑设计》课程实验报告系(院):计算机与信息学院专业:班级:姓名:学号:指导教师:学年学期: 2018 ~ 2019 学年第一学期实验一基本逻辑门逻辑以及加法器实验一、实验目的1.掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。
2.熟悉TTL中、小规模集成电路的外型、管脚和使用方法。
二、实验所用器件和仪表1.二输入四与非门74LS00 1片2.二输入四或非门74LS28 1片3.二输入四异或门74LS86 1片三、实验内容1.测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。
2.测试二输入四或非门74LS28一个或非门的输入和输出之间的逻辑关系。
3.测试二输入四异或门74LS86一个异或门的输入和输出之间的逻辑关系。
4.掌握全加器的实现方法。
用与非门74LS00和异或门74LS86设计一个全加器。
四、实验提示1.将被测器件插入实验台上的14芯插座中。
2.将器件的引脚7与实验台的“地(GND)”连接,将器件的引脚14与实验台的+5V 连接。
3.用实验台的电平开关输出作为被测器件的输入。
拨动开关,则改变器件的输入电平。
4.将被测器件的输出引脚与实验台上的电平指示灯连接。
指示灯亮表示输出电平为1,指示灯灭表示输出电平为0。
五、实验接线图及实验结果74LS00中包含4个二与非门,74LS28中包含4个二或非门,74LS86中包含4个异或门,下面各画出测试第一个逻辑门逻辑关系的接线图及测试结果。
测试其他逻辑门时的接线图与之类似。
测试时各器件的引脚7接地,引脚14接+5V。
图中的K1、K2是电平开关输出,LED0是电平指示灯。
1.测试74LS00逻辑关系接线图及测试结果(每个芯片的电源和地端要连接)图1.1 测试74LS00逻辑关系接线图表1.1 74LS00真值表输 入输 出 引脚1引脚2 引脚3 L L HL H H HL H HHL2. 测试74LS28逻辑关系接线图及测试结果i.ii.iii. 图1.2 测试74LS28逻辑关系接线图表1.2 74LS28真值表i. 输 入 ii. 输 出 iii. 引脚2 iv. 引脚3v. 引脚1 vi. L vii. L viii. H ix. L x. H xi. L xii. Hxiii. L xiv. L xv. H xvi. Hxvii. L3.测试74LS86逻辑关系接线图及测试结果图1.3 测试74LS86逻辑关系接线图表1.3 74LS68真值表输 入输 出 引脚1引脚2 引脚3 L L L L H H H L H HHL4. 使用74LS00和74LS86设计全加器(输入来源于开关K2、K1和K0,输出送到LED 灯LED1和LED0 上,观察在不同的输入时LED 灯的亮灭情况)。
数字逻辑实验指导书(multisim)
实验一集成电路的逻辑功能测试一、实验目的1、掌握Multisim软件的使用方法。
2、掌握集成逻辑门的逻辑功能。
3、掌握集成与非门的测试方法。
二、实验原理TTL集成电路的输入端和输出端均为三极管结构,所以称作三极管、三极管逻辑电路(Transistor -Transistor Logic )简称TTL电路。
54 系列的TTL电路和74 系列的TTL电路具有完全相同的电路结构和电气性能参数。
所不同的是54 系列比74 系列的工作温度范围更宽,电源允许的范围也更大。
74 系列的工作环境温度规定为0—700C,电源电压工作范围为5V±5%V,而54 系列工作环境温度规定为-55—±1250C,电源电压工作范围为5V±10%V。
54H 与74H,54S 与74S 以及54LS 与74LS 系列的区别也仅在于工作环境温度与电源电压工作范围不同,就像54 系列和74 系列的区别那样。
在不同系列的TTL 器件中,只要器件型号的后几位数码一样,则它们的逻辑功能、外形尺寸、引脚排列就完全相同。
TTL 集成电路由于工作速度高、输出幅度较大、种类多、不易损坏而使用较广,特别对我们进行实验论证,选用TTL 电路比较合适。
因此,本实训教材大多采用74LS(或74)系列TTL 集成电路,它的电源电压工作范围为5V±5%V,逻辑高电平为“1”时≥2.4V,低电平为“0”时≤0.4V。
它们的逻辑表达式分别为:图1.1 分别是本次实验所用基本逻辑门电路的逻辑符号图。
图1.1 TTL 基本逻辑门电路与门的逻辑功能为“有0 则0,全1 则1”;或门的逻辑功能为“有1则1,全0 则0”;非门的逻辑功能为输出与输入相反;与非门的逻辑功能为“有0 则1,全1 则0”;或非门的逻辑功能为“有1 则0,全0 则1”;异或门的逻辑功能为“不同则1,相同则0”。
三、实验设备1、硬件:计算机2、软件:Multisim四、实验内容及实验步骤1、基本集成门逻辑电路测试 (1)测试与门逻辑功能74LS08是四个2输入端与门集成电路(见附录1),请按下图搭建电路,再检测与门的逻辑功能,结果填入下表中。
计算机组成原理实验教程
计算机组成原理实验教程计算机组成原理实验是计算机科学与技术专业中非常重要的一门实践课程。
通过实验,学生可以深入了解计算机的基本构成和工作原理,并且培养实际操作的能力。
本教程旨在提供一系列详细的实验指导,帮助学生顺利完成计算机组成原理实验。
序言计算机组成原理是计算机科学与技术专业的一门核心课程,作为理论和实践相结合的实验教程,对于学生深入了解计算机的内部结构和工作原理至关重要。
本教程将介绍计算机组成原理实验的基本内容和实验报告的撰写要求,帮助学生更好地掌握实验技巧和理论知识。
实验一:数字逻辑电路设计与仿真本实验旨在让学生学会使用Verilog HDL设计数字逻辑电路,并通过仿真验证电路的正确性。
首先,学生需要了解Verilog HDL的基本语法和仿真工具的使用方法。
然后,根据实验要求,设计并仿真一个简单的数字逻辑电路,如全加器或比较器。
最后,学生需要撰写实验报告,详细介绍电路设计的过程、仿真结果和分析。
实验二:单周期CPU设计与实现本实验要求学生设计并实现一个单周期的CPU。
在实验过程中,学生需要了解指令的执行过程和控制信号的生成原理,设计CPU的数据通路和控制逻辑,并编写Verilog HDL代码进行实现。
实验完成后,学生需要进行功能仿真和时序仿真,验证CPU的正确性和性能。
实验报告应包括CPU设计的思路、关键问题的解决方法和仿真结果的分析。
实验三:多周期CPU设计与实现本实验要求学生进一步完善CPU的设计,实现一个多周期的CPU。
在实验过程中,学生需要改进单周期CPU的设计,引入时序控制信号和状态机,实现指令的多周期执行。
实验完成后,学生需要进行功能仿真和时序仿真,验证CPU的正确性和性能提升。
实验报告应包括多周期CPU设计的过程、关键问题的解决方法和仿真结果的分析。
实验四:流水线CPU设计与实现本实验要求学生设计并实现一个流水线CPU。
在实验过程中,学生需要了解流水线技术的基本原理和数据冒险的处理方法,设计流水线CPU的数据通路和控制逻辑。
计算机组成原理实验指导书
计算机组成原理实验指导书一、实验目的。
本实验旨在通过实际操作,加深学生对计算机组成原理的理解,掌握计算机硬件的基本组成和工作原理,提高学生的动手能力和实际操作能力。
二、实验器材。
1. 计算机主机。
2. 显示器。
3. 键盘。
4. 鼠标。
5. 逻辑分析仪。
6. 示波器。
7. 电源。
8. 万用表。
9. 逻辑门集成电路。
10. 接线板。
11. 连接线。
三、实验内容。
1. 计算机硬件基本组成的实验。
通过拆卸计算机主机,了解各个硬件组件的作用和连接方式,包括主板、CPU、内存、硬盘、显卡、电源等。
并通过重新组装,加深对计算机硬件组成的理解。
2. 逻辑门电路实验。
使用逻辑门集成电路和连接线搭建基本的逻辑门电路,包括与门、或门、非门等,并通过逻辑分析仪观察输入输出的关系,加深对逻辑门原理的理解。
3. 示波器使用实验。
学习示波器的基本使用方法,观察不同信号的波形,了解数字信号和模拟信号的特点,加深对计算机输入输出原理的理解。
4. 电源电压测量实验。
使用万用表测量计算机主板各个电源接口的电压值,了解各个电源接口的作用和电压标准,加深对计算机电源原理的理解。
四、实验步骤。
1. 计算机硬件基本组成的实验步骤。
(1)拆卸计算机主机,观察各个硬件组件的位置和连接方式。
(2)了解各个硬件组件的作用和特点。
(3)重新组装计算机主机,检查各个硬件组件的连接是否正确。
2. 逻辑门电路实验步骤。
(1)根据实验指导书搭建与门、或门、非门电路。
(2)使用逻辑分析仪观察输入输出的关系,记录实验数据。
3. 示波器使用实验步骤。
(1)学习示波器的基本使用方法。
(2)使用示波器观察不同信号的波形,记录实验数据。
4. 电源电压测量实验步骤。
(1)使用万用表测量各个电源接口的电压值。
(2)比较测量结果与电压标准的差异,记录实验数据。
五、实验注意事项。
1. 在拆卸和重新组装计算机主机时,注意防止静电干扰,避免损坏硬件组件。
2. 在搭建逻辑门电路时,注意连接线的接触是否良好,避免信号传输不畅。
运算器实验-计算机组成原理
实验题目运算器实验一、算术逻辑运算器1.实验目的与要求:1.掌握算术逻辑运算器单元ALU(74LS181)的工作原理。
2.掌握简单运算器的数据传送通道。
3.验算由74LS181等组合逻辑电路组成的运算功能发生器运算功能。
4.能够按给定数据,完成实验指定的算术/逻辑运算。
2.实验方案:(一)实验方法与步骤1实验连线按书中图1-2在实验仪上接好线后,仔细检查正确与否,无误后才接通电源。
每次实验都要接一些线,先接线再开电源,这样可以避免烧坏实验仪。
2 用二进制数据开关分别向DR1寄存器和DR2寄存器置数。
3 通过总线输出寄存器DR1和DR2的内容。
(二)测试结果3.实验结果和数据处理:1)SW-B=0时有效,SW-B=1时无效,因其是低电平有效。
ALU-B=0时有效,ALU-B=1时无效,因其是低电平有效。
S3,S2,S1,S0高电平有效。
2)做算术运算和逻辑运算时应设以下各控制端:ALU-B SW-B S3 S2 S1 S0 M Cn DR1 DR23)输入三态门控制端SW-B和输出三态门控制端ALU-B不能同时为“0”状态,否则存在寄存器中的数据无法准确输出。
4)S3,S2,S1,S0是运算选择控制端,有它们决定运算器执行哪一种运算;M是算术逻辑运算选择,M=0时,执行算术运算,M=1时,执行逻辑运算;Cn是算术运算的进位控制端,Cn=0(低电平),表示有进位,运算时相当于在最低位上加进位1,Cn=1(高电平),表示无进位。
逻辑运算与进位无关;、ALU-B是输出三态门控制端,控制运算器的运算结果是否送到数据总线BUS上。
低电平有效。
SW-B是输入三态门的控制端,控制“INPUT DEVICE”中的8位数据开关D7~D0的数据是否送到数据总线BUS上。
低电平有效。
5)DR1、DR2置数完成后之所以要关闭控制端LDDR1、LDDR2是为了确保输入数据不会丢失。
6)A+B是逻辑运算,控制信号状态000101;A加B是算术运算,控制信号状态100101。
最新大学计算机基础实验指导(全套)
实验一 Windows XP的基本设置(2学时)一、实验目的1、掌握应用程序的安装与删除,启动与退出和快捷方式的创建与删除;2、掌握Windows xp系统设置中显示器的设置,系统日期与时间的设置,中文输入法的设置,打印机的设置,区域的设置;了解键盘和鼠标的设置,用户和密码的设置;3、了解Windows xp附件的使用:画图,计算器,记事本,写字板,系统工具等。
二、实验内容及步骤1、完成快捷方式的创建与删除。
①在桌面上建立计算器程序"Calc.exe"的快捷方式;②将此快捷方式重命名为"计算器";③将此快捷方式添加到"开始"菜单的"程序"项中;④删除桌面上"计算器"的快捷图标。
2、完成以下系统设置。
①设置屏幕保护程序为"滚动字幕",文字内容为"计算机考试",文字格式:字体"黑体",字号"一号",等待时间为"5分钟"。
②设置Windows的墙纸为"Clouds",居中。
③设置Windows的货币符号为"$",货币符号位置为"$1。
1",负数格式为"-$1。
1"。
④设置系统数字样式:小数位数为"2",数字分组符号为",",组中数字的个数为"3"。
⑥设置Windows的短日期样式为"yy-MM-dd" 。
⑦设置Windows的时间显示样式为"HH:mm:ss",上午符号为"AM",下午符号为"PM"。
⑧设置任务栏有关属性为"自动隐藏"和"不显示时钟"。
数字逻辑实验
淮北师范大学计算机学院School of Computer Science & Technology,HuaiBei Normal University计算机学院编写实验注意事项1、电源的打开顺序是:先开交流开关(实验箱中的船形开关),再开直流开关,最后打开各个模块的控制开关。
电源关掉的顺序刚好与此相反。
2、切忌在实验中带电连接线路,正确的方法是断电后再连线,进行实验。
3、实验箱主电路板上所有的芯片出厂时已全部经过严格检验,因此在做实验时切忌随意插拔芯片。
4、实验箱中的叠插连接线的使用方法为:连线插入时要垂直,插入后稍做旋转,切忌用力,拔出时用手捏住连线靠近插孔的一端,然后左右旋转几下,连线自然会从插孔中松开、弹出,切忌用力向上拉线,这样很容易造成连线和插孔的损坏。
5、实验中应该严格按照老师的要求和实验指导书来操作,不要随意乱动开关,芯片及其它元器件,以免造成实验箱的损坏。
6、如果在实验中由于操作不当或其它原因而出现异常情况,如数码管显示不稳定、闪烁,芯片发烫等,首先立即断电,然后报告老师,切忌无视现象,继续实验,以免造成严重后果。
7、实验中所用的元件都需要自行配置,元件名称都在实验设备与器件中写出,在实验中不同公司和国家的同种功能的元件可替换,比如CD系列的与CC系的同各功能的集成芯片可替换。
8、注意保持卫生,下课后将桌面附近的垃圾全部带走,并有打扫实验室的义务。
目录实验一数字电路仪器的使用及门电路 (1)实验二加法器实验 (2)实验三数据选择器及其应用 (3)实验四组合电路的设计与测试 (5)实验五触发器及其应用 (7)实验六移位寄存器及其应用 (10)实验七异步时序电路实验 (13)实验八综合设计实验 (14)数字逻辑与数字电路实验项目实验一数字电路仪器的使用及门电路一、实验目的1、数字电路仪器的各功能模块见实验箱使用说明。
2、测试TTL集成芯片中的与门、或门、非门、与非门、或非门与异或门的逻辑功能。
数字电路实验指导书
数字逻辑电路实验指导书南京师范大学计算机系2017.10数字逻辑电路实验Digital Logic Circuits Experiments一、实验目的要求:数字逻辑电路实验是计算机科学与技术专业的基础实验,与数字逻辑电路理论课程同步开设(不单独设课),是理论教学的深化和补充,同时又具有较强的实践性,其目的是通过若干实验项目的学习,使学生掌握数字电子技术实验的基本方法和实验技能,培养独立分析问题和解决问题的能力。
二、实验主要内容:教学内容分为基础型、综合型,设计型和研究型,教学计划分为多个层次,学生根据其专业特点和自己的能力选择实验,1~2人一组。
但每个学生必须选做基础型实验,综合型实验,基础型实验的目的主要是培养学生正确使用常用电子仪器,掌握数字电路的基本测试方法。
按实验课题要求,掌握设计和装接电路,科学地设计实验方法,合理地安排实验步骤的能力。
掌握运用理论知识及实践经验排除故障的能力。
综合型实验的目的就是培养学生初步掌握利用EDA 软件的能力,并以可编程器件应用为目的,培养学生对新技术的应用能力。
初步具有撰写规范技术文件能力。
设计型实验的目的就是培养学生综合运用已经学过的电子技术基础课程和EDA软件进行电路仿真实验的能力,并设计出一些简单的综合型系统,同时在条件许可的情况下,可开设部分研究型实验,其目的是利用先进的EDA软件进行电路仿真,结合具体的题目,采用软、硬件结合的方式,进行复杂的数字电子系统设计。
数字逻辑电路实验实验1 门电路逻辑功能测试实验预习1 仔细阅读实验指导书,了解实验内容和步骤。
2 复习门电路的工作原理及相应逻辑表达式。
3 熟悉所用集成电路的引线位置及各引线用途。
4 熟悉TTL门电路逻辑功能的测试。
5 了解数字逻辑综合实验装置的有关功能和使用方法。
实验目的1 熟悉数字逻辑实验装置的有关功能和使用方法。
2 熟悉双踪示波器的有关功能和使用方法。
3 掌握门电路的逻辑功能,熟悉其外形和外引线排列。
计算机组成原理实验指导书-CPTH
DJ-CPTH计算机组成原理实验系统实验指导阜阳师范学院计算机与信息学院2008年3月目录目录 (1)实验一认识实验装置 (2)实验二寄存器实验 (10)实验三运算器实验 (18)实验四数据输出和移位实验 (22)实验五存储器实验 (26)实验六uPC和PC 实验 (32)实验七微程序存储器uM实验 (37)实验八模型机综合实验一 (39)实验九模型机综合实验二 (46)实验十微程序设计实验 (55)实验十一扩展实验 (60)附录1:CPTH 集成开发环境使用 (63)附录2:指令/微指令表(insfile1.mic) (68)附录3:实验用芯片介绍 (79)实验一认识实验装置实验目的:了解实验仪的特点及组成;掌握实验仪键盘的使用。
实验器材:DJ-CPTH实验仪实验要求:1、认真填写预习报告,包括对实验仪器组成的理解、实验操作步骤等。
2、实验之后写出实验报告,包括实验过程中遇到的问题,解决方法,实验后的心得体会及对该次实验的建议与意见。
实验原理及步骤:一、DJ-CPTH特点1、采用总线结构总线结构的计算机具有结构清晰,扩展方便等优点。
DJ-CPTH实验系统使用三组总线即地址总线ABUS、数据总线DBUS、指令总线IBUS和控制信号,CPU、主存、外设和管理单片机等部件之间通过外部数据总线传输,CPU内部则通过内部数据总线传输信息。
各部件之间,通过三态缓冲器作接口连接,这样一方面增强总线驱动能力,另一方面在模型机停机时,三态门输出浮空,能保证不管模型机的CPU工作是否正常,管理单片机总能读/写主存或控存。
2、计算机功能模块化设计DJ-CPTH为实验者提供运算器模块ALU,众多寄存器模块(A,W,IA ,ST,MAR,R0…R3等),程序计数器模块PC,指令部件模块IR,主存模块EM,微程序控制模块〈控存〉uM,微地址计数器模块UPC,组合逻辑控制模块及I/O等控制模块。
各模块间的电源线、地线、地址总线和数据总线等已分别连通,模块内各芯片间数据通路也已连好,各模块的控制信号及必要的输出信号已被引出到主板插孔,供实验者按自己的设计进行连接。
计算机组成原理实验报告
计算机组成原理实验报告计算机组成原理实验报告引言:计算机组成原理是计算机科学与技术专业的重要课程之一,通过实验可以更好地理解和掌握计算机的组成原理。
本篇实验报告将介绍我们在计算机组成原理实验中所进行的实验内容和实验结果。
实验一:逻辑门电路设计在这个实验中,我们学习了逻辑门电路的设计和实现。
通过使用门电路,我们可以实现与门、或门、非门等基本逻辑运算。
我们首先学习了逻辑门电路的真值表和逻辑代数的基本运算规则,然后根据实验要求,使用逻辑门电路设计了一个简单的加法器电路,并通过仿真软件进行了验证。
实验结果表明,我们设计的加法器电路能够正确地进行二进制数的加法运算。
实验二:数字逻辑电路实现在这个实验中,我们进一步学习了数字逻辑电路的实现。
通过使用多路选择器、触发器等数字逻辑元件,我们可以实现更复杂的逻辑功能。
我们首先学习了多路选择器的原理和使用方法,然后根据实验要求,设计了一个4位二进制加法器电路,并通过数字逻辑实验板进行了搭建和测试。
实验结果表明,我们设计的4位二进制加法器能够正确地进行二进制数的加法运算。
实验三:存储器设计与实现在这个实验中,我们学习了存储器的设计和实现。
存储器是计算机中用于存储和读取数据的重要组成部分。
我们首先学习了存储器的基本原理和组成结构,然后根据实验要求,设计了一个简单的8位存储器电路,并通过实验板进行了搭建和测试。
实验结果表明,我们设计的8位存储器能够正确地存储和读取数据。
实验四:计算机硬件系统设计与实现在这个实验中,我们学习了计算机硬件系统的设计和实现。
计算机硬件系统是计算机的核心部分,包括中央处理器、存储器、输入输出设备等。
我们首先学习了计算机硬件系统的基本原理和组成结构,然后根据实验要求,设计了一个简单的计算机硬件系统,并通过实验板进行了搭建和测试。
实验结果表明,我们设计的计算机硬件系统能够正确地进行指令的执行和数据的处理。
结论:通过这些实验,我们深入学习了计算机组成原理的相关知识,并通过实践掌握了计算机组成原理的基本原理和实现方法。
计算机组成原理实验指导 (1)
计算机组成原理实验指导实验一运算器部件实验一、实验目的⒈掌握简单运算器的数据传输方式。
⒉验证运算功能发生器(74LS181)及进位控制的组合功能。
二、实验要求完成不带进位及带进位算术运算实验、逻辑运算实验,了解算术逻辑运算单元的运用。
三、实验原理实验中所用的运算器数据通路如图7-1-1所示。
其中运算器由两片74LS181以并/串形式构成8位字长的ALU。
运算器的输出经过一个三态门(74LS245)以8芯扁平线方式和数据总线相连,运算器的2个数据输入端分别由二个锁存器(74LS273)锁存,锁存器的输入亦以8芯扁平线方式与数据总线相连,数据开关(INPUT DEVICE)用来给出参与运算的数据,经一三态门(74LS245)以8芯扁平线方式和数据总线相连,数据显示灯(BUS UNIT)已和数据总线相连,用来显示数据总线内容。
图7-1-1运算器电原理图图7-1-1中T2、T4为时序电路产生的节拍脉冲信号,通过连接时序启停单元时钟信号“”来获得,剩余均为电平控制信号。
进行实验时,首先按动位于本实验装置右中侧的复位按钮使系统进入初始待令状态,在LED显示器闪动位出现“P.”的状态下,按【增址】命令键使LED显示器自左向右第4位切换到提示符“L”,表示本装置已进入手动单元实验状态,在该状态下按动【单步】命令键,即可获得实验所需的单脉冲信号,而LDDR1、LDDR2、ALU-B、SW-B、S3、S2、S1、S0、CN、M各电平控制信号用位于LED显示器上方的26位二进制开关来模拟,均为高电平有效。
四、实验连线图7-1-2实验连线示意图按图7-1-2所示,连接实验电路:①总线接口连接:用8芯扁平线连接图7-1-2中所有标明“”或“”图案的总线接口。
②控制线与时钟信号“”连接:用双头实验导线连接图7-1-2中所有标明“”或“”图案的插孔(注:Dais-CMH的时钟信号已作内部连接)。
五、实验系统工作状态设定在闪动的“P.”状态下按动【增址】命令键,使LED显示器自左向右第4位显示提示符“L”,表示本装置已进入手动单元实验状态。
数字逻辑课程实验教学大纲
《数字逻辑》课程实验教学大纲课程编号:031011课程总学时:64 实验学时:16课程总学分:3.5适用专业:计算机科学与技术、网络工程、软件工程、物联网工程一、本课程实验的主要目的与任务开设《数字逻辑》课程实验,旨在加深学生对《数字逻辑》课程理论内容的理解,培养学生分析、设计、组装和调试数字电路的基本技能,掌握数字逻辑课程实验方法与步骤,并为学习后续课程打下坚实的基础。
二、本课程实验项目注:1、类型---指验证性、综合性、设计性;2、该表格不够可拓展。
三、各实验项目主要实验内容和基本要求各实验项目的主要内容和基本要求见附录。
四、实验成绩考核与评定办法学生应做好实验准备,认真完成每个实验,按时完成实验报告,任课教师应认真批改实验报告并给出实验报告成绩。
根据出勤情况、实际操作情况和实验报告进行实验评分,成绩评定为优秀(A)、良好(B)、中等(C)、及格(D)和不及格(E)五个档次。
五、主要参考书目实验指导书:《数字逻辑和数字电路实验指导书》,清华大学科教仪器厂编。
六、本大纲说明《数字逻辑》课程实验教学大纲和《数字逻辑》课程教学大纲相对应,具体见“《数字逻辑》课程教学大纲”。
撰写人:朱贵宪审定人:常国权批准人:执行时间:附录:实验一门电路的特性研究1.实验目的(1)掌握门电路的主要特性及逻辑功能;(2)掌握门电路的延迟时间的测量方法;(3)了解和掌握门电路延迟时间对电路的影响;(4)了解和掌握数字电路所用的仪器设备(重点是示波器本实验要求示波器40M 以上);(5)了解和熟悉集成电路器件的管脚和用法。
2.实验内容;(1)测试与非门传输延迟时间tpd(2)测试用与非门组成的闭环振荡器;产生的尖峰信号;(3)测试延迟时间tpd(4)设计一个电路,消除尖峰干扰的影响并分析尖峰干扰的原因和消除的方法。
3.实验要求(1)熟练掌握示波器的使用;(2)熟悉数字逻辑实验系统的功能特点。
4.实验器材(1)数字逻辑实验箱、示波器、数字万用表,数字示波器;(2)74LS00 2片、74LS86 1片。
大学计算机基础实验指导书(11版)
大学计算机基础实验指导书大学计算机基础课程组西北农林科技大学信息工程学院2011年9月前言大学计算机基础分为课堂讲授和上机实验两个环节。
通过上机学习,使学生养成良好的使用计算机习惯,掌握WINDOWS及其应用软件操作和应用方法;培养学生应用OFFICE系列软件操作及应用技能,使用多媒体软件解决实际问题的能力。
在课堂讲授过程中,虽然采用多媒体投影辅助教学,提高了教学直观性,但在实验教学中,学生因为缺少充分的准备,实验目标不明确,“走马观花”的现象普遍存在,这直接影响了整个课程教学质量的提高和后续计算机课程的学习。
本指导书在较全面总结教材内容基础上,把大学计算机基础实验教学中要求掌握的内容以案例的形式给出,学生只要按照指导书,遵照循序渐进规律,就能较系统地掌握基本概念、理论和操作。
由于学时限制,部分内容需要学生自己抽时间在课余完成。
每个实验完成后都需要写出实验总结。
总结中应反映出学生在实验前的实验准备,实验过程中出现的各种问题及解决方法。
本书是在院领导的亲切关怀下,由课组全体成员多次讨论才最后定下基本框架的。
其中实验一由陈勇老师编写,实验二由杨沛老师编写,实验三由杨龙、田彩丽两位老师共同完成,实验四由张晶老师编写,实验五由李梅老师编写,实验六由朱姗娜老师编写,朱俊平老师独立完成了实验七和实验八全部内容的编写,实验九由杨晓辉老师编写,全书由陈勇、孙健敏、杨沛老师统稿,李书琴、张阳教授做了最后审定。
本书每个实验后都要求学生完成实验总结,学生应该详细总结实验中遇到了哪些问题,是如何解决的,还有哪些问题没有解决等内容。
由于时间仓促,本书在内容及形式上做了较大的改动,不足之处请各位老师和同学谅解。
大学计算机基础课程组2011年9月1实验一指法练习一、实验目的熟悉实验环境,认识计算机,培养良好使用计算机的习惯,掌握正确录入方法。
二、实验任务实现盲打,英文指法达每分钟80-100CPM(每分钟字符数)。
三、实验内容及方法利用机房的“指法练习”进行指法训练10小时以上。
数字逻辑实验报告完整版
华中科技大学计算机学院数字逻辑实验报告实验一组合逻辑电路的设计实验二同步时许逻辑电路设计实验三:异步时序逻辑电路设计姓名:学号:班级:指导老师:完成时间:实验一组合逻辑电路的设计一、实验目的1掌握组合逻辑电路的功能测试.2验证半加器和全加器的逻辑功能。
3学会二进制的运算规律。
二、实验器材74LS00 二输入四与非门、74LS04 六门反向器、74LS10 三输入三与非门、74LS86 二输入四异或门、74LS73 负沿触发JK触发器、74LS74 双D触发器。
三、实验内容内容A 一位全加全减器的实现。
电路做加法还是做减法由S控制。
当s=0时做加法运算,s=1时做减法运算,当作为全加器输入信号A、B和Cin分别作为加数、被加数和低位来的进位,F1和F2为合数和向上位的进位。
当作为全减器输入信号A、B和Cin分别作为减数、被减数和低位来的借位,F1和F2为差数和向上位的借位。
内容B 舍入与检测电路的设计。
用所给定的集成电路组件设计一个多输出逻辑电路,输入为8421码.F1为四舍五入输入信号,F2为奇偶检测输出信号。
当输入的信号大于或等于(5)10时,电路输出F1=1,其他情况为0;当输入代码中含1的个数为奇数是,输出F2=1,其他情况为0.框图如图所示:四、实验步骤内容A 一位全加全减器的实现。
由要求可得如下真值表:F1的卡诺图为: F2的卡诺图为:化简得F1=A○+B○+C, F2=.由F1和F2表达式画出电路图如下:根据电路图,连接电路。
接线后拨动开关,结果如图:内容B 舍入与检测电路的设计。
由题意,列出真值表如图:化简卡诺图得F1=, F2=A ○+B ○+C ○+D.由此画出电路图如下:按照所示的电路图连接电路,将电路的输出端接实验台的开关,通过拨动开关输入8421代码,电路输出接实验台显示灯。
每输出一个代码后观察显示灯,并记录结果如下表:接开关接灯五、试验体会1、化简包含无关变量的逻辑函数时,,由于是否包含无关项以及对无关项是令其值为1为0并不影响函数的实际逻辑功能,因此在化简时,利用这种任意性可以使逻辑函数得到更好的化简,从而使设计的电路得到更简2、多输出函数的组合逻辑电路,因为各函数之间往往存在相互联系,具有某些共同部分,因此应当将它们当做一个整体来考虑,而不应该将其截然分开。
计算机组成原理实验指导书-8位算术逻辑运算实验
从本页开始至最后一页,要求每人必须打印从本页开始至最后一页,要求每人必须打印从本页开始至最后一页,要求每人必须打印从本页开始至最后一页,要求每人必须打印8位算术逻辑运算实验一、实验目的1、掌握算术逻辑运算器单元ALU(74LS181)的工作原理。
2、掌握简单运算器的数据传送通路组成原理。
3、验证算术逻辑运算功能发生器74LSl8l的组合功能。
4、按给定数据,完成实验指导书中的算术/逻辑运算。
二、实验内容1、实验原理实验中所用的运算器数据通路如图1.1所示。
其中运算器由两片74LS181以并/串形成8位字长的ALU构成。
运算器的输出经过一个三态门74LS245 (U33)到ALUO1插座,实验时用8芯排线和内部数据总线BUSD0~D7插座BUSl~6中的任一个相连,内部数据总线通过LZDO~LZD7显示灯显示;运算器的两个数据输入端分别由二个锁存器74LS273(U29、U30)锁存,两个锁存器的输入并联后连至插座ALUBUS,实验时通过8芯排线连至外部数据总线EXD0~D7插座EXJl~EXJ3中的任一个;参与运算的数据来自于8位数据开并KD0~KD7,并经过一三态门74LS245(U51)直接连至外部数据总线EXD0~EXD7,通过数据开关输入的数据由LD0~LD7显示。
图1.1中算术逻辑运算功能发生器74LS18l(U3l、U32)的功能控制信号S3、S2、Sl、S0、CN、M并行相连后连至SJ2插座,实验时通过6芯排线连至6位功能开关插座UJ2,以手动方式用二进制开关S3、S2、S1、S0、CN、M来模拟74LSl8l(U31、U32)的功能控制信号S3、S2、S1、S0、CN、M;其它电平控制信号LDDRl、LDDR2、ALUB’、SWB’以手动方式用二进制开关LDDRl、LDDR2、ALUB、SWB 来模拟,这几个信号有自动和手动两种方式产生,通过跳线器切换,其中ALUB’、SWB’为低电平有效,LDDRl、LDDR2为高电平有效。
EWb计算机电路基础实验指导1-12实验.
基于Electronic Workbench 虚拟电子实验室的计算机电路基础实验指导书郭迪新编二○一一年九月目录EWB概述实验一、实验平台的熟悉,基尔霍夫定律实验二、晶体二极管和三极管的检测实验三、晶体管单管共射电压放大电路实验四、负反馈电路实验五、集成运放基本运算电路实验六、集成电压比较器设计与调试实验七、基本门电路的测试实验八、组合逻辑电路(译码器)实验九、组合逻辑电路(用MSI设计组合逻辑)实验十、触发器电路分析测试实验十一、时序逻辑电路(十进制计数器电路设计)实验十二、555多谐振荡器电路设计附:计算机电路基础实验项目表EWB电路实验概述EWB英文全称Electronics Workbench,是一种电子电路计算机仿真设计软件,北称为电子设计工作平台或虚拟电子实验室。
它是加拿大Interactive Image Technologies Ltd.公司于1988年开发的,它以SPICE为基础,具有如下突出的特点:1、EWB具有集成化、一体化的设计环境2、EWB具有专业的原理图输入工具3、EWB具有真实的仿真平台4、EWB具有强大的分析工具5、EWB具有完整、精确的元件模型本实验指导书所列入的实验是建立在EWB平台上的,在普通微机上完成的实验。
要求实验者首先要熟悉EWB的基本操作。
实验一、实验平台的熟悉,基尔霍夫定律实验目的:熟悉EWB仿真实验平台;验证基尔霍夫定律、加强对基尔霍夫定律的理解。
实验条件普通微机、Electronic Workbench软件。
实验要求1、要求在实验前熟悉Electronic Workbench软件的基本使用;2、预习课程相关内容(基尔霍夫定律)、实验电路分析;3、认真做好实验,并填写实验报告。
实验原理基尔霍夫定律是电路的基本定理。
测量某电路的各支路电流及每个元件两端的电压,应能分别满足基尔霍夫电流定律(KCL)和电压定理(KVL)。
即对电路中的任一个节点而言,应有∑I=0;对任何一个闭合回路而言,应有∑U=0。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
计算机逻辑基础实验指导实验注意事项1.根据教材和实验指导,先进行预习实验内容;2.进入实验室,须遵守实验室的规章制度;3.在实验室一定要注意用电安全,爱护实验设备;4.每次进实验室,请自觉穿上鞋套;5.实验完成后经老师验收方可离开;6.离开时请带自己的所有物品(包括一些废弃物);7.按时上交实验报告,实验报告用统一的实验报告纸或A4纸。
8.在安排的时间因事没有做的实验,不统一安排时间补做,自己找合适的时间来补。
一、 EDA2000实验系统简介1.EDA2000实验系统简介EDA2000 设计实验系统是以ALTERA EPF10K20TC144-4芯片为核心设计出来的多功能逻辑电路设计实验系统。
本系统包括FPGA扩展板,I/O试验板,下载电缆,电源和仿真软件五个部分。
FPGA 扩展板上有一片ALTERA 10K系列的芯片,由于它是SRAM型的FPGA,理论上可以进行无限次数的重新配置。
在扩展板上,FPGA芯片的所有引脚都引出,便于测试和调试。
I/O试验板上有12种I/O元件,分别是(1)四组交通LED灯;(2)6个共阴极七段码LED;(3)一个蜂鸣器;(4)两组电子骰子;(5)一个时钟电路;(6)3组8位开关;(7)4个脉冲按钮;(8)一个4X3键盘;(9)一块8X8点阵的LED 显示器;(10)一个液晶显示器;(11)A/D、D/A 电路模块;(12)8051芯片。
I/O试验板几乎包含了所有数字电路中常用的I/O元件,提供了完整的教学实验环境。
电源的输入是AC 90V~260V,50Hz~60Hz,输出是DC 5V 2A,并具有短路保护措施。
开发环境采用的是学生版的Max+plus II Baseline 10.0。
所有IO口均有LED灯指示目前的状态。
采用FLASH芯片(EPC2LC20)保存下载的程序,相对一次性配置芯片要省耗材,相对编程器写程序可以省设备,也比他们更方便。
高质量的接插件,8位带灯锁紧按钮,进口拨码开关等。
2.DA2000实验平台安装EDA2000的安装相当简单,仅需:将电源接到220V/50Hz的电源插座;将下载电缆的一端接到PC机上并口,另外一端接到实验平台上。
至此,安装过程就完成了。
3.EDA2000实验平台模块原理图这些原理图是完整原理图的简化,便于对系统的工作原理的理解。
图上指示了各个器件由FPGA相应管脚控制的说明,便于下载阶段的管脚配置。
每个图中的控制部分都是指ALTERA EPF10K20TC144-4 FPGA芯片。
(1)交通灯模块原理图交通灯的原理见图,共四组红黄绿LED指示灯。
所有的12个LED的阴极都连接在一起,并通过一个反相器连接到EPF10K20的141脚RG_EN。
当RG_EN为高电平时,这些LED的阳极如果为高电平的时候,相应的LED就被点亮。
当设计交通灯控制器时候,使这些东西和南北两组LED的红黄绿LED指示灯分别点亮,就可以模拟交通指示灯了。
(2)按键输入模块原理图按键的原理见图,按键的输入有三种:不能自锁的按键,自锁的按键和开关。
不能自锁的按键没有按下的时候为低电平,按下的时候为高电平,松开的时候按键自动回复为低电平,所以检测到高电平的时候表示有按键按下。
自锁的按键按下的时候输入为高电平,在弹起的时候输入为低电平。
开关在上面的时候,输入为高电平,开关在下面的时候低电平。
因此可以通过多种组合方式来设定输入。
(图中71引脚改为70引脚)(3)数码管模块原理图数码管的工作原理见图,六个七段数码管都是共阴极的,每个数码管的阴极依次接到通过DE1-DE3做为输入的138译码器的前6个输出,所以数码管采用动态扫描方式。
如当DE1-DE3为000的时候,最左边数码管的的阴极为低电平,当LED_A-LED_G为1111110的时候,最左侧数显示为0。
二、Max+plus II Baseline 10.0操作简介1.建立新文件(两种方法)(1)方法一:a)在File下选New,如图2.3a;b)在File Type下选Graphic Editor file及OK,如图2.3b;c)在File下选Save As…,如图2.3c;d)并在File Name后填入文件名disbounce.gdf,如图2.3d。
(2) 方法二:a)MAX+PLUS II>Graphic Editor,打开图形编辑器,如图2.3e;b)File>Save As…;c)在File Name后输入文件名disbounce.gdf。
2.原理图输入(1)输入基本元件及函数符号当你在Graphic Editor视窗下没有元件的地方,双击鼠标,就会有如图的窗口出现,让您输入基本元件的名称。
输入基本元件(2)移动、删除、复原与复制元件符号移动:以鼠标左键选中元件(该元件被红色框框住)并拖曳至适当的位置即可。
删除与复原:选中元件后按Del键(或用鼠标左键点击剪刀图示即可删除该元件,若误删则可用Ctrl+Z键恢复刚刚误删的元件。
复制:同时按住Alt键和Ctrl键不放,并以鼠标左键选中元件,拖曳元件至适当位置放开鼠标,即可复制该元件。
或在选中元件后以Ctrl+C复制,再移动鼠标至粘贴元件的地方点一下左键, Ctrl+V按键粘贴上所复制的元件。
(3)脚位连线单一信号线,粗线代表信号总线。
(请注意左上角直角线钮是否选取)移动鼠标至连线起点(会出现十字形光标)按下鼠标左键,并拖曳至适当位置放开,就可画出线段。
依此方法,一直画线至连线终点便能完成脚位连线。
(4)输入与输出脚命名与连线命名以鼠标左键选PIN_NAME即可更改输入或输出脚的名称,至于连线(Netlist)的命名,可以鼠标左键选中连线使其成为红色并有一小黑方块出现后,即可输入其名称。
一旦连线的名称已经完成,若须修改可用鼠标的左键选中该名称(出现红色框包住),再按下键盘上的左移键即可修改。
(5)储存并检查(Save and Check)基本错误完成上述步骤后,即可File>Project>Save & Check(或以Ctrl+K键)指令来储存并检查基本错误,检查后,可能会有错误信息产生。
它告诉你线路图的基本错误原因,你可以根据它去更正错误的地方,然后存盘并重新检查错误,直到没有错误消息产生才可进行下一步骤。
(6)建立一个缺省符号当完成一个新电路或对旧电路的输入输出脚有所变动时(脚位的个数或其名称变动),你都可用File>Create Default Symbol指令重建新的电路方块符号(代表该电路图的符号),供上层电路编辑时调用。
File>Edit Symbol命令可以进入符号编辑窗口进行符号的必要修改。
3.原理图的编译(Functional Compilation)以MAX+PLUS II > Compiler指令调出编译器,按下Start健,编译结果若有错误,可按错误信息修改。
若无错误,则已经完成电路图的图形输入,此时可直接进入电路的功能仿真(Functional Simulation)。
3.电路图功能仿真(1)建立新文件用File > New指令建立新文件(New),并选择Waveform Editor File(注意文件扩展名为.SCF),从而启动波形编辑器(Waveform Editor)编辑波形文件。
此时可用File > Save As…指令将其保存为SCF文件。
也可以用另一种建立波形编辑文件的方法,即MAX+PLUS Ⅱ > Waveform Editor。
(2)输入脚、观测的内部节点及输入脚的选取一种比较方便的输入脚、观测的内部节点及输入脚的选取是从SNF文件(上一节所产生的文件)里取得这些接点,它在Node下选择Enter Nodes from SNF…即出现节点选择窗口。
注意:一定要在执行File > Save As保存过文件后,Node > Enter Nodes from SNF才会有效。
用File > End Time指令设定模拟波形的时间长短。
用Options > Grid Size…指令设定格线间距的情况。
(3)输入脚的波形定义在波形显示区内,经上述步骤后会有一些原始的波形资料。
这些资料往往没有什么意义。
因此,我们必须用以下的一些工具来定义输入脚的波形,以便往后的功能模拟。
首先需选取波形资料编辑区块,才能进行以下的操作:复原(Undo):可用Edit > Undo指令或Ctrl+Z键取消刚刚的操作。
剪下(Cut):用Edit > Cut指令或Ctrl+X键剪下所选取的波形资料区块成未知状态。
拷贝(Copy):用Edit > Copy指令或Ctrl+C键将所选取的波形资料区块拷贝一份。
粘贴(Paste):用Edit > Paste指令或Ctrl+V键将所复制的波形资料粘贴一次。
删除(Delete):用Edit > Delete指令或Del键将所选取的波形资料区块删除。
重叠覆盖(Overweite):用Edit > Overwrite指令将所选取的波形资料区块重叠覆盖波形资料。
重叠覆盖有:逻辑“1”信号、逻辑“0”信号、未知信号(x)、高阻抗信号(Z)、反相信号、时序(clock)信号、计数值、群值及状态名称覆盖等九种。
插入(Insert):用Edit > Insert指令将所选取的波形资料区块或地方插入波形资料。
与格线对齐(Align to Grid):用Edit > Align to Grid指令或Ctrl+Y键将所选取的波形资料与格线对齐。
重复复制(Repeat):用Edit > Repeat…将所复制的波形资料重复复制。
横向伸展或缩小(Grow or Shrink):用Edit > Grow or Shrink 指令将所选取的资料区块横向伸展成较大区域或横向缩小成较小区域。
另外选取波形资料编辑区块也有三种形式:一小段波形资料区块的选取:用鼠标选择起点,然后将鼠标拖曳至某处放开即可。
一个节点的资料区块选取:用鼠标选择起点,此时被选取部位反显。
多个节点的资料区块选取:用鼠标选择起点,并拖曳至某处放开即可。
(4)功能编辑器进行功能模拟当完成输入模拟波形的定义之后,就可用MAX+PLUSⅡ > Simulator指令调出模拟器,此时,点击Start键即可启动Altera功能模拟(启动前注意模拟输入文件的文件名是否一致)。
(5)错误处理及检查模拟结果模拟结果若有错误,请仔细阅读出错信息,并依该信息更正错误。
如果没有错误,可选取波形编辑窗口检查模拟后的输出波形是否符合功能要求。
如果不符合功能要求,请先关闭文件再返回第二节修改电路、编译电路后,再返回本节做功能模拟,一直到符合功能要求为止。