数字电路试卷

合集下载

《数字电子电路》(本)模拟试卷1.docx

《数字电子电路》(本)模拟试卷1.docx

《数字电子电路》(本)模拟试卷1总分:100分时间:90分钟一、选择题(每小题3分,共36分)1.下列四个数屮与十进制数(163) 不相等的是__________ o(1)(A3) io (2) (10100011) 2(3) (000101100011 ) 8421BCD (4) (100100011) 82.将TTL与非门作非门使用,则多余输入端应做_____ 处理。

(1)全部接高电平(2)部分接高电平,部分接地(3)全部接地(4)部分接地,部分悬空3.由或非门构成的基本RS触发器,输入S、R的约束条件是______ c(1) SR二0 (2) SR二1 (3) S+R二0 (4) S+R二14.T触发器,在T二1时,加上时钟脉冲,则触发器_____ 。

(1)保持原态(2)置0 (3)置1 (4)翻转5.要使边沿触发型JK触发器具有Qn+】=页的功能,其输入信号必须满足( ) (1) J=K=0 (2) J=K=1 (3) J=l,K=0 ⑷ J=0,K=l6.用三个触发器构成一个五进制计数器,无效状态的个数为( )(1) 1 个(2) 2 个(3) 3 个(4) 4 个7.工作中既可以读出信息,又可写入信息的存储器称为____ o(1) ROM (2) RAM (3) PLA (4) EPROM8.一个ROM共有10根地址线,8根位线(数据输出线),则其存储容量为_。

(1) 10X8 (2) 102X8 (3) 10X82(4) 2l0X89.rtl 555定时器构成的单稳态触发器,其输出脉冲宽度取决于_____ 。

(1)电源电压(2)触发信号幅度(3)触发信号宽度(4)外接R、C的数值10.逻辑函数F (ABC) =A+AC+BC的最简与或表达式为( )(1) F=A+C (2) F=A+B (3) F=A+B (4) F=A + C11.逻辑函数F=AC + BC的最小项表达式为( )(1) F(ABC)=》m(l,3, 6, 7) (2). F(ABC)=Xm(2, 3, 6, 7)(3) F(ABC)=》m(l,2, 6, 7) (4) F(ABC)=£m(h 4, 5, 6)12.触发器电路如图所示,当输入A=1时,次态等于( )二、(12分)下列逻辑电路能否实现所规定的逻辑功能?能实现者在括号内写“Y”,错的写 “N”。

《数字电路》期终考试试卷

《数字电路》期终考试试卷

《数字电路》期终考试试卷题号 一 二 三 四 五 总分 积分人 分数 一、填空题(每空档1分,共28分) 1、半导体数码管的连接方式有 和 。

2、加法器分为和 。

3、三态门有三种输出状态,即: 、 和高阻状态。

4、数字电路在稳态时,二极管、三极管处于 状态。

5、在逻辑电路中,用 和 表示两种对立的逻辑状态。

6、基本逻辑门电路有三种,即 门电路、 门电路和非门电路。

7、按功能译码器可分为 和 两大类。

8、基本RS 触发器中,若S = 0,R = 1时,触发器状态置 。

9、异步计数器是指计数脉冲 加到所有触发器的CP 端,只作用 于 触发器的CP 端。

当计数脉冲到来时,各触发器的翻转时 刻 。

10、同或门和异或门之间的运算是 运算。

11、时序逻辑电路的结构组成通常包含 电路和 电路两部分。

常见时序电路中的存储电路由 构成。

12、JK 触发器Q n+1逻辑函数表达式为: 。

13、计数器除具有计数功能外,还具有 。

14、在优先编码器74LS147中,当输入I 7I 8I 9 = 000时,输出为 。

15、555定时器电路中,当u i1>U R1, u i2>U R2时,基本RS 触发器被置 , 即输出u 0 = ,同时V 导通,电容 。

t p d 。

二、判断题(正确的打“√”,错误的打“×” )(每题3分,共24分)1、具有时钟输入的触发器称为基本RS触发器。

()2、同步RS触发器中,当脉冲到来时,S = 1,R = 0,触发器状态为0态。

()3、优先编码器的工作特点是允许同时输入二个或二个以上的编码信号。

()4、正弦波和方波都是数字信号。

()5、寄存器的功能是统计输入脉冲的个数。

()6、由三个开关并联起来控制一只电灯时,电灯的亮或不亮同三个开关的闭合或断开之间的对应关系属于“或”逻辑关系。

()7、在数字电路中,“1”比“0”大。

()8、在复合门电路中,异或门就是输入端同时为0或同时为1时,输出端为1。

数字电路基础试卷

数字电路基础试卷

第6章数字电路基础试卷二进制数10101转换为十进制数后为() [单选题] *A.15B.21(正确答案)C.18D.10逻辑函数式D+D,简化后结果是() [单选题] *A.2DB.D(正确答案)C.D²D.0一位十六进制数可以用二进制数来表示,需要二进制的位数是() [单选题] *A.1B.2C.4(正确答案)D.16当决定某个事件的全部条件都具备时,这件事才会发生。

这种关系称为() [单选题] *A.或逻辑B.与逻辑(正确答案)C.非D.异或010*********的8421码为() [单选题] *A.496(正确答案)B.495C.598D.4694位二进制数可用十六进制数来表示,需要十六进制的位数是() [单选题] *A.1(正确答案)B.2C.3D.48421BCD码用4位二进制数表示十进制数的位数是() [单选题] *A.1(正确答案)B.2C.3D.4在数字电路中,不属于基本逻辑门是() [单选题] *A.与门B.或门C.非门D.与非门(正确答案)如图所示门电路,电路实现的逻辑式Y= [单选题] *A.Y=(AB)\B.Y=ABC.Y=A+B(正确答案)D.Y=(A+B)\如图所示的波形图表示的逻辑关系是()[单选题] *A.F=A·B(正确答案)B.F=A+BC.F=(A·B)\D.F=(A+B)\异或门F=A⊕B两输入端A、B中,A=1,则输出端F为() [单选题] *A.A⊕BB.B\(正确答案)C.BD.0下列表所示的真值表完成的逻辑函数式为()[单选题] *A.F=ABB.F=ABC.F=A⊕BD.F=A+B(正确答案)当A=B=0时,能实现F=1的逻辑运算是() [单选题] *A.F=A·BB.F=A+BC.F=A⊕BD.F=(A+B)\(正确答案)八位二进制数能表示十进制数的最大值是() [单选题] *A.255(正确答案)B.248C.192D.168将(01101)2转换为十进制数为() [单选题] *A.13(正确答案)B.61C.51D.25逻辑函数式Y=A+A,化简后的结果是() [单选题] *A.2AB.A(正确答案)C.1D.A2逻辑函数式Y=EF+E\+F\的逻辑值为() [单选题] *A.EFB.(EF)\C.0D.1(正确答案)以下表达式中符合逻辑运算法则的是() [单选题] *=C2B.1+1=10C.A·1=1D.A+1=1(正确答案)当逻辑函数有n个变量时,取值组合有() [单选题] *A.nB.2nC.n²D.2"(正确答案)二进制数码为(11101),则对应的十进制数为() [单选题] *A.29(正确答案)B.28C.13D.14下列说法中与BCD码的性质不符的是() [单选题] *A.一组四位二进制组成的码只能表示一位十进制B.BCD码是一种人为选定的0~9十个数字的代码C.BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数(正确答案)D.BCD码有多种数字信号和模拟信号的不同之处是() [单选题] *A.数字信号在大小上不连续,时间上连续,而模拟信号则相反B.数字信号在大小上连续,时间上不连续,而模拟信号则相反C.数字信号在大小、时间上均不连续,而模拟信号则相反(正确答案)D.数字信号在大小、时间上均连续,而模拟信号则相反“与非”运算的结果是逻辑“0”的输入是() [单选题] *A.全部输入是“0”B.任一输入是“0”C.仅一输人是“0”D.全部输入是“1”(正确答案)相同为“0”不同为“1”,它的逻辑关系是() [单选题] *A.或逻辑B.与逻辑C.异或逻辑(正确答案)D.同或逻辑一只四输入端或非门,使其输出为“1”的输入变量取值组合有种。

数字电路试卷答案

数字电路试卷答案

数字电路试卷答案【篇一:数字电路试题及答案】>二、单项选择题(本大题共10小题,每小题2分,共20分)1、十六进制数(8f)16对应的十进制数是(c)A、141 B、142 C、143 D、1442、逻辑函数l(a,b,c)=(a+b)(b+c)(a+c)的最简与或表达式为( d )a、(a+c)b+acb、 ab+(b+a)cc、 a(b+c)+bcd、 ab+bc+ac3、与非门输出为低电平时,需满足( d )a、只要有一个输入端为低电平b、只要有一个输入端为高电平c、所有输入端都是低电平d、所有输入端都是高电平4、能够实现“线与”功能的门电路是(d )a、与非门B、或非门C、三态输出门D、集电极开路门5、由与非门构成的基本RS触发器,要使Qn+1=Qn,则输入信号应为( a A、R=S=1B、R=S=0C、R=1,S=0D、R=0,S=16、要使T触发器Qn+1=Qn ,则(b)A、T=QnB、T=0C、T=1D、T=n7、对于jk触发器,要使qn+1=qn,则(b)a、j=k=1b、j=k=0c、j=1,k=0d、j=0,k=18、为实现d触发器转换成t触发器,题图所示的虚线框内应是。

(c)a、与非门b、异或门c、同或门d、或非门9、十六个数据输入端的数据选择器必有地址输入端的个数为(d)a、1b、2c、3d、410、一个4位二进制计数器的最大模数是(c)a、4b、8c、16d、32)三、简答题(本大题共2小题,每小题5分,共10分)1、数字电路从整体上看可分为几大类?答:(1)、按集成度分,有小、中、大、超大、甚大规模;(3分)(2)、按结构工艺分,有ttl、cmos集成电路。

(2分)2、最简与-或表达式的标准是什么?答:(1)、包含的与项最少;(3分)(2)、每个与项中变量的个数最少。

(2分)四、分析计算题(本大题共6小题,每小题10分,共60分)1、逻辑电路的输入变量a、b和输出函数f的波形如题3-1图所示,试列出真值表,写出逻辑函数f的逻辑表达式,并画逻辑图。

数字电路期末试卷(含答案哦)

数字电路期末试卷(含答案哦)

《数字电路》试卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11.);Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。

B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。

C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。

D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。

7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。

2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。

3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。

数字电子技术试卷及答案五套

数字电子技术试卷及答案五套

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。

江苏师范大学《数字电路》2021-2022学年第一学期期末试卷

江苏师范大学《数字电路》2021-2022学年第一学期期末试卷

江苏师范大学《数字电路》2021-2022学年第一学期期末试卷一、选择题(每小题 3 分,共 15 分)1. 在以下哪种数字电路中,输出值与输入值无关?()A. 与门B. 或门C. 非门D. 异或门2. 以下哪个选项可以实现逻辑函数 F = A'B + AB'?()A. 与非门B. 异或门C. 或非门D. 与或非门3. 在数字电路中,多路选择器的作用是:()A. 将多个输入信号转换为一个输出信号B. 将一个输入信号转换为多个输出信号C. 将多个输入信号转换为多个输出信号D. 将输入信号进行逻辑运算后输出4. 在以下哪个选项中,实现了逻辑函数 F = A'B + AC + BC'?()A. 与非门和或非门B. 或非门和与非门C. 与或非门和非门D. 异或门和与非门5. 在数字电路中,与门和或门的输出信号不受下列哪个因素的影响?()A. 输入信号的数量B. 输入信号的幅值C. 输入信号的时序D. 输入信号的相位二、多选题(每小题 4 分,共 20 分)1. 以下哪些选项是常见的数字电路组件?()A. 与门B. 或门C. 非门D. 异或门2. 在数字电路中,以下哪些操作可以实现逻辑运算?()A. 与运算B. 或运算C. 非运算D. 异或运算3. 以下哪些选项是数字电路中的存储元件?()A. 锁存器B. 反锁存器C. 计数器D. 寄存器4. 在数字电路中,以下哪些选项是常见的时序元件?()A. 时钟B. 触发器C. 计数器D. 反馈电路5. 以下哪些选项是数字电路中的组合电路?()A. 加法器B. 时钟门C. 编码器D. 解码器三、名词解释(每小题 5 分,共 15 分)1. 电子开关2. 加法器3. 解码器四、简答题(每小题 10 分,共 20 分)1. 请解释一下多路选择器和多路解码器之间的区别和应用场景。

2. 请解释一下时钟触发触发器和边沿触发触发器之间的区别,并举例说明它们在数字电路设计中的不同应用。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

数字电路试卷及答案

数字电路试卷及答案

数字电路试卷及答案(一)一、填空题(每空1分,共5分)1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。

2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。

4 EPROM可存储一个( 9 )输入4输出的真值表。

⨯3、5124、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。

5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、二、单项选择题:从以下题目中选择唯一正确的答案。

(每题2分,共10分)1、八路数据分配器的地址输入端有( B )个。

A、 2B、3C、 4D、 52、以下描述一个逻辑函数的方法中( C )只能唯一表示。

A、表达式B、逻辑图C、真值表D、波形图3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。

A、状态数目更多B、状态数目更少C、触发器更多D、触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。

A、 2B、3C、 4D、55、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。

A、F=B’C’+AC+A’BB、F=A’C’+BC+AB’C、F=A’C’+BC+AB’+A’BD、F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析:(共10分)B=BC 最简和之积表达式。

(4分) 解:F+A'BC'+AB=1、求逻辑函数F(2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分)F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 )数字电路试卷及答案(二)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

数字电路与逻辑设计考核试卷

数字电路与逻辑设计考核试卷
C.编码器
D.触发器
12.以下哪些是数字电路设计中常用的设计原则?( )
A.最小化原则
B.最优化原则
C.模块化原则
D.可测试性原则
13.以下哪些部件可以实现数字信号的放大和驱动?( )
A.逻辑门
B.触发器
C.译码器
D.驱动器
14.以下哪些是常见的数字电路测试方法?( )
A.静态测试
B.动态测试
C.功能测试
A. RS触发器
B.加法器
C. D触发器
D. JK触发器
2.以下哪些逻辑门可以实现“逻辑非”功能?( )
A.非门
B.或非门
C.与非门
D.异或门
3.以下哪些编码方式属于二进制编码?( )
A. BCD码
B.格雷码
C.汉明码
D. 8421码
4.以下哪些是组合逻辑电路的例子?( )
A.译码器
B.计数器
C.多路选择器
4.二进制编码中,8421码是一种______编码方式。
5.在时序逻辑电路中,触发器在______的作用下改变状态。
6.数字电路设计中,为了减少“竞争-冒险”现象,可以采取增加______或使用______等方法。
7.在数字电路中,______用于实现数据的串行到并行转换,而______用于实现数据的并行到串行转换。
A.时钟信号
B.同步复位
C.异步复位
D.双沿触发
(结束)
三、填空题(本题共10小题,每小题2分,共20分,请将正确答案填到题目空白处)
1.在数字电路中,基本逻辑门包括与门、或门、非门和______门。
2.一个触发器能够存储一个二进制位,通常称为一个______。
3.在组合逻辑电路中,输出仅仅取决于输入信号的______和______。

数电期末考试试卷

数电期末考试试卷

数电期末考试试卷一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算2. 以下哪个不是组合逻辑电路的特点?A. 输出只与当前输入有关B. 输出与输入的过去状态有关C. 没有反馈回路D. 可以并行工作3. 触发器的主要用途是:A. 实现逻辑运算B. 存储二进制数据C. 作为放大器使用D. 进行信号调制4. 在数字电路中,同步计数器和异步计数器的主要区别是:A. 同步计数器的时钟频率更高B. 异步计数器的计数速度更快C. 同步计数器的输出是同步的D. 异步计数器的计数过程是连续的5. 下列哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗大D. 易于实现大规模集成电路6. 以下哪个是数字电路中常用的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 三角波7. 以下哪个不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 锁存器8. 在数字电路中,布尔代数的基本运算不包括:A. 与B. 或C. 非D. 加9. 以下哪个是数字电路中实现数据传输的常用方式?A. 并行传输B. 串行传输C. 模拟传输D. 无线传输10. 以下哪个是数字电路中实现数据存储的常用方式?A. 静态RAMB. 动态RAMC. 只读存储器D. 所有选项都是二、填空题(每空1分,共10分)11. 数字电路中最基本的逻辑门是______和______。

12. 一个4位二进制数可以表示的最大十进制数是______。

13. 一个3位二进制计数器的最大计数值是______。

14. 在数字电路中,一个8位的寄存器可以存储的二进制数据量是______位。

15. 布尔代数中的德摩根定律指的是非(A与B)等价于______与______。

三、简答题(每题5分,共10分)16. 简述数字电路与模拟电路的主要区别。

17. 描述同步计数器和异步计数器的工作原理及其应用。

数字电路试卷

数字电路试卷

电子技术基础(数字部分)一、选择题(每题2分,共30分)1.决定一事件结果的所有条件中要求所有的条件同时满足时结果就发生,这种条件和结果的逻辑关系是( )。

A.与B.或C.非D.异或2.在下图的逻辑符号中,能实现F=AB 逻辑功能的是( )。

3.同或的逻辑表达式为:( )。

A.L AB AB =+B. L AB AB =+C.L AB AB =+D. L A B =+4.SR 锁存器是一种_______稳态电路。

( )A.无B.单C.双D.多5.基本SR 锁存器,当SR 锁存器状态不确定时,( )。

A . S=0;R=0 B.S=0;R=1 C.S=1;R=0 D.S=1;R=1 6.R-S 型触发器的“R ”意指( )。

A.重复B.复位C.优先D.异步7.下列电路中,不属于组合逻辑电路的是( )。

A .译码器B .全加器C .寄存器D .编码器 8.一个8选一数据选择器的数据输入端有_______个。

( )A.1B.2C.8D.49.组合逻辑电路消除竞争冒险的方法有( )。

A.前级加电阻 B .在输入端接入滤波电容 C .后级加缓冲电路D.屏蔽输入信号的尖峰干扰10.__________不能将减法运算转换为加法运算。

()A.原码B.反码C.补码11.逻辑函数F=A⊕B和G=A⊙B不满足关系_________。

()A.F=G B.F’=GC.F’=G D.F=G⊕112.使JK触发器在时钟脉冲作用下,实现输出nn QQ=+1,则输入端信号应为()。

A.J=K=0 B.J=K=1C.J=1,K=0 D.J=0,K=113.设计一个同步10进制计数器,需要________触发器。

()A.3个B.4个C.5个D.10个14.数值[375]10与下列哪个数相等。

( )A.[111011101]2 B.[567]8C.[11101110]BCDD.[1F5]1615.凡在数值上或时间上不连续变化的信号,称为 ( )。

数字电路设计原理考核试卷

数字电路设计原理考核试卷
13. ABC
14. ABCD
15. ABCD
16. ABC
17. ABCD
18. BD
19. ABC
20. ABC
三、填空题
1.异或
2.逻辑与
3.电平
4. 1
5.反向
6.状态
7.逻辑优化
8.计数
9.逻辑设计
10.同步
四、判断题
1. √
2. √
3. √
4. ×
5. √
6. √
7. ×
8. ×
9. √
D.温度变化
17.以下哪些是数字电路设计中的常见时序问题?()
A.信号建立时间不足
B.信号保持时间不足
C.信号去抖动时间不足
D.时钟偏移
18.以下哪些计数器可以实现任意模数计数?()
A.同步计数器
B.异步计数器
C.加/减计数器
D.程序计数器
19.以下哪些是数字电路中的编码器类型?()
A.二进制编码器
16.下列哪种触发器具有最高驱动能力?()
A. RS触发器
B. JK触发器
C. T触发器
D. D触发器
17.在数字电路中,下列哪种编码方式在二进制和十进制之间转换时需要转换表?()
A.二进制码
B.格雷码
C.反码
D. BCD码
18.下列哪种计数器在计数过程中具有计数方向可逆的特点?()
A.同步计数器
B.异步计数器
A.二进制码
B.格雷码
C.反码
D.十进制码
11.下列关于时序逻辑电路描述正确的是:()
A.输出仅取决于当前输入
B.输出取决于输入和电路的状态
C.输出取决于电路的状态

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案一、选择题(3分×10=30分)1.数字信号的特点是( )A .在时间上和幅值上都是连续的B .在时间上是离散的,在幅值上是连续的C .在时间上是连续的,在幅值上是离散的D .在时间上和幅值上都是不连续的2.将十六进制数(FD)16转换为二进制数的结果是( )A .(11011111)2B .(11111101)2C .(11111011)2D .(11111100)23.-0101的原码、反码和补码分别为( )A .10101,11010,11011B .00101,11010,11011C .10101,11010,11010D .00101,01010,110114.逻辑函数式C AB AB )('+化简后的最简与或表达式为( )A .BC A +B .AC .C AB +')(D .C AB +5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( )A . ))(('+''+E D CB A B . ))(('''+E DC B AC . ))((''+'+'ED C B A D . ))(('''+'E D C B A6.为实现将JK 触发器转换为D 触发器,应使( )。

A . D K D J '==,B . D K D J ='=,C .D K J == D .D K J '==7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。

A . 0001B . 0111C . 1110D . 11118.石英晶体振荡器的主要优点是( )A .电路简单B .频率稳定度高C .振荡频率高D .振荡频率低9.可以用来自动产生矩形波信号的是( )A. 施密特触发器B. T 触发器C. 单稳态触发器D. 多谐振荡器10.与非门...构成的SR 锁存器,使输出为“0”态的D S '、D R '端输入为:( ) A .0='='D DR S B .0='D S ,1='D R C .1='D S ,0='D R D .1='='D D R S二、填空题(2分×15=30分)1、 JK 触发器的特性方程为 。

国家开放大学终结性机考《数字电子电路》试卷1

国家开放大学终结性机考《数字电子电路》试卷1

1、在A/D 转换中,将一个时间上连续变化的模拟量转换为时间上断续的模拟量,这一过程称为。

(C )A 采样B 保持C 量化2、利用卡诺图化简法对逻辑函数进行简化时,每个圈应。

(A )A 尽可能大,使化简后乘积项含因子最少B 尽可能小,使化简后乘积项含因子最少C 尽可能大,使化简后乘积项含因子最多3、对于RS 触发器,当S=1,R=0时。

(C )A 保持B 输出置0C 输出置14、循环码由于(A )而受到广泛的应用。

A 相邻代码仅有一位取值不同B 相邻代码仅有两位取值不同C 在传输过程中引起的误差小5、由逻辑函数的最小项性质可知,任意两个最小项的。

(C )A 和为1B 乘积为1C 乘积为06、在数字电路中,识别优先级别信号并进行编码的组合逻辑器件称为。

(B ) A 二进制译码器 B 优先编码器 C 二进制编码器7、下列数字逻辑器件中,(A )属于组合逻辑器件。

A 译码器B 寄存器C 触发器8、TTL 门电路输入端通过电阻接地时,若该电值大于RON (或输入端悬空)时,该输入端相当于。

(A )A 逻辑1状态B 逻辑0或逻辑1状态C 逻辑0状态9、对于JK 触发器,当J=0,K=1时。

(C )A 不允许B 输出置1C 输出置010、对于T 触发器,当T=1时。

(A )A 翻转B 输出置0C 输出置111、同逻辑函数表达式A+ABC ̅̅̅̅̅̅相等的逻辑表达式是。

(C )A A +BC ̅̅̅̅B ABC̅̅̅̅̅̅ C A 12、要设计一个波形变换器,将正弦波信号转换为同频率的矩形波,应选用(C )电路。

A 单稳态触发器B 多谐振荡器C 施密特触发器13、计数器可实现的主要功能为。

(B)A计数B计数、分频、定时C计数、定时14、时序电路在开机后,需要先将电路状态预置为某个有效状态,电路才能够正常工作,通常称这种电路。

(B)A与“自启动”无关B不能“自启动”C能“自启动”15、由555构成的单稳态触发器,暂稳态维持时间由电路的(B)决定。

《数字电路》期中考试试卷

《数字电路》期中考试试卷

《数字电路》期中考试试卷一、填空题(每空1分,共20分)1、(、101)2=10=8421BCD2、一个 JK 触发器有个稳态,它可存储位二进制数。

3、三态门的输出状态有、、三种状态。

4、对160个符号进行二进制编码,则至少需要位二进制数。

5、A=(-59)10,A的原码是,补码是。

6、使用与非门时多余的输入端应接电平,或非门多余的输入端应接电平。

7、触发器有个稳态,存储8位二进制信息要个触发器。

8、3线—8线译码器有条输入线,条输出线。

9、组合逻辑电路的冒险有型冒险和型冒险。

10、对于JK触发器的两个输入端,当输入信号相反时构成触发器,当输入信号相同时构成触发器。

二、选择题(每题2分,共20分)1.和逻辑式相等的式子是( )A.AC+B B. BC C.B D.2.32位输入的二进制编码器,其输出端有( )位。

A、256B、128C、4D、53.4个边沿JK触发器,可以存储( )位二进制数A.4B.8C.164.三极管作为开关时工作区域是( )A.饱和区+放大区B.击穿区+截止区 C.放大区+击穿区D.饱和区+截止区5、在四变量卡诺图中,逻辑上不相邻的一组最小项为:() A.m1 与m3 B.m4 与m6 C.m5 与m13D.m2 与m86.L=AB+C 的对偶式为:()A 、 A+BCB 、 (A+B)C C 、 A+B+CD、 ABC7.逻辑函数F(A,B,C)= AB+B C+AC的最小项标准式为()。

A.F(A,B,C)=∑m(0,2,4)B.F(A,B,C)=∑m(1,5,6,7)C.F(A,B,C)=∑m (0,2,3,4)D.F(A,B,C)=∑m(3,4,6,7)8.逻辑电路如图1所示,其逻辑功能相当于一个()。

A.“与”非门B.“导或”门C.“与或非”门图19.三输入、八输出译码器,对任一组输入值其有效输出个数为()。

A.3个B.8个 C.1个D.11个10、逻辑函数F==( )。

数字电路考试试卷及答案(详细)

数字电路考试试卷及答案(详细)

一.填空题(1分/空,共24分)1)十进制数(99.375)10=(1100011.011)2=(63.6)16。

2)数字电路按照其结构和工作原理分为两大类:组合逻辑电路和时序逻辑电路。

3)以下类型门电路多余的输入端应如何处理:TTL 与非门:接高电平或者悬空或者并联,CMOS 与非门:接高电平或者并联。

4)逻辑函数Y=AB+BC+CA 的与非-与非式为((AB)’(BC)’(CA)’)’。

5)三态输出门在普通门电路输出状态的基础上增加的状态为__高阻态___。

6)TTL 反相器的阈值电压为V TH =1.4V 。

若CMOS 反向器的V DD =10V 则其阈值电压为V TH =5V。

7)RS 触发器的特性方程为:Q*=S+R’Q ,(约束条件:SR=0),T 触发器的特性方程为:Q*=T’Q+TQ’。

8)16选1数据选择器的地址端有4位,n 个触发器构成计数器的最大计数长度为2n 。

9)如图(1-1)所示触发器电路中,当A=1时,输出状态为____Q=1___,如图(1-2)所示计数器电路为___6___进制计数器。

10)触发器三种触发方式分别为:电平触发,脉冲触发(主从触发),边沿触发,其中边沿触发的触发器抗干扰能力最强。

11)在多谐振荡器,单稳态触发器,施密特触发器中,施密特触发器中常用于波形的变换和整形,单稳态触发器常用于定时及延时,多谐振荡器常用于产生脉冲波形。

图(1-3)中555定时器接成的是施密特触发器。

√二.将下列逻辑函数化简为最简与-或形式(方法不限)(每小题5分,共15分,按步骤酌情给分)1)CDACD ABC AC Y +++=''2)求Y=BC AC C A B A +++))'')('((的反函数并化简=AC’+C(AB+AD’+D)Y’=[(A’B+AC’)’+(A’+C’)](B’+C’)=AC’+C(A+D)=[(A+B’)(A’+C)+A’+C’](B’+C’)=AC’+AC+CD =(AC+A’B’+B’C+A’+C’)(B’+C’)=A+CD=B’+C’3)356710(,,,)(,,,,)Y A B C D m m m m m =∑,给定约束条件:012480m m m m m ++++=。

数电试卷

数电试卷

数字电子综合练习练习(一)一、填空:(14分)1. 数制转换 (DC)H = ( )D= ( )B = ( )O。

2. 有一数码10010011,作为自然二进制数时,它相当于十进制数,作为8421BCD码时,它相当于十进制数。

3. 已知某函数,该函数的反函数 =( ),该函数的对偶函数F '= ( )。

4. 某函数有n个变量,则共有个最小项。

5. 将一个最大幅值为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低位LSB发生变化,则应选用位转换器。

6. 一个1024×8位的ROM,其存储容量为。

7. 为构成4096×4片RAM,需要片1024×1的RAM。

8. 在TTL门电路的一个输入端与地之间接一个10KW电阻,则相当于在该输入端输入电平;在CMOS门电路的输入端与地之间接一个10KW电阻,相当于在该输入端输入电平。

二、用代数法将下列函数化简为最简与或表达式。

(10分)1.;2..三、用卡诺图法化简函数,写出它们的最简与或表达式。

(10分)1.;2..四、将题图电路各输出逻辑表达式填入表1栏中;各门电路的名称填入表2栏中;若ABCD = 1001,将各输出值填入表3栏中。

(14分)五、设计一组合逻辑电路,X为控制端,A、B、C为输入,F为输出。

当X =0时,该电路完成意见一致功能(只有当A、B、C都相同时,F=1,否则为0);当X=1时,该电路完成意见不一致功能。

供选择的器件有:四选一数据选择器、异或门、两输入端与非门。

(12分)六、用一片3线--8线译码器和两个四输入与非门构成一位全加器。

(10分)七、试画出题图电路在时钟脉冲CP、输入信号A作用下,Q1、Q2和X的输出波形,并说明电路的逻辑功能。

设触发器的初始状态均为0。

(10分)八、中规模四位二进制计数器T214,其功能表和符号如下图所示,其中A,B,C,D是同步预置数端(A为低位,D为高位),是预置数控制端,是异步清零端,P、T是计数允许控制端,进位端OC未标出。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子技术基础(数字部分)
一、选择题(每题2分,共30分)
1.决定一事件结果的所有条件中要求所有的条件同时满足时结果就发生,这种条件和结果的逻辑关系是( )。

A.与
B.或
C.非
D.异或
2.在下图的逻辑符号中,能实现F=AB 逻辑功能的是( )。

3.同或的逻辑表达式为:( )。

A.L AB AB =+
B. L AB AB =+
C.L AB AB =+
D. L A B =+
4.SR 锁存器是一种_______稳态电路。

( )
A.无
B.单
C.双
D.多
5.基本SR 锁存器,当SR 锁存器状态不确定时,( )。

A . S=0;R=0 B.S=0;R=1 C.S=1;R=0 D.S=1;R=1 6.R-S 型触发器的“R ”意指( )。

A.重复
B.复位
C.优先
D.异步
7.下列电路中,不属于组合逻辑电路的是( )。

A .译码器
B .全加器
C .寄存器
D .编码器 8.一个8选一数据选择器的数据输入端有_______个。

( )
A.1
B.2
C.8
D.4
9.组合逻辑电路消除竞争冒险的方法有( )。

A.前级加电阻 B .在输入端接入滤波电容 C .后级加缓冲电路
D.屏蔽输入信号的尖峰干扰
10.__________不能将减法运算转换为加法运算。

()
A.原码 B.反码 C.补码
11.逻辑函数F=A⊕B和G=A⊙B不满足关系_________。

() A.F=G B.F’=G
C.F’=G D.F=G⊕1
12.使JK触发器在时钟脉冲作用下,实现输出
n
n Q
Q=
+1
,则输入端信号应为()。

A.J=K=0 B.J=K=1
C.J=1,K=0 D.J=0,K=1
13.设计一个同步10进制计数器,需要________触发器。

()
A.3个 B.4个
C.5个 D.10个
14.数值[375]10与下列哪个数相等。

()
A.[111011101]2 B.[567]8
C.[11101110]BCD
D.[1F5]16
15.凡在数值上或时间上不连续变化的信号,称为 ( )。

A、模拟信号
B、数字信号
C、直流信号
D、交流信号
二、填空题(每空1分,共20分)
1.某通信系统每秒钟传输1000000位,那么每位数据的占时间__________________;
2.最基本的门电路是:________、________、__________。

3.发光二极管构成的七段显示器有两种,分别是___________和_____________电路。

4.三态门(TS门)的输出状态除了高电平或低电平两种状态外,还有第三状态是。

5.触发器是一种对_________敏感的存储电路。

6.组合逻辑电路不含具有__________功能的元件。

7. 2002个‘1’异或的结果是_____.
8.对30个信号进行编码,采用二进制编码需________位输出。

9.如图所示逻辑电路的输出Y= 。

10.数模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25.5V的模拟电压。

若数字信号的最
低位是“1”其余各位是“0”,则输出的模拟电压为_________。

11. 根据触发器功能的不同,可将触发器分成四种,分别是_________触发器、_________触发器、_________触发器和_________触发器。

12. A/D 转换器一般要经过取样、保持、_______和_______ 这4个转换过程,取样
时要满足取样定理,即______________。

三、判断题 正确的在括号内记“√”,错误的记“X ”。

(每题1分,公10分)
1.“0”的补码只有一种形式。

( )
2.卡诺图中,两个相邻的最小项至少有一个变量互反。



3.用或非门可以实现3种基本的逻辑运算。

( )
4.三极管饱和越深,关断时间越短。



5.在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用。

( )
6.多个三态门电路的输出可以直接并接,实现逻辑与。

( )
7.时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。



8.时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。



9. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为低电平时,输出为高阻态。



10. 为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用单稳态触发器电路。

( )
四、综合题。

(每题10分,共40分)
1.分析图2所示电路的逻辑功能。

列出真值表,写出电路输出函数S 的逻辑表达式。

2.由与非门组成的基本RS 触发器如图所示。

已知输入端D S ,D R 的电压波形,试画出与之对应的Q 和
Q 的波形。

3. 设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

4.用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138(三线-八线译码器)和适当的与非门实现此电路。

答案解析:
一、选择题
A C A CD BCCBA CBBCB
二、填空题
1: 0.000001s
2:与、或、非
3:共阴极电路共阳极电路 4:高阻态
5:脉冲边沿
6:存储
7: 0
8: 5
9. Y AB CD
=+
10. 0.1V
11. RS;JK;D;T。

12. 量化、编码,f
s ≥2f
imax
三、判断题
1. √
2. √
3. √
4. ×
5. ×
6. ×
7. √
8. √
9.×10.√
四、综合题
1: S AB AB
=+
3.
∑⋅⋅==1
2023)9,8,7,6,5(A A A A A m F
4. 1)根据题意,列出真值表
由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

(2)由真值表列出逻辑函数表达式为:

=)6,5,3,0(),,(m C B A R ∑
=)4,2,1,0(),,(m C B A Y 7),,(m C B A G =
(3)根据逻辑函数表达式,选用译码器和
与非门实现,画出逻辑电路图。

欢迎您的下载,
资料仅供参考!
致力为企业和个人提供合同协议,策划案计划书,学习资料等等
打造全网一站式需求。

相关文档
最新文档