环形计数器和扭环形计数器设计

合集下载

高二物理竞赛课件电路扭环形计数器(约翰逊计数器)

高二物理竞赛课件电路扭环形计数器(约翰逊计数器)
电路扭环形计数器(约翰逊计 数器)
电路扭环形计数器(约翰逊计数器) (1)电路
用N位移存器的末级输出QN-1,取反后再反馈到最前级 的右移输入端
经移位后,既可避免出现全0状态,又可逐步减少状态组合 中多余的1,直至只剩1个1为止。 用或非门G1实现上述反馈
状态图
对具有自启动性能的环形 计数器,不必置初值
(2)工作过程
0 0 00
1
1
① 令RD=1,清零,器件进入全零状态,反馈输入dR为1 ② RD变为0,时钟加入,电路右循环状态表 模M=8的计数器 M=移存器位数N的2倍
0000 1000 1100 1110 1111 0111 0011 0001 0000
状态转换图 主循环状态表
右移输入dR的卡诺图
可获得新的反馈输入为:
dR Q3Q2 Q3Q1
② 可自启动的扭环形计数器电路
dR Q3Q2 Q3Q1
③ 状态图
一种自启动的扭环形计数器 ① 列出右移输入dR的卡诺图
Q3 Q2 Q1 Q0 dR 0000 1 0001 1 0011 1 0111 1 1111 0 1110 0 1100 0 1000 0
Q3 Q2 Q1 Q0 dR 0000 1 0001 1 0011 1 0111 1 1111 0 1110 0 1100 0 1000 0
0000 0 1000 1 1100 3 1110 7 1 1 1 1 15 0 1 1 1 14 0 0 1 1 12 0001 8 0000 0
除了包含有状态0的主循环外,电路还有一个非工作循环 包含了剩下的8个状态
0100 1010 1101 0110 1011 0101 0010 1001

环形计数器和扭环形计数器设计资料

环形计数器和扭环形计数器设计资料

本科毕业论文(设计、创作)题目:环形计数器和扭环形计数器设计学生姓名:学号:院(系):电子信息工程学院专业:通信工程入学时间:年月导师姓名:职称/学位:导师所在单位:完成时间:2014年5月环形计数器和扭环形计数器设计摘要现代世界的快速发展,夜生活已成为大多数城市不可缺少的生活,在夜生活中,五彩斑斓,形状不断变化的LED灯走入了大家的生活。

而各种形状的LED灯,随着技术的不断发展,EDA设计得到不断地发展和应用,LED灯所表示的图案多种多样,LED灯中最简单的就数流水灯,而流水灯可以由环形计数器或扭环形计数器控制。

本文以环形计数器和扭环形计数器为设计对象,根据其相关规律,设计其运行电路,以及用verilog硬件描述语言实现。

内容主要涉及计数器的循环与自启动以及最后整个计数器的检测方案和仿真。

本设计可以实现计数器的一些简单的控制,并用modelsim进行仿真。

关键词:环形计数器和扭环形计数器设计;Verilog;modelsim。

Twisted ring counter ring counter and designAbstractThe rapid development of the modern world, night life has become indispensable in the life most of the city, in the nightlife, colorful, shape changing LED lights went into people's lives. And various shapes of LED lights, with the continuous development of technology, EDA design get continuously development and application of LED lamp represents pattern is varied, the most simple several water light LED lights, lights and running water can be controlled by the ring counter or twisting the ring counter. This article is based on the circular counter and twisting the ring counter as the design object. According to the counter relevant laws , the counter is to design the operation circuit .this design adopts hierarchical method and verilog hardware description language to realize. This article is mainly related to counter circulation and since the start and final of the test scheme and simulationThis design can realize some simple control counter, and modelsim simulationKeywords: ring counter and twisting the ring counter design ;Verilog; modelsim.目录1.引言 (1)2.设计任务和要求 (1)2.1设计任务 (2)2.2设计要求 (3)3.设计原理 (3)3.1环形计数器定义 (3)3.2环形计数器工作原理 (3)3.3扭环形计数器定义 (3)3.4扭环形计数器工作原理 (3)4.环形计数器的设计 (3)5.扭环形计数器设计 (6)6.环形计数器的自启动设计 (9)7.扭环形计数器的自启动设计: (11)8.结束语 (13)主要参考文献 (15)致谢 (16)1 引言随着社会的不停发展,越来越多的LED灯用于城市的装饰,让城市在夜晚也可以变得炫彩夺目,熠熠生辉。

用移位寄存器LS芯片实现扭环形计数器

用移位寄存器LS芯片实现扭环形计数器

实 验 原 理
2)扭环型计数器 将图2所示环形计数器稍加改动:将Q3反相得Q3 ,再送至 DSR,就构成了4位扭环形计数器。
实 验 原 理
3)双向移位寄存器设计 工作原理:
当X=1时,M1=0,M0=1, 执行右移功能;
n=3,其模值M=2×3=6;
当X=1时,M1=1,M0=0, 执行左移功能。
1.总结实现任意进制计数器的构成方法
2.总结移位寄存器的逻辑功能表 3. 叙述双向移位寄存器原理
4.根据测试数据,得出结论。完成思考题。
六、注意事项
注意一定要先查导线,再开始接线。 注意通常电源均按+5V和地接入,每个芯片都需接 入一对电源,为防止遗漏,可把它定为接线的第一 步。注意电源不要接反,否则会烧坏芯片。 不可在接通电源的情况下插入或拔出芯片。 移位寄存器74LS194的清除端( CR )除了清零时将 其置 0外,其它工作状态均应置为“l”。 环形计数器在工作之前,应先置入一个初始状态, 即被循环的四位二进制数。
n=3,其模值M=2×3-1=5。
n :代表环内包围的输出端的个数; 如果是通过二输入与非门取反馈作移入数据,则为奇数模, M=2n-1 如果是通过非门取反馈作移入数据,则为偶数模,M=2n。
步骤:
1、双向移位寄存器74LS194逻辑功能测试。 清除:先将端接+5V,检查Q端输出情况,再将端接0电平,所有Q端输 出应为0,清零后再将端接+5V。 并行输入:S1S0置入11,D端置入一组代码(如1011),给 CP 端送单次脉冲,观察 Q端的状态。此时若将DSL或DSR置入1或0, Q端的状态是否改变? 右移:令S1S0=01,CP=1HZ,再令DSL=0,观察Q端的变化,待 4个LED全灭以后(此时输入的串行码是什么?),再令DSR=l, 观察此时Q端LED点亮的次序。当 4个LED都点亮时,输入的串 行码又如何?若要串行输入代码1010(或其它非全0、非全1 码),在DSR端置入一位数码(低位先送),给 CP端送单次脉 冲,经过4个脉冲之后立即将S0置成0以使寄存器工作于保存状 态。 左移:令S1S0=10,CP=1HZ,代码1010由DSL端置入,其它步 骤与右移相同。 保持:在完成左移并工作于保持状态后,再给CP端送 4个单次 脉冲,观察输出端有何变化。

环形计数器

环形计数器

选做实验
• 重新改接上述电路,让电路在时钟作用下LED闪亮规律如下表示的那 样: • LED1 LED2 LED3 LED4 • • • • • • • • • • 选作内容参考答案: • 把电路接成“扭环形计数器”,如下图所示。

四、实验现象及解决办法
• 1、电源接通后,如果4个LED全亮,应按 清零键,如仍亮,可能的情况有1:清零键 接地不良,2:插接有错误; • 2、LED闪亮顺序错误。电路插接错误,应 认真检查改正,如只有某只不亮,则考虑 LED接反,或损坏。
由4D触发器组成的计数器原理图如下图右半边所示。
74LS74真值表 和555电路
ta
D 0 1 Q 0 1 1 0
tn+1
时钟电路。555定时器是一种用途很广泛的单片集成电路,其电路 功能灵活,适用范围广泛,只需外部配上少数阻容元件,就可构成 各种功能的电路。它的电路构成和原理不在这里叙述。上页图中左 边电路就是集成电路555定时器构成的一个方波发生器,这里作为 时钟电路。555的输出端3输出一个时钟脉冲序列。它的脉冲周期 由电阻R和C2决定。 用触发器可以构成移位寄存器。在本实验中,用4D触发器组成4 位寄存器。为便于观察,让寄存器的每位输出Q1、Q2Q4分别接 至LED1、LED4四个驱动显示电路。把末位的输出Q4返回输入 到第一位输入端D1,就构成4位环形计数器。 如果把Q1预置成“1”,则在一个时钟脉冲作用下,将把这“1”移到 下一个触发器。此后,在连续时钟脉冲作用下,这个“1”将循环移 位并返回第一级。这种类型的电路可用于一般的延时。
三、实验内容和步骤
• 1.按图左侧电路插接555多谐振荡器,加+5v电源,调节 R8,使振荡频率f=1-4Hz; • 2.由4D触发器按图11-1插接环形计数器。 • 3.在不连入时钟脉冲时。给实验板加电源+5V。这时4个 LED应该是关闭的。如果不是的话,按清零按钮开关K1, 将全部D触发器清零。 • 4. 按一下置1开关K2,,预置输入(PR)将第一个D触发 器置“1”,LED1应该亮。 • 5. 调整555时钟发生器电路中的R8和C,使得时钟频率大 约为4Hபைடு நூலகம்并把这个时钟接到环形计数器的时钟输入端。 • 6. 观察一下LED是否依次闪亮且大约每秒旋转一周?观察 并记录CP、Q1、、Q2、Q3及Q4的时序波形。

n位触发器构成的环形计数器,其计数模数为

n位触发器构成的环形计数器,其计数模数为

n位触发器构成的环形计数器,其计数模数为
环形计数器是由多个n位触发器构成的电路。

这类电路常常用于
数字信号计数或时序控制,故亦称为计数器。

在本文中,我们将会探
讨由n位触发器构成的环形计数器,主要是它的工作原理和计算模数。

1. 环形计数器的工作原理
环形计数器由多个n位触发器构成。

每个触发器都有两种状态——“0”和“1”。

环形计数器的计数方式是顺序式计数,即每个触发
器从低位到高位进行计数。

当最高位触发器计数一个周期后,再次返
回最低位触发器,如此循环计数。

在计数器的工作中,待计数的脉冲信号被送入最低位触发器,最
低位触发器按照自身状态和进位信号的影响,产生下一个计数脉冲并
送到次高位触发器上,如此往复,直到最高位触发器计数一个周期后,再次返回最低位触发器,如此形成循环计数。

2. 环形计数器的计算模数
环形计数器的计数模数是多少呢?它与计数器中触发器的位数有关。

以n位触发器构成的环形计数器为例,它的计数模数为2^n。

这是因为一个n位触发器有2^n种状态,而一个完整的环形计数器由n个
触发器组成,因此其总共有2^n × n种状态,即计数模数为2^n。

在实际应用中,环形计数器的计数模数往往需要满足我们的实际
需求,如计数模数为10的环形计数器可用于十进制计数,计数模数为100的环形计数器可用于百进制计数等。

综上所述,由n位触发器构成的环形计数器,其计数模数为2^n,可用于数字信号计数或时序控制。

在实际应用中,我们需要选择合适
的计数模数,以满足实际需求。

环形计数器工作原理

环形计数器工作原理

环形计数器工作原理嘿,朋友们!今天咱来聊聊环形计数器的工作原理,这玩意儿可有意思啦!你可以把环形计数器想象成一个有趣的小圆圈游戏。

就好像一群小朋友手牵手围成一个圈,然后依次传递一个小秘密一样。

环形计数器里的信号啊,就像那个小秘密,沿着一个特定的路径不停地转呀转。

在这个小圆圈里,每个位置就像是一个小站点。

信号从一个站点跑到下一个站点,然后再下一个,一直这样循环下去。

这就好像是小秘密在小朋友们之间一个一个地传递,永不停歇。

那它是怎么做到一直这样循环传递的呢?这就靠它内部的巧妙设计啦!每个站点都有自己的任务和规则,它们相互配合,让信号能够顺利地流动。

比如说,其中一个站点可能就像一个小开关,决定着信号能不能通过。

如果这个开关打开了,信号就能愉快地跑向下一个站点;要是关上了,信号就得等等啦。

还有啊,环形计数器的循环方式也很特别。

它不会像个没头苍蝇一样乱转,而是有规律、有秩序地进行。

就像时钟的指针,一格一格地走,准得很呢!你想想看,如果这个循环出了问题,那不就乱套啦?就好像小朋友们传递秘密的时候突然有人捣乱,那可不行!所以环形计数器的稳定性也很重要哦。

而且啊,环形计数器在很多地方都大有用处呢!比如在数字电路中,它能帮忙控制各种信号的顺序和节奏,就像乐队里的指挥一样,让一切都井井有条。

它是不是很神奇呢?真的就像一个小小的魔法圈,在默默地发挥着自己的作用。

我们的生活中有这么多巧妙的设计和技术,难道不应该感叹一下人类的智慧吗?总之,环形计数器虽然看起来小小的,但其工作原理可一点儿也不简单。

它就像一个低调的小英雄,在各种电子设备里默默工作,为我们的生活带来便利。

下次当你使用那些高科技产品的时候,不妨想想里面可能就有环形计数器在努力工作哦!。

环型计数器的自启动设计

环型计数器的自启动设计

环型计数器的自启动设计马敬敏【摘要】分析环形计数器的结构特征及状态转换过程,给出了在环形计数器闭合反馈环路任何一位的位置断开环路,在次态函数卡诺图上进行激励函数逻辑修改实现环形计数器自启动设计的技术,目的是探索环型计数器自启动设计的逻辑修改技术,改进了目前的在保持右移移位寄存器内部结构不变的基础上只求解第1位触发器的激励函数的局限性设计方法,结果是简化了环形计数器的设计过程,从而使环形计数器自启动设计方法具有普遍适用性。

%Analysis of ring counter in the structure characteristics and state conversion process, given the in ring counter closed feedback loop any a disconnect position loop. In the next state Karnaugh map of incentive logic function modification technology to achieve ring counter design of self-correction, It's aimed to explore the logic function modification of self-correction in ring counters improved the current while maintaining the right shift shift register the same internal structure based on only solving the 1 bit flip-flop excitation functions for the limitation of design method, gesign progress of ring counter is simplified,so that the ring counter design of self-correction;method has general applicability.【期刊名称】《电子设计工程》【年(卷),期】2016(024)023【总页数】3页(P177-179)【关键词】环形计数器;自启动;次态卡诺图;逻辑修改;激励函数【作者】马敬敏【作者单位】渤海大学实验管理中心,辽宁锦州 121000【正文语种】中文【中图分类】TN702环形计数器是存在大量冗余无效状态的移位寄存器型计数器,自启动设计问题一直受到人们的关注。

环形计数器设计报告

环形计数器设计报告

环形计数器设计报告1. 引言环形计数器是一种用于计数的装置,它可以在指定范围内循环计数,实现自动计数和显示功能。

本报告将介绍我们设计的一种环形计数器的结构、原理和实现方法。

2. 设计目标我们的设计目标是实现一个可靠、高效的环形计数器,具有以下特点:- 可以在指定范围内循环计数,即当计数达到范围上限时,自动从下限开始重新计数。

- 支持单步计数和自动连续计数两种模式,用户可以根据需要选择。

- 提供显示功能,实时显示当前的计数值。

3. 设计方案3.1 硬件设计3.1.1 计数器模块我们使用一个计数器模块来实现计数功能。

该模块具有一个计数器寄存器和一个比较器。

计数器寄存器存储当前的计数值,比较器用于比较计数值与指定范围的上限和下限。

3.1.2 控制模块控制模块是环形计数器的核心部分,它根据用户的输入控制计数器的工作模式和计数方式。

控制模块包括一个模式选择器和一个计数器控制器。

模式选择器用于选择单步计数或自动连续计数模式。

计数器控制器根据模式选择器的输出,控制计数器模块的工作。

当选择单步计数模式时,计数器模块只在接收到一个计数信号时进行计数;当选择自动连续计数模式时,计数器模块会定期接收计数信号并进行计数。

3.1.3 显示模块显示模块用于显示计数值。

我们使用数码管作为显示器,通过控制模块的输出将计数值显示在数码管上。

3.2 软件设计我们使用Verilog语言对环形计数器进行建模和仿真。

通过编写适当的代码,实现计数器模块、控制模块和显示模块的功能。

4. 实现与测试我们使用EDA工具对设计的环形计数器进行验证。

通过仿真工具进行逻辑仿真,检查计数器模块、控制模块和显示模块的功能是否正常。

然后使用综合工具生成网表,通过布局与布线工具完成物理设计。

最后,通过验证工具对设计进行验证,确保计数器能够可靠地运行。

5. 结论我们成功设计并实现了一种功能完善的环形计数器。

该计数器具有可靠的计数功能、多种工作模式和实时显示功能,可以满足用户的需求。

计数器设计的方法

计数器设计的方法

计数器设计的方法
计数器设计的方法一般包括以下几个步骤:
1. 确定计数器的用途和需求:首先明确计数器的使用目的和功能需求,例如需要计算事件发生的次数、计算时间等。

2. 确定计数器的类型:根据需求确定计数器的类型。

常见的计数器类型包括二进制计数器、十进制计数器、环形计数器等。

3. 确定计数器的位数:根据需求确定计数器的位数。

位数决定了计数器的上限,即最大可计数的个数。

4. 设计计数器的电路:根据确定的计数器类型和位数,设计具体的计数器电路。

计数器的电路设计可以采用数电门电路、触发器等逻辑电路元件进行组合实现。

5. 进行功能测试:完成电路设计后,对计数器进行功能测试。

测试包括输入正确的计数信号并观察计数值的变化,验证计数器是否按照预期工作。

6. 进行性能测试:在功能测试通过后,进行性能测试,测试计数器的精度、稳定性以及计数速度等性能指标。

7. 优化和改进:根据测试结果对计数器进行优化和改进,提高计数器的性能和
可靠性。

8. 进行集成和应用:最后将计数器集成到实际的系统中,并进行应用。

数字电路与逻辑设计第6章-2-寄存器-移位寄存器

数字电路与逻辑设计第6章-2-寄存器-移位寄存器

0
—————
1
1 ————
2
0 1 ———
3
0 0 1 ——
4
1 0 0 1—
5
11001
并行输出 1 1 0 0 1
波形:
并行输 出脉冲 移存脉冲
Q1
Q2
Q3 Q4 Q5
1 00 1
1
1 0
0
1
B 并行转换为串行(输入是并行,输出是串行)
组成: 右移移位寄存器和输入电路 分析:由于是D触发器,有Qn+1=D
三、 寄存器,移位寄存器。
寄存器是一种常用的时序逻辑电路,用来存储多位二进 制代码。这些代码可以是数据,指令,地址或其他信 息。由于一个触发器只能存放一位二进制代码,因此, 用n个触发器和一些起控制作用的门电路,可以组成 n位寄存器。
按功能划分,寄存器可分为: 数码寄存器 移位寄存器
1 、 数码寄存器
1、 环形计数器
1. 连接方法: ——将移位寄存器的最后一级输出Q反馈到第一级 的J、K输入端; 2. 判断触发器个数n : ——计数器的模为M=n(n为所需移位寄存器的位 数)
移位寄存器构成的移位计数器
2.扭环形计数器
为了增加有效计数状态,扩大计数器的模,可用扭环形计数器。
一般来说,N位移位寄存器可以组成模2N的扭环形计数器,只需将
电路结构分析:
串行输入数据DI加到片Ⅰ的J,K和D0端。
片Ⅰ的D1端接0,作为标志码,片Ⅰ其余 的D2,D3接1。
片Ⅱ的串行数据输入端J, K接片Ⅰ的Q3。 片Ⅱ的输入端D0~D3均接1。片Ⅱ的Q3输出作 片Ⅰ和片Ⅱ的SH/LD输入。
工作过程:
①器件通过CR清0,使所有Q输出均为0, 包括片Ⅱ的Q3=0。

基于74LSl61的扭环形计数器自启动设计

基于74LSl61的扭环形计数器自启动设计
中 图分 类 号 :T 3 2 1 P 3 . 文 献 标 识 码 :A
S l- o r cin De in Ba e n T se n u tr7 S1 efC re t sg s d o witd Rig Co ne 4L 61 o
MA Jn — n 。 L N h .in ig mi U S u xa
改方 法。通过对可 编程计数器 7 1 1 1的状态输 出进行逻辑 修改 改变计数 规律 ,将状 态输 出反馈 到预置数输 4 6 5 入端 ,实现 “ 次态 =预置数 ”的时序关 系 ,并进行 自启动 逻辑修 改设计 。可实现扭 环形计 数器 自启 动设计 , 从而 实现逻辑功能扩展 ,简化 了扭环形计数器 的设计过 程。 关键 词:可编程计数器 7 1 1 1 4 6 ;自启 动 ;逻辑 修改 ;激励 函数 5
mo i c t n me h d o Ip o a d f ai t o fMS r g mma l o n e h n i gt p lc to ie to i o r b e c u t rc a g n he a p i ain d r ci n, De in p o e s o wit d sg r g s ft se r
摘要 :为探索 MS M du cl It rt i u )可编程计数器进行非常规使用改变应用方 向的逻辑修改技 I( e i Sa e a dcr i m en g e ct
术 ,探讨 了基 于 7 1 6 的扭环形计数器 自启动设计 问题 ,提 出了 MS 可编 程计数器 改变应 用方 向的逻辑 修 451 1 I
r ci n d sg ft se i g c un e ,t u c iv h o ia x e so . Th n o ai n i o p o o e t e l gc e to e i n o witd rn o tr h s a h e e t e l gc le tn ins e I n v to s t r p s h o i

实验八 移位寄存器及其应用

实验八   移位寄存器及其应用

实验八 移位寄存器及其应用一、实验目的1.熟悉移位寄存器的结构及工作原理 2.了解移位寄存器的应用。

二、实验原理移位寄存器是具有移位功能的寄存器。

它是一种由触发器链型连续组成的同步时序网络。

代码的移位是在统一的位移脉冲CP 控制下进行的。

每来一个移位位脉冲,原存贮于寄存器的信息代码就按规定的方向(左方或右方)同步移一位。

移位寄存器的类型,按移位的方式可分为左移﹑右移和双向移位寄存器;按其输入输出方式可分为并行输入—并行输出﹑并行输入—串行输出﹑串行输入—并行输出和串行输入—串行输出等几种。

移位寄存器应用较广。

利用移位寄存器可以构成计数分频电路﹑序列信号发生器、串/并行代码转换器、延时电路等。

移位寄存器的状态转移是按移存规律进行的,一般称为移存型计数器。

常用的移存型计数器有环行计数器和扭环形计数器。

下面介绍几种常用的MSI 移位寄存器及其应用。

74LS195为4位并行存取移位寄存器;74LS194为4位双向通用移位寄存器,它具有左移﹑右移﹑并行输入数据﹑保持及清除等五种功能。

它们的功能表及管脚图见附录. 应用举例:(一)移存型计数器 (1) 环形计数器环形计数器的特点是环形计数器的计数模数M=移位寄存器位数N ,且工作状态是依次循环出1或0,如4为环形计数器状态为0001-0010-0100-1000或1110-1101-1011-0111。

设计该类计数器往往要求电路能自启动。

(2) 扭环计数器扭环计数器又称为约翰逊计数器。

其特点是四位扭环计数器具有N=2n=8个有效计数状态,且相邻两状态间只有一位代码不同,因此扭环计数器的输出所驱动的组合网络不会产生功能竞争。

(3) 任意进制移存型计数器只要状态转移关系符合移存规律的计数器,就称为移存型计数器。

移存型计数器只要M ≠2N 时,就要考虑计数器的自启动问题。

移存型计数器子启动的方法有两种:①、 改变移位寄存器串行输入D 0的反馈方程,例如:让循环出“1”的4位环形计数器的D 0=012Q Q Q ++,使全“0”状态时的的D 0=1;如果是循环出“0”的4位环形计数器,则0120Q Q Q D =,使全“1”状态时的D 0=0,从而实现自启动。

环形计数器

环形计数器

环形计数器是由移位寄存器加上一定的反馈电路构成的,用移位寄存器构成环形计数器的一般框图见图23-5-1,它是由一个移位寄存器和一个组合反馈逻辑电路闭环构成,反馈电路的输出接向移位寄存器的串行输入端,反馈电路的输入端根据移位寄存器计数器类型的不同,可接向移位寄存器的串行输出端或某些触发器的输出端。

图23-5-1 移位寄存器型计数器方框图23.5.1 环形计数器23.5.1.1 电路工作原理图23-5-2为一个四位环形计数器,它是把移位寄存器最低一位的串行输出端Q1反馈到最高位的串行输入端(即D触发器的数据端)而构成的,环形计数器常用来实现脉冲顺序分配的功能(分配器)。

假设寄存器初始状态为[Q4Q3Q2Q1]=1000,那么在移位脉冲的作用下,其状态将按表23-11中的顺序转换。

当第三个移位脉冲到来后,Q1=1,它反馈到D4输入端,在第四个移位脉冲作用下Q4=1,回复到初始状态。

表23-11中的各状态将在移位脉冲作用下,反复在四位移位寄存器中不断循环。

由上述讲讨论可知,该环形计数的计数长度为N=n。

和二进制计数器相比,它有2n-n个状态没有利用,它利用的有效状态是少的。

23.5.1.2 状态转换图和工作时序表23-11中是以1000为初始状态的,它所对应的状态转换图见图23-5-3。

如果移位寄存器中的初始状态不同,就会有不同的状态转换图。

图23-5-4给出了四位环形计数器可能有的其它几种状态转换图。

图23-5-3 状态转换图(a) (b) (c) (d)图23-5-4 四位环行计数器其它的状态转换图图23-5-4(a)、(b)、(c)三个状态转换图中各状态是闭合的,相应的时序为循环时序。

当计数器处于图23-5-4(d)所示的状态0000或1111时,计数器的状态将不发生变化。

这两个状态称为悬态或死态。

四位环形计数器可能有这么多不同的循环时序,是我们不希望的,只能从这些循环时序中选出一个来工作,这就是工作时序,或称为正常时序,或有效时序。

基于FPGA的环形计数器与扭环形计数器

基于FPGA的环形计数器与扭环形计数器

基于FPGA的环形计数器与扭环形计数器作者:张铭郎于业弘解宇李恩来刘丽娟来源:《电脑知识与技术》2019年第09期摘要:为了实现能自启动的模8右移扭环形计数器和模4右移环形计数器的功能,以FPGA和verilog硬件描述语言为基础,包含IC181和IC182模块,以及21mux二选一选择器,实现了控制流水灯做出一些简单的控制。

关键词:FPGA;verilog;环形计数器;扭环形计数器中图分类号:TP311 文献标识码:A文章编号:1009-3044(2019)09-0215-02随着现代世界的发展,人们对夜生活的要求与日渐增,五彩斑斓的LED走入人们的视线之中,并且随着科技的发展,EDA设计得到不断地进步,LED灯展现花样逐渐增多,本次设计是使用LED灯中最为简单的流水灯。

因为流水灯可使用环形计数器与扭环形计数器来控制其亮灭顺序。

1 原理FPGA即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。

它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。

Verilog HDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。

本次设计使用的IC181的模块是模4右移环形计数器模块,而模块IC182是模8右移扭环形计数器模块。

2 总体设计3 详细设计3.1 设计要求设计一个能自啟动的模8右移扭环形计数器和模4右移环形计数器。

3.2 设计原理对模8右移扭环形计数器状态图,通过卡诺图化简得到:Q3=Q2;Q2=Q1;Q1=Q0;Q0=!(Q2#Q1#Q0);对模4右移环形计数器状态图,通过卡诺图化简,得到:Q3=Q2;Q2=Q1;Q1=Q0;Q0=!(Q2&(Q1#!Q0);3.3 原理图本实验使用了二选一选择器,IC181八位位移扭环形计数器,IC182四位环形计数器,和分频模块构成的。

扭环形计数器

扭环形计数器

2. 扭环形计数器(1)电路组成使用4位双向移位寄存器74LS194,并设置为右移输入工作方式( )。

按照寄存器的输出状态排列顺序,将最右端的状态 过一个非门后,接入右移串行数据输入端,形成图8.4.11所示的扭环形计数器。

图8.4.11 用74LS194组成的扭环形计数器(2)工作原理图8.4.11所示的扭环形计数器,当电路的初始状态 时,随着外部时钟信号的输入,出现 的状态迁移关系,形成八进制的有效循环。

以此类推,可以推导出电路所有的状态迁移关系,从而方便地得到扭环形计数器的状态图,如图8.4.12所示。

图8.4.12 用74LS194组成的扭环形计数器的状态图从状态图可知:★ 采用4位双向移位寄存器组成的扭环形计数器具有两个八进制的状态循环。

选择 的状态循环为有效循环,电路显然是一个不具有自启动能力的八进制移位型计数器。

为了保证图8.4.11所示的扭环形计数器能够可靠工作,需要在正常工作前,首先通过并行数据输入端,或者串行数据输入端将电路状态置为有效循环中的某个有效状态,然后再接入工作时钟脉冲,开始计数。

★ 与四位环形计数器相比,扭环形计数器的状态利用率提高了一倍。

★ 同样,也可以改进电路设计方案,实现具有自启动能力的扭环形计数器。

(3)自启动能力3210Q Q Q Q 3Q SR D 00003210=Q Q Q Q 0000000110000000→→→→ 0000000110000000→→→→★ 图8.4.13就是用4位双向移位寄存器74LS194和逻辑门器件实现的具有自启动能力的扭环形计数器。

电路中,74LS194设置为右移输入工作方式( ),将输出状态利用相应的逻辑门,形成反馈信号,接入右移串行数据输入端。

由此可知:图8.4.13 具有自启动能力的扭环形计数器★ 根据74LS194的功能特点,不需要列出四个触发器的状态方程,就可以推导出电路所有的状态迁移关系,得到状态表(简单过程,此处省略,读者可自行完成),并最终得到图8.4.14所示的状态图。

如何用JK触发器设计计数器

如何用JK触发器设计计数器

3)按计数增减分:加法计数器,减法计数器,加/减法计数器.7.3.1 异步计数器一,异步二进制计数器1,异步二进制加法计数器分析图7.3.1 由JK触发器组成的4位异步二进制加法计数器.分析方法:由逻辑图到波形图(所有JK触发器均构成为T/ 触发器的形式,且后一级触发器的时钟脉冲是前一级触发器的输出Q),再由波形图到状态表,进而分析出其逻辑功能.2,异步二进制减法计数器减法运算规则:0000-1时,可视为(1)0000-1=1111;1111-1=1110,其余类推.注:74LS163的引脚排列和74LS161相同,不同之处是74LS163采用同步清零方式.(2)CT74LS161的逻辑功能①=0时异步清零.C0=0②=1,=0时同步并行置数.③==1且CPT=CPP=1时,按照4位自然二进制码进行同步二进制计数.④==1且CPT·CPP=0时,计数器状态保持不变.4,反馈置数法获得N进制计数器方法如下:·写出状态SN-1的二进制代码.·求归零逻辑,即求置数控制端的逻辑表达式.·画连线图.(集成计数器中,清零,置数均采用同步方式的有74LS163;均采用异步方式的有74LS193,74LS197,74LS192;清零采用异步方式,置数采用同步方式的有74LS161,74LS160;有的只具有异步清零功能,如CC4520,74LS190,74LS191;74LS90则具有异步清零和异步置9功能.等等)试用CT74LS161构成模小于16的N进制计数器5,同步二进制加/减计数器二,同步十进制加法计数器8421BCD码同步十进制加法计数器电路分析三,集成同计数器1,集成十进制同步加法计数器CT74LS160(1)CT74LS160的引脚排列和逻辑功能示意图图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图(2)CT74LS160的逻辑功能①=0时异步清零.C0=0②=1,=0时同步并行置数.③==1且CPT=CPP=1时,按照BCD码进行同步十进制计数.④==1且CPT·CPP=0时,计数器状态保持不变.2.集成十进制同步加/减计数器CT74LS190其逻辑功能示意图如教材图7.3.15所示.功能如教材表7.3.10所示.集成计数器小结:集成十进制同步加法计数器74160,74162的引脚排列图,逻辑功能示意图与74161,74163相同,不同的是,74160和74162是十进制同步加法计数器,而74161和74163是4位二进制(16进制)同步加法计数器.此外,74160和74162的区别是,74160采用的是异步清零方式,而74162采用的是同步清零方式.74190是单时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74191相同.74192是双时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74193相同.7.3.3 利用计数器的级联获得大容量N进制计数器计数器的级联是将多个计数器串接起来,以获得计数容量更大的N进制计数器. 1,异步计数器一般没有专门的进位信号输出端,通常可以用本级的高位输出信号驱动下一级计数器计数,即采用串行进位方式来扩展容量.举例:74LS290(1)100进制计数器(2)64进制计数器2,同步计数器有进位或借位输出端,可以选择合适的进位或借位输出信号来驱动下一级计数器计数.同步计数器级联的方式有两种,一种级间采用串行进位方式,即异步方式,这种方式是将低位计数器的进位输出直接作为高位计数器的时钟脉冲,异步方式的速度较慢.另一种级间采用并行进位方式,即同步方式,这种方式一般是把各计数器的CP端连在一起接统一的时钟脉冲,而低位计数器的进位输出送高位计数器的计数控制端.举例:74161(1)60进制(2)12位二进制计数器(慢速计数方式)12位二进制计数器(快速计数方式)7.4 寄存器和移位寄存器寄存器是由具有存储功能的触发器组合起来构成的.一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成.按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类.基本寄存器只能并行送入数据,需要时也只能并行输出.移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入,并行输出,也可以串行输入,串行输出,还可以并行输入,串行输出,串行输入,并行输出,十分灵活,用途也很广.7.4.1 基本寄存器概念:在数字电路中,用来存放二进制数据或代码的电路称为寄存器.1,单拍工作方式基本寄存器无论寄存器中原来的内容是什么,只要送数控制时钟脉冲CP上升沿到来,加在并行数据输入端的数据D0~D3,就立即被送入进寄存器中,即有:2.双拍工作方式基本寄存器(1)清零.CR=0,异步清零.即有:(2)送数.CR=1时,CP上升沿送数.即有:(3)保持.在CR=1,CP上升沿以外时间,寄存器内容将保持不变.7.4.2 移位寄存器1.单向移位寄存器四位右移寄存器:时钟方程:驱动方程:状态方程:右移位寄存器的状态表:输入现态次态说明Di CP1 ↑1 ↑1 ↑1 ↑0 0 0 01 0 0 01 1 0 01 1 1 01 0 0 01 1 0 01 1 1 01 1 1 1连续输入4个1单向移位寄存器具有以下主要特点:单向移位寄存器中的数码,在CP脉冲操作下,可以依次右移或左移.n位单向移位寄存器可以寄存n位二进制代码.n个CP脉冲即可完成串行输入工作,此后可从Q0~Qn-1端获得并行的n位二进制数码,再用n个CP脉冲又可实现串行输出操作.若串行输入端状态为0,则n个CP脉冲后,寄存器便被清零.2.双向移位寄存器M=0时右移 M=1时左移3.集成双向移位寄存器74LS194CT74LS194的引脚排列图和逻辑功能示意图:CT74LS194的功能表:工作状态0 × × ×1 0 0 ×1 0 1 ↑1 1 0 ↑1 1 1 ×异步清零保持右移左移并行输入7.4.3 移位寄存器的应用一,环形计数器1,环形计数器是将单向移位寄存器的串行输入端和串行输出端相连, 构成一个闭合的环.结构特点:,即将FFn-1的输出Qn-1接到FF0的输入端D0.工作原理:根据起始状态设置的不同,在输入计数脉冲CP的作用下,环形计数器的有效状态可以循环移位一个1,也可以循环移位一个0.即当连续输入CP脉冲时,环形计数器中各个触发器的Q端或端,将轮流地出现矩形脉冲.实现环形计数器时,必须设置适当的初态,且输出Q3Q2Q1Q0端初始状态不能完全一致(即不能全为"1"或"0"),这样电路才能实现计数, 环形计数器的进制数N与移位寄存器内的触发器个数n相等,即N=n2,能自启动的4位环形计数器状态图:由74LS194构成的能自启动的4位环形计数器时序图二,扭环形计数器1,扭环形计数器是将单向移位寄存器的串行输入端和串行反相输出端相连,构成一个闭合的环.实现扭环形计数器时,不必设置初态.扭环形计数器的进制数N与移位寄存器内的触发器个数n满足N=2n的关系结构特点为:,即将FFn-1的输出接到FF0的输入端D0.状态图:2,能自启动的4位扭环形计数器7.4.4 顺序脉冲发生器在数字电路中,能按一定时间,一定顺序轮流输出脉冲波形的电路称为顺序脉冲发生器.顺序脉冲发生器也称脉冲分配器或节拍脉冲发生器,一般由计数器(包括移位寄存器型计数器)和译码器组成.作为时间基准的计数脉冲由计数器的输入端送入,译码器即将计数器状态译成输出端上的顺序脉冲,使输出端上的状态按一定时间,一定顺序轮流为1,或者轮流为0.前面介绍过的环形计数器的输出就是顺序脉冲,故可不加译码电路即可直接作为顺序脉冲发生器.一,计数器型顺序脉冲发生器计数器型顺序脉冲发生器一般用按自然态序计数的二进制计数器和译码器构成. 举例:用集成计数器74LS163和集成3线-8线译码器74LS138构成的8输出顺序脉冲发生器.二,移位型顺序脉冲发生器◎移位型顺序脉冲发生器由移位寄存器型计数器加译码电路构成.其中环形计数器的输出就是顺序脉冲,故可不加译码电路就可直接作为顺序脉冲发生器.◎时序图:◎由CT74LS194构成的顺序脉冲发生器见教材P233的图7.4.6和图7.4.7计数器是一种应用十分广泛的时序电路,除用于计数,分频外,还广泛用于数字测量,运算和控制,从小型数字仪表,到大型数字电子计算机,几乎无所不在,是任何现代数字系统中不可缺少的组成部分.计数器可利用触发器和门电路构成.但在实际工作中,主要是利用集成计数器来构成.在用集成计数器构成N进制计数器时,需要利用清零端或置数控制端,让电路跳过某些状态来获得N进制计数器.寄存器是用来存放二进制数据或代码的电路,是一种基本时序电路.任何现代数字系统都必须把需要处理的数据和代码先寄存起来,以便随时取用.寄存器分为基本寄存器和移位寄存器两大类.基本寄存器的数据只能并行输入,并行输出.移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据可以并行输入,并行输出,串行输入,串行输出,并行输入,串行输出,串行输入,并行输出.寄存器的应用很广,特别是移位寄存器,不仅可将串行数码转换成并行数码,或将并行数码转换成串行数码,还可以很方便地构成移位寄存器型计数器和顺序脉冲发生器等电路.在数控装置和数字计算机中,往往需要机器按照人们事先规定的顺序进行运算或操作,这就要求机器的控制部分不仅能正确地发出各种控制信号,而且要求这些控制信号在时间上有一定的先后顺序.通常采取的方法是,用一个顺序脉冲发生器来产生时间上有先后顺序的脉冲,以控制系统各部分协调地工作.顺序脉冲发生器分计数型和移位型两类.计数型顺序脉冲发生器状态利用率高,但由于每次CP信号到来时,可能有两个或两个以上的触发器翻转,因此会产生竞争冒险,需要采取措施消除.移位型顺序脉冲发生器没有竞争冒险问题,但状态利用率低.由JK触发器组成的4位异步二进制减法计数器的工作情况分析略.二,异步十进制加法计数器由JK触发器组成的异步十进制加法计数器的由来:在4位异步二进制加法计数器的基础上经过适当修改获得.有效状态:0000——1001十个状态;无效状态:1010~1111六个状态.三,集成异步计数器CT74LS290为了达到多功能的目的,中规模异步计数器往往采用组合式的结构,即由两个独立的计数来构成整个的计数器芯片.如:74LS90(290):由模2和模5的计数器组成;74LS92 :由模2和模6的计数器组成;74LS93 :由模2和模8的计数器组成.1.CT74LS290的情况如下.(1)电路结构框图和逻辑功能示意图(2)逻辑功能如下表7.3.1所示.注:5421码十进制计数时,从高位到低位的输出为.2,利用反馈归零法获得N(任意正整数)进制计数器方法如下:(1)写出状态SN的二进制代码.(2)求归零逻辑(写出反馈归零函数),即求异步清零端(或置数控制端)信号的逻辑表达式.(3)画连线图.举例:试用CT74LS290构成模小于十的N进制计数器.CT74LS290则具有异步清零和异步置9功能.讲解教材P215的[例7.3.1].注:CT74LS90的功能与CT74LS290基本相同.7.3.2 同步计数器一,同步二进制计数器1.同步二进制加法计数器2,同步二进制减法计数器3,集成同步二进制计数器CT74LS161(1)CT74LS161的引脚排列和逻辑功能示意图注:74LS163的引脚排列和74LS161相同,不同之处是74LS163采用同步清零方式.(2)CT74LS161的逻辑功能①=0时异步清零.C0=0②=1,=0时同步并行置数.③==1且CPT=CPP=1时,按照4位自然二进制码进行同步二进制计数.④==1且CPT·CPP=0时,计数器状态保持不变.4,反馈置数法获得N进制计数器方法如下:·写出状态SN-1的二进制代码.·求归零逻辑,即求置数控制端的逻辑表达式.·画连线图.(集成计数器中,清零,置数均采用同步方式的有74LS163;均采用异步方式的有74LS193,74LS197,74LS192;清零采用异步方式,置数采用同步方式的有74LS161,74LS160;有的只具有异步清零功能,如CC4520,74LS190,74LS191;74LS90则具有异步清零和异步置9功能.等等)试用CT74LS161构成模小于16的N进制计数器5,同步二进制加/减计数器二,同步十进制加法计数器8421BCD码同步十进制加法计数器电路分析三,集成同计数器1,集成十进制同步加法计数器CT74LS160(1)CT74LS160的引脚排列和逻辑功能示意图图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图(2)CT74LS160的逻辑功能①=0时异步清零.C0=0②=1,=0时同步并行置数.③==1且CPT=CPP=1时,按照BCD码进行同步十进制计数.④==1且CPT·CPP=0时,计数器状态保持不变.2.集成十进制同步加/减计数器CT74LS190其逻辑功能示意图如教材图7.3.15所示.功能如教材表7.3.10所示.集成计数器小结:集成十进制同步加法计数器74160,74162的引脚排列图,逻辑功能示意图与74161,74163相同,不同的是,74160和74162是十进制同步加法计数器,而74161和74163是4位二进制(16进制)同步加法计数器.此外,74160和74162的区别是,74160采用的是异步清零方式,而74162采用的是同步清零方式.74190是单时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74191相同.74192是双时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74193相同.7.3.3 利用计数器的级联获得大容量N进制计数器计数器的级联是将多个计数器串接起来,以获得计数容量更大的N进制计数器. 1,异步计数器一般没有专门的进位信号输出端,通常可以用本级的高位输出信号驱动下一级计数器计数,即采用串行进位方式来扩展容量.举例:74LS290(1)100进制计数器(2)64进制计数器2,同步计数器有进位或借位输出端,可以选择合适的进位或借位输出信号来驱动下一级计数器计数.同步计数器级联的方式有两种,一种级间采用串行进位方式,即异步方式,这种方式是将低位计数器的进位输出直接作为高位计数器的时钟脉冲,异步方式的速度较慢.另一种级间采用并行进位方式,即同步方式,这种方式一般是把各计数器的CP端连在一起接统一的时钟脉冲,而低位计数器的进位输出送高位计数器的计数控制端.举例:74161(1)60进制(2)12位二进制计数器(慢速计数方式)12位二进制计数器(快速计数方式)7.4 寄存器和移位寄存器寄存器是由具有存储功能的触发器组合起来构成的.一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成.按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类.基本寄存器只能并行送入数据,需要时也只能并行输出.移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入,并行输出,也可以串行输入,串行输出,还可以并行输入,串行输出,串行输入,并行输出,十分灵活,用途也很广.7.4.1 基本寄存器概念:在数字电路中,用来存放二进制数据或代码的电路称为寄存器.1,单拍工作方式基本寄存器无论寄存器中原来的内容是什么,只要送数控制时钟脉冲CP上升沿到来,加在并行数据输入端的数据D0~D3,就立即被送入进寄存器中,即有:2.双拍工作方式基本寄存器(1)清零.CR=0,异步清零.即有:(2)送数.CR=1时,CP上升沿送数.即有:(3)保持.在CR=1,CP上升沿以外时间,寄存器内容将保持不变.7.4.2 移位寄存器1.单向移位寄存器四位右移寄存器:时钟方程:驱动方程:状态方程:右移位寄存器的状态表:输入现态次态说明Di CP1 ↑1 ↑1 ↑1 ↑0 0 0 01 0 0 01 1 0 01 1 1 01 0 0 01 1 0 01 1 1 01 1 1 1连续输入4个1单向移位寄存器具有以下主要特点:单向移位寄存器中的数码,在CP脉冲操作下,可以依次右移或左移.n位单向移位寄存器可以寄存n位二进制代码.n个CP脉冲即可完成串行输入工作,此后可从Q0~Qn-1端获得并行的n位二进制数码,再用n个CP脉冲又可实现串行输出操作.若串行输入端状态为0,则n个CP脉冲后,寄存器便被清零.2.双向移位寄存器M=0时右移 M=1时左移3.集成双向移位寄存器74LS194CT74LS194的引脚排列图和逻辑功能示意图:CT74LS194的功能表:工作状态0 × × ×1 0 0 ×1 0 1 ↑1 1 0 ↑1 1 1 ×异步清零保持右移左移并行输入7.4.3 移位寄存器的应用一,环形计数器1,环形计数器是将单向移位寄存器的串行输入端和串行输出端相连, 构成一个闭合的环.结构特点:,即将FFn-1的输出Qn-1接到FF0的输入端D0.工作原理:根据起始状态设置的不同,在输入计数脉冲CP的作用下,环形计数器的有效状态可以循环移位一个1,也可以循环移位一个0.即当连续输入CP脉冲时,环形计数器中各个触发器的Q端或端,将轮流地出现矩形脉冲.实现环形计数器时,必须设置适当的初态,且输出Q3Q2Q1Q0端初始状态不能完全一致(即不能全为"1"或"0"),这样电路才能实现计数, 环形计数器的进制数N与移位寄存器内的触发器个数n相等,即N=n2,能自启动的4位环形计数器状态图:由74LS194构成的能自启动的4位环形计数器时序图二,扭环形计数器1,扭环形计数器是将单向移位寄存器的串行输入端和串行反相输出端相连,构成一个闭合的环.实现扭环形计数器时,不必设置初态.扭环形计数器的进制数N与移位寄存器内的触发器个数n满足N=2n的关系结构特点为:,即将FFn-1的输出接到FF0的输入端D0.状态图:2,能自启动的4位扭环形计数器7.4.4 顺序脉冲发生器在数字电路中,能按一定时间,一定顺序轮流输出脉冲波形的电路称为顺序脉冲发生器.顺序脉冲发生器也称脉冲分配器或节拍脉冲发生器,一般由计数器(包括移位寄存器型计数器)和译码器组成.作为时间基准的计数脉冲由计数器的输入端送入,译码器即将计数器状态译成输出端上的顺序脉冲,使输出端上的状态按一定时间,一定顺序轮流为1,或者轮流为0.前面介绍过的环形计数器的输出就是顺序脉冲,故可不加译码电路即可直接作为顺序脉冲发生器.一,计数器型顺序脉冲发生器计数器型顺序脉冲发生器一般用按自然态序计数的二进制计数器和译码器构成. 举例:用集成计数器74LS163和集成3线-8线译码器74LS138构成的8输出顺序脉冲发生器.二,移位型顺序脉冲发生器◎移位型顺序脉冲发生器由移位寄存器型计数器加译码电路构成.其中环形计数器的输出就是顺序脉冲,故可不加译码电路就可直接作为顺序脉冲发生器.◎时序图:◎由CT74LS194构成的顺序脉冲发生器.。

02-5-7 环形计数器

02-5-7 环形计数器

数字电子技术基础主讲人:侯建军教授北京交通大学电子信息工程学院R Q 374LS195Q 1Q 2Q 3Q 0Q 3Q 1Q 2Q 3Q 0R LD CP J K D 0D 1D 2D 3启动1CPJ K D 0D 1D 2D 3第二节寄存器与移位寄存器三、环形计数器例1:用74LS195 构成M = 4 的环形计数器。

1 0 0 00 1 0 00 0 1 00 0 0 1态序表Q 0 Q 1 Q 2 Q 3指出:(1)电路除了有效计数循环外,还有五个无效循环。

(2)不能自启动,工作时首先在LD 加启动信号进行预置。

如何将电路设计为能自启动的环形计数器?10001000第二节寄存器与移位寄存器三、环形计数器环形计数器设计(2)判断触发器个数计数器的模M =n (n 为移位寄存器的个数)。

(1)连接方法将移位寄存器的输出Q 3 反馈到J 、K 输入端。

R Q 374LS195Q 1Q 2Q 3Q 0Q 3Q 1Q 2Q 3Q 0R LD CP J K D 0D 1D 2D 3启动1CPJ K D 0D 1D 2D 3第二节寄存器与移位寄存器四、扭环形计数器1 0 0 01 1 0 01 1 1 01 1 1 10 1 1 10 0 1 10 0 0 1例2:设计一个M = 8 的扭环形计数器。

态序表Q 0 Q 1 Q 2 Q 30 0 0 0相比于环形计数器,扭环形计数器有什么优点?0000指出:(1)电路除了有效计数循环外,还有一个无效循环。

(2)不能自启动,工作时首先在LD 加预置信号或R 端加启动脉冲信号清零。

第二节寄存器与移位寄存器四、扭环形计数器扭环形计数器设计(2)判断触发器个数计数器的模M =2n (n 为移位寄存器的位数)。

(1)连接方法将移位寄存器输出Q 3 经反相器后反馈到J 、K 输入端。

环形、扭环形计数器小结1. 环形计数器移位寄存器的最高位输出反馈到输入J=K 端。

2. 扭环形计数器移位寄存器的最高位输出经反相后反馈到输入J=K 端。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

本科毕业论文(设计、创作)题目:环形计数器和扭环形计数器设计学生姓名:学号:院(系):电子信息工程学院专业:通信工程入学时间:年月导师姓名:职称/学位:导师所在单位:完成时间:2014年5月环形计数器和扭环形计数器设计摘要现代世界的快速发展,夜生活已成为大多数城市不可缺少的生活,在夜生活中,五彩斑斓,形状不断变化的LED灯走入了大家的生活。

而各种形状的LED灯,随着技术的不断发展,EDA设计得到不断地发展和应用,LED灯所表示的图案多种多样,LED灯中最简单的就数流水灯,而流水灯可以由环形计数器或扭环形计数器控制。

本文以环形计数器和扭环形计数器为设计对象,根据其相关规律,设计其运行电路,以及用verilog硬件描述语言实现。

内容主要涉及计数器的循环与自启动以及最后整个计数器的检测方案和仿真。

本设计可以实现计数器的一些简单的控制,并用modelsim进行仿真。

关键词:环形计数器和扭环形计数器设计;Verilog;modelsim。

Twisted ring counter ring counter and designAbstractThe rapid development of the modern world, night life has become indispensable in the life most of the city, in the nightlife, colorful, shape changing LED lights went into people's lives. And various shapes of LED lights, with the continuous development of technology, EDA design get continuously development and application of LED lamp represents pattern is varied, the most simple several water light LED lights, lights and running water can be controlled by the ring counter or twisting the ring counter. This article is based on the circular counter and twisting the ring counter as the design object. According to the counter relevant laws , the counter is to design the operation circuit .this design adopts hierarchical method and verilog hardware description language to realize. This article is mainly related to counter circulation and since the start and final of the test scheme and simulationThis design can realize some simple control counter, and modelsim simulationKeywords: ring counter and twisting the ring counter design ;Verilog; modelsim.目录1.引言 (1)2.设计任务和要求 (1)2.1设计任务 (2)2.2设计要求 (3)3.设计原理 (3)3.1环形计数器定义 (3)3.2环形计数器工作原理 (3)3.3扭环形计数器定义 (3)3.4扭环形计数器工作原理 (3)4.环形计数器的设计 (3)5.扭环形计数器设计 (6)6.环形计数器的自启动设计 (9)7.扭环形计数器的自启动设计: (11)8.结束语 (13)主要参考文献 (15)致谢 (16)1 引言随着社会的不停发展,越来越多的LED灯用于城市的装饰,让城市在夜晚也可以变得炫彩夺目,熠熠生辉。

而LED灯的简单控制,使其产生各种绚丽的拼图,分而视之可以用一些简单的设计控制细小的模块而成。

其中最简单的可以用环形计数器和扭环形计数器的原理和电路来控制,产生一种流水灯的效果。

在此基础上,本文对环形计数器和扭环形计数器的的实现做了简单的设计,对两种计数器的原理,自启动,电路图进行简单的分析和设计,并用Verilog硬件描述语言进行编写以及Altera公司的modelsim仿真工具进行仿真。

硬件描述语言的发展硬件描述语言HDL是一种用形式化方法描述数字电路和系统的语言。

利用这种语言,数字电路系统的设计可以从上层到下层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。

然后,利用电子设计自动化(EDA)工具,逐层进行仿真验证,再把其中需要变为实际电路的模块组合,经过自动综合工具转换到门级电路网表。

接下去,再用专用集成电路ASIC或现场可编程门阵列FPGA自动布局布线工具,把网表转换为要实现的具体电路布线结构。

目前,这种高层次(high-level-design)的方法已被广泛采用。

据统计,目前在美国硅谷约有90%以上的ASIC和FPGA采用硬件描述语言进行设计。

硬件描述语言HDL的发展至今已有20多年的历史,并成功地应用于设计的各个阶段:建模、仿真、验证和综合等。

到20世纪80年代,已出现了上百种硬件描述语言,对设计自动化曾起到了极大的促进和推动作用。

但是,这些语言一般各自面向特定的设计领域和层次,而且众多的语言使用户无所适从。

因此,急需一种面向设计的多领域、多层次并得到普遍认同的标准硬件描述语言。

20世纪80年代后期,VHDL和VerilogHDL语言适应了这种趋势的要求,先后成为IEEE 标准。

目前,硬件描述语言可谓是百花齐放,有VHDL,Verilog等等。

VHDL虽然是1995年以前唯一制定为标准的硬件描述语言,但它却比较麻烦,而且其综合库至今也没有标准化,不具有晶体管开关级的描述能力和模拟设计的描述能力。

目前的看法是,对于大型的系统级数字电路设计,VHDL是较为合适的。

实质上,在底层的VHDL设计环境是由VerilogHDL描述的器件库支持的,因此,它们之间的互操作性十分重要。

目前,Verilog和VHDL的两个国际组织OVI、VI正在筹划这一工作,准备成立专门的工作组来协调VHDL和VerilogHDL语言的互操作性。

OVI也支持不需要翻译,由VHDL到Verilog的自由表达。

VerilogHDL是在1983年,由GDA(Gate Way Design Automation)公司的Philmoorby首创的。

Philmoorby后来成为Verilog-XL的主要设计者和Cadence 公司的第一合伙人。

在1984~1985年,Philmoorby设计出来第一个名为Verilog-XL的仿真器;1986年,他对VerilogHDL的发展又作出了另一个巨大的贡献:提出了用于快速门级仿真的XL算法。

随着Verilog-XL算法的成功,VerilogHDL语言得到迅速发展。

1989年,Cadence公司收购了GDA公司,VerilogHDL语言成为Cadence公司的私有财产。

1990年,Cadence公司决定公开VerilogHDL语言,于是成立了OVI(Open Verilog Internation)组织,负责促进VerilogHDL语言的发展。

基于VerilogHDL的优越性,IEEE与1995年制订了VerilogHDL的IEEE标准,及VerilogHDL1364-1995;2001年发布了VerilogHDL1364-2001标准。

这个标准中,加入了VerilogHDL-A 标准,是Verilog有了模拟设计描述的能力。

随着电子产业不断发展与推进,硬件描述语言也会不断的发展以适合现实情况的要求,VerilogHDL可能发展成为更高等级的语言,或者被跟高级的语言所替代和兼容。

Modelsim仿真工具Modelsim是Model Technology(Mentor Graphics的子公司)的DHL硬件描述语言的仿真软件,该软件可以用来实现对设计的VHDL、Verilog或者是两种语言混合的程序进行仿真,同时也支持IEEE常见的各种硬件描述语言标准。

无论从有毫的使用界面和调试环境来看,还是从仿真速度和仿真效果来看,Modelsim都可以算得上是业界最优秀的DHL语言仿真软件。

他是唯一的单核内支持VHDL和Verilog混合仿真的仿真器,是做FPJA/ASIC设计的RTL级和门级电路仿真的首选;他采用直接优化的编译技术,TCL/TK技术和单一内核仿真技术,具有仿真速度快,编译代码与仿真平台无关,便于IP核保护和加快程序错位定位等优点。

Modelsim最大的特点是其强大的调试功能。

先进的数据流窗口,可以迅速追踪到产生错位或者不确定状态的原因。

性能分析工具帮助分析性能瓶颈,加速仿真。

代码覆盖率检测确保测试的完备。

多种模式的波形比较功能。

先进的Signal Spy功能,可以方便地访问VHDL、Verilog或两者混合设计中的底层信号。

支持加密IP。

目前常见的Modelsim分为几个不同的版本:Modelsim SE、Modelsim PE、Modelsim LE和Modelsim OEM。

其中Modelsim SE是主要版本。

2 设计任务和要求2.1设计任务设计一个环形计数器和扭环形计数器2.2设计要求熟悉数字电路,语言编辑以及相应的仿真软件仿真3 设计原理3.1环形计数器定义环形计数器是由移位寄存器加上一定的反馈电路构成的,它是由一个移位寄存器和一个组合反馈逻辑电路闭环构成,反馈电路的输出接向移位寄存器的串行输入端,反馈电路的输入端根据移位寄存器类型的不同,可接向移位寄存器的串行输入端或某些触发器的输出端。

3.2环形计数器工作原理四位环形计数器,它是把移位寄存器最低一位的串行输出作为高一级移位寄存器的串行输入。

环形计数器常用来实现脉冲顺序分配的功能(分配器)假设寄存器的初始状态为1000,那么在移位脉冲的作用下其状态变为0100到0010到0001最后又返回到1000的顺序转换,并且不断循环往复的执行这一过程。

由上述可知,该计数器的计数长度为N=n。

3.3扭环形计数器定义扭环形计数器的定义同环形计数器的定义基本类似,只是在反馈电路上略有差别。

相关文档
最新文档