数字电路和集成逻辑门电路习题解答
人邮社数字电路逻辑设计习题答案
习题参考解答第1章基本知识1.什么是数字信号?什么是模拟信号?(注:所有蓝色标题最后均去掉!)答案:数字信号:指信号的变化在时间上和数值上都是断续的,或者说是离散的,这类信号有时又称为离散信号。
例如,在数字系统中的脉冲信号、开关状态等。
模拟信号:指在时间上和数值上均作连续变化的信号。
例如,温度、交流电压等信号。
2.数字系统中为什么要采用二进制?答案:二进制具有运算简单、物理实现容易、存储和传送方便、可靠等优点。
3.机器数中引入反码和补码的主要目的是什么?答案:将减法运算转化为加法运算,统一加、减运算,使运算更方便。
4.BCD码与二进制数的区别是什么?答案:二进制数是一种具有独立进位制的数,而BCD码是用二进制编码表示的十进制数。
5.采用余3码进行加法运算时,应如何对运算结果进行修正?为什么?答案:两个余3码表示的十进制数相加时,对运算结果修正的方法是:如果有进位,则结果加3;如果无进位,则结果减3。
为了解决四位二进制运算高位产生的进位与一位十进制运算产生的进位之间的差值。
6.奇偶检验码有哪些优点和不足?答案:奇偶检验码的优点是编码简单,相应的编码电路和检测电路也简单。
缺点是只有检错能力,没有纠错能力,其次只能发现单错,不能发现双错。
7.按二进制运算法则计算下列各式。
答案:(1)110001 (2)110.11 (3)10000111 (4)1018.将下列二进制数转换成十进制数、八进制数和十六进制数。
答案:(1)(117)10 ,(165)8 ,(75)16(2)(0.8281)10 ,(0.65)8 ,(0.D4)16(3)(23.25)10 ,(27.2)8 ,(17. 4)169.将下列十进制数转换成二进制数、八进制数和十六进制数(精确到二进制小数点后4位)。
答案:(1)(1000001)2 ,(101)8 ,(41)16(2)(0.0100)2 ,(0.20)8 ,(0.40)16(3)(100001.0101)2 ,(41.24)8 ,(21.50)1610.写出下列各数的原码、反码和补码。
2集成门电路习题解答
集成门电路习题解答18自我检测题1.CMOS门电路采用推拉式输出的主要优点是提高速度,改善负载特性。
2.CMOS与非门多余输入端的处理方法是接高电平,接电源,与其它信号引脚并在一起。
3.CMOS或非门多余输入端的处理方法是接低电平,接地,与其它信号引脚并接在一起。
4.CMOS门电路的灌电流负载发生在输出低电平情况下。
负载电流越大,则门电路输出电压越高。
5.CMOS门电路的静态功耗很低。
随着输入信号频率的增加,功耗将会增加。
6.OD门在使用时输出端应接上拉电阻和电源。
7.三态门有3种输出状态:0态、1态和高阻态。
8.当多个三态门的输出端连在一条总线上时,应注意任何时刻只能有一个门电路处于工作态。
9.在CMOS门电路中,输出端能并联使用的电路有OD门和三态门;10.CMOS传输门可以用来传输数字信号或模拟信号。
11.提高LSTTL门电路工作速度的两项主要措施是采用肖特基三极管和采用有源泄放电路。
12.当CMOS反相器的电源电压V DD<V TN+TPV(V TN、V TP分别为NMOS管和PMOS 管的开启电压)时能正常工作吗?答:不能正常工作,因为,当反相器输入电压为1/2V DD时,将出现两只管子同时截止的现象,这是不允许的。
13.CMOS反相器能作为放大器用吗?答:可以。
在反相器的两端跨接了一个反馈电阻R f就可构成高增益放大器。
由于CMOS 门电路的输入电流几乎等于零,所以R f上没有压降,静态时反相器必然工作在v I=v O的状态,v I=v O=V T=V DD/ 2就是反相器的静态工作点。
反相器的输入电压稍有变化,输出就发生很大变化。
14.如果电源电压增加5%,或者内部和负载电容增加5%,你认为哪种情况会对CMOS 电路的功耗产生较大影响?解:根据公式P D=(C L+C PD)V DD2f,电源的变化对功耗影响更大。
15.当不同系列门电路互连时,要考虑哪几个电压和电流参数?这些参数应满足怎样的关系?解:应考虑以下参数:V OH(min)、V IH(min)、V OL(max)、V IL(max)、I OH(max)、I OL(max)、I IH(max),I IL(max),这些参数应满足以下条件:V OH(min)≥V IH(min)V OL(max)≤V IL(max)集成门电路习题解答19)(m axOHI≥nI IH(max)I OL(max)≥m)(m axILI16.已知图T2.16所示电路中各MOSFET管的T V=2V,若忽略电阻上的压降,则电路中的管子处于导通状态。
数字电路习题解答习题解答-组合
01
11 1
10 1
1 1 1
4、 用卡诺图法化简下列各式。 AB C 00 0 1 1 01 1 1 11 1 1 10 1 1
(3) F=AB+AB+BC+AC = A+B+C
1、用布尔代数化简逻辑函数表达式。
(1) F=(A+B)(A B) = A B (2) F=A+ABC+ABC+CB+C B = A+BC+BC (3) F=AB+A B+AB+AB = 0 (4) F=(A+B+C)(A+B+C) = (A+B)+CC = A+B (5) F=ABCD+ABD+BCD+ABCD+BC = AB+BC+BD (6) F=AC+ABC+BC+ABC = BC (7) F=AB+ABC+A(B+AB) = 0 (8) F=(A+B)+(A+B)+ (AB)(AB) = 0
F= A0A1A2A3+A4A5A6A7+A8A9A10A11+A12A13A14A15 = A0A1A2A3A4A5A6A7A8A9A10A11A12A13A14A15
只有当变量A0~A15全为0时,F = 1;否则,F = 0。 因此,电路的功能是判断变量是否全部为逻辑“0”。
分析下图所示逻辑电路,列出真值表,说明其逻辑关系。
由真值表可知:M=1 时,完成8421 BCD码到格雷码的转换;
《电子技术基础》第五版(数字部分)高教版课后答案
1.1 数字电路与数字信号第一章 数字逻辑习题1.1.2 图形代表的二进制数MSBLSB 0 1 211 12(ms )解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10% 数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 2 (2)127 (4)解:(2)(127)D=27-1=()B-1=(1111111)B =(177)O=(7F )H (4)()D=B=O=H 二进制代码1.4.1 将下列十进制数转换为 8421BCD 码: (1)43 (3) 解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣 ASC Ⅱ码的表示:P28 (1)+ (2)@ (3)yo u (4)43解:首先查出每个字符所对应的二进制表示的 ASC Ⅱ码,然后将二进制码转换为十六进制 数表示。
(1)“+”的 ASC Ⅱ码为 0101011,则(00101011)B=(2B )H (2)@的 ASC Ⅱ码为 1000000,(01000000)B=(40)H(3)you 的 ASC Ⅱ码为本 1111001,1101111,1110101,对应的十六进制数分别为79,6F,75 (4)43 的 ASC Ⅱ码为 0110100,0110011,对应的十六紧张数分别为 34,33 逻辑函数及其表示方法解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3) A⊕B AB AB(A⊕B)=AB+AB解:真值表如下A B A⊕BAB AB A⊕BAB+AB0 0 1 11111111111A (1BC ) ACDCDEA ACDCDEACD CDEACD E2.1.4 用代数法化简下列各式(3) ABC B C)A⋅B A⋅B(A B)(A B)1BAB ABABBABAB(9) ABC DABD BC D ABCBD BC解: ABC DABDBC DABCBD BCB ( ACD )L D ( AC)2(3)(L AB)(C D)2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示,试写出函数 L 的最简与或表达式解:L( A, B, C, D) BC D BCD B C D ABD2.2.3 用卡诺图化简下列个式(1)ABCD ABCD AB AD ABC3解:ABCD ABCD AB AD ABCABCD ABCD AB CC DDAD B B CCABC D D)()()()()(ABCD ABCD ABC D ABCD ABC D ABC D ABC D(6)L( A, B, C, D ) ∑m解:(0, 2, 4, 6,9,13)∑d(1, 3, 5, 7,11,15)L AD(7)L( A, B, C , D )∑m 解: (0,13,14,15)∑d(1, 2, 3, 9,10,11)L AD AC AB42.2.4 已知逻辑函数L AB BC C A,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1>由逻辑函数写出真值表A11112>由真值表画出卡诺图B1111C1111L1111113>由卡诺图,得逻辑表达式L AB BC AC 用摩根定理将与或化为与非表达式L AB BC AC AB⋅B C⋅AC4>由已知函数的与非-与非表达式画出逻辑图5第三章习题MOS逻辑门电路3.1.1 根据表题所列的三种逻辑门电路的技术参数,试选择一种最合适工作在高噪声环境下的门电路。
《数字电路与逻辑设计》综合练习题及解答
《数字电路与逻辑设计》综合练习题及解答第一部分习题一、填空1.将十进制数转换成等值的二进制数、十六进制数。
10 = 2= 162.10= 余3BCD= 8421BCD 3.16= 24.一位二进制数只有2个数,四位二进制数有个数;为计64个数,需要位二进制数。
5.二进制数2的等值八进制数是8。
6.二进制数2的等值十进制数是10。
7.欲对100个对象进行二进制编码,则至少需要位二进制数。
8.二进制数为000000~111111能代表个十进制整数。
9.为将信息码10110010配成奇校验码,其配奇位的逻辑值为;为将信息码01101101配成偶校验码,其配偶位的逻辑值为。
10.格雷码的特点是。
11.n变量函数的每一个最小项有个相领项。
12.当ij时,同一逻辑函数的两个最小项mimj=。
2n113.n变量的逻辑函数,mi为最小项,则有mi=。
i014.逻辑函数FABCD的反函数F=。
15.逻辑函数FA(BC)的对偶函数F是。
16.多变量同或运算时,=0,则xi=0的个数必须为。
17.逻辑函数F(A,B,C)1C18. 逻辑函数F(A,B,C,D)( )。
19.逻辑函数F(A,B,C)(ABC)(ABC)的最简与或式为。
20.巳知函数的对偶式F(A,B,C,D)ABCDBC,则它的原函数F =。
* * * * * 21.正逻辑约定是、。
22.双极型三极管截止状态过渡到饱和状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。
23.双极型三极管饱和状态过渡到截止状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。
1。
AB的最小项表达式为F(A,B,C)=m(1,2,3,4,8,10)(0,12,14)的最简与或式为F=24.三极管反相器带灌电流负载时,负载电流的方向是从,此时反相器输出电平。
25.三极管反相器带拉电流负载时,负载电流的方向是从,此时反相器输出电平。
26.输入端的噪声容限说明。
第十章 逻辑门电路习题及答案
第十章 逻辑门电路习题及答案一、填空题1、门电路中最基本的逻辑门是 、 、 。
2、数字集成电路按制造工艺不同,可分为 和 两大类。
3、MOS 管的 极阻值高,MOS 管的多余脚不允许悬空,否则易产生干扰信号,或因静电损坏集成块。
4、TTL 集成电路的电源电压一般为 V ,TTL 集成电路的输出 直接接地或电源正极。
5、下图逻辑门电路的输出是 电平。
6、下图逻辑门电路对应的函数式是: 。
7、下图逻辑门电路对应的函数式是 。
8、逻辑函数Y=A+B+C ,若A=B=1、C=0,则Y=9、完成下列数制转换:(1011011)2=( )10;(36)10=( )2; (386)10=( )8421BCD ;(1100100101)8421BCD =( )10; ( )10=(1101000)2;( )2=( 11.25 )10。
二选择题1、三极管饱和导通的条件是( )A 、BE BC 0.7 U >U BE U V ≥B 、BE BC 0.7 U <U BE U V ≥ C 、BE BC 0 U >U BE U V ≤ 2、电路如图10-1所示,则输出F 的表达式为( ) A 、F A B C =++ B 、F AB = C 、()F A B C =+ 3、电路如图10-2所示,则输出F 的逻辑表达式为( ) A 、F A B C =++ B 、F ABC = C 、()F A B C =+ 4、电路如图10-2所示,若C 端接地,则F 的逻辑表达式为( ) A 、F A B C =++ B 、F AB = C 、F A B =+5、电路如图10-3所示,其中( )是逻辑函数F AB =的相应电路。
A 、B 、C 、6、如图10-4所示逻辑函数F AB CD =+的相应电路是( )A 、B 、C 、7、已知TTL 电路如图10-5所示,则F 的表达式为( )A 、F AB =+ B 、F AB =C 、F A B =+8、右图可实现的功能是( )。
习题册答案-《数字逻辑电路(第四版)》-A05-3096
第一章逻辑门电路§1-1 基本门电路一、填空题1.与逻辑;Y=A·B2.或逻辑;Y=A+B3.非逻辑;Y=4.与;或;非二、选择题1. A2. C3. D三、综合题1.2.真值表逻辑函数式Y=ABC§1-2 复合门电路一、填空题1.输入逻辑变量的各种可能取值;相应的函数值排列在一起2.两输入信号在它们;异或门电路3.并;外接电阻R;线与;线与;电平4.高电平;低电平;高阻态二、选择题1. C2. B3. C4. D5. B三、综合题1.2.真值表逻辑表达式Y1=ABY2=Y3==A+B 逻辑符号3.第二章组合逻辑电路§2-1 组合逻辑电路的分析和设计一、填空题1.代数;卡诺图2.n;n;原变量;反变量;一;一3.与或式;1;04.组合逻辑电路;组合电路;时序逻辑电路;时序电路5.该时刻的输入信号;先前的状态二、选择题1. D2. C3. C4. A5. A三、判断题1. ×2. √3. √4. √5. ×6. √四、综合题1.略2.(1)Y=A+B(2)Y=A B+A B(3) Y=ABC+A+B+C+D=A+B+C+D3. (1) Y=A B C+A B C+ A B C + ABC=A C+AC(2) Y=A CD+A B D+AB D+AC D(3) Y=C+A B+ A B4. (a)逻辑函数式Y= Y=AB+A B真值表逻辑功能:相同出1,不同出0 (b)逻辑函数式Y=AB+BC+AC真值表逻辑功能:三人表决器5.状态表逻辑功能:相同出1,不同出0逻辑图1. 6.Y=A ABC+B ABC+C ABC判不一致电路,输入不同,输出为1,;输入相同,输出为0。
§2-2 加法器一、填空题1.加数与被加数;低位产生的进位2.加数与被加数;低位产生的进位3.加法运算二、选择题1. A2. C三、综合题1.略2.略3.§2-3 编码器与比较器一、填空题1. 编码2. 101011;010000113. 十;二;八;十六4. 0;1;逢二进一;10;逢十进一5. 二进制编码器;二—十进制编码器6. 两个数大小或相等7. 高位二、选择题1. A2. B3. C4. B三、综合题1.略2.(1)10111;00100011(2)00011001;19(3)583. (1)三位二进制(2)1,1,0(3)1,1,14.§2-4 译码器与显示器一、填空题1. 编码器;特定含意的二进制代码按其原意;输出信号;电位;解码器2. 二进制译码器;二—十进制译码器;显示译码器3. LED数字显示器;液晶显示器;荧光数码管显示器4. 1.5~3;10mA/段左右5. 共阴极显示译码器;共阳极显示译码器;液晶显示译码器二、选择题1. A;D2. A三、判断题1.√2.×3.×4.√5.√四、综合题七段显示译码器真值表f=D C B A +D C B A +D C B A+D CB A +D C B A +D C B A =D+B A +C A +C B =DB AC AC B§2-5 数据选择器与分配器一、填空题1.多路调制器;一只单刀多掷选择开关;地址输入;数字信息;输出端2.从四路数据中,选择一路进行传输的数据选择器3.地址选择;输出端二、选择题1. D2. A;C三、判断题1. √2. ×四、综合题1.略2. Y=A B D0+A BD1+A B D2+ABD3第三章触发器§3-1 基本RS触发器与同步RS触发器一、填空题1.两个;已转换的稳定状态2.R S+RSQ n;R+S=13. R S Q n+ R S;RS=04.置0;置15.相同;低电平;高电平6.时钟信号CP7.D触发器8.空翻二、选择题1.D2.B3.A4.B5.B6.D三、判断题1. ×2. ×3. √4. ×5. ×6. ×四、综合题1.略2.3.4.5.略§3-2主从触发器与边沿触发器一、填空题1.空翻2.置0、置1、保持、翻转3.D、J Q n+K Q n4.保持、置1、清0、翻转5.电平、主从6.一次变化7.边沿触发器8.不同、做成9.置0、置1、时钟脉冲二、选择题1.A2.A3.D4.B5.A6.C7.D8.B9.A10.D三、判断题1. √2. ×3. ×4. ×5. √6. ×7. √8. √四、综合题1.2.3.4.略5.略6.§3-3触发器的分类与转换一、填空题1.T、T'2. T Q n+ T Q n、Q n3.1、04. Q n、Q n5. 16. T'7. T8. T'二、选择题1.D2.D3.D4.B5.B三、判断题1. ×2. ×3. ×4. ×四、分析解答题1.2.3.略4.略5.略第四章时序逻辑电路§4-1 寄存器一、填空题1.输入信号;锁存信号2.接收;暂存;传递;数码;移位二、选择题1. C2. B;A三、判断题1. √2. ×3. √四、综合题1.JK触发器构成D触发器,即Q n+1= D。
第1章数字电路和集成逻辑门电路习题解答
第1章数字电路和集成逻辑门电路习题解答思维题和习题1-1填空题1)三极管截止条件为UBE ≤0V三极管饱和导通条件为IB≥IBS三极管饱和导通的IBS为IBS ≥ (VCC-UCES)/β RC2)当栅极电路输出为高电平时的负载是拉电流负载,当输出为低电平时的负载是填充电流负载3)当晶体管用作电子开关时,其工作状态必须是饱和或关断4)74LTL电路的电源电压值和输出电压的高低电平值分别约为5V、2.7V和0.5V74TTL电路的电源电压值和输出电压的高低电平值分别约为5V、2.4V和0.4V5)OC门被称为开集电极门。
多个OC门输出可以并联实现线路和功能CMOS门电路的输入电流始终为零7)不能暂停CMOS门电路的空闲输入。
与门应连接到高电平,或门应连接到低电平。
1-2选择题1) abc常用于以下电路中的总线应用A。
TSL门电路、0C门电路、漏极开路门电路、互补金属氧化物半导体与非门(2)TTL与非门有n个同类门电路,低电平输入电流为1.5毫安,高电平输入电流为10毫安,最大填充电流为15毫安,最大拉电流为400毫安。
选择正确答案n和最多b。
a . n = 5b . n = 10c . n = 20d . n = 403)与TTL数字集成电路相比,CMOS数字集成电路的突出优势是ACD A。
当三极管用作开关时,为了提高开关速度,da .降低饱和深度b .增加饱和深度c .采用有源漏极电路d .采用反饱和三极管5)进行TTL与非门空闲输入处理,可以使用ABDa。
连接到电源b,连接到电源c,连接到地d,通过电阻3kω并联连接到有用输入6)。
光盘可以在以下电路中实现“线和”功能当A与非门b三态输出门c打开集电极门d打开漏极门7)三态门输出高阻抗状态时,ABD是正确的a .使用电压表测量指针不动b .相当于暂停c .电压不是高或低d .测量电阻指针不动8)已知正向电压降UD = 1.7V,参考工作电流ID = 10mA,TTL门的输出高和低电平分别为UOH = 3.6V,UOL = 0.3V,允许充电电流和牵引电流分别为IOL = 15mA,IOH = 4mA那么电阻r应该选择d。
数字电路第三章习题与答案
第三章集成逻辑门电路一、选择题1、三态门输出高阻状态时,( )就是正确的说法。
A、用电压表测量指针不动B、相当于悬空C、电压不高不低D、测量电阻指针不动2、以下电路中可以实现“线与”功能的有( )。
A、与非门B、三态输出门C、集电极开路门D、漏极开路门3.以下电路中常用于总线应用的有( )。
A、TSL门B、OC门C、漏极开路门D、CMOS与非门4.逻辑表达式Y=AB可以用( )实现。
A、正或门B、正非门C、正与门D、负或门5.TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
A、悬空B、通过电阻2、7kΩ接电源C、通过电阻2、7kΩ接地D、通过电阻510Ω接地6.对于TTL与非门闲置输入端的处理,可以( )。
A、接电源B、通过电阻3kΩ接电源C、接地D、与有用输入端并联7.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI( )。
A、>RONB、<ROFFC、ROFF<RI<ROND、>ROFF8.三极管作为开关使用时,要提高开关速度,可( )。
A、降低饱与深度B、增加饱与深度C、采用有源泄放回路D、采用抗饱与三极管9.CMOS数字集成电路与TTL数字集成电路相比突出的优点就是( )。
A、微功耗B、高速度C、高抗干扰能力D、电源范围宽10.与CT4000系列相对应的国际通用标准型号为( )。
A、CT74S肖特基系列B、 CT74LS低功耗肖特基系列C、CT74L低功耗系列D、 CT74H高速系列11.电路如图(a),(b)所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。
F 对开关A、B、C的逻辑函数表达式( )。
F1F 2(a)(b)A.C AB F =1 )(2B A C F +=B.C AB F =1 )(2B A C F +=C. C B A F =2 )(2B A C F +=12.某TTL 反相器的主要参数为IIH =20μA;IIL =1、4mA;IOH =400μA;水IOL =14mA,带同样的门数( )。
数字电子技术基础-第3章课后习题答案
第3章集成逻辑门电路3-1 如图3-1a)~d)所示4个TTL门电路,A、B端输入的波形如图e)所示,试分别画出F1、F2、F3和F4的波形图。
A1A234a)b)c)d)F1F2F3F4BAe)图3-1 题3-1图解:从图3-1a)~d)可知,11F=,2F A B=+,3F A B=⊕,4F A B= ,输出波形图如图3-2所示。
F1F2F3F4AB图3-2题3-1输出波形图3-2 电路如图3-3a )所示,输入A 、B 的电压波形如图3-3b )所示,试画出各个门电路输出端的电压波形。
1A 23b)a)AB图3-3 题3-2图解:从图3-3a )可知,1F AB =,2F A B =+,3F A B =⊕,输出波形如图3-4所示。
F 1F 2F 3AB图3-4 题3-2输出波形3-3在图3-5a )所示的正逻辑与门和图b )所示的正逻辑或门电路中,若改用负逻辑,试列出它们的逻辑真值表,并说明F 和A 、B 之间是什么逻辑关系。
b)a)图3-5 题3-3图解:(1)图3-5a )负逻辑真值表如表3-1所示。
表3-1 与门负逻辑真值表F 与A 、B 之间相当于正逻辑的“或”操作。
(2)图3-5b )负逻辑真值表如表3-2所示。
表3-2 或门负逻辑真值表F 与A 、B 之间相当于正逻辑的“与”操作。
3-4试说明能否将与非门、或非门和异或门当做反相器使用?如果可以,各输入端应如何连接?解:与非门、或非门和异或门经过处理以后均可以实现反相器功能。
1)与非门:将多余输入端接至高电平或与另一端并联; 2)或非门:将多余输入端接至低电平或与另一端并联;3) 异或门:将另一个输入端接高电平。
3-5为了实现图3-6所示的各TTL 门电路输出端所示的逻辑关系,请合理地将多余的输入端进行处理。
b)a)AB=A B=+A BC DABC D图3-6 题3-5图解:a )多余输入端可以悬空,但建议接高电平或与另两个输入端的一端相连;b )多余输入端接低电平或与另两个输入端的一端相连;c) 未用与门的两个输入端至少一端接低电平,另一端可以悬空、接高电平或接低电平;d )未用或门的两个输入端悬空或都接高电平。
基础电子技术 习题解答 第7章 集成逻辑门习题解答
第7章 集成逻辑门习题解答【7-1】 选择填空:1.在数字电路中,稳态时晶体管一般工作在 开关(放大,开关)状态。
在图中,若u I <0,则晶体管T (截止,饱和),此时u O = (5V ,3.7V ,2.3V);欲使晶体管处于饱和状态,u I 需满足的条件为 (a. I 0u > b.I CC b c 0.7u V R R β-≥ c. I CCb c0.7u V R R β-<)。
在电路中其他参数不变的条件下,仅R b 减小时,晶体管的饱和程度 (减轻,加深,不变);仅R c 减小时,饱和程度 (减轻,加深,不变),饱和压降U CES (增大,减小,不变)。
图7-1(a)中C 的作用是 (去耦,加速,隔直)。
2.由TTL 门组成的电路如图7-1(b)所示,已知它们的输入短路电流为I Is =1.6mA ,高电平输入漏电流I IH =40μA 。
试问:当A =B =1时,G 1的 (拉,灌)电流为 ;A =0时,G 1的 (拉,灌)电流为 。
3G A B图7-1(a) 图7-1(b)3.图7-1(c)中示出了某门电路的特性曲线,试据此确定它的下列参数:输出高电平U OH = ;输出低电平U OL = ;输入短路电流I IS = ;高电平输入漏电流I IH = ;阈值电平U T = ;开门电平U ON = ;关门电平U OFF = ;低电平噪声容限U NL = ;高电平噪声容限U NH = ;最大灌电流I OLmax = ;扇出系数N o =。
I1.5VOH u iOLu图7-1(c)4.TTL 门电路输入端悬空时,应视为 (高电平,低电平,不定);此时如用万用表测量输入端的电压,读数约为 (3.6V ,0V ,1.4V )。
5.集电极开路门(OC 门)在使用时须在 (输出与地,输出与输入,输出与电源)之间接一电阻。
6.CMOS 门电路的特点:静态功耗 (很大,极低);而动态功耗随着工作频率的提高而 (增加,减小,不变);输入电阻 (很大,很小);噪声容限 (高,低,等)于TTL 门。
数字电子电路与逻辑 刘可文主编 第四章 集成逻辑门电路 答案
习题44-1 电路如图题4.1所示,写出输出L 的表达式。
设电路中各元件参数满足使三极管处于饱和及截止的条件。
BL D D (a)CC(c)1233(d)图题4.14-1 解:(a )此电路由两级逻辑门构成,第一级是与门,输出为AB ;第二级是或门,输出为: L 1=AB +C(b )此电路是只有一个输入端的逻辑电路。
当输入端A 为低电平时,T 1发射结导通,V B1<2.1V ,D 、T 2截止,L 2输出高电平;当输入端A 为高电平时,T 1发射结不通,+V CC 足以使D 、T 2导通,L 2输出低电平。
由以上分析可见:A L =2(c )此电路有两个输入端,可以分几种情况讨论其工作过程:当输入A 、B 均为低电平时,T 1、T 2都截止,L 3以下部分的支路不通,输出高电平;当输入A 、B 一高一低时,T 1、T 2中有一个截止,L 3以下部分的支路仍不通,输出高电平;当输入A 、B 均为高电平时,T 1、T 2都饱和导通,L 3以下部分的支路导通,输出低电平。
根据以上分析可以列出真值表如表解2.1。
由真值表可得表达式:AB B A B A B A L =++=3(d )此电路有两个输入端,可以分几种情况讨论其工作过程:当输入A 、B 均为低电平时,T 1、T 2都截止,L 4以下部分的支路不通,输出高电平;当输入A 、B 一高一低时,T 1、T 2中有一个饱和导通,L 4以下部分的支路导通,输出低电平;当输入A 、B 均为高电平时,T 1、T 2都饱和导通,L 4以下部分的支路导通,输出低电平。
根据以上分析可以列出真值表如表解4.1。
由真值表可得表达式:B A B A L +=⋅=44-2 为什么说TTL 与非门的输入端在以下4种接法下都属于逻辑0:(1)输入端接地;(2)输入端接低于0.8V 的电源;(3)输入端接同类与非门的输出低电压0.3V ;(4)输入端通过200Ω的电阻接地。
第1,2 数字逻辑基础,逻辑门电路习题答案
第1 章数字逻辑基础1.3 将下列十进制数转换成等值的二进制数、八进制数、十六进制数。
要求二进制数保留小数点后4位有效数字。
(1)(19)D ;(2)(37.656)D ;(3)(0.3569)D解:(19)D=(10011)B=(23)O=(13)H(37.656)D=(100101.1010)B=(45.5176)O=(25.A7E)H(0.3569)D=(0.01011)B=(0.266)O=(0.5B)H1.4 将下列八进制数转换成等值的二进制数。
(1)(137)O ;(2)(36.452)O ;(3)(0.1436)O解:(137)O=(1 011 111)B(36.452)O=(11110. 10010101)B(0.1436)O=(0.001 100 011 11)B1.5 将下列十六进制数转换成等值的二进制数。
(1)(1E7.2C)H ;(2)(36A.45D)H ;(3)(0.B4F6)H解:(1E7.2C)H=(1 1110 0111.0010 11)B(36A.45D)H=(11 0110 1010. 0100 0101 1101)B(0.B4F6)H=(0.1011 0100 1111 011)B1.6 求下列BCD码代表的十进制数。
(1)(1000011000110101.10010111)8421BCD ;(2)(1011011011000101.10010111)余3 BCD ;(3)(1110110101000011.11011011)2421BCD;(4)(1010101110001011.10010011)5421BCD ;解:(1000 0110 0011 0101.1001 0111)8421BCD=(8635.97)D(1011 0110 1100 0101.1001 0111)余3 BCD =(839.24)D(1110 1101 0100 0011.1101 1011)2421BCD=(8743.75)D(1010 1011 1000 1011.1001 0011)5421BCD=(7858.63)D1.7 试完成下列代码转换。
数字电路(逻辑门电路)单元测试与答案
一、单选题1、图中所示电路的功能是()。
A.这是二输入端的与门B.这是二输入端的或门C.这是二输入端的与非门D.其他答案都不正确正确答案:D2、图中所示电路的功能是()。
A.ABCB. AB+CC.(A+B)CD. 其他答案都不对正确答案:B3、假设图中各元件参数满足三极管非线性工作的条件,则电路输出的表达式为()。
A.AB̅̅̅̅B.AB̅̅̅̅̅̅̅C.A+BD.A⊕B正确答案:C4、CMOS电路功耗低主要是因为()。
A.等效电阻小B.工作电压低C.体积小D.静态电流小正确答案:D5、图中电路的输出为()A.或B.与非C.或非D.与正确答案:B6、图中电路的输出为()A.ABC+DB.A̅+B̅∙D̅+C∙D̅C.A(BC+D)D. A̅(BC+D)正确答案:B7、下面的逻辑符号表示的是()。
A.漏极开路的反相器B.漏极开路的缓冲电路C.三态输出反相器D.三态输出缓冲电路正确答案:D8、下图的输出L的逻辑表达式为()A.A̅B.A⊕BC.A∙BD.A正确答案:C9、普通的CMOS电路输出端并联,其结果是()A.低电平B.高电平C.高阻态D.其他答案都不对正确答案:D10、TTL门的输出级一般采用推拉式输出结构,这样做的好处是()。
A.降低功耗B.提高电路的抗干扰能力C.减少电路体积D.提高电路带负载的能力正确答案:D11、门电路输出、输入的高电平()。
A.有最大值和最小值B.没有最大值,只有最小值C.没有最小值,只有最大值D.没有最大值和最小值正确答案:A12、门电路输入、输出的低电平()A.没有最小值,只有最大值B.没有最大值,只有最小值C.有最大值和最小值D.没有最大值和最小值正确答案:C13、下列关于光电耦合器的说法中,正确的是()。
A.可以把输入的电信号转换成光信号输出B.可以实现输入、输出的电气隔离C.输入、输出都是光信号D.可以把输入的光信号转换成电信号输出正确答案:B14、图中门1输出的高电平()。
数字电路和集成逻辑门电路习题解答
思考题与习题1-1 填空题1)三极管截止的条件是U BE ≤0V。
三极管饱和导通的条件是I B≥I BS。
三极管饱和导通的I BS是I BS≥(V CC-U CES)/βRc。
2)门电路输出为高电平时的负载为拉电流负载,输出为低电平时的负载为灌电流负载。
3)晶体三极管作为电子开关时,其工作状态必须为饱和状态或截止状态。
4) 74LSTTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、2.7V、0.5V 。
74TTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、2.4V、0.4V 。
5)OC门称为集电极开路门门,多个OC门输出端并联到一起可实现线与功能。
6) CMOS 门电路的输入电流始终为零。
7) CMOS 门电路的闲置输入端不能悬空,对于与门应当接到高电平,对于或门应当接到低电平。
1-2 选择题1)以下电路中常用于总线应用的有 abc 。
A.TSL门B.OC门C.漏极开路门D.CMOS与非门2)TTL与非门带同类门的个数为N,其低电平输入电流为1.5mA,高电平输入电流为10uA,最大灌电流为15mA,最大拉电流为400uA,选择正确答案N最大为 B 。
A.N=5B.N=10C.N=20D.N=403)CMOS数字集成电路与TTL数字集成电路相比突出的优点是 ACD 。
A.微功耗B.高速度C.高抗干扰能力D.电源范围宽4)三极管作为开关使用时,要提高开关速度,可 D 。
A.降低饱和深度B.增加饱和深度C.采用有源泄放回路D.采用抗饱和三极管5)对于TTL与非门闲置输入端的处理,可以 ABD 。
A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联6)以下电路中可以实现“线与”功能的有 CD 。
A.与非门B.三态输出门C.集电极开路门D.漏极开路门7)三态门输出高阻状态时, ABD 是正确的说法。
A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动8)已知发光二极管的正向压降U D = 1.7V ,参考工作电流I D = 10mA , 某TTL 门输出的高低电平分别为U OH = 3.6V ,U OL = 0.3V ,允许的灌电流和拉电流分别为 I OL = 15mA ,I OH = 4mA 。
第3章习题解答
思考题与习题与题解3-1 填空题1.若要实现逻辑函数BC AB F +=,可以用一个 1 与或 门;或者用 三 个与非门;或者用 四 个或非门。
2.半加器有 2 个输入端, 2 个输出端;全加器有 3 个输入端, 2 个输出端。
3. 半导体数码显示器的内部接法有两种形式:共 阴极 接法和共 阳极 接法。
4. 对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。
3-2 单项选择题1.组合逻辑电路的输出取决于( A )。
A .输入信号的现态B .输出信号的现态C .输入信号的现态和输出信号变化前的状态 2.编码器译码器电路中,( A )电路的输出是二进制代码。
A .编码 B .译码 C .编码和译码 3.全加器是指( C )。
A .两个同位的二进制数相加B .不带进位的两个同位的二进制数相加C .两个不同位的二进制数及来自低位的进位三者相加 4.二-十进制的编码器是指( B )。
A .将二进制代码转换成0~9十个数字B .将0~9十个数字转换成二进制代码电路C .二进制和十进制电路 5.二进制译码器指( A )。
A .将二进制代码转换成某个特定的控制信息B .将某个特定的控制信息转换成二进制数C .具有以上两种功能6. 组合电路的竞争冒险是指( B )。
A .输入信号有干扰时,在输出端产生了干扰脉冲B .输入信号改变状态时,输出端可能出现的虚假信号C .输入信号不变时,输出端可能出现的虚假信号3-3 组合电路如图图3.45所示,分析该电路的逻辑功能。
图3.45 题3-3图图(a) C B A ABC C B A ABC ABC C ABC B ABC A L +=++=++=)( 图(b)[][][][][][]))(())(()()()()(D C D C B A AB D C CD B A B A D C D C B A B A D C B A Y +++++=+⊕+=⊕⊕⊕=(2)由表达式列出真值表,见表3-1 (a)、(b)。
数字电子技术第4章组合逻辑电路习题解答
001
0 10
0 11
1 0 0
1 0 1
1 1 0
1 1 1
0
1
1
0
1
0
0
1
(2)由真值表得到逻辑函数表达式为:
(3)画出逻辑电路图
4.10、试设计一个8421BCD码的检码电路。要求当输入量DCBA≤4,或≥8时,电路输出L为高电平,否则为低电平。用与非门设计该电路。
解:(1)根据题意列出真值表为:
100
101
110
111
0
1
1
1
1
1
1
0
(2)
电路逻辑功能为:“判输入ABC是否相同”电路。
4.7已知某组合电路的输入A、B、C和输出F的波形如下图所示,试写出F的最简与或表达式。
习题4.7图
解:(1)根据波形图得到真值表:
ABC
F
000
001
010
011
100
101
110
111
1
0
0
1
0
0
1
0
(2)由真值表得到逻辑表达式为
(1)试分析电路,说明决议通过的情况有几种。
(2)分析A、B、C、D四个人中,谁的权利最大。
习题4.4图
解:(1)
(2)
ABCD
L
ABCD
L
0000
0001
0010
0011
0100
0101
0110
0111
0
0
0
1
0
0
1
1
1000
1001
1010
1011
数字电路与逻辑设计习题及参考答案
数字电路与逻辑设计习题及参考答案一、选择题1.以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=12.一位十六进制数可以用C位二进制数来表示。
A.1B.2C.4D.163.当逻辑函数有n个变量时,共有D个变量取值组合?A.nB.2nC.n2D.2n4.逻辑函数的表示方法中具有唯一性的是A。
A.真值表B.表达式C.逻辑图D.状态图5.在一个8位的存储单元中,能够存储的最大无符号整数是D。
A.(256)10B.(127)10C.(128)10D.(255)106.逻辑函数F=B A A⊕⊕)(=A。
A.BB.AC.B A⊕D.B A⊕7.求一个逻辑函数F的对偶式,不可将F中的B。
A.“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC=C。
A.A+B B.A+C C.(A+B)(A+C) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
D A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
A A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD码表示为B。
A.10101B.00100101C.100101D.1010112.不与十进制数(53.5)10等值的数或代码为C。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.11)2D.(65.4)813.以下参数不是矩形脉冲信号的参数D。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为:BA.(100111.0101)2B.(27.6)16C.(27.3)16D.(100111.101)215.常用的BCD码有D。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
思考题与习题1-1 填空题1)三极管截止的条件是U BE ≤0V。
三极管饱和导通的条件是I B≥I BS。
三极管饱和导通的I BS是I BS≥(V CC-U CES)/βRc。
2)门电路输出为高电平时的负载为拉电流负载,输出为低电平时的负载为灌电流负载。
3)晶体三极管作为电子开关时,其工作状态必须为饱和状态或截止状态。
4) 74LSTTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、、。
74TTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、、。
5)OC门称为集电极开路门门,多个OC门输出端并联到一起可实现线与功能。
6) CMOS 门电路的输入电流始终为零。
7) CMOS 门电路的闲置输入端不能悬空,对于与门应当接到高电平,对于或门应当接到低电平。
1-2 选择题1)以下电路中常用于总线应用的有 abc 。
门门 C.漏极开路门与非门2)TTL与非门带同类门的个数为N,其低电平输入电流为,高电平输入电流为10uA,最大灌电流为15mA,最大拉电流为400uA,选择正确答案N最大为 B 。
=5 =10 C.N=20 =403)CMOS数字集成电路与TTL数字集成电路相比突出的优点是 ACD 。
A.微功耗B.高速度C.高抗干扰能力D.电源范围宽4)三极管作为开关使用时,要提高开关速度,可 D 。
A.降低饱和深度B.增加饱和深度C.采用有源泄放回路D.采用抗饱和三极管5)对于TTL与非门闲置输入端的处理,可以 ABD 。
A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联6)以下电路中可以实现“线与”功能的有 CD 。
A.与非门B.三态输出门C.集电极开路门D.漏极开路门7)三态门输出高阻状态时, ABD 是正确的说法。
A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动8)已知发光二极管的正向压降U D = ,参考工作电流I D = 10mA , 某TTL 门输出的高低电平分别为U OH = ,U OL = ,允许的灌电流和拉电流分别为 I OL = 15mA ,I OH = 4mA 。
则电阻R 应选择 D 。
Ω B. 510 Ω k Ω Ω图1-60 题 图9)74HC ×××系列集成电路与TTL74系列相兼容是因为 C 。
A.引脚兼容B.逻辑功能相同C.以上两种因素共同存在10)74HC 电路的最高电源电压值和这时它的输出电压的高、低电平值依次为 C 。
、、 、、 、、1-3 判断题1)普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。
(√ ) 2)集成与非门的扇出系数反映了该与非门带同类负载的能力。
( √ )3)将二个或二个以上的普通 TTL 与非门的输出端直接相连,可实现线与。
( × ) 4)三态门的三种状态分别为:高电平、低电平、不高不低的电压。
( × ) 5)TTL OC 门(集电极开路门)的输出端可以直接相连,实现线与。
(√ ) 6) 当TTL 与非门的输入端悬空时相当于输入为逻辑1。
( √ )7)TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。
(√ ) 8) CMOS OD 门(漏极开路门)的输出端可以直接相连,实现线与。
( √ ) 9) CMOS 或非门与TTL 或非门的逻辑功能完全相同。
(√ )1-4 试判断图1-50所示各电路中三极管工作处在什么状态,分别求出它们的基极电流B I 、集电极电流C I ,并求出C V 。
图1-50 题1-4图解:假设三极管集电极-发射极饱和压降V 3.0CE(sat)=V (a )mA 104.0517.06≈-=B I ,饱和电流B BS m A 234.0507.1113.012I I >≈-⨯-=β 所以三极管处于放大状态,则m A 2.5104.050B C =⨯==I I β,V 8.62.5112C =⨯-=V(b) mA 143.0307.05≈-=B I ,饱和电流B BS m A 078.0607.433.05I I <≈=⨯-=β 所以三极管处于饱和状态,则m A 078.0BS C ==I I ,V 3.0C =V (c )等效输入电压V 18.3155115355I =⨯++-=V ,等效输入电阻Ω=+⨯=k R 5.1151155115B ,则mA 214.07.0V B I ≈-=R I B ,饱和电流B BS mA 2454.0607.1423.015I I >≈-⨯-=β 所以三极管处于放大状态,则m A 42.6214.030B C =⨯==I I β,V 16.242.6215C =⨯-=V(d )0B =I ,0C =I ,V 15C =V (e )假设三极管处于放大状态mA 275.050127.0105≈⨯+-+=B I ,饱和电流B BS m A 294.0507.141103.05I I >≈=⨯+-=β所以三极管处于放大状态,则m A 75.13B E ==I I β,V 75.37.025E =--=B I V1-5 为什么TTL 与非门电路的输入端悬空时,可视为输入高电平?对与非门和或非门而言,不用的输入端有几种处理方法?答:从TTL 与非门的输入端负载特性可知,当其输入端所接电阻大于其开门电阻时,相当于输入端为高电平,输入端悬空时,其输入端所接电阻相当于无穷大,大于其开门电阻,所以可视为输入高电平。
对与非门而言,不用的输入端有三种处理方法:悬空、接高电平或和其它输入端并联使用;对或非门而言,不用的输入端有两种处理方法:接低电平或和其它输入端并联使用。
1-6 电路如图1-51所示,其中与非门、或非门为CMOS 门电路。
试分别写出图中1Y 、2Y 、3Y 、4Y 的逻辑表达式,并判断如图所示的连接方式能否用于TTL 电路。
图1-51 题1-6图解:ABCDE Y =1,E D C B A Y ++++=2。
DEF ABCE Y ⋅=3,F E D C B A Y ++⋅++=21-7 图1-52所示的TTL 门电路中,输入端1、2、3为多余输入端,试问哪些接法是正确的?图1-52 题图答:图a 、b 、d 、e 、g 是正确的。
1-8 电路如图1-53所示,试写出各电路的逻辑表达式。
a) b) c) d)图1-53 题图答:A Y =,A Y =,0=Y ,A Y =1-9 图1-54所示电路是用TTL 反相器74LS04来驱动发光二极管的电路,试分析 哪几个电路图的接法是正确的,为什么?设LED 的正向压降为V,电流大于1m A时发光,试求正确接法电路中流过LED 的电流。
图1-54 题图解:b 图和d 图的接法是正确的,因为其它两种接法的工作电流不满足要求。
b 图,当输出为高电平时,流过LED 的电流大于mA 117.17.2=-; d 图,当输出为低电平时,流过LED 的电流大于mA 8.215.07.15=--。
1-10 电路如图1-55所示,测得各引脚的逻辑电平如表1-15所示,试分析该电路是否有问题?如果有问题,则分析哪一个门电路发生了故障?图1-55 题图 引脚 逻辑电平 1 高 2 低 3 低 4 低 5 低 6 高 7 低 8 高 9 低 10 低 11 低 12 低 13 高 14高答:第2、5个非门发生故障。
1-11 图1-56所示,在测试TTL 与非门的输出低电平U OL 时,如果输出端不是接相当于8个与非门的负载电阻R L ,而是接R R L <<,会出现什么情况,为什么?图1-56 题1-11图答:此时,输出低电平会超过允许值,因为,当负载电流太大时,与非门输出级的驱动管(发射极接地的三极管)的饱和条件将不再满足,管子会处于放大状态,集电极电位会上升,即输出电平上升。
1-12 具有推拉输出级的TTL 与非门输出端是否可以直接连接在一起?为什么?答:不可以直接连接在一起。
如果一个门导通,另一个门截止,其输出级工作电流很大,可能会损坏器件。
1-13 如图1-57图所示为TTL 与非门组成的电路,试计算门G 1能驱动多少同样的与非门电路。
要求G 1输出高、低电平满足V OH ≥,V OL ≤。
与非门的输入电流为I IL ≤, I IH ≤40μA 。
V OL ≤时输出电流最大值为I OL(max)=16mA, V OH ≥时输出电流最大值为I OH(max)=-。
G 1的输出电阻忽略不计。
图1-57 题1-13图解:当一个TTL 与非门的所有输入端并联起来时,总的高电平输入电流为nI IH ,而低电平电流则为I IL 。
当输出低电平时,N 个负载门灌入的电流不得超过I OL(max),即OL(max)IL I I N ≤也就是说106.116=≤N 当输出高电平时,N 个负载门拉出的电流不得超过max)OH (I ,即max)OH IL )2((I I N ≤也就是说54024.0=⨯≤AmAN μ,故门G 1能驱动5个同样的与非门电路1-14 电路如图1-58a 、b 、c 所示,已知A、B波形如图1-58 d)所示,试画出相应的Y 输出波形。
a ) b) c)d)图1-58 题1-14 图答:a)与非门的功能 b)输出始终为高阻 c)输出为高阻1-15 如图1-59 a)所示电路,是用OC门驱动发光二极管的典型接法。
设该发光二极管的正向压降为V,发光时的工作电流为10m A,OC非门7405和74LS05的输出低电平电流I OL max 分别为16m A和8m A。
试问: 1)应选用哪一型号的OC门?2)求出限流电阻R的数值。
3)图1-59 b)错在哪里?为什么?图1-59 题1-15图解:1)应选用7405。
2)Ω==--=k R 3.0103103.07.15,R 应选用300欧姆的电阻。
3)OC 门在使用时,输出端必须接上拉电阻到电源正极,否则,其输出的两种状态则分别为低电平和高阻态。
b 图中输出端与电源正极之间没有接上拉电阻,所以,所接的发光二极管不管是什么情况均不会发光。
1-16 如图1-60所示电路,试写出输出与输入的逻辑表达式。
图1-60 题1-16图答:AB AB Y =⋅=11-17 画出图1-61所示三态门的输出波形。
图1-61 题1-17图 a) 电路 b)输入波形b)ENABYA B&EN高高高1-18 如图1-62所示为一继电器线圈驱动电路。
要求在v I =V IH 时三极管V 截止,而v I =0时三极管饱和导通。
已知OC 门输出管截止时的漏电流I OH ≤100μA ,导通时允许流过的最大电流I OL(max)=10mA ,管压降小于,导通内阻小于20Ω。