数电知识点汇总

合集下载
相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数电知识点汇总

第一章:

1, 二进制数、十六进制与十进制数的互化,十进制化为8421BCD代码

2,原码,补码,反码及化为十进制数

3,原码=补码反码+1

重点课后作业题:题 1.7,1.10

第二章:

1,与,或,非,与非,或非,异或,同或,与或非的符号(2 种不同符号,课本

P22,P23 上侧)及其表达式。

A o A o A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为1)

A㊉A㊉A••…A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为0)

2,课本P25,P26 几个常用公式(化简用)3,定理(代入定理,反演定理,对偶定理),学会求一表达式的对偶式及其反函数。

4,※※卡诺图化简:最小项写1,最大项写0,无关项写X。画圈注意事项:圈内的“T必须是2n个;“ 1可以重复圈,但每圈一次必须包含没圈过的“ 1”;每个圈包含“ 1”的个数尽可能多,但必须相邻,必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“ 1”。

5,一个逻辑函数全部最小项之和恒等于1

6,已知某最小项,求与其相邻的最小项的个数。

7,使用与非门时多余的输入端应该接高电平,或非门多余的输入端应接低电平8,三变量逻辑函数的最小项共有8个,任意两个最小项之积为0.

9,易混淆知识辨析:

1)如果对72个符号进行二进制编码,则至少需要7 位二进制代码。

2)要构成13 进制计数器,至少需要 4 个触发器。

3)存储8 位二进制信息需要8 个触发器。

4)N 进制计数器有N 个有效状态。

5)—个具有6位地址端的数据选择器的功能是2A6选1.

重点课后作业题:P61题2.10~2.13题中的(1)小题,P62-P63题2.15 (7),题2.16 (b),题2.18 (3)、(5)、(7),P64题2.22 (3)、2.23 (3)、2.25 (3)。

第三章:

1,二极管与门,或门的符号(课本P71,P72)

2, 认识N沟道增强型MOS管,P沟道增强型MOS管,N沟道耗尽型,P沟道耗尽

型的符号,学会由符号判断其类型和由类型推其符号。(课本P79)

3,CMOS反相器的符号(课本P80)

4, 噪声容限(课本P82)

5, CMOS与非门和或非门的符号(课本P92)

6, CMOS类型的OD与非门符号,功能。CMOS类型的OD线与符号及功能(课本P94,95)

7,CMOS类型的传输门,三态门功能及符号。(课本P97,P99)

8, TTL门电路中的三极管反相器符号(课本P114)。关于三极管,当Vbc<0三极管处于放大状态,当vbc>0,三极管处于饱和状态。

9, TTL门电路中的OC门和三态门(课本P132, P134)

10, 会分析TTL门电路中RP的作用,当RP<0.7K Q,相当于输入低电平;当RP > 1.5K Q相当于输入高电平。而CMOS的无论通过接地的电阻为多大,只要接地,都视为输入低电平。

11, CMOS电路不允许悬空,必须接高电平。TTL或非门多余的输入端接低电平,CMOS或非门多余的输入端接低电平。

12, N型半导体是在本征半导体中掺入五价元素形成,其多子是电子。

13, 若要三极管工作在放大状态,发射结应该正向偏置。

14, 了解扇出系数的概念。

扇出系数就是一个门电路驱动同类型门电路的个数。也就是表示门电路的带负载能力。(详情请查看数电课件“第三章门电路(5)(2)”的28~32页,有详细介绍)

第四章:

1, 组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。组合逻辑电路通常由门电路组合而成。

组合逻辑电路常见类型:编码器,译码器,数据选择器,数值比较器,加法器,函数发生器,奇偶校验器、发生器。

2, 学会由逻辑函数得其真值表。

3, 普通编码器(任何时刻只允许输入一个编码信号);优先编码器,例如74HC148, 输入输出均以低电平为有效信号。17'勺优先权最高,10'的优先权最低。具体原理见课本P171。

4, 用3线-8线译码器(74HC138实现要求的逻辑功能。

5, 用4选1选择器,8选1选择器实现要求的逻辑功能。

6, 了解半加器,全加器的真值表,逻辑图及符号。

7, 典例:当编码器74LS148的输入端|1'5,|6‘为低电平,选通输入端S'为低电平,其余输入端为高电平时,输出信号丫2丫1丫0'为001。

第五章:

1, SR或非,与非锁存器符号及其功能

2, 电平触发触发器:带置位,复位端的SR触发器;D触发器。

3, 脉冲触发触发器:主从SR JK触发器。

4, 边沿触发触发器

5, 课本P237-P239各触发器的符号及其表达式。

6, RS触发器有约束条件。

重点课后作业题: 5.9 5.10 5.12 5.15 5.16(画波形)

第六章:1,时序逻辑电路:任意时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态。时序逻辑电路的电路结构是组合电路和存储电路组成。2,时序逻辑电路的类型:寄存器,移位寄存器,计数器,顺序脉冲发生器。

3,时序电路可以分为米利型和穆尔型。(课本P261)4,时序逻辑电路解题注意驱动方程,特性方程,状态方程,输出方程。状态转化图和状态转化表的书写。

5,学会设计同步时序逻辑电路。(课本P317-P319)(例题:课本课后作业题

P353,题6.31)

6,次态卡诺图的书写及其应用。

7,掌握160,161 芯片的异步清零和同步置数法。例如题目要求显示“ 1—7”,则必须使用同步置数法,因为起始值为“ 1”。

当题目要求显示“ 0-7”时,用置数法时,D0-D3 引脚必须接在一起之后接地,而用清零法时则不必。

8, 8位序列信号发生器的题,当输出丫那里没有圈时,输出照D0~D7的顺序原样输出;当输出丫那里有圈时,输出照D0~D7的顺序反相输出。

第十章:

1,脉冲整形电路:施密特触发器,单稳态触发器。

2,脉冲振荡电路:对称式和非对称式多谐振荡器、环形振荡器以及用施密特触发器构成的多谐振荡器。

3,了解用门电路组成的施密特触发器同向输出和反向输出的电压传输特性图。

4,回差电压的概念:用555定时器构成的施密特触发器,当Vco悬空时,△

VT=v cc/3 5,掌握用555定时器接成的施密特触发器,单稳态触发器,多谐振荡器的周期。

单稳态触发器:tW (输出脉宽)=RCln3=1.1RC

多谐振荡器:充电时间巧=(R1+R2 *Cln2,放电时间T2=R2 *Cln2电路的振荡周期T=T1+T2=( R1+2R2 *Cln2,输出脉冲的占空比q=T1/T= (R1+R2 /(R1+2R2)施密特触发器,单稳态触发器,多谐振荡器的一些区别:

施密特触发器:2、6引脚接在一起,引入输入VI。(图上没有R1,R2)单稳态触发器:2、 6 引脚不接在一起。

多谐振荡器:2,6引脚接在一起,多引入了R1和R2两个电阻。

6,为了将三角波变化成同频率的矩形波,应选用施密特触发器。

7,单稳态触发器中,两个状态一个是稳态,另一个是暂稳态。

相关文档
最新文档