微机原理及接口技术》期末复习
微机原理与接口技术期末复习知识点总结
1.8086CPU由哪两部分构成?它们的主要功能是什么?由执行部件EU以及总线接口部件BIU组成。
执行部件的功能是负责指令的执行。
总线接口部件负责cpu 与存储器、I/O设备之间的数据(信息)交换。
2.叙述8086的指令队列的功能,指令队列怎样加快处理器速度?在执行部件执行指令的同时,取下一条或下几条指令放到缓冲器上,一条指令执行完成之后立即译码执行下一条指令,避免了CPU取指令期间,运算器等待的问题,由于取指令和执行指令同时进行,提高了CPU的运行效率。
3.(a)8086有多少条地址线?(b)这些地址线允许8086能直接访问多少个存储器地址?(c)在这些地址空间里,8086可在任一给定的时刻用四个段来工作,每个段包含多少个字节?共有20条地址线。
数据总线是16位. 1M。
64k。
4.8086CPU使用的存储器为什么要分段?怎样分段?8086系统内的地址寄存器均是16位,只能寻址64KB;将1MB存储器分成逻辑段,每段不超过64KB空间,以便CPU操作。
5.8086与8088CPU微处理器之间的主要区别是什么?(1)8086的外部数据总线有16位,8088的外部数据总线只有8位;(2)8086指令队列深度为6个字节,8088指令队列深度为4个字节;(3)因为8086的外部数据总线为16位,所以8086每个周期可以存取两个字节,因为8088的外部数据总线为8位,所以8088每个周期可以存取一个字节;4)个别引脚信号的含义稍有不同。
6.(a)8086CPU中有哪些寄存器?其英文代号和中文名称?(b)标志寄存器有哪些标志位?各在什么情况下置位?共14个寄存器:通用寄存器组:AX(AH, AL) 累加器; BX(BH, BL) 基址寄存器; CX(CH, CL) 计数寄存器; DX(DH, DL) 数据//’寄存器;专用寄存器组:BP基数指针寄存器; SP 堆栈指针寄存器; SI 源变址寄存器;DI目的变址寄存器;FR:标志寄存器;IP:指令指针寄存8086 CPU的标志寄存器共有9个标志位,分别是:6个条件标志:CF 进位或借位标志;PF 奇偶标志;AF 辅助位标志;ZF 零标志;SF 符号标志;OF 溢出标志;3个控制标志:中断允许标志;DF 方向标志;TF 陷阱标志。
微机原理与接口技术期末复习考点版
微机接口基础知识什么是接口: 是cpu与外部连接的部件, 是cpu与外部设备进行信息交换的中转站。
接口的功能: 据缓冲、设备选择、信号转换、提供信息交换的握手信号、中断管理、可编程功能。
数据传送方式:无条件传送方式( 适用于外部设备的各种动作时间是固定的, 而且条件是已知的情况, 或者计算机与外部设备是完全同步的情况。
在无条件传送方式传送数据时, 已知外部设备已准备好, 因此计算机不用查询外部设备的状态信息, 输入、输出时直接使用IN或OUT指令完成数据的传送, 使用无条件传送数据时, 必须确定外部设备已准备好, 否则数据传送失败)条件传送方式( 查询输出的过程是: 在输出数据之前, 先读取状态信息, 若读取的状态信息的D0=0, 则表示外设空闲, 能够将数据输出。
输出数据后, 经过状态标志寄存器将状态置1, 阻止在本次数据未读走时, 下次数据输出覆盖本次输出数据; 若D0=1则表示上次输出的数据未被外设读走, 则等待; 查询输入工作原理为: 当外设输入数据时, 经过”选通”将状态信息ready置1, 在进行数据输入之前首先读取状态信息, 若ready=1表示外设已将数据输入, 可读取输入的数据, 读取数据后经过”数据口选中”将状态信息ready清零; 若ready=0表示外设无数据输入, 则等待。
条件传送方式的优点: 其是计算机与外设之间最常见的数据传送方式, 其优点是高速cpu能够与任意低速的外设进行速度匹配。
但传送速度慢, cpu的利用率低, 不能用于高速外设的数据传送; 在接口应用程序中是使用最广泛的一种程序处理方法, 它能够保证任意高速的计算机系统与任意低速的外设之间的同步协调工作, 由于查询传送方式数据传送的依据是接口状态信息, 因此要求接口程序设计人员必须对外设接口的状态信息和接口的控制方法有充分的了解。
中断传送方式( 当外部设备准备好数据或准备好接收数据时, 由外部设备向cpu发出中断请求, cpu就暂停原程序执行( 实现中断) , 转入执行输入、输出操作( 中断服务) , 输入、输出完成后返回原程序继续执行( 中断返回) , 这样cpu就不用等待外设, 从而提高cpu利用率。
北邮《微机原理与接口技术》期末复习题(含答案)
北邮《微机原理与接口技术》期末复习题(含答案)《微机原理与接口技术》复习题一、填空习题讲解1.计算机由运算器、控制器、存储器、输入设备和输出设备五大部分组成。
2.运算器和控制器合称为中央处理器。
3.8086CPU是由总线接口部件BIU和执行部件EU两个部件组成的。
4.根据传送的信息类型,系统总线可以分为三类:数据总线、地址总线和控制总线。
5.半导体存储器按存取方式不同,分为随机存取存储器和只读存储器(ROM)。
6.8086的存储器采用段结构方式,一个段的最大长度为64K。
7.PC机中将物理地址分为两个部分:段地址和偏移地址。
8.有效地址中可有三个地址分量,分别为位移量、基址和变址。
二、选择1.十进制数123的八位二进制补码为(A)。
A.011110112.BCD码的十进制数为(C)。
C.913.堆栈操作的特点是(B)。
B.后进先出4.8086CPU的地址总线为(B)位。
B.205.通常,一个总线周期读取一个(B)的指令代码。
B.字6.IP是由(C)修改,使它总是指向下一条待取的指令。
C.BIU7.指令MOV AX,TABLE[BX][SI]的寻址方式是(B )。
B.相对基址变址寻址8.指令JMP BX的寻址方式是(B )。
B.段内间接寻址9.CPU中运算器的主要功能是(D)。
D.算术运算和逻辑运算10.8086是(B)。
B.微处理器11.8086处理器有20条地址线,可寻址访问的最大存储器空间为(D)。
D.1M12.8086处理器中通常用作数据寄存器,且隐含用法为计数寄存器的是(B)。
B.CX13.微型机的存储器地址为2000H~5FFFH,存储容量为(D)KB。
D.1614.微处理器用13条地址线寻址,其寻址范围为(C)。
C.4KB15.哪些存储器在断电(或关机)后,仍保留原有信息(C)。
C.ROM,,EPROM16.8086CPU寻址I/O端口最多使用地址线(B)条。
B.10三、请写出下列指令中源操作数的寻址方式,并计算物理地址。
《微机原理与接口技术》期末复习题及参考答案.docx
《微机原理与接口技术》期末复习题一、选择题1.在微机中,用来表示信息的最小单位是()。
A. 位B.字节C.字D.双字2.机器字长为8 位 , 十进制数 125 转换成十六进制数是()。
A. 125HB. 7DHC. 0FFHD. 0D7H3.8253的三个计数器中每一个都有三条信号线, 其中 CLK是指()。
A. 定时计数脉冲输入B.输出信号C.选通输入D.门控制输入4.高速 I/O 设备或成组交换数据时,可以采用()方式传送数据。
A. 查询B.中断C. DMAD.同步5.堆栈操作时,段基址由()寄存器指出,段内偏移量由SP寄存器指出。
A. CSB. DSC. SSD. ES6.8255A 的“端口 C 按位置 1/ 置 0 控制字”应写入()。
A. A 口B. B口C. C口D.控制口7.采用条件传送时 , 必须要有()。
A.中断逻辑B.类型号请求信号C.状态端口D.请求信号8.中断服务程序入口地址是()A 中断向量表的指针B 中断向量C中断向量表D中断号9. 8086/8088CPU 在执行 IN AL,DX 指令时 ,DX 寄存器的内容输出到()上。
A. 地址总线B.数据总线C.存储器D.寄存器10.一般地,将计算机指令的集合称为()。
A.指令系统B.汇编语言C.模拟语言D.仿真语言11.8086 处理器最小工作方式和最大工作方式的主要差别是()。
A.内存容量不同B. I/O端口数不同C.数据总线位数不同D.单处理器和多处理器的不同12.将寄存器 AX的内容求反的正确操作是()A. NEG AXB. XOR AX,0FFFFHC. OR AXD. CMP AX,AX13.用DEBUG调试汇编语言程序时,显示某指令的地址是2F80:F400 ,存放该指令的存储单元的物理地址是()A. 3EC00HB. 2F80HC. 12380HD. 2F800H14. 汇编程序是一种()A. 汇编语言程序B.编辑程序C.翻译程序D.将高级语言程序转换成汇编语言程序的程序15.在查询方式下输入/ 输出时,在I/O 接口中设有(),通过它来确定I/O 设备是否准备好。
西交《微机原理与接口技术(高起专)》期末复习题
(单选题)1.PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是()A: AENB: IORC: IOWD: ALE正确答案: C(单选题)2.32位PC机中整数的有效范围是()A: -32768―32767B: -32767―32767C: 0―65535D: -32768―32767或0―65535正确答案: D(单选题)3.对以下类型的中断,优先级最低的是( )A: 指令中断B: 非屏蔽中断C: 可屏蔽中断D: 断点中断正确答案: C(单选题)4.中断指令INT17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。
A: 00017HB: 00068HC: 0005CHD: 0005EH正确答案: C(单选题)5.微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,最多可扩展为()级外部硬中断。
A: 32B: 29C: 28D: 24正确答案: B(单选题)6.传送数据时,占用CPU时间最长的传送方式是( )A: 查询B: 中断C: DMAD: IOP正确答案: A(单选题)7.CPU响应可屏蔽中断请求时,其中断向量号由( )提供A: CPU内部B: 中断指令C: 向量号固定D: 中断控制器正确答案: D(单选题)8.中断向量表是存放( )的存储区域A: 中断类型号B: 中断服务程序入口处地址C: 中断断点地址D: 程序状态字正确答案: B(单选题)9.8086微机系统的RAM存储单元中,从0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是。
()A: 0AHB: 0BHC: 0CHD: 0DH正确答案: B(单选题)10.在正常EOI方式下, 中断结束命令是清除( )中的某一位A: IRRB: ISRC: IMRD: 程序状态字正确答案: B(单选题)11.A: AB: BC: CD: D正确答案: A(单选题)12.在CMPAX,DX指令执行后,当标志位SF、OF、ZF满足下列逻辑关系(SF⊕OF)+ZF=0时,表明。
微机原理与接口技术的期末试题与答案
微机原理与接口技术的期末试题与答案一、单项选择题1.下列指令正确的是[ B]A.CMP [SI],100B.CMP WORD PTR [SI],100C.CMP [SI],100hD.CMP 100h,[SI]2.下列指令正确的是[D ]A.MOV CX,ALB.MOV DS,200hC.MOV DS,CSD.MOV DS,AX3.下列指令正确的是[A ]A.POP WORD PTR [BX]B.POP BLC.POP IPD.POP CS4.下列指令正确的是[C ]A.IN DX,ALB.IN DX,AXC.IN AX,DXD.IN BX,DX5.DF=1,执行MOVSB指令后[A ]A.SI减1,DI减1B.SI加1,DI加1,CX减1C.SI减1,DI减1,CX减1D.SI加1,DI加1,CX加16.Intel 8086 I/O寻址空间为[C ]A.1MBB.1KBC.64KBD.32KB二、填空题1.二进制数10101001转换为10进制数为169 D转换为16进制数为A9 H1.在移位指令中,用于指定移位位数的操作数只用的寄存器是___CL_____。
2.内存0005CH处4个字节为D2,EF,00,F0,它是中断__17H______的入口地址存放处,它表示该中断处理程序的起始地址为_F000H___ :__EFD2H___。
解析:因为中断类型号和中断向量表中的对应物理地址由倍数4的关系,所以0005CH/4=17h,即得类型号。
3.一条指令为MOV BX,X1,其中X1的偏移地址为16 (十进制)。
在DEBUG 下,此指令会变为MOV BX,__[0010]______。
4.指令MOV AL, BYTE PTR [BX+SI]中,源操作数的寻址方式是基址变址寻址方式5.设CF=0,AX=8000H,执行ROR AX,1后,AX=_4000H___,CF=_____0_________。
微机原理及接口技术期末试题含答案
微机原理及接口技术期末试题一、单项选择题 (在下列每小题的四个备选答案中,选出一个正确的答案,并将号码填在括号内。
每小题1分,共10分)1、8086/8088 的时钟信号是由( C )提供。
A. 8259B. 8255C. 8284D. 82532、指令 MOV AX , 0283H[BX][SI] 中源操作数的寻址方式为( B )。
A. 寄存器间接寻址B. 基址变址相对寻址C. 基址寻址D. 变址寻址3、某存储单元的段基址为3806H,段内偏移地址为2948H,该存储单元的物理地址为( B )。
A. 4100HB. 3A9A8HC.3B008HD. 3AA08H4、某存储器芯片有地址线15根,数据线8根、该存储器芯片的存储容量为( D )。
A. 15K×8B. 32K×256C. 1K×8D. 32K×85、某存储器芯片容量为2K×4bit、若用它组成16K×8bit 存储器组,所用芯片数以及用于组内寻址的地址线为( B )。
A. 2片、11根B. 16片、14根C. 8片、16根D. 16片、8根6、 DMAC 8237具有( C ) 独立通道。
A . 八个B . 二个C . 四个D . 三个7、可编程中断控制器8259A每片具有( C ) 优先权控制。
A . 4级B . 2级C . 8级D . 6级8、若要某系统的8253的2通道输出波形为占空比1:1的方波、分频系数为1000、二进制计数,其工作方式命令字为( B )。
A. A6HB. B6HC. B4HD. C7H9、8237片内寻址的端口有( D )个。
A. 4B. 2C. 8D. 1610、8259片内寻址的端口有( B )个。
A. 4B. 2C. 8D. 16二、填空题:(每空1分,共计40分)1、指令ASSUME在程序中出现时表示:( 段寄存器与段之间的对应关系 )。
2、编语言源程序中的语句结构由4部分组成,每个部分称为项(也可称为域或埸),各项名称分别为:( 标号或变量名 )、( 操作码 )、( 操作数 )、( 注释 )。
(完整word版)微机原理与接口技术期末试卷及答案
机原理与接口技术■期末考试试题及答案一、填空题(20*1)1、微机系统由(硬件系统〉和(软件系统)两部分组成。
2、80X6冇(20 )位地址线,存储器容量为(1M )B。
3、8086CPU内部组成结构从功能上讲,可分为(BIU )和(EU )两部分.4> 8086/8088 的四个段寄存器为(DS )、(ES )、(SS )、(CS )5、用来存放CPU状态信息的寄存器是(FLAGS )。
6、用來存放指令地址的寄存器是(IP)«7、X0X6的16位标志寄存器FLAGS屮OF=1表示运算结果(溢出).ZF=1表示运算结果为雯。
PF=()表示运算结果的低8位中I的个数为(奇数).8、8086的16位标志寄存器FLAGS中IF=1表示CPU (允许)中断,TF=I表示CPU进入(单步)工作方式。
9、地址4000H:0300H,其物理地址是(4O3OOH).段地址是(4000H ),偏移地址是(0300H1()、X0X6存储器管理采用(分段管理)技术。
IK I/O端口的寻址方式有两种,分别是(丸接寻址),(间接寻址).12、指令J() NEXT农示()F=(I )时转移。
13、将I/O设备端口内容读入AL中的指令助记符是(IN )。
14、8086CPU的1/()捋令采用间接寻址时,使用的间接寄存器是(DX)°15、设置DF=1的指令为(STD ).16、衲除CF标志的指令为(CLC )o17、一对操作堆栈的指令为(POP )和(PUSH )。
18、LOOPNZ的循环条件为(CXH0 HZF=0九19、实现无符巧数乘2的指令的助记符是(SHL ),实现冇符号数除2的抬令的助记符是(SAR )o20、变量/标号的三个属性是(段属性),(偏移属性).(类舉属性)o21、DEBUG命令中,反汇编命令的英文字母为(U ),显示内存命令的英文字母为(D ), 跟踪执行命令的英文字母为(T ),显示和修改寄存器的命令(R ).汇编命令是(A)。
微机原理与接口技术 期末复习总结
《微机原理与接口技术》复习参考资料复习资料说明:1、标有红色星号“ ”的内容为重点内容3、本资料末尾附有“《微机原理与接口技术》综合练习题与答案错误修正”和“《微机原理与接口技术》综合练习题与答案中不作要求的部分”,请注意查看。
第一章概述一、计算机中的数制1、无符号数的表示方法:(1)十进制计数的表示法特点:以十为底,逢十进一;共有0-9十个数字符号。
(2)二进制计数表示方法:特点:以2为底,逢2进位;只有0和1两个符号。
(3)十六进制数的表示法:特点:以16为底,逢16进位;有0--9及A—F(表示10~15)共16个数字符号。
2、各种数制之间的转换(1)非十进制数到十进制数的转换按相应进位计数制的权表达式展开,再按十进制求和。
(2)十进制数制转换为二进制数制●十进制→二进制的转换:整数部分:除2取余;小数部分:乘2取整。
●十进制→十六进制的转换:整数部分:除16取余;小数部分:乘16取整。
以小数点为起点求得整数和小数的各个位。
(3)二进制与十六进制数之间的转换用4位二进制数表示1位十六进制数(4)二进制与八进制之间的转换八进制→二进制:一位八进制数用三位二进制数表示。
二进制→八进制:从小数点开始,分别向左右两边把三位二进制数码划为一组,最左和最右一组不足三位用0补充,然后每组用一个八进制数码代替。
3、无符号数二进制的运算无符号数:机器中全部有效位均用来表示数的大小,例如N=1001,表示无符号数9带符号数:机器中,最高位作为符号位(数的符号用0,1表示),其余位为数值位机器数:一个二进制连同符号位在内作为一个数,也就是机器数是机器中数的表示形式真值:机器数所代表的实际数值,一般写成十进制的形式例:真值:x1 = +1010100B =+84x2 =-1010100B=-84机器数:[x1]原= 01010100 [x2]原= 110101004、二进制数的逻辑运算特点:按位运算,无进借位(1)与运算只有A、B变量皆为1时,与运算的结果就是1(2)或运算A、B变量中,只要有一个为1,或运算的结果就是1(3)非运算(4)异或运算A、B两个变量只要不同,异或运算的结果就是1二、计算机中的码制(重点 )1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。
SWT微机原理与接口技术期末复习参考资料
一.填空题1.在计算机中存储容量单位中,1KB=1024字节。
2.计算机系统中的三总线通常是指地址总线,数据总线,控制总线。
3.8086/8088内4个段寄存器CS,DS,SS,ES的中文名分别是代码段寄存器、数据段寄存器、堆栈段寄存器、附加段寄存器。
4.在16位寻址方式下的机制寻址方式中,基址寄存器为BH、BL,变址寄存器位SI、DI。
5.源程序的基本结构为、6.每个指令有两个部分构成,即操作码和操作数。
7.10100110B =166D=A6H=O。
8.8086CPU是由EU和BIU两部分组成的。
9.8086/8088标志寄存器中CF、DF、SF的中位名分别为进位标志位、方向标志位、符号标志位。
10.CPU是微型计算机的核心芯片,而且无论哪种CPU其内部组成都大同小异,既包括运算器、控制器、寄存器。
11.在通用传送指令MOV中规定,目的操作数不能同时为存储器操作数、段寄存器、IP&CS。
12.8086/8088内4个段寄存器都是16位的,在用于内存寻址时作为段地址,20位物理地址是有段寄存器的段地址左移4位后,在与16位偏移量经过相加运算而得到。
二.选择题1.常用的数据定义伪指令有(A)种。
A.3 B.4 C.5 D.62.若屏蔽某几位可用指令(A)A.AND B.OR C.NOT D.XOR3.微处理器8086字符串操作,用来存放源串偏移地址的寄存器是(C)。
A.BPB.SPC.SID.DI4.若当减法运算X-Y中,是SF=1,OF=1,说明两者比较结果为(A)A.X<YB.X>YC.X≦Y D .X≧Y5.8086/8088CPU 中,标志寄存器的第11位OF位是(C)A.符号标志位B.零标志位C.溢出标志位D.方向标志位6.CPU中运算器的主要功能是()A .算数运算B .逻辑运算C .算术运算和逻辑运算D .函数运算7.如对某一寄存器清零可以使用下面命令()。
A.ANDB.ORC.NOTD.XOR8.BCD码运算中,设AL=25H,BL=71H,进行BCD码减法运算后,AL=()。
微机原理及其接口技术期末复习整理
微机原理及其接⼝技术期末复习整理通信:并⾏,串⾏(全双⼯、半双⼯、同步通信、异步通信),有线,⽆线I/O接⼝及作⽤:也简称接⼝电路,是主机与外围设备之间交换信息的连接部件。
作⽤:1、解决主机CPU和外围设备的时序配合问题2、解决CPU和外围设备之间的数据格式转换匹配问题3、解决CPU的负载能⼒和外围设备端⼝选择问题I/O信号种类:数据信息(数字量、模拟量、开关量、脉冲量),状态信息,控制信息I/O通道编址⽅式:独⽴编址、与存储器统⼀编址I/O控制⽅式:1、程序控制⽅式(⽆条件I/O⽅式,不查询外围设备状态;查询式,不断读取测试)2、中断控制I/O⽅式:保存现场恢复现场,正确判断中断源,实时响应,按优先权处理(软件查询⽅式,雏菊链法越靠近CPU接⼝优先级越⾼,专⽤硬件⽅式)3、直接存储器存期⽅式-DMA 不经CPU占地址数据控制总线I/O通道分为:模拟量输⼊、模拟量输出、数字量输⼊、数字量输出过程通道:在计算机和⽣产过程之间设置的信息传送的转换和连接通道。
按传递⽅向:输⼊过程通道、输出过程通道。
按传递交换的信息分:模拟、数字模拟量输⼊通道组成:信号处理装置、采样单元、采样保持器、数据放⼤器、A/D转换器、控制电路等组成采样单元:多路转换器、多路切换开关,把已变成统⼀电压信号的测量信号按序随机接到采样保持器或直接接到数据放⼤器孔径时间:完成⼀次A/D转换的时间,决定每⼀个采样时刻最⼤转换误差模拟量输⼊通道中为什么要加采样保持器?采样保持器的组成及要求是什么?答:这要从如何保证模拟信号采样的精确度来分析。
A/D转换器将模拟信号转换成数字量总需要⼀定的时间,完成⼀次A/D转换所需的时间称之为孔径时间。
对于随时间变化的模拟信号来说,孔径时间决定了每⼀个采样时刻的最⼤转换误差。
因此如果采样模拟信号的变化频率相对于A/D转换速度来说是较⾼的话,为了保证转换精度,就要在A/D转换之前家上采样保持电路,使得在A/D转换期间保持输⼊模拟信号不变。
微机原理与接口技术期末考试复习资料总结
微机原理与接口技术期末考试复习资料总结微机原理及接口技术样题一.填空题(每空1分,共20分)1.从编程结构上,8086CPU分为两部分,即_执行部件EU _和总线接口部件BIU。
2.CPU 在指令的最后一个时钟周期检测INTR引脚,若测得INTR有效且IF为___1___,则CPU在结束当前指令后响应可屏蔽中断请求。
3.根据功能,8086的标志可以分为两类,即控制和状态 _标志。
4.在8086中,一条指令的物理地址是由段基址*16和段内偏移量相加得到的。
5. ADC0809能把模拟量转换为8位的数字量,可切换转换 8路模拟信号。
6.从工作原理上来区分,A/D转换的方法有计数式、双积分式、逐渐逼近式等多种。
7.类型码为__2____的中断所对应的中断向量存放在0000H:0008H开始的4个连续单元中,若从低地址到高地址这4个单元的内容分别为80 __、70___、_60___ 、_ 50 ___,则相应的中断服务程序入口地址为5060H:7080H。
8.中断控制器8259A中的中断屏蔽寄存器IMR的作用是_屏蔽掉某个中断输入请求_____。
9.对于共阴极的7段数码管,如果要使用某一段发光,则需要在对应的输入脚上输入___高_____电平。
10.8086中有16根引脚是地址和数据复用的。
二.选择题(每题1分,共10分)1.8086处理器有20条地址线.可寻址访问的内存空间为?()A.1K B. 1M C.640K D.64K2.由8086处理器组成的PC机的数据线是?()A.8条单向线 B.16条单向线C. 16条双向线 D.8条双向线3.8086处理器的一个典型总线周期需要个T状态。
()A.1 B.2 C.3 D.44.要管理64级可屏蔽中断,需要级联的8259A芯片数为几片?()A.4片B.8片C.10片D.9片5.在8086/8088系统中,内存中采用分段结构,段与段之间是()A.分开的 B.连续的 C.重叠的D.都可以6.8086 CPU内标志寄存器中的控制标志位占几位?()A.9位B.6位C.3位D.16位7.可编程定时器/计数器8253的6种工作方式中,只可用硬件启动的是哪几种?()A.方式2、5B.方式1、2C.方式1、5D.方式3、18.8253计数器的最大计数初值是多少?()A.65535 B.FF00H C.0000H D.FFFFH9. 接口器件8251A()A.只能作异步传送 B.只能作同步传送C.A和B均可 D.可作并行传送10.当8259A在完全嵌套方式下工作时,优先级最高的中断请求端是?()A.IR4B.IR3C.IR0D.IR7三.问答题(共30分)1.简要说明异步串行通信的帧格式。
微机原理与接口技术期末__复习资料大全
《微型计算机原理与接口技术》期末复习资料一、单项选择题(每小题2分,共12分)1.8088CPU中的数据寄存器是指( A )(A)AX、BX、CX、DX(B)SI 、DI(C)SP、BP(D)CS、IP2.8088工作于最小方式,在T1时钟周期时用ALE锁存地址信息的主要原因是()。
(A)总线驱动器的要求(B)总线控制器的要求(C)A和 B(D)地址信号线中有多功能复用线3.可以在字节I/O操作时作为端口间接寻址寄存器的是( C )(A) AX(B)AL (C) DX(D)DL IN OUT4.执行指令XOR AX,AX之后,SF和ZF的值是()(A)0和0 (B)0和1 (C)1和0 (D)1和1 清零5.8088 CPU的一个最基本的总线周期的时钟周期数是()(A) 2(B)3(C) 4(D)56.8088 CPU内部被设计成EU和BIU两个独立的功能部件,其中负责信息传送的是()(A)EU(B) BIU二、填空题(每空1分,共12分)1.8088CPU最多允许处理 256种类型的中断,中断向量表在内存的地址范围是0~03FFH。
0000H~03FFH2.8088响应中断时压入堆栈的有 CS、IP和状态标志寄存器。
FLAGES 3.用8K×8的SRAM芯片组成256KB的存储器,需要 32块SRAM芯片,需要 13根地址线用于片内寻址,至少需要 5根地址线用于片选译码。
256/8=324.8088存储器采用分段结构,段起始地址称为段基址,段基址最低4位的值是0。
5.8088传送变量偏移的指令有MOV和 LEA。
将某些位置1其它位保留不变的逻辑指令是 OR。
6. 指定8088汇编程序段定义结束的伪指令是 ENDS。
一个8088汇编程序必须有的段是代码段。
三、判断题(每题1分,共6分)VAR1是字节变量,CONST1是字常量,警告也视为有错。
错1. MOV AX,VAR1错2. MOV AX,[BX] [BP]错3. MOV ES,CONST1对4. JMP DWORD PTR [BX]对5. IN AX,34H对6. MOV DS,BP四、8088寻址(每小题2分,共10分)VAR1是偏移为20H的字变量,CON1是字节常量。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
• 寄存器寻址: 片内RAM低128B及SFR
• 寄存器间接寻址:片内RAM及片外RAM区
• 变址寻址: ROM区
• 相对寻址: ROM区
第三章 MCS-51指令系统(3)
• 三、五大类指令
•
指令助记符、寻址方式、操作过程、操作
结果、操作时间
• 数据传送类指令:MOV A,DPL
• 算术运算类指令:ADD A,R2
第一章 微处理机概论(1)
• 一、数制
•
二进制、十进制、十六进制
• 二、数码
•
⑴定点数的原码、反码、补码(无符号数、
有符号数、正数、负数)
•
⑵ ASCII码
•
⑶ BCD码(压缩BCD码、非压缩BCD码)
•
⑷七段显示码(字形码、字位码)
•
⑸指令机器码(操作码、地址码)
第一章 微处理机概论(2)
• 三、基本概念 • 微处理机、微型计算机、微型计算
(2)
• 三、汇编语言伪指令
•
常用伪指令ORG、EQU、DB、DW、DS、
bit、END等
• 四、汇编语言程序设计方法
•
三种基本模块和子程序结构
• 顺序结构模块
• 条件结构模块
• 循环结构模块
• 子程序
第五章 MCS-51的存储器(1)
• 一、存储器的分类 • 内存: 主存储器,通过三总线寻址 • 外存: 辅存储器,通过I/O方式寻址 • RAM: 随机存取存储器 • ROM: 只读存储器
Q5 Q4
P0.5
IN3 IN2
Q3 Q2
P0.4
IN1 IN0
Q1 Q0
P0.3 G OE
P0.2
P0.1
P0.0
XTAL1
ALE
74LS138的Y3 至2764的OE
A12
A8 A7 A6 A5 A4 A3 A2 A1 A0
D7
D0
+5V
OE
WE
CE2
CE1 6264
第六章 输入输出与中断(3)
第二章 MCS-51硬件结构(2)
• 二、存储器组织
• 存储器结构组织:普林斯顿结构、哈佛结构
• 物理空间:四个物理空间
•
片内程序存储器、片外程序存储器、片内
数据存储器、片外数据存储器
• 逻辑空间:三个逻辑空间
•
片内外统一的程序存储器区、片内数据存
储器区、片外数据存储器区
第二章 MCS-51硬件结构(3)
• 短整数: 8位有符号数,
•
表达范围为-128~+127;
• 字: 16位无符号数,
•
表达范围为0~65535
•
(仅支持乘法的操作结果及地址)
第三章 MCS-51指令系统(2)
• 二、指令支持的寻址方式
•
七种寻址方式的操作与源数据支持区域
• 位寻址:
位寻址区
• 立即寻址: ROM区
• 直接寻址: 片内RAM低128B及SFR部分单元
• 逻辑操作类指令:OR A,#04H
• 程序控制类指令:SJMP $
• 布尔操作类指令:SETB P1.0
第四章 汇编语言程序设计 (1)
• 一、程序设计语言
•
机器语言、汇编语言、高级语言
• 二、汇编语言源语句
•
四要素的内容及其规定
• 标号段
• 操作码段
• 操作数段
• 注释段
第四章 汇编语言程序设计
• 二、MCS-51最小系统
复位 晶振
P2。4 P2。3 P2。2 P2。1 P2。0 P0。7
P0。0
ALE PSEN
74LS 373
A12
2764
A8 A7
A4 A3
A0 D7
D4 D3
D0
OE CS
E8A 031
8031 P2.4
+5V
RST
P2.0
P0.7
IN7 IN6
Q7 Q6
P0.6
IN5 IN4
• 三、MCS-51的三总线结构
• 1、 地址总线: AB
• 特点:单向
16位
• ⑴P0口与地址、数据总线分时复用概念;
• ⑵透明型8D锁存器与ALE下降沿配合低8位地 址分离概念;
• 2、 数据总线: DB
• 特点:双向
8位
• 3、 控制总线: CB
• 特点:定向
6根
第六章 输入输出与中断(4)
• 三、存储器的扩展
• 程序存储器的扩展
•
8031构成系统时,扩展2764
• 数据存储器的扩展
• 扩展8K的RAM芯片6264
第六章 输入输出与中断(1)
• 一、微型计算机的构成形式
程序
输
数据
入 设
I/O 接 口
备
采样
存储器
数据
CPU
I/O 接
输 出
口
设
备
图表
主机
控制
第六章 输入输出与中断(2)
• 三、堆栈 • 堆栈形式:硬件堆栈、软件堆栈(满顶、
空顶、向上生成、向下生成) • MCS-51堆栈:堆栈指针为7位的满顶法
向上生成软件 • 使用特点:数据后进先出
第三章 MCS-51指令系统(1)
• 一、指令支持的操作数
• 位: 存储单元中的某一个二进制位;
• 字节: 8位无符号数,
•
表达范围为0~255;
ASCII码等 • 2、状态信号 • 设备的运行状态,例如打印机是否
机系统、单片机 • 四、计算机工作过程 • 取指令→译码指令→执行指令
第二章 MCS-51硬件结构(1)
• 一、CPU结构 • 运算器:8位ALU、布尔处理器 • 控制器:PC、取指令、译码、指令执行 • 寄存器:工作寄存器、位寻址区、通用 • SFR区:特殊寄存器(A、B、PSW、SP、
DPTR)、I/O接口寄存器(P0-P3、T0、 T1、串行口、电源控制、中断控制)
第五章 MCS-51的存储器(2)
• 二、存储器的寻址
•
总线寻址、I/O寻址、三总线、译码方法、
译码器件
• 数据总线:双向,DB,
• 地址总线:单向,AB,
• 控制总线:定向,CB,
•
全译码、线性译码、特殊译码
•
74LS138、74LS139、74LS32、74LS08
第五章 MCS-51的存储器(3)
• 四、MCS-51CPU的读写时序: • 1、 四种周期; • ⑴振荡周期P 、时钟周期S、机器周期T、
指令周期的定义; • ⑵振荡周期P 、时钟周期S、机器周期T、
指令周期与主振频率之间的关系; • 2、 读写时序;
第六章 输入输出与中断(6)
• 五、接口技术的三信息: • 1、数据信号 • 数字或符号,如二进制数、BCD码、
《微机原理与接口技术》 2004级
期末复习
《微机原理与接口技术》上
• 第一章 • 第二章 • 第三章 • 第四章 • 第五章
微处理机概论 MCS-51硬件结构 MCS-51指令系统 汇编语言程序设计 MCS-51的存储器
《微机原理与接口技术》下
• 第六章 输入输出与中断 • 第七章 MCS-51的定时器 • 第八章 并行接口技术 • 第九章 串行接口技术 • 第十章 人-机接口技术 • 第十一章 模拟接口技术