电子时钟 Multisim仿真

电子时钟 Multisim仿真
电子时钟 Multisim仿真

一、设计指标

1.时间以24小时为一个周期;

2.显示时、分、秒;

3.有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;

4.保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。

二、设计方框图

三、元器件介绍

1、74LS74

74LS74内部结构图 74LS74管脚图

2、74LS47译码器

74LS47就是输出低电平有效的七段字形译码

器, 该电路就是由与非门、输入缓冲器与7 个与或

非门组成的BCD-7 段译码器/驱动器。

通常就是低电平有效,高的灌入电流的输出可

直接驱动显示器。7 个与非门与一个驱动器成对连

接,以产生可用的BCD 数据及其补码至7 个与或非

译码门。剩下的与非门与3 个输入缓冲器作为试灯

输入(LT)端、灭灯输入/动态灭灯输出(BI/RBO)端

及动态灭灯输入(RBI )端。

74LS47 译码器

LT L ×××××H L L L L L L L (5)

74LS47译码器真值表

注:1、当需要0到15的输出功能时,灭灯输入(BI)必须为开路或保持在高逻辑电平,若不要灭掉十进制零,则动态灭灯输入(RBI)必须开路或处于高逻辑电平。2、当低逻辑电平直接加到灭灯输入(BI)时,不管其它任何输入端的电平如何,所有段的输出端都关死。(H=高电平 L=低电平×=不定) 3、当动态灭灯输入(RBI)与输入端A、B、C、D 都处于低电平而试灯输入(LT)为高时,则所有段的输出端进入关闭且动态灭灯输出(RBO)处于低电平(响应条件)。4、当灭灯输入/动态灭灯输出(BI/RBO)开路或保持在高电平,且将低电平加到试灯输入(LT)时,所有段的输出端都得打开。 * BI/RBO 就是用作灭灯输入(BI)与/或动态灭灯输出(RBO)的线与逻辑。

3、74LS390

74LS390 管脚图双十进制计数器

4、74LS08 2输入端四AND

74LS08管脚图 74LS08真值表

5、74LS00管脚图

6、74HC51D

7

74LS51与或非门管脚图

相关主题
相关文档
最新文档