数字电路设计试题湖南大学版完整版

合集下载

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,( B )可以产生脉冲定时。

[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者( B )。

[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。

[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有( C )。

[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施( B )。

[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是( D )。

[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由( A )构成。

[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是( B )。

[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。

答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。

组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。

而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。

时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。

2. 请简述二进制和十六进制之间的转换原理。

答案:二进制是一种基于2的数制,只有两个数位 0 和 1。

而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。

进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。

湖南大学电子技术 数字部分 习题答案

湖南大学电子技术  数字部分 习题答案

第一章 数字逻辑习题1.1数字电路与数字信号 1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例 MSB LSB0 1 2 11 12 (ms )解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10% 1.2数制1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42−(2)127 (4)2.718解:(2)(127)D=-1=(10000000)B-1=(1111111)B =(177)O=(7F )H 72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD 码: (1)43 (3)254.25 解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASC Ⅱ码的表示:P28 (1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASC Ⅱ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASC Ⅱ码为0101011,则(00101011)B=(2B )H (2)@的ASC Ⅱ码为1000000,(01000000)B=(40)H(3)you 的ASC Ⅱ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75 (4)43的ASC Ⅱ码为0110100,0110011,对应的十六紧张数分别为34,33 1.6逻辑函数及其表示方法1.6.1在图题1. 6.1中,已知输入信号A ,B`的波形,画出各门电路输出L 的波形。

解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A⊕B)=AB+AB 解:真值表如下由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。

湖南师范大学数字电路历年真题答案

湖南师范大学数字电路历年真题答案

湖南师范大学数字电路历年真题答案1、交流接触器的额定工作电压,是指在规定条件下,能保证电器正常工作的( )电压。

A、低B、最高C、平均【答案】B2、正确选用电器应遵循的两个基本原则是安全原则和( )原则。

A、经济B、性能C、功能【答案】A3、热继电器的保护特性与电动机过载特性贴近,是为了充分发挥电机的( )能力。

A、过载B、控制C、节流【答案】A4、熔断器的保护特性又称为( )。

A、安秒特性B、灭弧特性C、时间性【答案】A5、并联电力电容器的作用是( )。

A、降低功率因数B、提高功率因数C、维持电流【答案】B6、为了防止跨步电压对人造成伤害,要求防雷接地装置距离建筑物出入口、人行道最小距离不应小于( )米。

A、3B、2.5C、4【答案】A7、防静电的接地电阻要求不大于( )Ω。

A、10B、40C、100【答案】C8、PE线或PEN线上除工作接地外其他接地点的再次接地称为( )接地。

A、直接B、间接C、重复【答案】C9、保险绳的使用应( )。

A、高挂低用B、低挂调用C、保证安全【答案】A10、“禁止合闸,有人工作”的标志牌应制作为( )。

A、红底白字B、白底红字C、白底绿字【答案】B11、当电气设备发生接地故障,接地电流通过接地体向大地流散,若人在接地短路点周围行走,其两脚间的电位差引起的触电叫( )触电。

A、单相B、跨步电压C、感应电【答案】B12、根据线路电压等级和用户对象,电力线路可分为配电线路和( )线路。

A、照明B、动力C、送电【答案】C13、列材料中,导电性能最好的是( )。

A、铝B、铜C、铁【答案】B14、导线的中间接头采用铰接时,先在中间互绞( )圈。

A、2B、1C、3【答案】C15、国家标准规定凡( )KW以上的电动机均采用三角形接法。

A、3B、4C、75【答案】B16、降压启动是指启动时降低加在电动机( )绕组上的电压,启动运转后,再使其电压恢复到额定电压正常运行。

A、转子B、定子C、定子及转子【答案】B17、电动机在额定工作状态下运行时,定子电路所加的( )叫额定电压。

湖大数字电路与逻辑设计试卷答案

湖大数字电路与逻辑设计试卷答案

数字电路与逻辑设计1_3试卷和答案一、填空(每空1分,共45分)1.Gray码也称循环码,其最基本的特性是任何相邻的两组代码中,仅有一位数码不同,因而又叫单位距离码。

2.二进制数转换成十进制数的方法为:按权展开法。

3.十进制整数转换成二进制数的方法为:除2取余法,直到商为0 止。

4.十进制小数转换成二进制数的方法为:乘2取整法,乘积为0或精度已达到预定的要求时,运算便可结束。

5.反演规则:对于任意一个逻辑函数式F,如果将其表达式中所有的算符“·”换成“+ ”,“+ ”换成“·”,常量“0”换成“1 ”,“ 1 ”换成“0”,原变量换成反变量,反变量换成原变量,则所得到的结果就是。

称为原函数F的反函数,或称为补函数6.n个变量的最小项是n个变量的“与项”,其中每个变量都以原变量或反变量的形式出现一次。

对于任何一个最小项,只有一组变量取值使它为 1 ,而变量的其余取值均使它为0 。

7.n个变量的最大项是n个变量的“或项”,其中每一个变量都以原变量或反变量的形式出现一次。

对于任何一个最大项,只有一组变量取值使它为0 ,而变量的其余取值均使它为 1 。

8.卡诺图中由于变量取值的顺序按格雷码排列,任何几何位置相邻的两个最小项,在逻辑上都是相邻的。

,保证了各相邻行(列)之间只有一个变量取值不同。

9.卡诺图化简逻辑函数方法:寻找必不可少的最大卡诺圈,留下圈没有变化的那些变量。

求最简与或式时圈 1 、变量取值为0对应反变量、变量取值为1对应原变量;求最简或与式时圈0 、变量取值为0对应原变量、变量取值为1对应反变量。

10.逻辑问题分为完全描述和非完全描述两种。

如果对于输入变量的每一组取值,逻辑函数都有确定的值,则称这类函数为完全描述逻辑函数。

如果对于输入变量的某些取值组合逻辑函数值不确定,即函数值可以为0,也可以为1(通常将函数值记为Ø或×),那么这类函数称为非完全描述的逻辑函数。

数字电路练习题及答案

数字电路练习题及答案

数字电路练习题及答案选择题:1.下列四个数中,与十进制数10不相等的是A、16B、2C、8421BCDD、82.N个变量可以构成多少个最小项A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是A、检波B、开关C、放大D、整流4..将十进制数10转换成八进制数是A、20B、22C、21D、235.译码器的输入地址线为4根,那么输出线为多少根A、B、12C、16D、206.能把正弦信号转换成矩形脉冲信号的电路是A、多谐振荡器B、D/A转换器C、JK触发器D、施密特触发器7.三变量函数F?A,B,C??A?BC的最小项表示中不含下列哪项A、m2B、 m5C、m3D、 m78.用PROM来实现组合逻辑电路,他的可编程阵列是 A、与阵列 B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11. 当三态门输出高阻状态时,输出电阻为A、无穷大B、约100欧姆C、无穷小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率A、fs≥C、fs≥2fImax fImax fImax的关系是 fImaxB、fs≤D、fs≤2fImax13. 下列说法不正确的是A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15. 下列描述不正确的是A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为。

湖南大学物电院集成电路试卷及答案 (7)

湖南大学物电院集成电路试卷及答案 (7)

评卷人
一、简答题 1. 使用超 β 晶体管作运放的输入管,对运放的性能有何影响? 2. CMOS 电路是否在任何情况下均为微功耗电路?为什么? 3. 什么是失调?产生失调的主要原因是什么? 4. 横向 PNP 管的版图结构为什么总是采用集电区包围发射区的方式? 5. 衡量一个逻辑电路静态特性的优劣主要有那三方面的指标?
考试中心填写:
湖南大学课程考试试卷
… … … … … … … … … … … … … … … … … … … 装 订 ( 答 题 不 得 超 过 此
课题名称: 集成电路原理;试卷编号: H(开卷) 考试时间:120 分钟
题号 应得分 实得分 一 二 三 四 五 六 七 八 九 十 总分 100 评分:
二、画出 COMS 倒相器的剖面结构,分析产生锁定效应的原因,并指出消除 锁定效应的主要措施
线 ):
三、画出 CMOS 倒相器原理图,定性作出其电压传输特性曲线,推导其上升 时间和下降时间。
四、分析、论述
… … …
某公司生产的运算放大器其开环电压增益存在正负半周不对称的问题, 1: 试分析主要原因。 2:TTL 输入晶体管为什么采用长脖基区的版图结构? 3:CMOS 又称为互补对称 MOS,是否意味着其倒相器设计时,N 管和 P 管的版图结构也必须对称?

第 1 页(共 3 页)
五、分析图示基准源电路的工作原理,指出电路中每一个元件的作用,并总结 其性能特点。
六、分析图示电路的工作原理,指出每个元件的作用,并给出逻辑关系。
第 2 页(共 3 页)
七、图示 µA741 偏置电路,分析电路原理,指出每个元件的作用。
第 3 页(共 3 页)

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。

A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。

A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。

A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。

A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。

A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。

A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。

A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。

DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。

AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。

A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。

A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。

A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。

数字电路与逻辑设计1_3试卷参考答案

数字电路与逻辑设计1_3试卷参考答案

一、填空(每空1分,共45分)1.Gray码也称,其最基本的特性是任何相邻的两组代码中,仅有一位数码,因而又叫单位。

2.二进制数转换成十进制数的方法为:。

3.十进制整数转换成二进制数的方法为:法,直到商为止。

4.十进制小数转换成二进制数的方法为:法,乘积为0或精度已达到预定的要求时,运算便可结束。

5.反演规则:对于任意一个逻辑函数式F,如果将其表达式中所有的算符“·”换成“”,“”换成“·”,常量“0”换成“”,“”换成“0”,原变量换成变量,变量换成原变量,则所得到的结果就是。

称为原函数F的反函数,或称为补函数F6.n个变量的最小项是n个变量的“项”,其中每个变量都以原变量或变量的形式出现一次。

对于任何一个最小项,只有一组变量取值使它为,而变量的其余取值均使它为。

7.n个变量的最大项是n个变量的“项”,其中每一个变量都以原变量或变量的形式出现一次。

对于任何一个最大项,只有一组变量取值使它为,而变量的其余取值均使它为。

8.卡诺图中由于变量取值的顺序按码排列,任何几何位置相邻的两个最小项,在逻辑上都是相邻的。

,保证了各相邻行(列)之间只有个变量取值不同。

9.卡诺图化简逻辑函数方法:寻找必不可少的最大卡诺圈,留下圈内的那些变量。

求最简与或式时圈、变量取值为0对应变量、变量取值为1对应变量;求最简或与式时圈、变量取值为0对应变量、变量取值为1对应变量。

10.逻辑问题分为描述和描述两种。

如果对于输入变量的每一组取值,逻辑函数都有确定的值,则称这类函数为描述逻辑函数。

如果对于输入变量的某些取值组合逻辑函数值不确定,即函数值可以为0,也可以为1(通常将函数值记为Ø或×),那么这类函数称为描述的逻辑函数。

11.数字集成电路按其内部有源器件的不同可以分为两大类:型晶体管集成电路和MOS(Metal Oxide Semiconductor)集成电路。

12.TTL集成电路工作速度、驱动能力,但功耗、集成度;MOS集成电路集成度、静态功耗。

数电考试题及答案大学

数电考试题及答案大学

数电考试题及答案大学一、选择题(每题3分,共30分)1. 在数字电路中,最基本的逻辑关系不包括以下哪一项?A. 与(AND)B. 或(OR)C. 非(NOT)D. 异或(XOR)答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 11C. 13D. 15答案:D3. 下列哪个触发器可以实现边沿触发?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C4. 在CMOS技术中,一个N型MOSFET在其栅极施加()时导通。

A. 低电平B. 高电平C. 任意电平D. 不确定答案:B5. 一个4位二进制计数器的最大计数范围是多少?A. 4B. 8C. 16D. 32答案:C6. 以下哪个是数字电路的优点?A. 高速度B. 低功耗C. 高稳定性D. 所有以上答案:D7. 在数字电路中,逻辑0通常对应于哪个电压范围?A. 0VB. 接近0VC. 接近电源电压D. 任意电压答案:B8. 一个简单的RAM存储单元通常由多少个晶体管组成?A. 4B. 6C. 8D. 16答案:A9. 在数字电路设计中,布尔代数主要用于实现什么?A. 逻辑简化B. 信号放大C. 电源管理D. 时钟分配答案:A10. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D二、填空题(每题4分,共20分)11. 在数字电路中,一个基本的逻辑门至少需要________个输入端。

答案:212. 一个8位的寄存器可以存储的最大十进制数是________。

答案:25513. 在TTL电路中,逻辑1的最小输出电压是________V。

答案:2.014. CMOS门电路的功耗主要取决于________。

答案:开关频率15. 一个3-8线译码器可以将3位二进制信号转换为________个独立信号。

答案:8三、简答题(每题10分,共30分)16. 解释什么是同步计数器和异步计数器,并说明它们的区别。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。

A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。

A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。

A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。

大学《数字电路与逻辑设计》期末试卷含答案

大学《数字电路与逻辑设计》期末试卷含答案

大学《数字电路与逻辑设计》试题一、选择、填空、判断题(30分,每空1分)1.和CMOS相比,ECL最突出的优势在于D 。

A.可靠性高B. 抗干扰能力强B.功耗低 D. 速度快2.三极管的饱和深度主要影响其开关参数中的C 。

A.延迟时间t dB. 上升时间t rC. 存储时间t sD. 下降时间t f3.用或非门组成的基本RS触发器的所谓“状态不确定”是发生在R、S 上加入信号D 。

A.R=0, S=0B. R=0, S=1C. R=1, S=0D. R=1, S=14.具有检测传输错误功能的编码是:C 。

A. 格雷码B. 余3码C. 奇偶校验码5.运用逻辑代数的反演规则,求函数F=A̅[B+(C̅D+E̅G)]的反函数F̅:B 。

A.A+B̅C+D̅E+GB.A+B̅(C+D̅)(E+G̅)C.A̅+B(C̅+D)(E̅+G)6.下列叙述中错误的有:C 。

A. 逻辑函数的标准积之和式具有唯一性。

B. 逻辑函数的最简形式可能不唯一。

C. 任意两不同的最小项之和恒等于1。

7. 函数F=(A+B+C̅)(A ̅+D)(C+D)(B+D+E)的最简或与式为:A 。

A.F=(A+B+C ̅)(A ̅+D)(C+D)B.F=(A+B+C ̅)(A ̅+D)C.F=ABC̅+A ̅D+CD 8. 逻辑函数F (A,B,C,D )=∑(1,3,4,5,6,8,9,12,14),判断当输入变量ABCD 分别从(1) 0110→1100,(2) 1111→1010时是否存在功能冒险:B 。

A. 存在,存在 B. 不存在,存在C.不存在,不存在9. 对于K =3的M 序列发生器,反馈函数为Q 2⊕Q 0,则产生M 序列:C 。

A. 1010100 B. 1110101 C. 111010010. 在进行异步时序电路的分析时,由于各个触发器的时钟信号不同,因此我们应该把时钟信号引入触发器的特征方程,对于D 触发器,正确的是:A 。

数字电路与逻辑设计考核试卷

数字电路与逻辑设计考核试卷
C.编码器
D.触发器
12.以下哪些是数字电路设计中常用的设计原则?( )
A.最小化原则
B.最优化原则
C.模块化原则
D.可测试性原则
13.以下哪些部件可以实现数字信号的放大和驱动?( )
A.逻辑门
B.触发器
C.译码器
D.驱动器
14.以下哪些是常见的数字电路测试方法?( )
A.静态测试
B.动态测试
C.功能测试
A. RS触发器
B.加法器
C. D触发器
D. JK触发器
2.以下哪些逻辑门可以实现“逻辑非”功能?( )
A.非门
B.或非门
C.与非门
D.异或门
3.以下哪些编码方式属于二进制编码?( )
A. BCD码
B.格雷码
C.汉明码
D. 8421码
4.以下哪些是组合逻辑电路的例子?( )
A.译码器
B.计数器
C.多路选择器
4.二进制编码中,8421码是一种______编码方式。
5.在时序逻辑电路中,触发器在______的作用下改变状态。
6.数字电路设计中,为了减少“竞争-冒险”现象,可以采取增加______或使用______等方法。
7.在数字电路中,______用于实现数据的串行到并行转换,而______用于实现数据的并行到串行转换。
A.时钟信号
B.同步复位
C.异步复位
D.双沿触发
(结束)
三、填空题(本题共10小题,每小题2分,共20分,请将正确答案填到题目空白处)
1.在数字电路中,基本逻辑门包括与门、或门、非门和______门。
2.一个触发器能够存储一个二进制位,通常称为一个______。
3.在组合逻辑电路中,输出仅仅取决于输入信号的______和______。

数字电路与逻辑设计6_7试卷参考答案

数字电路与逻辑设计6_7试卷参考答案

一、填空(每空1分,共40分)1.逻辑电路分为两类:一类是电路,另一类是电路。

在电路中,任一时刻的输出仅与该时刻输入变量的取值有关,而与输入变量的历史情况无关;在电路中,任一时刻的输出不仅与该时刻的取值有关,而且与电路的状态,即与过去的输入情况有关。

2.时序电路的分类:按各触发器是否具备统一时钟可分为时序电路和时序电路;按输出信号的特点又可以分为型和型时序电路两种,型时序电路的输出函数为 Z= F(X,Q),即某时刻的输出决定于该时刻的外部输入X和现态Q,型时序电路的输出函数为Z = F(Q),即某时刻的输出仅决定于该时刻的现态Q3.寄存器和移位寄存器。

移位寄存器按移位方向来分有向移位寄存器、向移位寄存器和向移位寄存器;按接收数据的方式可分输入和输入;按输出方式可分输出和输出。

4.计数器的主要功能是累计的个数。

计数器有许多不同的类型。

按时钟控制方式来分,有、两大类;按计数过程中数值的增减来分,有、、计数器三类;按模值来分,有、和计数器。

5.脉冲分配器:电路在时钟脉冲的作用下,按一定轮流地输出脉冲信号。

6.序列信号发生器:循环产生、输出确定的信号序列。

7.异步时序电路的分析方法:电路的状态表依触发器的不同时钟完成!8.状态化简:状态简化的目的就是要消去状态,以得到最简状态图和最简状态表。

状态表的化简,实际就是寻找所有,并将合并,最后得到最简状态表。

9.在状态表中判断两个状态是否等价必需满足两个基本条件:第一,在相同的输入条件下都有的输出。

第二,在相同的输入条件下次态也等价。

这可能有三种情况:①次态 ;②次态 ;③次态互为条件。

利用等价状态的性及表可寻找所有最大等价类!第 1 页(共 3 页)二、判断题(在括号中打×或√;每题3分,共15分)1.输出方程、激励方程、状态方程是用来描述时序电路功能的!它们的形式为:( )2.时序电路的功能描述方式为:逻辑方程式;状态转移表;状态图;时序图。

( ) 3① 根据逻辑图求出时序电路的输出方程和各触发器的激励方程。

数字电路设计试题湖南大学版

数字电路设计试题湖南大学版

数字电路设计试题湖南大学版集团标准化办公室:[VV986T-J682P28-JP266L8-68PNN]10、时序电路按(输出与现态和输入的关系)可分为:Mealy型和Moore型二、判断题(下列各题,你认为正确的,请在题末的括号内打“√”,错的打“×”,并更正。

每小题2分,共10分)1、如果逻辑函数表达式在一定条件下可变成X+X‘或者X?X’的形式,则该函数表达式可能产生冒险。

(√)2、本质冒险产生的原因:经过激励逻辑和反馈通路的传播延迟的最小值大于通过“输入逻辑”的最大定时偏移。

(√)3、CMOS反向门比非反向门所用的晶体管要少。

(√)4、如果竞争的结果导致电路最终进入同一稳定总态,则称为临界竞争。

(×)5、门电路的扇出是表示输出电压与输入电压之间的关系。

(×)门电路所具有的输入端的数目称为扇入。

扇出是指该门电路在不超过其最坏情况负载规格下能驱动的输出端个数。

三、简答题(每题5分,共10分)1、请列出3种“曾经是模拟的”现在却“已经成为数字的”系统,并简述为什么会有这种转变。

2、采用CMOS晶体管实现的“与非门”和“或非门”,哪个速度快?为什么?四、应用题(共70分)1、已知接收端收到的汉明码码字a7a6a5a4a3a2a1=1100010,问在最多一位错的情况下发送端发送的码字是什么?(5分)答:第三位出错,应该是11001102、用卡诺图化简下列函数:(5分)3、旅客列车分为特快A,直快B和慢车C,它们的优先顺序为:特快、直快、慢车。

同一时间内,只能有一趟列车从车站开出,即只能给出一个开车信号,试设计满足上述要求的开车信号控制电路。

(10分)(1)列出真值表(5分)(2)写出最简的输出逻辑表达式(5分)4、运用一个MSI器件实现余3码向8421BCD码的转换。

(10分)5、运用“圈到圈”逻辑设计思想,采用74X138译码器和适当的逻辑门设计一个1位十进制数2421码的奇偶位产生电路(假定采用奇检验)。

完整版数字电路与逻辑设计试题与答案.doc

完整版数字电路与逻辑设计试题与答案.doc

数字电路与逻辑设计( 1) 班级学号姓名成绩一.单项选择题(每题 1 分,共 10 分)1.表示任意两位无符号十进制数需要()二进制数。

A.6 B .7 C . 8 D .92.余 3 码 10001000 对应的 2421 码为()。

A.01010101 B.10000101 C.10111011 D.111010113.补码 1.1000 的真值是()。

A. +1.0111 B. -1.0111 C. -0.1001 D. -0. 10004.标准或 - 与式是由()构成的逻辑表达式。

A.与项相或 B. 最小项相或 C. 最大项相与 D. 或项相与5. 根据反演规则,FA C C DEE的反函数为()。

A. F [A C C(D E)] EB. F A C C(D E ) EC. F (A C CD E ) ED. F A C C (D E ) E6.下列四种类型的逻辑门中,可以用()实现三种基本运算。

A. 与门B. 或门C. 非门D. 与非门7.将 D 触发器改造成T 触发器,图 1 所示电路中的虚线框内应是()。

图1A.或非门B.与非门C.异或门D.同或门8.实现两个四位二进制数相乘的组合电路,应有(A. 8 B. 9 C. 10 D. 11)个输出函数。

9.要使 JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为(A.JK=00 B. JK=01 C. JK=10 D. JK=11)。

10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要()个异或门。

A.2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”, 错误的在括号内记“×”, 并在划线处改正。

每题 2 分,共 10 分)1.原码和补码均可实现将减法运算转化为加法运算。

()2. 函数 F(A, B, C)M(1,3,4,6, 7), F (A, B, C)m(0,2,5) 。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。

7. 一个4位二进制计数器可以表示的最大十进制数是_________。

8. 一个D触发器具有_________个稳定状态。

9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。

10. 一个完整的数字钟电路至少需要_________个计数器。

三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。

12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。

13. 说明什么是寄存器,并描述其在数字系统中的作用。

14. 什么是二进制计数器?简述其工作原理。

四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。

16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。

五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。

18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。

湖南大学数字逻辑课程试卷

湖南大学数字逻辑课程试卷

湖南大学课程考试试卷课程名称:数字电路与逻辑设计;试卷编号:;考试时间:120分钟一、填空题(每空2分,共10分)1、(39.75 )10= ( )162、ASIC可分为(),()和可编程ASIC(Programmable ASIC).3、数字系统分为以下六个层次:系统级、()、逻辑单元级、逻辑门级、()、硅片级。

二、单选题(在本题的每一小题的备选答案中,只有一个答案是正确的,请把你认为正确答案的题号,填入题末的括号内。

多选不给分。

每题2分,共10分)1、函数的最简式为()。

① 1 ② 0 ③④2、一个四位二进制码减法计数器的起始值为1001,经过100个时钟脉冲作用之后的值为()。

① 1100 ② 0100 ③ 1101 ④ 01013、下列各函数等式中无冒险现象的函数式有()。

①②③④4、用四选一数据选择器实现函数Y= A1A0+A1’A0,应使()。

①D0=D2=0,D1=D3=1②D0=D2=1,D1=D3=0③D0=D1=0,D2=D3=1④D0=D1=1,D2=D3=05、T触发器Q端的输出信号频率是输入信号频率的()倍。

① 1 ② 1/2 ③ 2 ④ 1/4三、判断题(下列各题,你认为正确的,请在题末的括号内打“√”,错的打“×”,并更正。

每题2分,共10分)1、不用的CMOS输入端绝不能悬空。

()2、对逻辑函数Y=AB’+A’B+B’C+BC’利用代入规则,令A=BC代入,得Y= BCB’+(BC)’B+B’C+BC’=B’C+BC’成立。

()3、处于三态输出的高阻态,因输出没和电路连上,所以输出端没有电流。

()4、由两个或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。

()5、优先编码器的编码输入信号是相互排斥的,不允许有多个编码信号同时有效。

()四、简答题(任选2题,每题5分,共10分):1、格雷码和奇偶校验码的特点分别是什么?为什么说它们是可靠性编码?2、简述双稳态元件的亚稳定性概念及特点。

湖大数字电路与逻辑设计试卷答案

湖大数字电路与逻辑设计试卷答案

数字电路与逻辑设计1_3试卷和答案一、填空(每空1分,共45分)1.Gray码也称循环码,其最基本的特性是任何相邻的两组代码中,仅有一位数码不同,因而又叫单位距离码。

2.二进制数转换成十进制数的方法为:按权展开法。

3.十进制整数转换成二进制数的方法为:除2取余法,直到商为0 止。

4.十进制小数转换成二进制数的方法为:乘2取整法,乘积为0或精度已达到预定的要求时,运算便可结束。

5.反演规则:对于任意一个逻辑函数式F,如果将其表达式中所有的算符“·”换成“+ ”,“+ ”换成“·”,常量“0”换成“ 1 ”,“ 1 ”换成“0”,原变量换成反变量,反变量换成原变量,则所得到的结果就是。

称为原函数F的反函数,或称为补函数6.n个变量的最小项是n个变量的“与项”,其中每个变量都以原变量或反变量的形式出现一次。

对于任何一个最小项,只有一组变量取值使它为 1 ,而变量的其余取值均使它为0 。

7.n个变量的最大项是n个变量的“或项”,其中每一个变量都以原变量或反变量的形式出现一次。

对于任何一个最大项,只有一组变量取值使它为0 ,而变量的其余取值均使它为 1 。

8.卡诺图中由于变量取值的顺序按格雷码排列,任何几何位置相邻的两个最小项,在逻辑上都是相邻的。

,保证了各相邻行(列)之间只有一个变量取值不同。

9.卡诺图化简逻辑函数方法:寻找必不可少的最大卡诺圈,留下圈内没有变化的那些变量。

求最简与或式时圈 1 、变量取值为0对应反变量、变量取值为1对应原变量;求最简或与式时圈 0 、变量取值为0对应原变量、变量取值为1对应反变量。

10.逻辑问题分为完全描述和非完全描述两种。

如果对于输入变量的每一组取值,逻辑函数都有确定的值,则称这类函数为完全描述逻辑函数。

如果对于输入变量的某些取值组合逻辑函数值不确定,即函数值可以为0,也可以为1(通常将函数值记为Ø或×),那么这类函数称为非完全描述的逻辑函数。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路设计试题湖南
大学版
集团标准化办公室:[VV986T-J682P28-JP266L8-68PNN]
10、时序电路按(输出与现态和输入的关系)可分为:Mealy型和Moore型
二、判断题(下列各题,你认为正确的,请在题末的括号内打“√”,错的打“×”,并更正。

每小题2分,共10分)
1、如果逻辑函数表达式在一定条件下可变成X+X‘或者XX’的形式,则该函数表达式可能产生冒险。

(√)
2、本质冒险产生的原因:经过激励逻辑和反馈通路的传播延迟的最小值大于通过“输入逻辑”的最大定时偏移。

(√)
3、CMOS反向门比非反向门所用的晶体管要少。

(√)
4、如果竞争的结果导致电路最终进入同一稳定总态,则称为临界竞争。

(×)
5、门电路的扇出是表示输出电压与输入电压之间的关系。

(×)
门电路所具有的输入端的数目称为扇入。

扇出是指该门电路在不超过其最坏情况负载规格下能驱动的输出端个数。

三、简答题(每题5分,共10分)
1、请列出3种“曾经是模拟的”现在却“已经成为数字的”系统,并简述为什么会有这种转变。

2、采用CMOS晶体管实现的“与非门”和“或非门”,哪个速度快为什么
四、应用题(共70分)
1、已知接收端收到的汉明码码字a7a6a5a4a3a2a1=1100010,问在最多一位错的情况下发送端发送的码字是什么?(5分)
答:第三位出错,应该是1100110
2、用卡诺图化简下列函数:(5分)
3、旅客列车分为特快A,直快B和慢车C,它们的优先顺序为:特快、直快、慢车。

同一时间内,只能有一趟列车从车站开出,即只能给出一个开车信号,试设计满足上述要求的开车信号控制电路。

(10分)
(1)列出真值表(5分)
(2)写出最简的输出逻辑表达式(5分)
4、运用一个MSI器件实现余3码向8421BCD码的转换。

(10分)
5、运用“圈到圈”逻辑设计思想,采用74X138译码器和适当的逻辑门设计一个1位十进制数2421码的奇偶位产生电路(假定采用奇检验)。

(10分)
注:此题中用的不熟74138。

我们在做时要用两个74138级联。

详见教材P274
6、分析下图所示的时钟同步状态机(状态Q1Q2=00 ~ 11使用状态名A ~ D)。

(10分)
1)作出状态/输出表(5分)。

2)说明它是Mealy机还是Moore机(2分)
3)说明这个电路能对何种输入序列进行检测。

(3分)
答案没有找到。

同类型题7.12
7、作“0101”序列检测器的Mealy型状态表和Moore型状态表。

凡收到输入序列为
“0101”时,输出为1;并规定检测的“0101”序列不重叠。

典型输入输出序列如下:(10分)
输入X:1 1 0 1 0 1 0 1 0 0 1 1
输出Z:0 0 0 0 0 1 0 0 0 0 0 0
(这不是答案,但是答案的格式)
8、某异步时序电路的流程表如表。

作出输入X
2X
1
变化序列为00—01—11—10—11—01
—00时的总态响应序列。

(10分)
现态
Y 2Y
1
次态(Y
2
*Y
1
*)/输出(Z)
X
2
X
1
=00 X
2
X
1
=01 X
2
X
1
=11 X
2
X
1
=10
00
01 11 10
/0
00/0
00/0
00/0
01/0
/0
01/0
00/1
01/0
/0
10/0
/1
10/0
11/0
/0
/1 00
0101
11
1010。

相关文档
最新文档