计算机组成原理期末考试A卷含答案
北华大学2018-2019学年第二学期《计算机组成原理》期末考试试卷(A卷)【含答案】
装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 1 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写《计算机组成原理》期末试卷(A 卷)班级名称:学号:姓名:题号 一 二 三 四 五 总分 分数得 分一、填空题(每空1分,共10分)1. 计算机硬件的主要技术指标包括( )、( )、运算速度。
2. 总线的判优控制可分为( )式和( )式两种。
3.( )、( )和( )组成三级存储系统,分级的目的是提高防存速度、扩大存储容量。
4. 设形式地址为Y ,则间接寻址方式中,操作数的有效地址为( )。
5.设24位长的浮点数,其中阶符1位,介码5位,数符1位,尾数17位,阶参与和尾数均用补码表示,且尾数采用规格化形式,则它能表示的最小正数真值是( ),绝对值最小的负数真值是( )。
得 分二、单项选择题(每小题2分,共12分)C 、堆栈操作D 、存储器按内容选择地址2.系统总线中的数据线、地址线和控制线是根据( )来划分的。
A 、总线所处的位置 B 、总线的传输方向C 、总线的传输的内容D 、总线的宽度3.下述说法中( )是正确的A 、EPROM 是可改写的,因而也是随机存储器的一种。
B 、EPROM 是可改写的,但它不能作为随机存储器C 、EPROM 只能改写一次,故不能作为随机存储器D 、以上说法都不对4. 某计算机字长16位,它的存储容量是64KB ,按字编址,它的寻址范围是( )。
A 、64KB 、32KBC 、32KD 、64KB5. 指令系统中采用不同寻址方式的目的主要是( )。
A 、可降低指令译码难度B 、缩短指令字长,扩大寻址空间,提高编程灵活性C 、实现程序控制D 、以上都不对装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 2 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写C 、主存的存取时间D 、以上都不对得 分三、分析解答题(每小题5分,共20分)1.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现在要求优先级顺序改为L0,L2,L1,L3,L4,写出各中断源的屏蔽字。
计算机组成原理试卷A卷答案
华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。
A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。
A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。
A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。
设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。
若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。
A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。
A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。
A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。
A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。
① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。
2022年西安石油大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年西安石油大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下面关于计算机Cache的论述中,正确的是()。
A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节C.Cache的命中率必须很高,一般要达到90%以上D.Cache中的信息必须与主存中的信息时刻保持一致2、在全相联映射、直接映射和组相联映射中,块冲突概率最小的是()。
A.全相联映射B.直接映射C.组相联映射D.不一定3、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21044、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。
A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数5、某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=11110100,[y] 补=l0110000。
若整型变量z=2x+y/2,则z的机器数为()。
A.11000000 B.00100100 C.10101010 D.溢出6、中断判优逻辑和总线仲裁方式相类似,下列说法中,正确的是()。
I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.在总线仲裁方式中计数器查询方式,若每次计数都从“0”开始,则所有设备使用总线的优先级相等III.总线仲裁方式一般是指I/O设备争用总线的判优方式,而中断判优方式一般是指I/O设备争用CPU的判优方式IV.中断判优逻辑既可以通过硬件实现,也可以通过软件实现,A. I,IIB. I,III,IVC. I,II,IVD.I,IV7、在链式查询方式下,若有N个设备,则()。
2021年2月《计算机组成原理》期末考试A卷标准答案
《计算机组成原理》期末考试A卷学习中心专业学号姓名成绩1、CRT的分辨率为1024×1024像数,像数的颜色数为256,则刷新存储器容量是()A.512KB B.1MBC.256MB D.8MB2、将有关数据加以分类、统计、分析,以取得有价值的信息,我们称其为()。
A.数据处理B.辅助设计C.实时控制D.数值计算3、现代计算机的运算器一般通过总线结构来组织,在下面的总线结构运算器中,单总线结构的操作速度最慢,而()的操作速度最快。
A.双总线结构B.多总线结构C.单总线结构D.三总线结构标准在后面4、虚拟存储器是建立在多层次存储结构上,用来解决()的问题。
A.存储B.外存C.主存容量不足D.外存容量不足更多加微boge306195、浮点数的表示范围和精度取决于()A.阶码的位数和尾数的位数B.阶码的位数和尾数采用的编码C.阶码采用的编码和尾数采用的编码D. 阶码采用的编码和尾数的位数6、ASCII码是对()进行编码的一种方案。
A.字符B.声音C.图标D.汉字7、ALU属于()部件。
A.运算器B.控制器C.存储器D.寄存器8、字长16位,用定点补码小数表示时,一个字所能表示的范围是()A.-1~(1-2-15)B.0~(1-2-15)C.-1~+1 D.-(1-2-15)~(1-2-15)9、微程序入口地址是()根据指令的操作码产生的。
A.计数器B.译码器C.计时器D.判断逻辑矩阵10、计算机中表示地址时使用()A.原码B.补码C.反码D.无符号数标准在后面二、改错题(针对各小题的题意,改正其结论中错误或补充其不足。
每小题2分,共10分)1、与微程序控制器相比,组合逻辑控制器的速度较慢。
2、为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,不用进行现场保护操作。
3、程序计数器PC用来指示从外存中取指令。
4、加法器是构成运算器的基本部件,为提高运算速度,运算器一般采用串行加法器。
计算机组成原理期末考试及答案
计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。
A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。
A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。
A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。
A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。
A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。
2)相联存储器是按③访问的存储器。
3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。
4)通常指令编码的第⼀个字段是⑦。
5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。
4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。
4)简述总线集中控制的优先权仲裁⽅式。
⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。
OP为操作码字段,试分析指令格式特点。
2022年闽南师范大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年闽南师范大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。
在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。
【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB3、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21044、假设机器字长为8位(含两位符号位),若机器数DA日为补码,则算术左移一位和算术右移一位分别得()。
A.B4H EDHB.F4H 6DHC.B5H EDHD.B4H 6DH5、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、关于总线的叙述,下列说法正确的是()。
I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序是:链式查询、独立请求方式、计数器查询A.仅I、IIIB.仅II,IIIC.仅IIID.仅II7、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV8、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。
2022年延边大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年延边大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。
A.A15,A14B.A0,AlC.A14,A13D.A1,A22、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,83、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。
A.原部分积加[-x]补,然后右移一位B.原部分积加[x]补,然后右移一位C.原部分积加[-x] 补,然后左移一位D.原部分积加[x]补,然后左移一位4、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
A.2B.3C.4D.55、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式6、内部总线(又称片内总线)是指()。
A.CPU内部连接各寄存器及运算部件之间的总线B.CPU和计算机系统的其他高速功能部件之间互相连接的总线C.多个计算机系统之间互相连接的总线D.计算机系统和其他系统之间互相连接的总线7、在链式查询方式下,若有N个设备,则()。
A.只需一条总线请求线B.需要N条总线请求线C.视情况而定,可能一条,也可能N条D.以上说法都不对8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。
若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。
2022年华南农业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年华南农业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。
A.8004和8008B.8002和8007C.8001和8008D.8000和80042、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。
若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为()。
A.90%B.95%C.97%D.99%3、某数采用IEEE754标准中的单精度浮点数格式表示为C6400000H,则该数的值是()。
A.-1.5×213B.-1.5×212C.-0.5×213D.-0.5×2124、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算5、float 型数据常用IEEE754单精度浮点格式表示。
假设两个float型变量x和y分别存放在32位寄存器fl和f2中,若(fl)=CC900000H,(f2)=BOC00000H,则x和y 之间的关系为()。
A.x<y且符号相同B.x<y符号不同C.x>y且符号相同D.x>y且符号不同6、假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的Cache行读和Cache行写,每字4B.对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。
请问若全部访问都为读操作,该存储器的数据传输速率为()。
2022年复旦大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年复旦大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、Cache用组相联映射,一块大小为128B,Cache共64块,4块分一组,主存有4096块,主存地址共需()位。
A.19B.18C.17D.162、下述说法中正确的是()。
I.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的IV.半导体RAM是非易失性的RAMA.I、ⅢB.只有ⅢC.Ⅱ、IVD.全错3、假定有4个整数用8位补码分别表示:rl=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()。
A.rlxr4B.r2xr3C.rlxr4D.r2xr44、在补码加减交替除法中,参加操作的数和商符分别是()。
A.绝对值的补码在形成商值的过程中自动形成B.补码在形成商值的过程中自动形成C.补码由两数符号位“异或”形成D.绝对值的补码由两数符号位“异或”形成5、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、下列有关总线定时的叙述中,错误的是()。
A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制7、某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是()。
A.132MB/sB.264MB/sC.528MB/sD.1056MB/s8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
2022年成都文理学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年成都文理学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、访问相联存储器时,()A.根据内容,不需要地址B.不根据内容,只需要地址C.既要内容,又要地址D.不要内容也不要地址2、某C语言程序段如下:for(i=0;i<9;i++){temp=1;for(j=0;j<=i;j++)temp+=a[J];sum+=temp;}下列关于数组a的访问局部性的描述中,正确的是()。
A.时间局部性和空间局部性皆有B.无时间局部性,有空间局部性C.有时间局部性,无空间局部性D.时间局部性和空间局部性皆无3、下列关于各种移位的说法中正确的是()。
I.假设机器数采用反码表示,当机器数为负时,左移时最高数位丢0,结果出错;右移时最低数位丢0,影响精度Ⅱ在算术移位的情况下,补码左移的前提条件是其原最高有效位与原符号位要相同Ⅲ.在算术移位的情况下,双符号位的移位操作中只有低符号位需要参加移位操作()A. Ⅲ、ⅡB.只有ⅡC.只有ⅢD.全错4、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式5、某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为()A.2-9B.2-8C.2-7D.2-66、某机器I/O设备采用异步串行传送方式传送字符信息,字符信息格式为1位起始位、8位数据位、1位校验位和1位停止位。
若要求每秒传送640个字符,那么该设备的有效数据传输率应为()。
A.640b/sB.640B/sC.6400B/sD.6400b/s7、某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是()。
2022年深圳大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年深圳大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、设存储器容量为32字,字长为64位。
模块数m=4,采用低位交叉方式。
存储周期T=200ns,数据总线宽度为64位,总线传输周期r=50ns。
该交叉存储器的带宽是()。
A.32×107bit/sB.8×107bit/sC.73×107bit/sD.18×107bit/s2、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。
若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。
A.128B.256C.1024D.163843、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)B.-(1-2-15)~(1-2-15)C.-1~1D.-1~(1-2-15)4、float型数据通常用IEEE754标准中的单精度浮点数格式表示。
如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是()。
A.C1040000HB.C2420000HC. C1840000HD.CIC20000H5、在浮点机中,判断原码规格化的形式的原则是()。
A.尾数的符号位与第一数位不同B.尾数的第一数位为1,数符任意C.尾数的符号位与第一位相同D.阶符与数符不同6、下列关于总线设计的叙述中,错误的是()。
A.并行总线传输比串行总线传输速度快B.采用信号线复用技术可减少信号线数量C.采用突发传输方式可提高总线数据传输率D.采用分离事务通信方式可提高总线利用率7、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。
若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。
2022年西北大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年西北大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、设存储器容量为32字,字长为64位。
模块数m=4,采用低位交叉方式。
存储周期T=200ns,数据总线宽度为64位,总线传输周期r=50ns。
该交叉存储器的带宽是()。
A.32×107bit/sB.8×107bit/sC.73×107bit/sD.18×107bit/s2、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。
A.80K,2B.96K,2C.160K,5 C.192K,53、当定点运算发生溢出时,应()。
A.向左规格化B.向右规格化C.舍入处理D.发出出错信息4、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错5、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。
A.循环冗余校验码B.海明码C.奇校验码D.偶校验码6、按数据传送格式,总线常被划分为()。
A.并行总线与串行总线B.同步总线与异步总线C.系统总线与外总线D.存储总线与I /O总线7、下列有关总线定时的叙述中,错误的是()。
A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制8、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ9、下列描述中,正确的是()。
2022年河南工程学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)
2022年河南工程学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。
A.A15,A14B.A0,AlC.A14,A13D.A1,A22、对36位虚拟地址的页式虚拟存储系统,每页8KB,每个页表项为32位,页表的总容量为()。
A.1MBB.4MBC.8MBD.32MB3、计算机硬件能够直接执行的是()。
1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ4、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ5、指令寄存器的位数取决()。
A.存储器的容量B.指令字长C.机器字长人D.存储字长6、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV7、在下面描述的PCI总线的基本概念中,不正确的表述是()。
A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备8、指令从流水线开始建立时执行,设指令由取指、分析、执行3个子部件完成,并且,每个子部件的时间均为At,若采用常规标量单流水线处理器(即处理器的度为1),连续执行12条指令,共需()。
2022年沈阳理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年沈阳理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下列关于Cache和虚拟存储器的说法中,错误的有()。
I.当Cache失效(即不命中)时,处理器将会切换进程,以更新Cache中的内容II.当虚拟存储器失效(如缺页)时,处理器将会切换进程,以更新主存中的内容III.Cache 和虚拟存储器由硬件和OS共同实现,对应用程序员均是透明的IV.虚拟存储器的容量等于主存和辅存的容量之和A.I、IⅣB.Ⅲ、VC. I、Ⅱ、ⅢD. I、Ⅲ、Ⅳ2、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。
若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为()。
A.90%B.95%C.97%D.99%3、加法器采用先行进位的根本目的是()。
A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是4、在补码加减交替除法中,参加操作的数和商符分别是()。
A.绝对值的补码在形成商值的过程中自动形成B.补码在形成商值的过程中自动形成C.补码由两数符号位“异或”形成D.绝对值的补码由两数符号位“异或”形成5、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错6、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV7、下列关于总线说法中,正确的是()I.使用总线结构减少了信息传输量II.使用总线的优点是数据信息和地址信息可以同时传送III.使用总结结构可以提高信息的传输速度IV.使用总线结构可以减少信息传输线的条数A.I,II,IIIB.II,III,IVC.III,IVD.只有I8、CPU中不包括()。
《计算机组成原理》试卷A
《计算机组成原理》试卷A1.(单选题)完整的计算机系统应包括______。
(本题3.0分)A. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统答案:D.2.(单选题)冯·诺依曼机工作方式的基本特点是______。
(本题3.0分)A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址答案:B.3.(单选题)在下列数中最小的数为______。
(本题3.0分)A. (101001)2B. (52)8C. (101001)BCDD. (233)16答案:C.4.(单选题)在机器中,______的零的表示形式是唯一的。
(本题3.0分)A. 原码B. 补码C. 反码D. 原码和反码答案:B.5.(单选题)一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
(本题3.0分)A. –127B. –32C. –125D. –3答案:B.6.(单选题)若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
(本题3.0分)A. 原B. 补C. 反D. 移7.(单选题)某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为____,最小负小数为_____。
(本题3.0分)A. +(231–1)B. –(1–2-32)C. +(1–2-31)≈+1D. –(1–2-31)≈–1答案:D.8.(单选题)在定点二进制运算器中,减法运算一般通过______来实现。
(本题3.0分)A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器答案:D.9.(单选题)下列说法中正确的是______。
(本题3.0分)A. 采用变形补码进行加减运算可以避免溢出B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出C. 只有带符号数的运算才有可能产生溢出D. 将两个正数相加有可能产生溢出答案:D.10.(单选题)下溢指的是______。
计算机组成原理试题及答案
《计算机组成原理》期末自测试卷A一、填空题:(每空1分,共15分)1、原码一位乘法中,符号位与数值位(),运算结果的符号位等于()。
2、码值80H:若表示真值0,则为()码;若表示真值―128,则为()码。
3、微指令格式分为()型微指令和()型微指令,其中,前者的并行操作能力比后者强。
4、在多级存储体系中,Cache存储器的主要功能是()。
5、在下列常用术语后面,写出相应的中文名称:VLSI( ), RISC( ), DMA( ), DRAM( )。
6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括(),()()。
7、从计算机系统结构的发展和演变看,近代计算机是以()为中心的系统结构。
二、单项选择题:(每题2分,共40分)1、寄存器间接寻址方式中,操作数处于()中。
A、通用寄存器B、主存C、程序计数器D、堆栈2、CPU是指()。
A、运算器B、控制器C、运算器和控制器D、运算器、控制器和主存3、若一台计算机的字长为2个字节,则表明该机器()。
A、能处理的数值最大为2位十进制数。
B、能处理的数值最多由2位二进制数组成。
C、在CPU中能够作为一个整体加以处理的二进制代码为16位。
D、在CPU中运算的结果最大为2的16次方4、在浮点数编码表示中,()在机器数中不出现,是隐含的。
A、基数B、尾数C、符号D、阶码5、控制器的功能是()。
A、产生时序信号B、从主存取出一条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令。
6、虚拟存储器可以实现()。
A、提高主存储器的存取速度B、扩大主存储器的存储空间,并能进行自动管理和调度C、提高外存储器的存取周期D、扩大外存储器的存储空间7、32个汉字的机内码需要()。
A、8字节B、64字节C、32字节D、16字节8、相联存储器是按()进行寻址的存储器。
A、地址指定方式B、堆栈指定方式C、内容指定方式D、地址指定方式与堆栈存储方式结合9、状态寄存器用来存放()。
2022年郑州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年郑州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若单译码方式的地址输入线为6,则译码输出线有()根,那么双译码方式有输出线()根。
A.64,16B.64,32C.32,16D.16,642、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
A.2B.3C.4D.54、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。
A.循环冗余校验码B.海明码C.奇校验码D.偶校验码5、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、下列关于总线设计的叙述中,错误的是()。
A.并行总线传输比串行总线传输速度快B.采用信号线复用技术可减少信号线数量C.采用突发传输方式可提高总线数据传输率D.采用分离事务通信方式可提高总线利用率8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。
若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。
A.200万B.400万C.800万D.1600万9、冯·诺依曼型计算机的设计思想主要有()。
1.存储程序Ⅱ.二进制表示Ⅲ.微程序方式Ⅳ.局部性原理A. I,ⅢB.Ⅱ,ⅢC.IⅡ,IⅣD.I,IⅡ10、下列选项中,用于提高RAID可靠性的措施有()。
I.磁盘镜像II.条带化III.奇偶校验IV.增加Cache机制A.仅I,IIB.仅I,IIIC.仅I,III,IVD.仅II.、III,IV11、若磁盘转速为7200r/min,平均寻道时间为8ms,每个磁道包含1000个扇区,则访问一个扇区的平均存取时间大约是()。
《计算机组成原理》期末考试卷(A卷)答案及评分标准.doc
计算机科学学院2008-2009学年度第一学期计算机系06级本科《计算机组成原理》试题A参考答案及评分标准一、填空题(每空1分,共20分)1、运算器,控制器;2、操作码,地址码;3、半导体存储器,磁表面存储器;4、静态,动态;5、直接映像,全相联映像,组相联映像;6、64K7、互斥,不产生微命令(或空操作);8、DMA初始化(或DMA预处理),DMA传送,DMA后处理;9、用来指示指令在存储器中的存放位置;10、并行接口,串行接口二、选择题(每题I分,共10分)1、D;2、D;3、D;4、C;5、D;6、D;7、A;8、B;9、C;10、Co三、是非题(每题1分,共10分)1、X;2、V; 3 > V; 4、X; 5、V; 6、V; 7、V; 8、V;9、V ; 10、X o四、简答题(每题5分,共15分)1、冯诺依曼的数字电子计算机设计思想包含那些要点?答:(1)用二进制代码表示程序和数据;(2分)(2)计算机采用存储程序的工作方式;(2分)(3)计算机硬件由存储器、运算器、控制器、输入设备和输出设备组成。
(1分)2、微程序控制器怎么产生微操作控制信号?这种控制器有何优缺点?答:微操作控制信号的产生:事先把微操作控制信号以代码的形式构成微指令,然后存放于控制存储器中,取微指令时,其代码直接或译码产生微操作控制信号。
(3分)优点:规整、易于修改和扩展;(1分)缺点:速度较慢。
(1分)3,画出计算机中采用的存储系统的层次结构,并说明不同层次的作用及对速度、容量的要求。
答:(1)主存:存放需要CPU运行的程序和数据,速度较快,容量较大;(1分)(2)Cache:存放当前访问频繁的内容,即主存某些页的内容复制。
速度最快, 容量较小;(1分)(3)外存:存放需联机保存但暂不执行的程序和数据。
容量很大而速度较慢。
(1分)作出层次结构图:(2分)五、计算题(共32分)补码反码100101 11 11101001111010001、解:二进制数原码(每个1分)2、解:[X]补=00. 11011, [Y]补=11. 01011, [-丫]补=00. 10101(每个1分,共3分)区+丫]补=区]补+[丫]补=00. non+n. oion=oo. oono,无溢出(i分)X+Y=+O. 00110 (1 分)[X-Y%=[x]补+[-丫]补=00. 11011+00. 10101=01. 10000 (1 分)X-Y结果发生正溢出(1分)3、解:A=OO.OOOO,B=[X]补=11.0101, -B= [-X]补=00.1011C=[Y]补=0.1101(2分)步数条件操作A C C N C N+I C N C N+I00.0000 0.1101 01)10 -B + 00.101100.1011->00.0101 10.1101 (1分)2)01 +B + 11.010111.1010->11.1101 010.11 0 (1分)3)10 -B + 00.101100.1000->00.0100 0010.1 14)11 -> 00.0010 00010. 1 (1分)5)01 +B + 11.010111.0111 0001 (最后一步不移位)(1分)(XY )=1.01110001(XY)真值=-0.10001111 (1分)4、解(1)编码方法M(X) = X3+X°,即1001 (K=4)M{X\X r =M(X)-X3 =X6 + X\即1OO1OOO (r = 3)(2 分)(模2G (X ) = X 3+X 1+X°,即1011 (r + l = 4)M (x )・x3 1001000 110 --- --------- = ------------- = 1010 + ------- G (X ) 1011 1011 (2分) (2)编码后的校验码为:M (X ) • X 3 + R (X ) = 1001000 + 110 = 1001110 (模 2加) (2分) 5(填对表格1行,得1分)六、设计题(共13分)1、解:构成的16位ALU 如下:未用片选芯片地址人A15 A14A13 A12A11A10 A9 A^A G A5 A4A3A2 Ai A°XXX10 0 0 0 0 0 0 0 0 0 0 0 0 XXX 0 0 1 1 111111111 XXX 0 1 0 0000000000XXX 0 1 1 1 111111111 XXX 1 0 0 0000000000 XXX 1 0 1 1 111111111 XXX1 10 0000000000ww MW ww ynA IS ~12 B[S ~,2 A”〜a Bn,心B,~,^3—0 ^3*0(5分)2、解:(1)计算芯片数扩展位数:用两片2KX4位的存储芯片扩展容量至2KX8位;扩展单元数:用4组2KX8位将容量扩展至8KX8位; 故共需2X4 = 8片2KX4位的存储芯片。
《计算机组成原理》试卷A与参考答案
有一个64K×16位的存储器, 由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns。试问:
(1)(3分)需要多少DRAM芯片?
(2)(3分)采用异步刷新方式,如果单元刷新间隔不超过2ms,则刷新信号周期是多少?
(3)(3分)如果采用集中式刷新,存储器刷新一遍最少要用多少时间?
18.已知X为整数,且[X]补= 10011011,则X的十进制数值是。
A +155 B–101 C–155 D +101
19.主存储器是计算机系统的记忆设备,它主要用来。
A存放数据B存放程序C存放数据和程序D存放微程序
20.指令系统采用不同寻址方式的目的是。
A实现存贮程序和程序控制;B缩短指令长度,扩大寻址空间,提高编程灵活性; 。
C变址寄存器内容加上形式地址 (位移量)D程序记数器内容加上形式地址 (位移量)
4.计算机系统中的存贮器系统是指。
A RAM存贮器B ROM存贮器
C主存贮器D cache、主存贮器和外存贮器
5.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是。
A阶符与数符相同为规格化数B阶符与数符相异为规格化数
A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器
16.微型计算机系统中 ,操作系统保存在硬盘上,其主存储器应该采用。
A RAM B ROM C RAM和ROM D CCP
17.至今为止,计算机中的所有信息仍以二进制方式表示的理由是。
A.节约元件;B运算速度快;C物理器件的性能决定 ;D信息处理方便;
XXXX学院试卷
2010-2011学年 第2学期
课程名称
计算机组成原理
2022年珠海科技学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年珠海科技学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。
若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为()。
A.90%B.95%C.97%D.99%2、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。
A.23B.25C.50D.193、假设有7位信息码010101,则低位增设偶校验位后的代码和低位增设奇校验位后的代码分别为()。
A.01101010 01101010B.0101010 01101011C.01101011 01101010D.01101011 011010114、当满足下列()时,x>-1/2成立。
A.x1必须为l,x2~x4至少有一个为1B.x1必须为1,x2~x4任意C.x1必须为0,x2~x4至少有一个为1D.x1必须为0,X2~x4任意5、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
A.2B.3C.4D.56、总线的通信控制主要解决()问题。
A.由哪个主设备占用总线B.通信双方如何获知传输开始和结束C.通信过程中双方如何协调配合D.B和C7、在下列各种情况中,最应采用异步传输方式的是().A.I/O接口与打印机交换信息B.CPU与主存交换信息C.CPU和PCI总线交换信息D.由统一时序信号控制方式下的设备8、将高级语言源程序转换为机器目标代码文件的程序是()。
A.汇编程序B.链接程序C.编译程序D.解释程序9、CPU中的译码器要用()。
A.地址译码人B.指令译码C.数据译码1D.控制信号译码10、DMA方式的接口电路中有程序中断部件,其作用是()。
A.实现数据传送B.向CPU提出总线使用权C.向CPU提出传输结束D.发中断请求11、下列选项中,用于提高RAID可靠性的措施有()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
广东外语外贸大学信息学院计算机系
2004—2005学年第2学期
《计算机组成原理》期末考试试卷A
考卷适用班级:计算机专业03级考试时间:120分钟
班级_______ 学号_____________姓名_________成绩_______ 一、填空题(每空1分,共20分)
1.8位二进制补码表示整数的最小值为__-128____,最大值为__127___。
2.计算机常用的校验码有奇偶校验码、海明校验码、____CRC码_____。
3.一个浮点数,当其补码尾数右移1位时,为使其值不变,阶码应该__加1____。
4.ALU的基本逻辑结构是__快速进位__加法器,它比行波进位加法器优越,具有先行进位逻辑,不仅可以实现高速运算,还能完成逻辑运算。
5.采用双符号位的方法进行溢出检测时,若运算结果中两个符号位__不相同__,则表明发生了溢出。
6.要组成容量为4M×8位的存储器,需要__8__片4M×1位的存储器芯片并联,或者需要__4____片1M×8位的存储器芯片串联。
7.一台计算机所具有的各种机器指令的集合称为该计算机的__指令系统__。
8.指令编码中,操作码用来指定__操作的类型__,n位操作码最多可以表示___2n____条指令。
9.CPU中,保存当前正在执行的指令的寄存器为__指令寄存器IR_,保存下一条指令地址的寄存器为_程序计数器PC__,保存CPU访存地址的寄存器为__内存地址寄存器AR__。
10.控制器在生成各种控制信号时,必须按照一定的__时序__进行,以便对各种操作实施时间上的控制。
11.微程序控制器的核心部件是存储微程序的__控制存储器____,它一般用_只读存储器_构成。
12.任何指令周期的第一步必定是__取指__周期。
13.异步方式下,总线操作周期时间不固定,通过_握手(就绪/应答)_信号相互联络。
14.输入输出操作实现的CPU与I/O设备的数据传输实际上是CPU与__IO设备接口寄存器__之间的数据传输。
二、选择题(每小题1分,共20分)
1.冯·诺曼机工作方式的基本特点是___________。
A.多指令流单数据流B.按地址访问并顺序执行指令
C.堆栈操作D.存储器按内容选择地址
2.主机中能对指令进行译码的器件是_________。
A.ALU B.运算器
C.控制器D.存储器
3.运算器的主要功能是进行_______。
A.逻辑运算B.算术运算
C.逻辑运算和算术运算D.中作加法
4.32位微型计算机的乘除法部件位于________中。
A.CPU B.接口
C.控制器D.专用芯片
5.串行运算器是一种最简单的运算器,其运算规则是:按时间先后次序_________。
A.由低位到高位逐位运算B.由高位到低位逐位运算
C.由低位到高位先行进位运算D.由高位到低位先行借位运算
6.内存若为16兆(MB),则表示其容量为__________KB。
A.16 B.16384
C.1024 D.16000
7.若RAM芯片的容量是2M×8位,则该芯片引脚中地址线和数据线的数目之和是________。
A.21 B.29
C.18 D.不可估计
8.计算机的存储器采用分级方式是为了__________。
A.减少主机箱的体积
B.解决容量、价格、速度三者之间的矛盾
C.保存大量数据方便
D.操作方便
9.软磁盘、硬磁盘、磁带机、光盘、固态盘属于_________设备。
A.远程通信B.外存储器
C.内存储器D.人机界面的I/O
10.假设微处理器的主振频率为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的平均运算速度近似为________MIPS。
A.2 B.3 C.8D.15
11.CPU内通用寄存器的位数取决于__________。
A.存储器容量B.机器字长
C.指令的长度D.CPU的管脚数
12.以硬连线方式构成的控制器也称为_________。
A.组合逻辑控制器B.微程序控制器
C.存储逻辑型控制器D.运算器
13.一节拍脉冲持续的时间长短是___________。
A.指令周期B.机器周期
C.时钟周期D.以上都不对
14.在微程序控制器中,机器指令和微指令的关系是____________。
A.每一条机器指令由一条微指令来执行
B.一条微指令由若干条机器指令组成
C.每一条机器指令由一段用微指令组成的微程序来解释执行
D.一段微程序由一条机器指令来执行
15.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_________来规定。
A.主存中读取一个指令字的最短时间
B.主存中读取一个数据字的最长时间
C.主存中写入一个数据字的平均时间
D.主存中取一个数据字的平均时间
16.系统总线中地址线的功能是________。
A.用于选择主存单元地址
B.用于选择进行信息传输的设备
C.用于选择外存地址
D.用于指定主存和I/O设备接口电路的地址
17.在集中式总线仲裁中,_________方式响应时间最快。
A.菊花链B.独立请求
C.计数器定时查询
18.微型机系统中,主机和高速硬盘进行数据交换一般采用__________方式。
A.程序中断控制B.直接存储器访问(DMA)
C.程序直接控制D.通道控制
19.在微机中,VGA代表_________。
A.微机的型号B.键盘的型号
C.显示标准D.显示器的型号
20.在中断响应过程中,保护程序计数器PC的作用是____________。
A.使CPU能找到中断处理程序的入口地址
B.使中断返回后,能回到断点处继续原程序的执行
C.使CPU和外部设备能并行工作
D.为了实现中断嵌套
三、简答题(每小题5分,共20分)
1.什么叫总线?它有什么用途?试举例说明。
答:
2.机器指令包括哪两个基本要素?微指令又包括哪两个基本要素?程序靠什么实现顺序执行?
答:
3.说明层次结构的存储系统中Cache和虚拟存储器的作用有何不同。
答:
4.说明程序I/O方式和中断I/O方式的差别。
答:
四、综合题(每小题10分,共20分)
1.设CPU内有下列部件:PC、IR、MAR、MDR、AC、CU。
(1)写出取指周期的全部微操作;
(2)写出加法指令ADD X ,无条件转移指令JMP Y ,结果为零则转指令BAZ Y 在执行阶段所需的全部微操作;
(3)当上述的加法指令为间接寻址时,写出运行加法指令所需的全部微操作。
解:(1)取指周期的全部微操作:
T0 PC→MAR, 1→R
T1 Ad(CMDR)→CMAR
T2 M(MAR)→MDR, (PC)+1→PC
T3 Ad(CMDR)→CMAR
T4 MDR→IR
T5 OP(IR)→微地址形成部件→CMAR
(2)加法指令ADD @X 在间址周期和执行周期的全部微操作
间址周期
T0 Ad (IR) →MAR, 1→R
T1 Ad(CMDR)→CMAR
T2 M(MAR)→MDR
T3 Ad(CMDR)→CMAR
T4 MDR→ Ad (IR)
T5 OP(IR)→微地址形成部件→CMAR
执行周期
T0 Ad (IR) →MAR, 1→R
T1 Ad(CMDR)→CMAR
T2 M(MAR)→MDR
T3 Ad(CMDR)→CMAR
T4 (AC)+(MDR)→ AC
T5 Ad(CMDR)→CMAR
2. 某机有五个中断源L 0、L 1、L 2、L 3、L 4,按中断响应的优先次序由高向低排序为L 0→L 1→L 2→L 3→L 4,现要求中断处理次序改为L 1→L 3→L 4→L 0→L 2,根据下示格式,写出各中断源的屏蔽字。
五、 计算题(共20分)
1.设有效信息为101,试用生成多项式G(x)=11011,将其编成循环冗余校验码(7分)。
解:有效信息M(x)=101=x 2+1 (n=3)
G(x)=11011= x 4+ x 3+x+1 得k+1=5 k=4
M(x)·x 4=1010000= x 6+ x 4
11011
1010110110111010000)()(4+==x G x x M M(x)·x 4+R(x)=1010000+1010=1011010 为CRC 码
2.设机器数字长为8位(含1位符号位在内),写出真值-87对应的原码、补码和反码(7分)。
解:原码=11010111
反码=10101000
补码=10101001
3.设机器数字长为8位(含1位符号位在内),用补码运算规则计算A -B (6分)。
其中:A=18/32,B=15/128
解:A=0.1001000 B=0.0001111
[-B]补=1.1110001
A -B=A+[-B]补=0.0111001=57/128。