1_基本逻辑门电路(TTL与非门)

合集下载

与或非门电路

与或非门电路
1. 可变频率TTL振荡器
2. 固定频率TTL振荡器
2.3.4 门电路构成控制门
◆ 与门控制电路
可应用在什么地方?
◆ 或门控制电路
2.3.4 门电路组成单稳态触发器 ◆ 什么是单稳态触发器
单稳态触发器具有两个开关状态:一个是稳定状 态,另一个是非稳定状态,也称为暂态。
1. 微分型单稳态触发器逻辑电路
L L L L L L L L L L 4 1 2 3 1 2 3 1 2 3
3) 满足以上逻辑关系的产品分类电路,如下图所示:
2.3.3 门电路组成数字信号源
◆ 概 述 数字信号源可由产生脉冲波形的振荡电路构成。在数字电 路的应用中,它可提供连续的且具有一定频率(周期)的脉冲 信号。可作为微型计算机、单片机等数字电路的时钟信号源。 可应用在哪些地方? ◆ 实 例
2.4.2 其他常用TTL门电路
1. 集电极开路门电路(OC门) ◆ 问题的提出 2. 三态门 3. 驱动电路 在实际应用中,有时要将n 个门电路的输 出端连接在一起,称为“线与”。 试分析:当其中一个F2输出为低电平,另一 个F1输出为高电平时会出现什么状况?
i
F1
F2
图2.37 i 过大一方面会使与非门F2的输出低电平状态受到破坏(使 L2=1);另一方面会使与非门F1的T3管烧坏。所以,实际应用 中这种接法是不允许的。 ◆ 问题的解决 集电极开路的TTL门电路,又称“OC门”
2.2.1 TTL系列门电路
◆ TTL(晶体管—晶体管逻辑)门电路只制成单片集成电路。 输入级由多发射极晶体管构成,输出级由推挽电路(功率输出 电路)构成。标准TTL与非门如下图所示。 ◆ 标准TTL与非门 ◆ 电路工作原理
1. 电路组成 2. 逻辑关系 3. 分析负载情况

第2章TTL逻辑电路

第2章TTL逻辑电路
特点:要接 负载电阻RL 和驱动电压 VCC,实现 高压、大电 流驱动。
(a)
(b)
特点:具 有控制VT1、 VT2均截止 的电路,当 控制有效时, 输出端F呈 高阻态;当 控制无效时, 按逻辑门正 常功能输出 0,1两态。
3.输出级形式 TTL集成门电路输出有四种输出形式,即(a) 集电极开路输出,(b)三态门输出,(c)图腾柱输 出,(d)复合管和图腾柱输出。
⑵ A+B分相器
A、B中 有一个为 高电平 F2必然为 高电平,F1 为低电平。
VT1、VT2必 有一个饱和 导通
⑵ A+B分相器
A、B均 为低电平
F2必然为 高电平,F1 为低电平。 输入、输出的逻辑关 系为: F1 A B VT1、VT2 都截止
Байду номын сангаасF2 A B
VT1、VT2为驱动管,VT3为负 载管。要求RDS3远大于 (RDS1+RDS2)。只有A、B全为高 电平时,VT1、VT2才同时导通, 输出F才为低电平;若A、B中有 一个为低电平,VT1、VT2至少 有一管截止,输出对地不通,输 出F为高电平。可见电路实现了 与非功能,即:
F AB
四、NMOS与或非门
VE=VIH-VBE1=-1.5v;RE上 的电流IE=(VEVEE)/RE=3.5mA;VC1=IER1=-0.8v;此时VT1管集电 结的反偏电压VCB1=VC1VIH=0v;故VT1工作在放大 状态,而不是饱和状态。
导通
截止
2.ECL门的实际电路
VT6组成一个简单的电 压跟随器,为VT5提供 一个参考电压
当A、B全为高电平时, 才会使两个串联NMOS 管都导通,使两个并联 型PMOS管都截止,输出 为低电平。

深入详解逻辑门电路

深入详解逻辑门电路
输入端悬空时,VCC通过R1加在 T1集电结、T2、T5发射结上,使T2、T5 导通,输出低电平。故相当于输入端 接高电平。 ★
R1 4kΩ
VCC VB1=2.1V
T1
be2
be5
28
二、输出特性(输出电压随负载电流的变化情况)
1.高电平输出特性 输出高电平时,T4导通,T5截止,
R2
VCC R4
b1 c1 T1

T3
T2
R5

T4

+5V F
F ABC

R3
输入级 倒相级
T5
输出级15
R1 3k b1
R2 750
c2
V3
V1 c1
V2
A B C
e1 e2 e3
R3
R4 3k
360
UCC= +5 V R5 100
V4 F
V5 UO
UCC
R1 b
e1e2e3 c ABC
UCC
A e1 VD1 B e2 VD2 C e3 VD3
2.1.4 半导体三极管的开关特性
1. 三极管开关电路
VCC
RB + vI iB -
Rc iC +
vO
-
③vI继续增加,RC上的压降也随之增 大,vCE下降,当vCE↓≈0时,三极管 处于深度饱和状态, vO≈0,为低电 平。
注:当VCE=VBE时,三极管为临界饱和导通;
集电极临界饱和导通电流 ICS≈VCC/RC 基极临界饱和导通电流 IBS=ICS/β=VCC/ (β RC)

负号表示输入电流流出门.
26
2.vI=VIH=3.6V时
VIH=3.6V IIH=?

什么是逻辑门电路逻辑门电路的注意事项

什么是逻辑门电路逻辑门电路的注意事项

什么是逻辑门电路逻辑门电路的注意事项实现基本和常用逻辑运算的电子电路叫逻辑门电路。

那么你对逻辑门电路了解多少呢?以下是由店铺整理关于什么是逻辑门电路的内容,希望大家喜欢!逻辑门电路的简介定义最基本的逻辑关系是与、或、非,最基本的逻辑门是与门、或门和非门。

实现“与”运算的叫与门,实现“或”运算的叫或门,实现“非”运算的叫非门,也叫做反相器,等等。

逻辑门是在集成电路(也称:集成电路)上的基本组件。

组成逻辑门可以用电阻、电容、二极管、三极管等分立原件构成,成为分立元件门。

也可以将门电路的所有器件及连接导线制作在同一块半导体基片上,构成集成逻辑门电路。

简单的逻辑门可由晶体管组成。

这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。

作用高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。

常见的逻辑门包括“与”门,“或”门,“非”门,“异或”门(也称:互斥或)等等。

逻辑门可以组合使用实现更为复杂的逻辑运算。

类别逻辑门电路是数字电路中最基本的逻辑元件。

所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。

门电路的输入和输出之间存在一定的逻辑关系(因果关系),所以门电路又称为逻辑门电路。

基本逻辑关系为“与”、“或”、“非”三种。

逻辑门电路按其内部有源器件的不同可以分为三大类。

第一类为双极型晶体管逻辑门电路,包括TTL、ECL电路和I2L电路等几种类型;第二类为单极型MOS逻辑门电路,包括NMOS、PMOS、LDMOS、VDMOS、VVMOS、IGT等几种类型;第三类则是二者的组合BICMOS门电路。

常用的是CMOS逻辑门电路。

1、TTL全称Transistor-Transistor Logic,即BJT-BJT逻辑门电路,是数字电子技术中常用的一种逻辑门电路,应用较早,技术已比较成熟。

TTL主要有BJT(Bipolar Junction Transistor 即双极结型晶体管,晶体三极管)和电阻构成,具有速度快的特点。

实验一 基本逻辑关系与基本门电路

实验一  基本逻辑关系与基本门电路

实验一基本逻辑关系与基本门电路一、实验目的(1)掌握TTL与非门、异或门、或门等输入与输出之间的逻辑关系。

(2)熟悉TTL中、小规模集成电路的外型、管脚和使用方法。

(3)掌握数字电路实验系统仪器的使用方法。

(4)掌握TTL门电路间的相互转换。

(5)掌握用数字表逻辑档检测TTL门电路好坏的方法。

二、实验器材(1)实验仪器:数字电路实验箱、稳压电源、万用表;(2)实验器件:74LS00、74LS04、74LS08、74LS32、74LS86、74LS55各一片。

三、实验原理1.基本逻辑关系与基本逻辑门在数字逻辑电路中,研究的主要问题是输入信号的状态和输出信号的状态之间的关系,也就是所谓的逻辑关系,基本逻辑关系有三种,即与、或、非。

几乎所有的电路功能都是这三种逻辑关系的组合。

实现这些基本逻辑关系的电路就是逻辑门,所以最基本的逻辑门是“与门”、“或门”、“非门”。

下面用三种控制指示灯开关电路来分别说明三种基本逻辑关系。

开关的闭合或断开为条件是否具备,灯的亮灭作为事件是否发生,开关和灯之间的因果关系,即为逻辑关系。

实现与逻辑关系的电路称为与门。

最简单的与门可以由二极管和电阻组成。

只有决定一件事情的全部条件都具备了,这件事情才会发生的逻辑关系称作逻辑与,或者称作逻辑乘。

为了便于理解它的含义,来看一个简单的例子。

如图1-1所示,图1-1为一照明电路,灯亮这件事,只有在两个开关A、B同时闭合时,灯Y才会亮,否则灯就不会亮。

如果把开关闭合作为条件,把灯亮作为结果,那么灯亮与开关之间是一种与逻辑关系。

图1-2为它的逻辑符号。

如果用“1”表示开关闭合,“0”表示开关断开;用“1”表示灯亮,“0”表示灯灭,则可以得到描述开关与灯亮之间与逻辑关系的图表,如表1-1所示,这种图表称作逻辑真值表,简称为真值表。

表1-1 与逻辑真值表A B Y0 0 0 1 1 0 1 1 0 0 01由表1-1可知,Y 与A 、B 之间的关系是:只有当A 和B 都是1时,Y 才为1;否则Y 为0。

第3章逻辑门电路2.

第3章逻辑门电路2.

A R3
图2.2.13 有源泄放TTL与非门
有源泄放回路在转换过程中提高开关速度的原因
是它的等效电阻是可变的。在输入由低电平全部变为 高电平的瞬间,有源泄放回路 AB 两端呈现高阻抗, 使V5迅速饱和,缩短了开启时间tON;在输入由高电平 变为低电平的瞬间,有源泄放回路 AB 两端呈现低阻 抗,使V5加快截止,缩短了关闭时间tOFF(分析略)。 另外,有源泄放回路还能提高电路的抗干扰能力,
流不仅会使导通门的输出低电平抬高,而且还可能因功耗太
大而损坏两个门的输出管,这是不允许的。为了克服一般
TTL门不能直接相连的缺点,提出了OC门。
+UCC R4 V3 V4 R3 V5 +UCC R4 V3 V4 R3 F2 = 0 V5 IL F1 = 1
图2.2.17 两个TTL门输出端相连
+UCC R1 V1 V2 V5 R3 F R2 RL
铝—硅二极管),它的正向导通电压为0.4V~0.5V, 比一般硅管的正向导通电压 0.6V~0.7V低 0.2V。 这样,当三极管的 c结进入正偏后, SBD首先导 通, c 结的正偏电压被钳在 0.4V~0.5V ,使三极 管不会进入深饱和,而只能工作在微饱和状态, 从而大大提高了门电路的工作速度。当有源泄放
图 2.2.16
&
F1
F
&
F2
必须指出的是,并不是所有形式的与非门都能接成
“线与”电路。例如,一般的TTL与非门,由于采用了推拉 式输出电路,无论是输出高电平还是低电平,输出电阻都比 较低,只有几至几十 Ω。如果将两个输出端直接相连,当一 个门的输出为高电平,另一个门输出为低电平时,则会形成 一条自 +UCC 到地的低阻通路,会有一股很大的电流从截止 门的V4管灌入到导通门的V5管,如图2.2.17所示。这个大电

TTL与非门

TTL与非门

TTL与非门一、逻辑功能:多发射极晶体管T1为输入极,晶体管T2为反相极,晶体管T4、晶体管T5组成的推拉式电路为输出极。

由于该电路的输入和输出均为晶体管结构,所以称为三极管—三极管逻辑电路(Transistor-transistor Logic),简称TTL电路。

该电路与单个三极管反相器相比,其最大优点是持续速度快(由截止到饱和或由饱和到截止持续快,延迟时间大为缩小)。

该电路具有与非运算功能,即。

现对其逻辑功能分析如下:设v cc=5V,输入高电平1,v IH=3.4V,低电平0,v IL=0.2V,pN结开启电压v ON=0.7V。

(1)两个输入端中有一个为低电平如v IL=0.2V,A=0,则T1发射结导通,v B1= v IL+v ON=0.9,这与另一个输入端B的输入状态无关。

即无论B=0,1,或悬空都有v B1=0.9V。

因为v B1=0.9V,T2、T5就一定截止,T4则导通。

为什么?假设T2、T5导通,则T2的基极电流是由T1集电结注入的。

T2、T5导通时,T2的基极电位v B2=1.4V,T1的基极电位v B1 =v B2+0.7V=2.1V,这与v B1 =0.9V相矛盾。

所以,当A=0,v B1 =0.9V时,T2、T5一定截止。

因为T2截止,T4就可以通过R2获得基极电流而导通。

因为A=0(v IL=0.2V)时,T5截止,T4导通,所以输出端为高电平Y=1(v OH为v cc-v DI-v R4-v ces4 3.6V)。

对该电路的两个输入端A,B,无论为00,01,10还是A=0,B端悬空或A端悬空,B=0,这五种输入组合都有v B1 =0.9V,T5截止,T4导通,Y=1是共同的结果。

(2)当两个输入端均为高电平A=B= v IH=3.4V时,v B1 =2.1V,T2、T5导通,T4截止,Y=0,T1发射结处于反相偏置状态。

T1发射结不可能导通。

因为如果导通,v B1 =4.1V,而v B1达到2.1V时,T2、T5导通,v B1被钳在2.1V。

实验一-基本逻辑门电路实验

实验一-基本逻辑门电路实验

二 、 TTL、HC器件的电压传输特性
2.输出无负载时74LS00、74HC00电压传输特性测试数据
输入Vi(V)
0.0 0.2 … 1.2 1.4 … 4.8 5.0
74LS00
输出Vo
74HC00
二 、 TTL、HC和HCT器件的电压传输特性
3.输出无负载时74LS00、74HC00和 74HCT00电压传
互连规则与约束
TTL、CMOS器件的互连: 器件的互连总则
在电子产品的某些单板上,有时需要在某些逻辑电平的器件之间进行互连。 在不同逻辑电平器件之间进行互连时主要考虑以下几点: 1:电平关系,必须保证在各自的电平范围内工作,否则,不能满足正常逻辑 功能,严重时会烧毁芯片。 2:驱动能力,必须根据器件的特性参数仔细考虑,计算和试验,否则很可能 造成隐患,在电源波动,受到干扰时系统就会崩溃。 3:时延特性,在高速信号进行逻辑电平转换时,会带来较大的延时,设计时 一定要充分考虑其容限。 4:选用电平转换逻辑芯片时应慎重考虑,反复对比。通常逻辑电平转换芯片 为通用转换芯片,可靠性高,设计方便,简化了电路,但对于具体的设计电 路一定要考虑以上三种情况,合理选用。 对于数字电路来说,各种器件所需的输入电流、输出驱动电流不同,为了驱 动大电流器件、远距离传输、同时驱动多个器件,都需要审查电流驱动能力: 输出电流应大于负载所需输入电流;另一方面,TTL、CMOS、ECL等输入、输 出电平标准不一致,同时采用上述多种器件时应考虑电平之间的转换问题。
五、 不同逻辑电平接口转换及其应用
1.TTL与CMOS 2.CMOS与TTL 2.TTL与LVTTL 3.TTL与LVCMOS 4.LVTTL与TTL 5LVTTL与CMOS 5.LVCMOS与TTL 6.LVCMOS与CMOS 7.TTL/CMOS与ECL 8. LVTTL/LVCMOS与LVECL 9.其它

ttl门电路逻辑表达式

ttl门电路逻辑表达式

ttl门电路逻辑表达式摘要:1.TTL 门电路简介2.TTL 门电路逻辑表达式3.TTL 门电路的逻辑功能4.TTL 门电路的应用领域正文:1.TTL 门电路简介TTL(Transistor-Transistor Logic,晶体管- 晶体管逻辑)门电路是一种数字逻辑电路,它主要由晶体管构成,广泛应用于计算机科学和电子工程领域。

TTL 门电路具有速度快、噪声抑制能力强、功耗低等优点,是数字电路设计中的重要组成部分。

2.TTL 门电路逻辑表达式TTL 门电路有多种类型,常见的有与门、或门、非门、与非门、或非门、异或门等。

每种门电路都有相应的逻辑表达式:- 与门:Y = A & B- 或门:Y = A | B- 非门:Y = A- 与非门:Y = A & B- 或非门:Y = A | B- 异或门:Y = A ^ B其中,"&"表示与运算,"|"表示或运算,""表示非运算,"^"表示异或运算。

3.TTL 门电路的逻辑功能TTL 门电路根据逻辑表达式实现不同的逻辑功能,例如:- 与门:当输入A 和B 同时为1 时,输出Y 为1;否则,输出Y 为0。

- 或门:当输入A 和B 至少有一个为1 时,输出Y 为1;当输入A 和B 同时为0 时,输出Y 为0。

- 非门:将输入A 的逻辑值取反,即当A 为1 时,输出Y 为0;当A 为0 时,输出Y 为1。

- 与非门:当输入A 为1 且输入B 为0 时,输出Y 为1;当输入A 为0 或输入B 为1 时,输出Y 为0。

- 或非门:当输入A 为0 且输入B 为1 时,输出Y 为1;当输入A 为1 或输入B 为0 时,输出Y 为0。

- 异或门:当输入A 和B 的逻辑值相同时,输出Y 为0;当输入A 和B 的逻辑值不同时,输出Y 为1。

4.TTL 门电路的应用领域TTL 门电路广泛应用于计算机科学、通信技术、自动控制等领域。

TTL逻辑门电路

TTL逻辑门电路

900
V1
R2
50
V3 R5
V4
Y V5
3.5 k 250
V6 RC
VD1 VD2 VD3
500
逻辑符号
输入级
中间倒相级
输出级 EXIT
STTL系列与非门电路
(二) TTL 与非门的外特性及主要参数
1. 电压传输特性 截止区:与非门 u u /V /V 输出电压随输入电压变化的特性 O O 处于关门状态。 U U
输出端不允许直接接电源 VCC 或直接接地。 输出电流应小于产品手册上规定的最大值。
EXIT
2. 多余输入端的处理 与门和与非门的多余输入端接逻辑 1 或者与有用输入端并接。 接 VCC 通过 1 ~ 10 k 电阻接 VCC
与有用输入端并接
TTL 电路输入端悬空时相当于输入高电平, 做实验时与门和与非门等的多余输入端可悬空, 但使用中多余输入端一般不悬空,以防止干扰。
1. TTL 集成逻辑门的使用要点
(1)电源电压用 + 5 V, 74 系列应满足 5 V 5% 。 (2)输出端的连接 普通 TTL 门输出端不允许直接并联使用。 三态输出门的输出端可并联使用,但同一时刻只能有 一个门工作,其他门输出处于高阻状态。 集电极开路门输出端可并联使用,但公共输出端和 电源 VCC 之间应接负载电阻 RL。
[例] 下图中,已知 ROFF 800 ,RON 3 k,试对应 输入波形定性画出TTL与非门的输出波形。
A 3.6 V 0.3 V
逻辑0 (a)
逻辑1
O Ya t
(b)
解:图(a)中,RI = 300 < ROFF 800 相应输入端相当于输入低电平, O 也即相当于输入逻辑 0 。 Yb 不同因此 TTLY 系列, R R 不同。 ON、 OFF UOH 。 a 输出恒为高电平 图(b)中,RI = 5.1 k > RON 3 k 相应输入端相当于输入高电平, O 也即相当于输入逻辑 1 。 Yb A 1 A 因此,可画出波形如图所示。

实验一 逻辑门电路的基本参数及逻辑功能测试知识分享

实验一 逻辑门电路的基本参数及逻辑功能测试知识分享

实验一逻辑门电路的基本参数及逻辑功能测试一、实验目的1、了解TTL与非门各参数的意义。

2、掌握TTL与非门的主要参数的测试方法。

3、掌握基本逻辑门的功能及验证方法。

4、学习TTL基本门电路的实际应用。

5、了解CMOS基本门电路的功能。

6、掌握逻辑门多余输入端的处理方法。

二、实验仪器三、实验原理(一) 逻辑门电路的基本参数用万用表鉴别门电路质量的方法:利用门的逻辑功能判断,根据有关资料掌握电路组件管脚排列,尤其是电源的两个脚。

按资料规定的电源电压值接好(5V±10%)。

在对TTL与非门判断时,输入端全悬空,即全“1”,则输出端用万用表测应为0.4V以下,即逻辑“0”。

若将其中一输入端接地,输出端应在3.6V左右(逻辑“1”),此门为合格门。

按国家标准的数据手册所示电参数进行测试:现以手册中74LS20二-4输入与非门电参数规范为例,说明参数规范值和测试条件。

TTL与非门的主要参数空载导通电源电流ICCL (或对应的空载导通功耗PON)与非门处于不同的工作状态,电源提供的电流是不同的。

ICCL是指输入端全部悬空(相当于输入全1),与非门处于导通状态,输出端空载时,电源提供的电流。

将空载导通电源电流ICCL乘以电源电压就得到空载导通功耗PON ,即 PON= ICCL×VCC。

测试条件:输入端悬空,输出空载,VCC=5V。

通常对典型与非门要求PON<50mW,其典型值为三十几毫瓦。

2、空载截止电源电流ICCh (或对应的空载截止功耗POFF)ICCh是指输入端接低电平,输出端开路时电源提供的电流。

空载截止功耗POFF为空载截止电源电流ICCH 与电源电压之积,即 POFF= ICCh×VCC。

注意该片的另外一个门的输入也要接地。

测试条件: VCC =5V,Vin=0,空载。

对典型与非门要求POFF<25mW。

通常人们希望器件的功耗越小越好,速度越快越好,但往往速度高的门电路功耗也较大。

实验十七 TTL集成与非门

实验十七  TTL集成与非门

实验十七 TTL 集成与非门一、实验目的l .熟悉TTL 集成与非门的外形和管脚引线。

2.熟悉TTL 集成与非门的逻辑功能及其电压传输特性。

3.学习用集成与非门组合成其它逻辑门电路的方法。

二、实验原理简述门电路是组成逻辑电路的最基本单元,而TTL 集成电路是工业上常用的数字集成器件。

在TTL 系列产品中,除了与非门以外,常用的还有与门、或门、或非门等。

在这些基本的逻辑门电路中,与非门是组成这些门电路的最基本的环节,而其它各种类型的门电路都是在与非门的基础上派生而得的。

我们可以用与非门组合成各种逻辑功能的门电路,所以熟悉与非门的工作原理很有必要。

1、本实验中采用型号为74LS00和74LS10集成与非门元件,元件的引脚排列如图1-17-1所示,74LS00集成元件内含有四组独立的二输入端与非门,74LS10内含有三组独立的三输入端与非门,其公用电源端都为7.14脚、7脚接地,14脚接电源十5V 电压。

(a )74LS00二输人端四与非门 (b )74LS10三输人端三与非门图l -17-l 与非门管脚图描述与非门输入、输出关系的逻辑表达式是:B A F ⋅=、C B A F ⋅⋅= 。

在正逻辑的前提下(以后实验都采用正逻辑,不再说明)输入端只要一个为低电平,输出就为高电平。

在实际使用时,事先要对与非门进行简易测试。

将集成元件接上+5V 直流电源,按其真值表分别在其输入端加入高、低电平,用万用表分别测出输出端的电平值,根据测量数据判断与非门的好坏。

也可将逻辑电平加入输入端,用发光二极管(LED )显示输出端的状态来判断。

集成与非门的电压传输特性,指的是与非门输出电压0U 随输入电压I U 变化的关系曲线[])(0I U f U =,如图1-17-2(a )所示。

通过它可以得到与非门的一些重要参数。

测试传输特性最简单的方法是把直流电压通过电位器分压后加在与非门的输入端,如图1-17-2(b)所示。

用万用表逐点测出对应的输入、输出电压,然后绘制成曲线。

TTL与非门

TTL与非门

R2 T3
T2
无T3,T4 F
C
T5
R3
集电极悬空
符号

&
应用时输出端要接一上拉负载电阻RL
R1
+5V
UCC
3k
R2
A B
b1 c1 T1
T2
RL
C
F
T5
R3
1、OC门可以实现“线与”功能
UCC
&
F1
&
F2
RL F
输出级
UCC RL
T5 T5
&
T5
F3
F=F1F2F3
F=F1F2F3?
UCC RL
(二) 三态门
EE
R1 D
A
T1
B
E---控制端
+5V
R2
R4
T3
T2
T4
R5
F
T5 R3
01 EE
A B
截止
R1
D
R2
+5V
R4
T3
T1
T2 R5
T4
F
F AB
T5 R3
10 EE
A B
导通
R1 D
T1
R2
T3 T2
R5
截止 +5V
R4
高阻态
T4
F
T5 R3
截止
符号
功能表
A &F B
E 0 F AB
F1 F
F2
F3
F=0 任一导通
F=F1F2F3?
所以: F=F1F2F3!
UCC RL
F1 F
F2
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

0 0 1
1 1 0
0 1 0
1 1 1
这样,真值表最后一项得证,即输入全是“1”, 1 0 1 1
输出为 “0”。
110 1
111 0
由于输入
高电平,三 只三极管均 截止。
“1” A 3.4V “1” B 3.4V “1” C 3.4V
RT1e11“3②Ke'11在e”"b(1T1高cT1bL2电与TR3623平0非)ce0R7门022时程.5.7230VV输电bR33K入4路Te端的33bb54全工输eTTR作c54455 入1过00
0 1 1
1 0 0
1 0 1
1 1 1
T1的b1e1
导通,至使 T1深度饱和 VBE1=0.7V
+ A
0.2V
R1 3K
Te-11
+ e'1
VB1=0.9V b1
e"1 b2 T2
B 3.4V - + c1
C 3.4V
VCE10.1V
R3 360
平流,因,使为电源TT23向截饱止和T3,提T4V导供C通基2高。极电电11
电2.路1V的,工原理作如过右程
图所示。
b1
0.7V b5 e5 0.7V
由于输入 高电平,三
e1
c1
2.1V
0
0 0 1 1
1 1
只三极管均
截止。
R1 3K
“1” A 3.4V “1” B 3.4V “1” C 3.4V
T1 e1 e'1
R2
R5 100
e"b110c“②.1b7V210在TR3.”7623V(0T高Tce7L22电5与0 平bR3非3K4)门时T程e330bb输.电574V入路eTTc5端445的全工输作入过vo
入和输出关系是否符合“与非”逻辑。 表中的 0——低电平 0.2V
1——高电平 3.4V
010 1 01 11 100 1 10 11
110 1 111 0
R1 3K
R2
R5 100
750
+VCC (+5V)T1ຫໍສະໝຸດ 典型TTLT与3 非门电路
&
A
T2
的工作电T平4
B
vo
C
R3 360
R4 3K
T5
本继页续完
本继页续完
基本逻辑门电路
一、TTL与非门电路 2、TTL与非门的带负载能力
①拉电流工作情况
当拉电流太大时(即负荷 RL很小),在R4上的电压降 增 大 , 会 使 输 出 的 电 压 vo 下 降,使高电平降低。
结论:与非门输出的拉电流不能太大,即带拉电流负载不能太
大 当。与非门输出低电
当与非门输出高
0
0 0 1 1
1
T1的b1e1
输出特性曲线学习饱和 原理。
1
导通,至使
T1深度饱和 R1 3K
VBE1=0.7V
+ A
0.2V
B 3.4V
Te-11
+ e'1
C 3.4V
另外两只
VB1=0.9V R2
R5 100
b1 e"1
750
c1b2ITCR3①个16230 在“ce22T0T”TLbR331与K4饱T非e33和bb5门4 的输eTTc分5445入析一
TTL与非门的输入负载特性 TTL与非门部分参数的意义
集电极开路与非门及三态门的功能
使用说明:要学习哪部分内容,只 需把鼠标移到相应的目录上单击鼠标 左键即可,按空格键或鼠标左键将按 目录顺序学习。
T T L 逻 辑 门 学 习 主 九寨沟珍珠页滩瀑布
返回 结束
基本逻辑门电路
一、TTL与非门电路
TTL逻辑门是指输入端和输出端都用双极型三极管的集成
本继页续完
基本逻辑门电路
一、TTL单与击非返回门,电返回路学习主页,单 1、典击型继续T,T继L续与往非下学门习电。 路
此时的输出电 流是流入与非门 的输出端,所以
③TTL与非门输出级的特点
称为灌电流。
电流阻负当就载输是。出为T5低的电饱继续平和“电阻0”,时饱,返和回T4电截阻止非,常T小5 深,度这饱时和可,以与驱灌非此电动门负流较荷负的大载称输的。为出电
vo
三极-管截止
B C vo 00 1 01 1 10 1 1 11 00 1 0 11 10 1 11 0
+VCC (+5V)
&
本继页续完
基 本 逻 辑 门 电 路 A B C vo
000 1
一、TTL与非门电路
001 1
1、典型TTL与非门电路
010 1
①在TTL与非门输入一个0(低电平)时电路的工作 过程(设A=0即vA=0.2V,其余输入为高电平3.4V)。
T5深度饱和, +VCC 可通过较大的电 (+5V)流。
+VCC (+5V)
“0” “1”
A B
0.2V 3.4V
“1” C 3.4V
③TTTT45L与vvoo=3非灌.4V门电输“““流111”””出负CAB 333级载...444VVV的特点和
T4 T5
RL
vo vo=0.2V
RL “1”
“0”
和区,所以低电平
带①更拉大电的流负工载作。情况
状态不易受影响。
②灌电流工作情况
结论:灌电流负载接法可使电与当平非与时门非,承门T受4输截更出止大低,的输出电流。

VBE2 0.3VT2 截止
T5 截止
因 为 VB1 随 着 基 本 逻 辑 门 电 路
输入电平升高而
A 0
升VT所一B21②1以高=、T、2在3V,.均1典BTTV1当导钳时TT型L升通位,L与T与在至T,T1非非L门与e门T1输1N非电入P门路端bN1电全c1输路入“0b.117T”V1(bc高12 T电e2平2 )T3时
新疆·天山·巴音布鲁克大草 原


返回
学习要点
本 掌握典型TTL与非门工作过程

学 知道TTL与非门的带负载能力

要 掌握TTL与非门的电压传输特性

和 理解TTL与非门部分参数的意义

求 掌握OC门及三态门的功能
返回
TTL逻辑门电路学习主页
典型TTL与非门工作过程 TTL与非门的带负载能力 TTL与非门的电压传输特性
1 0 0
1 0 1
1 1 1
输出就为“1”。
110 1
T1的b1e1 导通,至使
T1深度饱和 R1 3K
VBE1=0.7V
+ A
0.2V
B 3.4V
Te-11
+ e'1

C 3.4V
VCE10.1V
111 0
+VCC
VB1=0.9V R2
R5 100
(+5V)
b1
e"1 b2 + c1
750
TR36230TTcLe约22与0.47.V1前非bR3V3K47门T项0e33.电7bb得V54 路证eTTc真5445 值表出v高voo=电3.平4V“,&1输本”继。页续完
“0”
本继页续完
基本逻辑门电路
一、TTL与非门电路
1、典型TTL与非门电路
③TTL与非门输出级的特点
当输出为高电平时,T5截止,T3、T4导通,构成射极跟随器,其 输出电阻很小,即与非门的输出电阻很小,带负载能力很强。
此时输出电
流是从与非门 输出端向外流 出,称为拉电
+VCC (+5V)
+VCC (+5V)
或“1”时),输出级的两只三极管的状态是不同的。
+VCC (+5V)
“0” “1”
A B
0.2V 3.4V
“1” C 3.4V
T4 vo
“1” “1”
A B
3.4V 3.4V
TTL与非T门断5 输v特o=“出13点”.4级V总两结“1只” C管3.4的V 通
+VCC (+5V)
T4 vo T5 vo=0.2V
T5 vo=0.2V
“0” 拉电 流负载
T4 vo
T5
RL
vo=3.4V “1”
本继页续完
T063与非门为基例②:灌本最电逻流工辑作情门况 电
大的灌电流=16mA,最
大一的、拉T电TL流与=5非mA门。电即路
路 因T5深度饱和,
可承受更大的集电 极电流而不退出饱
灌2电、流TT负L载与接非法门时的可带以负载能力
R1 3K
T1
A B C
R2
R5 100
750
1.典型TTL与T非3 门电路
电T2路组成
T4 vo
R3 360
R4 3K
T5
+VCC
(+5V)
&
本继页续完
基本逻辑门电路
一、TTL与非门电路 与非门真值表
A B C vo 000 1 001 1
1、典型TTL与非门电路
分析本电路工作过程,就是要分析本电路的输
和抗干扰,对逻辑功能不
起作用,分析逻辑关系时
可略去。
R1 3K
R2 750
R5 100
+VCC (+5V)
T1
1.典型TTL与非T3门电路
&
A B
电路T2 组成
T4 vo
C
R3 360
相关文档
最新文档