集成电路制造工艺与原理期末答卷
(完整版)集成电路工艺原理期末试题
电子科技大学成都学院二零一零至二零一一学年第二学期集成电路工艺原理课程考试题A卷(120分钟)一张A4纸开卷教师:邓小川一二三四五六七八九十总分评卷教师1、名词解释:(7分)答:Moore law:芯片上所集成的晶体管的数目,每隔18个月翻一番。
特征尺寸:集成电路中半导体器件能够加工的最小尺寸。
Fabless:IC 设计公司,只设计不生产。
SOI:绝缘体上硅。
RTA:快速热退火。
微电子:微型电子电路。
IDM:集成器件制造商。
Chipless:既不生产也不设计芯片,设计IP内核,授权给半导体公司使用。
LOCOS:局部氧化工艺。
STI:浅槽隔离工艺。
2、现在国际上批量生产IC所用的最小线宽大致是多少,是何家企业生产?请举出三个以上在这种工艺中所采用的新技术(与亚微米工艺相比)?(7分) 答:国际上批量生产IC所用的最小线宽是Intel公司的32nm。
在这种工艺中所采用的新技术有:铜互联;Low-K材料;金属栅;High-K材料;应变硅技术。
3、集成电路制造工艺中,主要有哪两种隔离工艺?目前的主流深亚微米隔离工艺是哪种器件隔离工艺,为什么?(7分)答:集成电路制造工艺中,主要有局部氧化工艺-LOCOS;浅槽隔离技术-STI两种隔离工艺。
主流深亚微米隔离工艺是:STI。
STI与LOCOS工艺相比,具有以下优点:更有效的器件隔离;显著减小器件表面积;超强的闩锁保护能力;对沟道无侵蚀;与CMP兼容。
4、在集成电路制造工艺中,轻掺杂漏(LDD)注入工艺是如何减少结和沟道区间的电场,从而防止热载流子的产生?(7分)答:如果没有LDD形成,在晶体管正常工作时会在结和沟道区之间形成高电场,电子在从源区向漏区移动的过程中,将受此电场加速成高能电子,它碰撞产生电子空穴对,热电子从电场获得能量,造成电性能上的问题,如被栅氧化层陷阱俘获,影响器件阈值电压控制。
LDD注入在沟道边缘的界面区域产生复杂的横向和纵向杂质剖面。
LDD降低的杂质浓度减小了结和沟道区间的电场,把结中的最大电场位置与沟道中的最大电流路径分离,从而防止热载流子产生。
集成电路技术集成电路工艺原理试卷(练习题库)(2023版)
集成电路技术集成电路工艺原理试卷(练习题库)1、用来做芯片的高纯硅被称为(),英文简称(),有时也被称为()。
2、单晶硅生长常用()和()两种生长方式,生长后的单晶硅被称为()。
3、晶圆的英文是(),其常用的材料是()和()。
4、晶圆制备的九个工艺步骤分别是()、整型、()、磨片倒角、刻蚀、()、清洗、检查和包装。
5、从半导体制造来讲,晶圆中用的最广的晶体平面的密勒符号是()、O 和()。
6、CZ直拉法生长单晶硅是把()变为()并且()的固体硅锭。
7、CZ直拉法的目的是()。
8、影响CZ直拉法的两个主要参数是O和()。
9、晶圆制备中的整型处理包括()、()和()。
10、制备半导体级硅的过程:1、();2、();3、O011、热氧化工艺的基本传输到芯片的不同部分。
77、多层金属化指用来连接硅片上高密度堆积器件的那些金属层。
78、阻挡层金属是淀积金属或金属塞,其作用是增加上下层材料的附着。
79、关键层是指那些线条宽度被刻蚀为器件特征尺寸的金属层。
80、传统互连金属线的材料是铝,即将取代它的金属材料是铜。
81、溅射是个化学过程,而非物理过程。
82、表面起伏的硅片进行平坦化处理,主要采用将低处填平的方法。
83、化学机械平坦化,简称CMP,它是一种表面全局平坦化技术。
84、平滑是一种平坦化类型,它只能使台阶角度圆滑和侧壁倾斜,但高度没有显著变化。
85、反刻是一种传统的平坦化技术,它能够实现全局平坦化。
86、电机电流终点检测不适合用作层间介质的化学机械平坦化。
87、在CMP为零的转换器。
133、CD是指硅片上的最小特征尺寸。
134、集成电路制造就是在硅片上执行一系列复杂的化学或者物理操作。
简而言之,这些操作可以分为四大基本类:薄膜135、人员持续不断地进出净化间,是净化间沾污的最大来源。
136、硅片制造厂可分为六个的区域,各个区域的照明都采用同一种光源以达到标准化。
137、世界上第一块集成电路是用硅半导体材料作为衬底制造的。
集成电路制造技术-原理与工艺 课后习题答案
16.以铝互连系统作为一种电路芯片的电连系统时,若分别采用真空 蒸镀和磁控溅射工艺淀积铝膜, 应分别从哪几个方面来提高其台阶覆 盖特性? 真空蒸镀: 通过衬底加热和衬底旋转能够改善真空蒸镀的台阶覆盖特 性。P214
磁控溅射:充分升高衬底温度,在衬底上加射频电压,采用强迫填充 技术,采用准直溅射技术。P224
8.硅芯片为避免芯片沾污,可否最后热氧化一层 SiO2 作为保护膜? 为什么?
答:不可以。Si的热氧化是高温工艺,硅器件芯片完成后再进行高温工艺会因金
属电极的氧化、杂质再分布等原因损害器件性能、甚至使其彻底 氧化需要消耗衬底硅,器件表面无硅位置生长不出氧化层。
效。另外,热
16. 在1050°C湿氧气氛生长1um厚氧化层,计算所需要时间。若抛物线型速率 系数与氧化气压成正比,分别计算计算5个、20个大气压下的氧化时间。 P81 [100] A 0.295 m , B 0.413 m [111] A 0.18 m , B 0.415 m
工艺 APCVD (常压 CVD) 反应简单 淀积速度快 低温 高纯度和均匀性, 一致的台阶覆盖能力,大 的硅片容量 优点 缺点 台阶覆盖能力差, 有颗粒沾污 低产出率 高温,低的淀积速率,需 要更多的维护,要求真空 系统支持 应用 低温二氧化硅 (掺杂或不掺杂).
LPCVD (低压 CVD) 等离子体辅助 CVD: 等离子体增强 CVD (PECVD) 高密度等离子体 CVD (HDPCVD)
高温二氧化硅 (掺杂或不掺 杂),氮化硅、多晶硅等
低温,快速淀积,好的台 阶覆盖能力,好的间隙填 充能力
要求 RF 系统,高成本, 压力远大于张力,化学物 质(如 H2)和颗粒沾污
高的深宽比间隙的填充,金 属上的 SiO2,ILD-1,ILD, 为了双镶嵌结构的铜籽晶 层,钝化( Si3N4).
(完整版)集成电路工艺原理期末试题
(完整版)集成电路⼯艺原理期末试题电⼦科技⼤学成都学院⼆零⼀零⾄⼆零⼀⼀学年第⼆学期集成电路⼯艺原理课程考试题A卷(120分钟)⼀张A4纸开卷教师:邓⼩川1、名词解释:(7分)答:Moore law:芯⽚上所集成的晶体管的数⽬,每隔18个⽉翻⼀番。
特征尺⼨:集成电路中半导体器件能够加⼯的最⼩尺⼨。
Fabless:IC 设计公司,只设计不⽣产。
SOI:绝缘体上硅。
RTA:快速热退⽕。
微电⼦:微型电⼦电路。
IDM:集成器件制造商。
Chipless:既不⽣产也不设计芯⽚,设计IP内核,授权给半导体公司使⽤。
LOCOS:局部氧化⼯艺。
STI:浅槽隔离⼯艺。
2、现在国际上批量⽣产IC所⽤的最⼩线宽⼤致是多少,是何家企业⽣产?请举出三个以上在这种⼯艺中所采⽤的新技术(与亚微⽶⼯艺相⽐)?(7分) 答:国际上批量⽣产IC所⽤的最⼩线宽是Intel公司的32nm。
在这种⼯艺中所采⽤的新技术有:铜互联;Low-K材料;⾦属栅;High-K材料;应变硅技术。
3、集成电路制造⼯艺中,主要有哪两种隔离⼯艺?⽬前的主流深亚微⽶隔离⼯艺是哪种器件隔离⼯艺,为什么?(7分)答:集成电路制造⼯艺中,主要有局部氧化⼯艺-LOCOS;浅槽隔离技术-STI两种隔离⼯艺。
主流深亚微⽶隔离⼯艺是:STI。
STI与LOCOS⼯艺相⽐,具有以下优点:更有效的器件隔离;显著减⼩器件表⾯积;超强的闩锁保护能⼒;对沟道⽆侵蚀;与CMP兼容。
4、在集成电路制造⼯艺中,轻掺杂漏(LDD)注⼊⼯艺是如何减少结和沟道区间的电场,从⽽防⽌热载流⼦的产⽣?(7分)答:如果没有LDD形成,在晶体管正常⼯作时会在结和沟道区之间形成⾼电场,电⼦在从源区向漏区移动的过程中,将受此电场加速成⾼能电⼦,它碰撞产⽣电⼦空⽳对,热电⼦从电场获得能量,造成电性能上的问题,如被栅氧化层陷阱俘获,影响器件阈值电压控制。
LDD注⼊在沟道边缘的界⾯区域产⽣复杂的横向和纵向杂质剖⾯。
LDD降低的杂质浓度减⼩了结和沟道区间的电场,把结中的最⼤电场位置与沟道中的最⼤电流路径分离,从⽽防⽌热载流⼦产⽣。
(完整版)集成电路工艺原理期末试题
Ti/TiN;Al/AlCu;TiN。
:接触层金属和阻挡层金属。
:导电层;
:阻挡层金属和抗反射涂层。
、 离子注入后为什么要退火,高温退火和快速热处理哪个更优越,为什么?
分)
离子注入会将原子撞击出晶格结构而损伤硅片晶格。如果注入的剂量很
这些间隙杂质只有经过高温退火过程才能被激活。退火能够加
∴ t2
+0.5tox=0.2×(2 +0.25);即 tox= 0.4659μm
2 h内湿氧水汽氧化所生成的SiO
厚度为0.4659μm。
总的硅片氧化生成的二氧化硅厚度t
= 0.0855 +0.4659 =0.5514μm
∴ 消耗的硅层厚度为t
=0.5514×0.45=0.2481μm
(a) ∵ t2
+ Atox=B(t + τ),又∵初始氧化层厚度为0;
∴ τ
= ( t2ox + Atox ) / B = 0 h
∵ t2
+Atox=B(t1 +τ1),又∵ t1=0.5 h;
∴ t2
+0.09tox=0.03×(0.5 +0);即 tox= 0.0855 μm
1.44的水溶液,光刻机使用的光源为波长193nm的准分子激光器,k
0.6,试求此镜头的数值孔径NA、焦深和光刻机的分辨率。(10分)
(1) 数值孔径: NA = (n)sinθ
≈(n)透镜半径/透镜的焦长≈6/10≈0.6
焦深: DOF = λ/2(NA)2 = 193/2*(0.6)2 =268 nm
20分)
、硅片热氧化生长遵从如下公式:t2
+Atox=B(t + τ),其中tox为硅片经过t时
集成电路制造技术-原理与工艺 课后习题答案
是在高真空溅射时,在衬底正上方插入一块高纵横比 孔的平板,称为准直器。溅射原子的平均自由程足够 长,则在准直器与衬底之间几乎不会发生碰撞。因 此, 。 。 。
高温二氧化硅 (掺杂或不掺 杂),氮化硅、多晶硅等
低温,快速淀积,好的台 阶覆盖能力,好的间隙填 充能力
要求 RF 系统,高成本, 压力远大于张力,化学物 质(如 H2)和颗粒沾污
高的深宽比间隙的填充,金 属上的 SiO2,ILD-1,ILD, 为了双镶嵌结构的铜籽晶 层,钝化( Si3N4).
5.等离子体是如何产生的?
PECVD 是如何利用等离子体的?
等离子增强化学气相淀积是采用等离子体技术把电能耦合到气体中, 激活并维持 化学反应进行薄膜的一种工艺方法。 衬底吸附等离子体内活泼的中性原子团与游 离基,在表面发生化学反应生成薄膜物质,并不断受到离子和电子轰击,容易迁 移、重排,使得淀积薄膜均匀性好,填充小尺寸结构能力强。
2
2
h
h
解:
氧化层生长厚度与生长时间之间的关系式为
xSiO2 2 AxSiO2 B(t )
已知 0 , A 0.18 m , B 0.415 m 所以
2
h
, xSiO2 1 m
t 2.84 h
抛物线型速率B T1=t/5, T2=t/20
第三单元
1.比较 APCVD、LPCVD 和 PECVD 三种方法的主要异同和主要优缺点?
答:通常情况下,气体处于中性状态,只有极少的分子受到高能宇宙射线的激发 而电离。在没有外加电场时,这些电离的带点粒子与气体分子一样,作杂乱无章 的热运动。当有外加电场时,气体中的自然产生的离子和电子做定向移动,运动 速度随着电压增加而加快,电流也就随着电压的增加而线性增大。当电压足够大 到一定时,出现辉光放电现象,气体突然发生击穿现象,使得气体具有一定导电 能力。此时的气体由正离子、电子、光子以及原子、原子团、分子及它们的激发 态所组成的混合气体, 宏观上呈现电中性。这种具有一定导电能力的混合气体就 是等离子体。
集成电路期末考试知识点答案
集成电路期末考试知识点答案-------------------------------------------1------------------------------------------------1、哪一年在哪儿发明了晶体管?发明人哪一年获得了诺贝尔奖?1947贝尔实验室肖克来波拉坦巴丁发明了晶体管1956获诺贝尔奖2、世界上第一片集成电路是哪一年在哪儿制造出来的?发明人哪一年为此获得诺贝尔奖?Jack kilby 德州仪器公司1958年发明2000获诺贝尔奖3、什么是晶圆?晶圆的材料是什么?晶圆是指硅半导体集成电路制作所用的硅晶片,材料是硅4、目前主流集成电路设计特征尺寸已经达到多少?预计2016 年能实现量产的特征尺寸是多少?主流0.18um 22nm5、晶圆的度量单位是什么?当前主流晶圆的尺寸是多少?英寸12英寸6、摩尔是哪个公司的创始人?什么是摩尔定律?英特尔芯片上晶体管数每隔18个月增加一倍7、什么是SoC?英文全拼是什么?片上系统 System On Chip8、说出Foundry、Fabless 和Chipless 的中文含义。
代工无生产线无芯片9、一套掩模一般只能生产多少个晶圆?1000个晶圆10、什么是有生产线集成电路设计?电路设计在工艺制造单位内部的设计部门进行11、什么是集成电路的一体化(IDM)实现模式?设计制造和封装都集中在半导体生产厂家内进行12、什么是集成电路的无生产线(Fabless)设计模式?只设计电路而没有生产线13、一个工艺设计文件(PDK)包含哪些内容?器件的SPICE参数、版图设计用的层次定义、设计规则和晶体管电阻电容等器件以及通孔焊盘等基本结构版图,与设计工具关联的设计规则检查、参数提取、版图电路图对照用的文件。
14、设计单位拿到PDK 文件后要做什么工作?利用CAD/EDA工具进行电路设计仿真等一系列操作最终生成以GDS-II格式保存的版图文件,然后发给代工单位。
《集成电路设计原理》试卷及答案
电科《集成电路原理》期末考试试卷一、填空题1.(1分) 年,第一次观测到了具有放大作用的晶体管。
2.(2分)摩尔定律是指 。
3.集成电路按工作原理来分可分为 、 、 。
4.(4分)光刻的工艺过程有底膜处理、涂胶、前烘、 、 、 、 和去胶。
5.(4分)MOSFET可以分为 、 、 、 四种基本类型。
6.(3分)影响MOSFET 阈值电压的因素有: 、 以及 。
7.(2分)在CMOS 反相器中,V in ,V out 分别作为PMOS 和NMOS 的 和 ; 作为PMOS 的源极和体端, 作为NMOS 的源极和体端。
8.(2分)CMOS 逻辑电路的功耗可以分为 和 。
9.(3分)下图的传输门阵列中5DD V V =,各管的阈值电压1T V V =,电路中各节点的初始电压为0,如果不考虑衬偏效应,则各输出节点的输出电压Y 1= V ,Y 2= V ,Y 3= V 。
DD 13210.(6分)写出下列电路输出信号的逻辑表达式:Y 1= ;Y 2= ;Y 3= 。
AB Y 1AB23二、画图题:(共12分)=+的电路图,要求使用的1.(6分)画出由静态CMOS电路实现逻辑关系Y ABD CDMOS管最少。
2.(6分)用动态电路级联实现逻辑功能Y ABC=,画出其相应的电路图。
三、简答题:(每小题5分,共20分)1.简单说明n阱CMOS的制作工艺流程,n阱的作用是什么?2.场区氧化的作用是什么,采用LOCOS工艺有什么缺点,更好的隔离方法是什么?3.简述静态CMOS 电路的优点。
4.简述动态电路的优点和存在的问题。
四、分析设计题:(共38分1.(12分)考虑标准0.13m μ CMOS 工艺下NMOS 管,宽长比为W/L=0.26/0.13m m μμ,栅氧厚度为2.6ox t nm =,室温下电子迁移率2220/n cm V s μ=,阈值电压T V =0.3V,计算 1.0GS V =V 、0.3DS V =V 和0.9V 时D I 的大小。
电子与通信技术:集成电路工艺原理考试试题(题库版)
电子与通信技术:集成电路工艺原理考试试题(题库版)1、判断题对于大马士革工艺,重点是在于金属的刻蚀而不是介质的刻蚀。
正确答案:错2、判断题虽然直至今日我们仍普遍采用扩散区一词,但是硅片制造中已不再用杂质扩散来制作p(江南博哥)n结,取而代之的是离子注入。
正确答案:对3、判断题人员持续不断地进出净化间,是净化间沾污的最大来源。
正确答案:对4、问答题倒装焊芯片凸点的分类、结构特点及制作方法?正确答案:蒸镀焊料凸点:蒸镀焊料凸点有两种方法,一种是C4技术,整体形成焊料凸点;电镀焊料凸点:电镀焊料是一个成熟的工艺。
先整体形成UBM层并用作电镀的导电层,然后再用光刻胶保护不需要电镀的地方。
电镀形成了厚的凸点。
印刷焊料凸点:焊膏印刷凸点是一种广泛应用的凸点形成方法。
印刷凸点是采用模板直接将焊膏印在要形成凸点的焊盘上,然后经过回流而形成凸点钉头焊料凸点:这是一种使用标准的球形导线键合技术在芯片上形成的凸点方法。
可用Au丝线或者Pb基的丝线。
化学凸点:化学镀凸点是一种利用强还原剂在化学镀液中将需要镀的金属离子还原成该金属原子沉积在镀层表面形成凸点的方法。
5、问答题简要说明IC制造的平坦化工艺的作用是什么?主要有哪些方式?并解释各种方式的详细内容。
正确答案:在多层布线立体结构中,把成膜后的凸凹不平之处进行抛光研磨,使其局部或全局平坦化。
A.关于ECMP(电化学机械研磨方法),其工作步骤如下:首先,用电能使Cu氧化,再用络合剂使之生成Cu的络合物,最终研磨掉Cu络合物。
从对加工面进行研磨加工的原理观察,除了Cu的氧化方法之外,ECMP和CMP是同样的,而且加工面获得的平坦度性能也是同等水平。
但是,ECMP的必要条件是底座盘应具备导电性。
B.关于电解研磨ECP方法,利用电镀的逆反应。
从电场集中之处开始进行刻蚀,可获得平滑的研磨加工表面;但是,它能刻蚀平坦的区域只限于突起部分。
C.关于化学蚀刻CE构成的平坦化技术,它是把Si的精细加工等领域里使用的各向异性刻蚀用湿式刻蚀法实现的。
集成电路制造技术-原理与工艺 课后习题答案
第一单元:3.比较硅单晶锭CZ,MCZ和FZ三种生长方法的优缺点。
答:CZ直拉法工艺成熟,可拉出大直径硅棒,是目前采用最多的硅棒生产方法。
但直拉法中会使用到坩埚,而坩埚的使用会带来污染。
同时在坩埚中,会有自然对流存在,导致生长条纹和氧的引入。
直拉法生长多是采用液相掺杂,受杂质分凝、杂质蒸发,以及坩埚污染影响大,因此,直拉法生长的单晶硅掺杂浓度的均匀性较差。
MCZ磁控直拉法,在CZ法单晶炉上加一强磁场,高传导熔体硅的流动因切割磁力线而产生洛仑兹力,这相当于增强了熔体的粘性,熔体对流受阻。
能生长无氧、均匀好的大直径单晶硅棒。
设备较直拉法设备复杂得多,造价也高得多,强磁场的存在使得生产成本也大幅提高。
FZ悬浮区熔法,多晶与单晶均由夹具夹着,由高频加热器产生一悬浮的溶区,多晶硅连续通过熔区熔融,在熔区与单晶接触的界面处生长单晶。
与直拉法相比,去掉了坩埚,没有坩埚的污染,因此能生长出无氧的,纯度更高的单晶硅棒。
6.硅气相外延工艺采用的衬底不是准确的晶向,通常偏离[100]或[111]等晶向一个小角度,为什么?答:在外延生长过程中,外延气体进入反应器,气体中的反应剂气相输运到衬底,在高温衬底上发生化学反应,生成的外延物质沿着衬底晶向规则地排列,生长出外延层。
气相外延是由外延气体的气相质量传递和表面外延两个过程完成的。
表面外延过程实质上包含了吸附、分解、迁移、解吸这几个环节,表面过程表明外延生长是横向进行的,是在衬底台阶的结点位置发生的。
因此,在将硅锭切片制备外延衬底时,一般硅片都应偏离主晶面一个小角度。
目的是为了得到原子层台阶和结点位置,以利于表面外延生长。
7. 外延层杂质的分布主要受哪几种因素影响?答:杂质掺杂效率不仅依赖于外延温度、生长速率、气流中掺杂剂的摩尔分数、反应室的几何形状等因素,还依赖于掺杂剂自身的特性。
另外,影响掺杂效率的因素还有衬底的取向和外延层结晶质量。
硅的气相外延工艺中,在外延过程中,衬底和外延层之间存在杂质交换现象,即会出现杂质的再分布现象,主要有自掺杂效应和互扩散效应两种现象引起。
集成电路制造工艺与原理期末答卷
1) 举例回答集成电路主要集成了哪些器件?【5分】•2) 最少给出两个集成电路选用硅半导体的理由。
【5分】•3) 在清洗过程中用到的进入冲洗池的纯净水的电阻(率)在出水口处为多大时说明硅片已经被洗净? 【5分】•4) 常见的半导体的沾污有哪些种类?【5分】•5) 说明正光刻胶和负光刻胶在曝光过程中的变化和区别。
【5分】•6) 为什么要进行曝光前和曝光后烘焙、怎样提高光刻分辨率?【10分】•7) 请详细回答,硅片在大气中会自然氧化,从洗净工艺的角度,这属于一种沾污,采用什么工艺即可洗净这种沾污而又不损坏硅?【10分】•8) 在刻蚀工艺中,由于电极附近鞘层领域的存在,电极附近只有正电荷存在,请用泊松方程解释,在一个周期内电极附近的电场方向总是指向电极。
【10分】•9) 在电极形成工艺中,用到金属Ti,请详尽说明金属Ti的特性,以及金属Ti在集成电路电极结构中的作用! 【15分】•10) 以CMOS的nMOS形成工艺为例来说明,在离子注入工艺中用了多道该工艺步骤,这些步骤有什么目的或起到什么作用。
【15分】•11) 等离子体是现代集成电路工艺中不可或缺的加工手段和材料,根据你的理解和掌握,请就等离子体在集成电路工艺中有哪些应用进行详细的阐述。
【15分】1) 举例回答集成电路主要集成了哪些器件? 【5分】答:集成电路主要集成了晶体管、二极管、电阻和电容。
2) 最少给出两个集成电路选用硅半导体的理由。
【5分】答:(1)硅存量丰富,是地球上第二丰富的元素,占到地壳成分的25%,经合理加工,能够提纯到半导体制造所需的足够高的纯度而消耗更低的成本。
(2)硅熔点高,可以承受更加高温的工艺,相当于放宽了工艺要求。
(3)硅表面会自然生成氧化硅,它是一种高质量、稳定的电绝缘材料,而且能充当优质的化学阻挡层以保护硅不受外部玷污。
生长稳定的薄层氧化硅材料的能力是制造高性能金属 - 氧化物半导体(MOS)器件的根本。
3) 在清洗过程中用到的进入冲洗池的纯净水的电阻(率)在出水口处为多大时说明硅片已经被洗净?在清洗过程中纯净水的电阻率为18MΩ时说明硅片已经被洗净。
集成电路制造技术-原理与技术试题库
集成电路制造技术-原理与技术试题库填空题(30分=1分*30)(只是答案)半导体级硅、 GSG 、电子级硅。
CZ法、区熔法、硅锭、wafer 、硅、锗、单晶生长、整型、切片、磨片倒角、刻蚀、(抛光)、清洗、检查和包装。
100 、110 和111 。
融化了的半导体级硅液体、有正确晶向的、被掺杂成p型或n型、实现均匀掺杂的同时并且复制仔晶的结构,得到合适的硅锭直径并且限制杂质引入到硅中、拉伸速率、晶体旋转速率。
去掉两端、径向研磨、硅片定位边和定位槽。
制备工业硅、生长硅单晶、提纯)。
卧式炉、立式炉、快速热处理炉。
干氧氧化、湿氧氧化、水汽氧化。
工艺腔、硅片传输系统、气体分配系统、尾气系统、温控系统。
局部氧化LOCOS、浅槽隔离STI。
掺杂阻挡、表面钝化、场氧化层和金属层间介质。
热生长、淀积、薄膜。
石英工艺腔、加热器、石英舟。
APCVD常压化学气相淀积、LPCVD低压化学气相淀积、PECVD等离子体增强化学气相淀积。
晶核形成、聚焦成束、汇聚成膜。
同质外延、异质外延。
膜应力、电短路、诱生电荷。
导电率、高黏附性、淀积、平坦化、可靠性、抗腐蚀性、应力等。
CMP设备、电机电流终点检测、光学终点检测。
平滑、部分平坦化、局部平坦化、全局平坦化。
磨料、压力。
使硅片表面和石英掩膜版对准并聚焦,包括图形);(通过对光刻胶曝光,把高分辨率的投影掩膜版上图形复制到硅片上);(在单位时间内生产出足够多的符合产品质量规格的硅片)。
化学作用、物理作用、化学作用与物理作用混合。
介质、金属。
在涂胶的硅片上正确地复制掩膜图形。
被刻蚀图形的侧壁形状、各向同性、各向异性。
气相、液相、固相扩散。
间隙式扩散机制、替代式扩散机制、激活杂质后。
一种物质在另一种物质中的运动、一种材料的浓度必须高于另一种材料的浓度)和(系统内必须有足够的能量使高浓度的材料进入或通过另一种材料。
热扩散、离子注入。
预淀积、推进、激活。
时间、温度。
扩散区、光刻区、刻蚀区、注入区、薄膜区、抛光区。
广工集成电路工艺原理复习题目与答案(全)
1、将硅单晶棒制成硅片的过程包括哪些工艺?答:滚圆,x射线定位,切片,倒角,研磨,清洗,化学腐蚀,热处理2、切片可决定晶片的哪四个参数/答:切片决定了硅片的四个重要参数:晶向、厚度、斜度、翘度和平行度。
3、硅单晶研磨清洗的重要性。
答:硅片清洗的重要性:硅片表面层原子因垂直切片方向的化学键被破坏成为悬挂键,形成表面附近的自由力场,极易吸附各种杂质,如颗粒、有机杂质、无机杂质、金属离子等,造成磨片后的硅片易发生变花发蓝发黑等现象,导致低击穿、管道击穿、光刻产生针孔,金属离子和原子易造成pn结软击穿,漏电流增加,严重影响器件性能与成品率4、硅片表面吸附杂质的存在状态有哪些?清洗顺序?答:被吸附杂质的存在状态:分子型、离子型、原子型清洗顺序:去分子-去离子-去原子-去离子水冲洗-烘干、甩干5、硅片研磨及清洗后为什么要进行化学腐蚀,腐蚀的方法有哪些?答:工序目的:去除表面因加工应力而形成的损伤层及污染腐蚀方式:喷淋及浸泡6、什么是CMP工艺?有哪些控制参数?化学机械抛光过程是以化学反应为主的机械抛光过程1.抛光时间:影响磨掉材料的数量、平整性2.磨头压力(向下压力):影响抛光速率、平坦化和非均匀性3.转盘速率;影响抛光速率、非均匀性4.磨头速度:影响非均匀性5.磨料化学成分;材料选择比(同时磨掉几种材料)、抛光速率6.磨料流速:影响抛光垫上的磨料数量和设备的润滑性能7.抛光垫修整:影响抛光速率、非均匀性、CMP工艺的稳定性8.硅片/磨料温度:影响抛光速率9.硅片背压:影响非均匀性(中央变慢)、碎片7、SiO2按结构特点分为哪些类型?热氧化生长的SiO2属于哪一类?答:二氧化硅按结构特点可将其分为结晶形跟非结晶形,热氧化生长的SiO2为非结晶态。
8、何谓桥键氧,非桥键氧?它们对SiO2密度有何影响?答:连接两个Si—O四面体的氧原子称桥联氧原子,只与一个四面体连接的氧原子称非桥联氧原子。
桥联的氧原子数目越多,网络结合越紧密,反之则越疏松9、二氧化硅的主要作用有哪些?1.在MOS电路中作为MOS器件的绝缘栅介质,器件的组成部分2.扩散时的掩蔽层,离子注入的阻挡层3.作为集成电路的隔离介质材料4.作为电容器的绝缘介质材料(二氧化硅击穿电压高,温度系数小)5.作为多层金属互连层之间的介质材料6.作为对器件和电路进行钝化的钝化层材料7.二氧化硅膜用于其他半导体器件:光探测器、光电池表面防反射层10、SiO2中杂质有哪些类型?作用有何不同?网络形成者:能代替Si-O四面体中心的Si、并能与氧形成网络的杂质。
集成电路工艺原理(考试题目与答案_广工版)
集成电路工艺原理(考试题目与答案_广工版)1、将硅单晶棒制成硅片的过程包括哪些工艺?答:包括:切断、滚磨、定晶向、切片、倒角、研磨、腐蚀、抛光、清洗、检验。
2、切片可决定晶片的哪四个参数/答:切片决定了硅片的四个重要参数:晶向、厚度、斜度、翘度和平行度。
3、硅单晶研磨清洗的重要性。
答:硅片清洗的重要性:硅片表面层原子因垂直切片方向的化学键被破坏成为悬挂键,形成表面附近的自由力场,极易吸附各种杂质,如颗粒、有机杂质、无机杂质、金属离子等,造成磨片后的硅片易发生变花发蓝发黑等现象,导致低击穿、管道击穿、光刻产生针孔,金属离子和原子易造成pn结软击穿,漏电流增加,严重影响器件性能与成品率45、什么是低K材料?答:低K材料:介电常数比SiO2低的介质材料46、与Al 布线相比,Cu 布线有何优点?答:铜作为互连材料,其抗电迁移性能比铝好,电阻率低,可以减小引线的宽度和厚度,从而减小分布电容。
4、硅片表面吸附杂质的存在状态有哪些?清洗顺序?答:被吸附杂质的存在状态:分子型、离子型、原子型清洗顺序:去分子-去离子-去原子-去离子水冲洗-烘干、甩干5、硅片研磨及清洗后为什么要进行化学腐蚀,腐蚀的方法有哪些?答:工序目的:去除表面因加工应力而形成的损伤层及污染腐蚀方式:喷淋及浸泡6、CMP(CMP-chemical mechanical polishing)包括哪些过程?答:包括:边缘抛光:分散应力,减少微裂纹,降低位错排与滑移线,降低因碰撞而产生碎片的机会。
表面抛光:粗抛光,细抛光,精抛光7、SiO2按结构特点分为哪些类型?热氧化生长的SiO2属于哪一类?答:二氧化硅按结构特点可将其分为结晶形跟非结晶形,热氧化生长的SiO2为非结晶态。
8、何谓掺杂?答:在一种材料(基质)中,掺入少量其他元素或化合物,以使材料(基质)产生特定的电学、磁学和光学性能,从而具有实际应用价值或特定用途的过程称为掺杂。
9、何谓桥键氧,非桥键氧?它们对SiO2密度有何影响?答:连接两个Si—O四面体的氧原子称桥联氧原子,只与一个四面体连接的氧原子称非桥联氧原子。
集成电路期末试题及答案
集成电路期末试题及答案Michael Chen2022年1月10日第一部分:选择题1. 集成电路是指()A. 多个电路板连接在一起B. 多个电子元件连接在一起C. 多个电气设备连接在一起D. 多个电子器件集成在一起答案:D2. 集成电路的分类依据是()A. 外部尺寸B. 工作原理C. 制造工艺D. 功耗大小答案:C3. 集成电路的封装形式包括()A. DIPB. SIPC. QFPD. 以上都是E. 以上都不是答案:D4. CMOS是指()A. 生物科学中的一种病毒B. 一种通信协议C. 一种数字电路设计技术D. 一种模拟电路设计技术答案:C5. 集成电路的发展趋势是()A. 更小封装B. 更低功耗C. 更高速度D. 以上都是答案:D第二部分:填空题1. 集成电路的最早应用是在(电子计算机)中。
2. 集成电路制造工艺的重要步骤包括薄膜沉积、光刻和(蚀刻)。
3. 集成电路的数字功耗由(开关功耗)和(短路功耗)组成。
4. 集成电路的封装形式除了DIP、SIP、QFP外,还有(BGA)。
5. 集成电路的发展史上的一个重要里程碑是第一个微处理器(Intel 4004)的发布。
第三部分:简答题1. 请简要解释集成电路的概念,并举例说明。
答:集成电路是将多个电子器件(如晶体管、电容器等)集成在一个芯片上的电路。
通过微影工艺在芯片上形成电路连接,实现各种电路功能。
例如,常见的操作放大器、时钟芯片、存储器等都是利用集成电路技术制造的。
2. 请介绍集成电路制造工艺中的薄膜沉积步骤。
答:薄膜沉积是集成电路制造工艺中的重要步骤之一。
它通过在芯片表面上沉积一层薄膜,为后续工艺提供基础。
常用的薄膜沉积工艺包括物理气相沉积(PVD)和化学气相沉积(CVD)。
PVD是通过物理方法将金属或其它物质蒸发或溅射到芯片表面形成薄膜;CVD则是通过化学反应使气相中的化合物在芯片表面沉积。
薄膜沉积可以实现金属导线、绝缘层等结构的形成,为后续的光刻、蚀刻工艺提供基础。
集成电路制造技术-原理与工艺 课后习题答案
第一单元:3.比较硅单晶锭CZ,MCZ和FZ三种生长方法的优缺点。
答:CZ直拉法工艺成熟,可拉出大直径硅棒,是目前采用最多的硅棒生产方法。
但直拉法中会使用到坩埚,而坩埚的使用会带来污染。
同时在坩埚中,会有自然对流存在,导致生长条纹和氧的引入。
直拉法生长多是采用液相掺杂,受杂质分凝、杂质蒸发,以及坩埚污染影响大,因此,直拉法生长的单晶硅掺杂浓度的均匀性较差。
MCZ磁控直拉法,在CZ法单晶炉上加一强磁场,高传导熔体硅的流动因切割磁力线而产生洛仑兹力,这相当于增强了熔体的粘性,熔体对流受阻。
能生长无氧、均匀好的大直径单晶硅棒。
设备较直拉法设备复杂得多,造价也高得多,强磁场的存在使得生产成本也大幅提高。
FZ悬浮区熔法,多晶与单晶均由夹具夹着,由高频加热器产生一悬浮的溶区,多晶硅连续通过熔区熔融,在熔区与单晶接触的界面处生长单晶。
与直拉法相比,去掉了坩埚,没有坩埚的污染,因此能生长出无氧的,纯度更高的单晶硅棒。
6.硅气相外延工艺采用的衬底不是准确的晶向,通常偏离[100]或[111]等晶向一个小角度,为什么?答:在外延生长过程中,外延气体进入反应器,气体中的反应剂气相输运到衬底,在高温衬底上发生化学反应,生成的外延物质沿着衬底晶向规则地排列,生长出外延层。
气相外延是由外延气体的气相质量传递和表面外延两个过程完成的。
表面外延过程实质上包含了吸附、分解、迁移、解吸这几个环节,表面过程表明外延生长是横向进行的,是在衬底台阶的结点位置发生的。
因此,在将硅锭切片制备外延衬底时,一般硅片都应偏离主晶面一个小角度。
目的是为了得到原子层台阶和结点位置,以利于表面外延生长。
7. 外延层杂质的分布主要受哪几种因素影响?答:杂质掺杂效率不仅依赖于外延温度、生长速率、气流中掺杂剂的摩尔分数、反应室的几何形状等因素,还依赖于掺杂剂自身的特性。
另外,影响掺杂效率的因素还有衬底的取向和外延层结晶质量。
硅的气相外延工艺中,在外延过程中,衬底和外延层之间存在杂质交换现象,即会出现杂质的再分布现象,主要有自掺杂效应和互扩散效应两种现象引起。
(完整版)集成电路工艺原理期末试题
电子科技大学成都学院二零一零至二零一一学年第二学期集成电路工艺原理课程考试题A卷(120分钟)一张A4纸开卷教师:邓小川1、名词解释:(7分)答:Moore law:芯片上所集成的晶体管的数目,每隔18个月翻一番。
特征尺寸:集成电路中半导体器件能够加工的最小尺寸。
Fabless:IC 设计公司,只设计不生产。
SOI:绝缘体上硅。
RTA:快速热退火。
微电子:微型电子电路。
IDM:集成器件制造商。
Chipless:既不生产也不设计芯片,设计IP内核,授权给半导体公司使用。
LOCOS:局部氧化工艺。
STI:浅槽隔离工艺。
2、现在国际上批量生产IC所用的最小线宽大致是多少,是何家企业生产?请举出三个以上在这种工艺中所采用的新技术(与亚微米工艺相比)?(7分) 答:国际上批量生产IC所用的最小线宽是Intel公司的32nm。
在这种工艺中所采用的新技术有:铜互联;Low-K材料;金属栅;High-K材料;应变硅技术。
3、集成电路制造工艺中,主要有哪两种隔离工艺?目前的主流深亚微米隔离工艺是哪种器件隔离工艺,为什么?(7分)答:集成电路制造工艺中,主要有局部氧化工艺-LOCOS;浅槽隔离技术-STI两种隔离工艺。
主流深亚微米隔离工艺是:STI。
STI与LOCOS工艺相比,具有以下优点:更有效的器件隔离;显著减小器件表面积;超强的闩锁保护能力;对沟道无侵蚀;与CMP兼容。
4、在集成电路制造工艺中,轻掺杂漏(LDD)注入工艺是如何减少结和沟道区间的电场,从而防止热载流子的产生?(7分)答:如果没有LDD形成,在晶体管正常工作时会在结和沟道区之间形成高电场,电子在从源区向漏区移动的过程中,将受此电场加速成高能电子,它碰撞产生电子空穴对,热电子从电场获得能量,造成电性能上的问题,如被栅氧化层陷阱俘获,影响器件阈值电压控制。
LDD注入在沟道边缘的界面区域产生复杂的横向和纵向杂质剖面。
LDD降低的杂质浓度减小了结和沟道区间的电场,把结中的最大电场位置与沟道中的最大电流路径分离,从而防止热载流子产生。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
深圳大学期末考试特殊考试方式电子科学与技术学院微电子科学与工程专业集成电路工艺原理期末成绩考核报告姓名:学号:深圳大学考试答题纸(以论文、报告等形式考核专用)二○一五~二○一六学年度第一学期课程编号01 课程名称集成电路工艺原理主讲教师杨靖评分学号姓名专业年级本报告(作业)必须是完全独立完成,没有抄袭或节选选本课程其他同学的作业,如果确认是抄袭(抄袭和被抄袭)都要承担最终成绩为F的结果。
完成时间:2016,1,8,17:00之前请详细解答以下每道问题!(回答时请每道题之间留有空隙、题之间清晰分开、每题标明题号;字迹工整、最好打印;图可以手画,但是,必须用规、具,线条清晰规范;坚决杜绝!卷面脏、乱、草)•1) 举例回答集成电路主要集成了哪些器件?【5分】•2) 最少给出两个集成电路选用硅半导体的理由。
【5分】•3) 在清洗过程中用到的进入冲洗池的纯净水的电阻(率)在出水口处为多大时说明硅片已经被洗净? 【5分】•4) 常见的半导体的沾污有哪些种类?【5分】•5) 说明正光刻胶和负光刻胶在曝光过程中的变化和区别。
【5分】•6) 为什么要进行曝光前和曝光后烘焙、怎样提高光刻分辨率?【10分】•7) 请详细回答,硅片在大气中会自然氧化,从洗净工艺的角度,这属于一种沾污,采用什么工艺即可洗净这种沾污而又不损坏硅?【10分】•8) 在刻蚀工艺中,由于电极附近鞘层领域的存在,电极附近只有正电荷存在,请用泊松方程解释,在一个周期内电极附近的电场方向总是指向电极。
【10分】•9) 在电极形成工艺中,用到金属Ti,请详尽说明金属Ti的特性,以及金属Ti在集成电路电极结构中的作用! 【15分】•10) 以CMOS的nMOS形成工艺为例来说明,在离子注入工艺中用了多道该工艺步骤,这些步骤有什么目的或起到什么作用。
【15分】•11) 等离子体是现代集成电路工艺中不可或缺的加工手段和材料,根据你的理解和掌握,请就等离子体在集成电路工艺中有哪些应用进行详细的阐述。
【15分】1) 举例回答集成电路主要集成了哪些器件? 【5分】答:集成电路主要集成了晶体管、二极管、电阻和电容。
2) 最少给出两个集成电路选用硅半导体的理由。
【5分】答:(1)硅存量丰富,是地球上第二丰富的元素,占到地壳成分的25%,经合理加工,能够提纯到半导体制造所需的足够高的纯度而消耗更低的成本。
(2)硅熔点高,可以承受更加高温的工艺,相当于放宽了工艺要求。
(3)硅表面会自然生成氧化硅,它是一种高质量、稳定的电绝缘材料,而且能充当优质的化学阻挡层以保护硅不受外部玷污。
生长稳定的薄层氧化硅材料的能力是制造高性能金属 - 氧化物半导体(MOS)器件的根本。
3) 在清洗过程中用到的进入冲洗池的纯净水的电阻(率)在出水口处为多大时说明硅片已经被洗净? 【5分】答:在清洗过程中纯净水的电阻率为18MΩ时说明硅片已经被洗净。
4) 常见的半导体的沾污有哪些种类?【5分】答::(1)颗粒(2)金属杂质(3)有机物沾污(4)自然氧化层(5)静电释放5) 说明正光刻胶和负光刻胶在曝光过程中的变化和区别。
【5分】答:正光刻胶:曝光区域变得更易溶解,一种正相掩膜版图形出现在光刻胶上。
在曝光过程中正性光刻胶分解,曝光区域易在显影液中被洗去。
负光刻胶:曝光区域交联硬化,这使曝光的光刻胶难溶于显影液溶剂中,光刻胶没有在显影液中除去。
一种负相的掩模图形形成在光刻胶上。
区别:负光刻胶在硅片上形成的图形与掩膜板上的图形相反,正光刻胶在硅片上形成的图形与掩膜板上的图形相同。
6) 为什么要进行曝光前和曝光后烘焙、怎样提高光刻分辨率? 【10分】答:进行曝光前烘焙能解决(1)光刻胶薄膜发黏并易受颗粒沾污的问题,解决(2)光刻胶薄膜来自于旋转涂胶的内在应力而导致的粘附性的问题,还能(3)区分曝光和未曝光的光刻胶的溶解差异,最后还有一点就是能够(4)防止光刻胶散发的气体沾污光学系统的透镜。
进行曝光后的烘焙是为了促进关键光刻胶的化学反应,对CA DUV光刻胶进行后烘是必须的。
对于基于DNQ化学成分的常规Ⅰ线胶,进行后烘的目的是提高光刻胶的粘附性并减少驻波。
提高光刻分辨率的方法:增大成像系统数值孔径(NA) ,缩短曝光波长(λ)以及,降低光学系统工艺因子k的参数。
7) 请详细回答,硅片在大气中会自然氧化,从洗净工艺的角度,这属于一种沾污,采用什么工艺即可洗净这种沾污而又不损坏硅?【10分】答:硅片在大气中自然氧化而生成的沾污叫自然氧化层,自然氧化层需要通过使用含HF酸的混合液的清洗步骤去除。
许多清洗方法都是在最后一步时把硅片表面暴露于氢氟酸(HF),以去除硅片表面的自然氧化层。
硅片表面无自然氧化层,是生长高纯外延薄膜和MOS电路栅极超薄氧化物(50埃或更薄)的关键。
HF浸泡之后,硅片表面完全被氢原子终止,在空气中具有很高的稳定性,避免了再氧化。
氢原子终止的硅表面保持着与体硅晶体相同的状态。
此外,干洗等离子体技术也作为工艺设备中的集成预处理步骤去处自然氧化层。
8) 在刻蚀工艺中,由于电极附近鞘层领域的存在,电极附近只有正电荷存在,请用泊松方程解释,在一个周期内电极附近的电场方向总是指向电极。
【10分】答:由图(a)的A区域可知,A区域内电子跟正电荷都在增加,但单子的增长速度更快,所以对外显负电,所以ρv<0,由式子①②可得电场E<0由图(a)的B区域可知,B内电子跟正电荷数量相同,对外不显电,即ρv=0,式子①②可得E=0由图(a)的C区域可知,C内电子跟正电荷都在减少,但电子减得快,所以对外显正电,即ρv>0,由式子①②可得E>0所以一个周期内电极附近的电场方向总是指向电极。
9) 在电极形成工艺中,用到金属Ti,请详尽说明金属Ti的特性,以及金属Ti在集成电路电极结构中的作用! 【15分】答:钛的特性:纯钛是银白色的金属,在金属分类中被划归为稀有轻金属。
钛在元素周期表中属ⅣB族元素,原子序数为22,原子量为47.9,原子半径为0.145nm。
钛的熔点为1660±10℃,其有两种同素异构体,相变点为890~ 920℃,在转变温度以下为密排六方的α-Ti,在转变温度以上直到熔点之间为体心立方的β-Ti。
钛在化学、物理和机械性能方面有其自己的特点。
与其他金属相比,钛的密度小、比强度高,弹性模量低(常温时为103.4GPa), 屈强比高,导热系数小(为0.1507J),热膨胀系数低,无磁性、无毒,耐高、低温,耐腐蚀、与氧的亲和力极强。
金属钛在电路电极结构中的作用:钛金属在CMOS制作过程的接触形成工艺中可以使硅和随后淀积的导电材料更加紧密地结合起来。
钛的电阻很低,同时能够与硅发生充分反应。
当温度大于700C时,钛跟硅发生反应生成钛的硅化物。
钛和二氧化硅不发生反应,因此这两种物质不会发生化学的键合或者物理聚合。
因此钛能够轻易的从二氧化硅表面除去,而不需要额外掩膜。
钛的硅化物在所有有源硅的表面保留了下来。
(1)金属钛淀积:一薄阻挡层金属钛衬垫于局部互连沟道的底部和侧壁上。
这一层钛充当了钨与二氧化硅间的粘合剂。
(2)氮化钛淀积:氮化钛立即淀积于钛金属层的表面充当金属钨的扩散阻挡层。
(3)金属淀积钛阻挡层:在薄膜区利用物理气相淀积设备在整个硅片表面淀积一薄层钛。
钛衬垫于通孔的底部及侧壁上。
钛充当了将钨限制在通孔中的粘合剂。
(4)溶性阳极和不溶性阳极:可溶性阳极在电解过程中起补充金属离子和导电的作用,不溶阳极只起导电作用。
最早的不溶性阳极是石墨和铅系阳极上世纪70年代钛阳极作为新技术开始应用在电解和电镀行业。
目前不溶性阳极可分为两大类:析氯阳极和析氧阳极。
析氯阳极主要用于氯化物电解液体系,电镀过程中阳极有氯气释放出来,因此称为析氯阳极;析氧阳极主要用于硫酸盐、硝酸盐、氢氰酸盐等电解液体系,电镀过程中阳极有氧气释放出来,因此称为析氧阳极。
铅合金阳极析氧阳极,钛阳极根据其表面催化涂层不同分别具有析氧、析氯功能或二者功效兼有。
(5)氯碱工业用钛阳极:与石墨电极相比,隔膜法生产烧碱,石墨阳极的工作电压为8A/DM2涂层阳极可成倍增加,达17A/DM2。
这样在同样的电解环境下产品可成倍提高,而且所生产品的质量高,氯气纯度高。
(6)电镀用钛阳极:电镀用不溶性阳极是在钛基体(网状、板状、带状、管状等)上涂覆具有高电化学催化性能的贵金属氧化物涂层,涂层中含有高稳定性的阀金属氧化物。
新型不溶性钛阳极具有高电化学催化能,析氧过电位比铅合金不溶性阳极低约0.5 V,节能显著,稳定性高,不污染镀液,重量轻,易于更换。
新型不溶性钛阳极的析氧过电位也比镀铂不溶性阳极低,但是寿命却提高1倍以上。
广泛用于各种电镀中作为阳极或者辅助阳极使用,可以替代常规的铅基合金阳极,在相同的条件下,可以降低槽电压,节约电能消耗;不溶性钛阳极在电镀过程中具有良好的稳定性(化学、电化学),使用寿命长。
此阳极广泛用于镀镍镀金、镀铬、镀锌、镀铜等电镀有色金属行业.10) 以CMOS的nMOS形成工艺为例来说明,在离子注入工艺中用了多道该工艺步骤,这些步骤有什么目的或起到什么作用。
【15分】答:1.外延生长:外延层目的是进行轻的P型掺杂(硼)掺杂。
硅片在到达扩散区之前已经有了一个薄的外延层,外延层与衬底有完全相同的晶格结构,只是纯度更高,晶格缺陷更少。
2.原氧化生长:这一氧化层的主要作用是①保护表面的外延层免受沾污②阻止了在注入过程中对硅片的过度损伤③作为氧化物屏蔽层,有助于控制注入过程中杂质的注入深度3.第一层掩膜,n阱注入:在预处理的硅片的上表面涂胶、甩胶、烘焙;后将经过涂胶处理的的硅片每次一片地送入对准与曝光系统,光刻机将特定掩膜的图形直接刻印在涂胶的硅片上;曝光后硅片回到涂胶/显影机中进行显影;显影后再次烘焙,并在转入离子注入区前进行检测。
4.n阱注入(高能):刻印后的硅片来到离子注入区。
光刻胶图形覆盖了硅片上的特定区域,将其保护起来免于离子注入。
未被光刻胶覆盖的区域允许高能杂质阳离子穿透外延层的上表面(结深约为1μm)。
这一步掺入的杂质为磷。
离子注入机是注入区的主要设备,其主要目的是离化杂质原子,使其加速获得高能(约为200KeV),选出最恰当的元素注入,并聚焦离子成为极窄的一束,最后扫描使硅片不受光刻保护的区域得到均匀掺杂。
5.退火:在这里硅片经过清洗处理后被放入退火炉。
退火的作用是①裸露在硅片表面生长了一层新的阻挡氧化层②高温使得杂质向硅中移动(扩散)③注入引入的损伤得到修复④杂质原子与硅原子间的共价键被激活,使得杂质原子成为晶格结构中的一部分(电学激活)。
6.第五层掩膜,n-LDD注入:这一步掩膜步骤的目的是刻印硅片,以得到可以使n型晶体管被注入的光刻胶图形。
其他所有的区域都被光刻胶保护着。