数字电子技术随堂练习答案

合集下载

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

《数字电子技术基础》课后习题及参考答案(总90页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)21(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

数字电子技术习题和答案

数字电子技术习题和答案

习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。

2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。

4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。

5.( 2分) C A AB Y +=,Y 的最简与或式为 。

6.( 2分) 电路如图1,电路的逻辑表达式F 。

图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。

8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。

如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。

9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。

10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。

11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。

15.请写出下图S 的表达式 。

CO 的表达式 。

二、选择题1、是8421BCD 码的是( )。

A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。

A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。

数字电子技术随堂练习答案

数字电子技术随堂练习答案

数字电子技术随堂练习答案第一章数制和码制当前页有10题,你已做10题,已提交10题,其中答对10题。

1.与二进制数111010100.011相应的十六进制数是()。

A.(1D4. 3)16 B.(1D4.6)16 C.(724.3)16 D.(EA0.6)16答题: A. B. C. D. (已提交)参考答案:B问题解析:2.与二进制数1101010.01相应的八进制数是()。

A.(152.2)8 B.(152.1)8 C.(6A.1)8 D.(650.2)8答题: A. B. C. D. (已提交)参考答案:A问题解析:3.与二进制数1010001100.11对应的十进制数为()。

A.(650.3)10 B.(640.75)10 C.(642.3)10 D.(652.75)10答题: A. B. C. D. (已提交)参考答案:D问题解析:4.与十六进制数2AD.E对应的十进制数为()。

A.(680.875) 10 B.(685.14) 10 C.(685.875) 10 D.(671.814) 10答题: A. B. C. D. (已提交)参考答案:C问题解析:5.与十进制数79相应的二进制数是()。

A.(1001111)2 B.(1001110)2 C.(1001101)2 D.(1001011)2答题: A. B. C. D. (已提交)参考答案:A问题解析:6.与十进制数101相应的二进制数是()。

A.(1100001) 2 B.(1100100) 2 C.(1100101) 2 D.(1100111) 2 答题: A. B. C. D. (已提交)参考答案:C问题解析:7. (-1011)2的原码、反码、补码分别是()。

A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101答题: A. B. C. D. (已提交)参考答案:B问题解析:8.采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为()。

《数字电子技术》习题及答案

《数字电子技术》习题及答案

第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。

一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。

第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。

大学数字电子技术试题答案

大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。

答案:触发器2. 二进制数1011转换为十进制数是__________。

答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。

答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。

答案:卡诺图5. 一个3线到8线译码器的输出是__________。

答案:8三、简答题1. 请简述数字电路与模拟电路的区别。

答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。

数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。

2. 什么是组合逻辑和时序逻辑?请举例说明。

答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。

时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。

3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。

数字电子技术课后习题答案(全部)

数字电子技术课后习题答案(全部)

第一章数制与编码1.1自测练习1.1.1、模拟量数字量1.1.2、(b)1.1.3、(c)1.1.4、(a)是数字量,(b)(c)(d)是模拟量1.2 自测练习1.2.1. 21.2.2.比特bit1.2.3.101.2.4.二进制1.2.5.十进制1.2.6.(a)1.2.7.(b)1.2.8.(c)1.2.9.(b)1.2.10.(b)1.2.11.(b)1.2.12.(a)1.2.13.(c)1.2.14.(c)1.2.15.(c)1.2.16.1.2.17.111.2.18.1.2.19.11011.2.20.8进制1.2.21.(a)1.2.22.0,1,2,3,4,5,6,71.2.23.十六进制1.2.24.0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F 1.2.25.(b)1.3自测练习1.3.1.1221.3.2.675.521.3.3..011.3.4.521.3.5.1BD.A81.3.6..11101.3.7.38551.3.8.28.3751.3.9..111.3.10.135.6251.3.11.570.11.3.12.120.51.3.13.2659.A1.4自测练习1.4.1.BCD Binary coded decimal 二—十进制码1.4.2.(a)1.4.3.(b)1.4.4.8421BCD码,4221BCD码,5421BCD1.4.5.(a)1.4.6. 1.10001.4.7.1.4.8.1.4.9.1.4.10.61.051.4.11..1.4.12.余3码1.4.13.XS31.4.14.XS31.4.15.1000.10111.4.16. 11.4.17.521.4.18.110101.4.19.1.4.20.(b)1.4.21.ASCII1.4.22.(a)1.4.23.ASCII American Standard Code for Information Interchange美国信息交换标准码EBCDIC Extended Binary Coded Decimal Interchange Code 扩展二-十进制交换吗1.4.24.1.4.25.ASCII1.4.26.(b)1.4.27.(b)1.4.28.1.4.29.-1131.4.30.+231.4.31.-231.4.32.-861.5 自测练习 1.5.1 略 1.5.2 1.5.31.5.4 补码形式 1.5.51.5.6 补码形式 1.5.7 补码形式 习题1.1 (a )(d )是数字量,(b )(c )是模拟量,用数字表时(e )是数字量,用模拟表时(e )是模拟量1.2 (a )7, (b )31, (c )127, (d )511, (e )40951.3 (a )22104108⨯+⨯+, (b )26108108⨯+⨯+,(c )321102105100⨯+⨯+⨯+(d )322104109105⨯+⨯+⨯+1.4 (a )212121⨯+⨯+, (b )4311212121⨯+⨯+⨯+, (c )64212+12+12+12+1⨯⨯⨯⨯(d )9843212+12+12+12+12⨯⨯⨯⨯⨯ 1.5 2201210327.15310210710110510--=⨯+⨯+⨯+⨯+⨯,3210-1-221011.0112+02+12+12+02+12=⨯⨯⨯⨯⨯⨯, 210-18437.448+38+78+48=⨯⨯⨯⨯, 10-1-2163A.1C 316+A 16+116+C 16=⨯⨯⨯⨯1.6 (a )11110, (b ),(c ), (d )1011 1.7 (a )00, (b )1.8 = 2610, 1011.0112 = 11.37510, 57.6438 = 71., 76.EB 16 = 118. 1.9 12 = 65118 = D4916,0. = 0.468 = 0.9816,. = 137.328 = 5F.6816 1.10 168 = 1410,1728 = 12210,61.538 = 49., 126.748 = 86.1.11 2A 16 = 4210 = = 528, B2F 16 = = 12 = 54578, D3.E 16 = 211.87510 = .11102 =323.78, 1C3.F916 = 451. = . = 703.7628 1.12 (a )E, (b )2E, (c )1B3, (d )349 1.13 (a )22, (b )110, (c )1053, (d )2063 1.14 (a )4094, (b )1386, (c )49282 1.15 (a )23, (b )440, (c )27771.16 = 2 = BCD , 67.31110 = . = .18421BCD , 1. = 1. = 0001.BCD , 0. = 0. =0000.BCD1.17 1310 = 1BCD = XS3 = 1011Gray , 6.2510 = 0110.1BCD = 1001. XS3 = 0101.01Gray ,0.12510 = 0000.18421BCD = 0011.0XS3 = 0.001 Gray 1.18 = 11101 Gray , = Gray1.19 = 18421BCD , 45610 = 08421BCD , 1748 =08421BCD , 2DA 16 = 08421BCD , 1BCD=,XS3 = 1BCD1BCD1.20 0.0000原= 0.0000反= 0.0000补,0.1001原= 0.1001反= 0.1001补,11001原= 10110反= 10111补1.21 原= 补,原= 补,原= 补,原= 补1.22 1310 = 补,11010 = 补,-2510 = 补,-90 = 补1.23 补= 11210,补= 3110,补= -3910,补= -56101.241.251.26 BEN SMITH1.271.28第二章逻辑门1.1 自测练习2.1.1. (b)2.1.2. 162.1.3. 32, 62.1.4. 与2.1.5. (b)2.1.6. 162.1.7. 32, 62.1.8. 或2.1.9. 非2.1.10. 12.2 自测练习2.2.1. F A B=⋅2.2.2. (b)2.2.3. 高2.2.4. 322.2.5. 16,52.2.6. 12.2.7. 串联2.2.8. (b)2.2.9. 不相同2.2.10. 高2.2.11. 相同2.2.12. (a)2.2.13. (c)2.2.14. 奇2.3 自测练习2.3.1. OC,上拉电阻2.3.2. 0,1,高阻2.3.3. (b)2.3.4. (c)2.3.5. F A B=⋅, 高阻2.3.6. 不能2.4 自测练习1.29 TTL,CMOS1.30 Transisitor Transistor Logic1.31 Complementary Metal Oxide Semicoductor1.32 高级肖特基TTL,低功耗和高级低功耗肖特基TTL1.33 高,强,小1.34 (c)1.35 (b)1.36 (c)1.37 大1.38 强1.39 (a)1.40 (a)1.41 (b)1.42 高级肖特基TTL1.43 (c)习题2.1 与,或,与2.2 与门,或门,与门2.3 (a)F=A+B, F=AB (b)F=A+B+C, F=ABC (c)F=A+B+C+D, F=ABCD 2.4 (a)0 (b)1 (c)0 (d)02.5 (a)0 (b)0 (c)1 (d)02.6 (a)1 (b)1 (c)1 (d)12.7 (a)4 (b)8 (c)16 (d)322.8 (a)3 (b)4 (c)5 (d)6A B C F0 0 0 00 0 1 10 1 0 10 1 1 01 0 0 12.9 (a )(b ) A B C D F 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 11112.10 Y AB AC =+2.11A B C Y 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 11111 0 1 0 1 1 0 0 11 1 12.122.13F1 = A(B+C), F2=A+BCA B C F1F20 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 11 0 1 1 11 0 0 0 11 1 0 1 11 1 1 1 12.142.15 (a)0 (b)1 (c)1 (d)02.16 (a)1 (b)0 (c)0 (d)12.17 (a)0 (b)02.182.19 Y AB BC DE F=⋅⋅⋅2.20 Y AB CD EF=⋅⋅2.21 102.22 402.23 当TTL反相器的输出为3V,输出是高电平,红灯亮。

数字电子技术课后习题答案

数字电子技术课后习题答案

1.12 写出下图所示各逻辑图的输出函数表达式,列 出它们的真值表。
F1 F4
F2
F3
解: F1 AB F2 A B F3 BC
F 4 F1 F 2 F3
Z CF 4 C AB A B BC
C AB A B BC
C AB AB BC C AB AB B ABC
电路的驱动方程、状态方程和输出方程,画出电路
的状态表、状态图和时序图,说明电路能否自启动。
设各触发器的初始状态为0。
❖ 解:
驱动方程为: ❖
D1 Q1n ; D2 X Q1n Q2n
输出方程为: ❖
Y XQ1nQ2n XQ1nQ2n XQ1nQ2n XQ1nQ2n
❖ 状态方程为:Q1n1 D1 Q1n
输入 SD、RD 的波形图如下,试画出输出Q,
Q 对应的波形图。设触发器的初始状态为 Q=0, Q. 1
❖ 解:波形图如下图
不定
❖ 4.6主从JK触发器,已知CP、J、K的波形如下 所示,试画出Q对应的波形图。触发器的初始 状态为Q=0。
❖ 解:
CP为1时 输入端2 次变化,
❖ 4.7维持—阻塞边沿D触发器中,已知 CP, RD , SD , D
/0
/0
000
001
010
/1
/0
100
011
/0
❖ 2.卡诺图为
Q1nQ0n
Q2n
00 01
0 001/0 010/0
1 000/1 xxx/x
11
100/0 xxx/x
10
011/0 xxx/x
❖ 由卡诺图得电路的状态方程与输出方程为

Qn1 0
Q2n Q0n

数字电子技术习题解答

数字电子技术习题解答

数字电子技术习题解答一、化简下列逻辑函数,并画出F1的无竞争冒险的与非—与非逻辑电路;画出F2的最简与或非逻辑电路。

(每题8分,共16分)1. F1=B C A B A B C B A +++2. F2(A,B ,C,D)=Σm (2,3,6,10,14)+Σd (5,9,11)解:1、F1=BC ’+A(B ’+C ’)=((BC ’+AB ’+AC ’)’)’=((AB ’.)’(BC ’)’(.AC ’)’)’由卡诺图可知化简后的表达式不存在竞争冒险。

图略2、F2=((B ’C+CD ’)’)’二、如图2.1所示电路为TTL 电路,输入分别是A ,B ,C 。

试根据其输入的波形,画出对应的输出Y1,Y2的波形(忽略门的延迟时间)。

图 2.1解:对于Y1来说,由于电阻R1太大信号无法正确传输,故A 恒等于1,而R2、R3对信号的传输没有影响,所以Y1=BC ;对于Y2来说,当C=1时,三态门处于高阻态,这时Y2=A ’,当C=0时,三态门处于“0”、“1”逻辑状态,这时Y2=(AB ’)’。

根据以上分析画Y1、Y2的波形于上图。

ABC 00 01 11 10 0 11 1 1 1 00 01 11 101 1 11 1 d d d =1 & & ▽ Y2 Y1 R1 20K Ω R2 50Ω R3 100K Ω A B C A B C A B C Y1 Y2三、试设计一个按8421BCD 码计数的同步七进制加法计数器,由零开始计数。

1. 用JK 触发器实现; (10分)2. 用1片同步十进制计数器74LS160及最少的门电路实现.74LS160功能表及逻辑符号如图3所示。

(10分)Rd LD S1 S2 CP 功能0 X X X X 请零 1 0 X X 置数1 1 1 1 计数 1 1 0 1 X 保持1 1 1 0 X 保持图3解:1、根据题给8421BCD 码加法计数器要求,得状态转换表:Q 2 Q 1 Q 0 C0 0 0 0 0 0 1 00 1 0 00 1 1 01 0 0 0 1 0 1 0 1 1 0 1将状态方程与JK 触发器的特性方程比较,得驱动方程: J 2= Q 0Q 1 ,K 2=Q 1 J 1= Q'0Q ’2,K 1=Q ’0 J 0=(Q 1Q 2)’, K 0=1 输出方程:C=Q 1Q 2 图略,由设计过程可知任意态111将进入000,故电路可自启动。

2019-2020华工网络数字电子技术随堂练习答案

2019-2020华工网络数字电子技术随堂练习答案

第一章数制和码制2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5参考答案:B3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 参考答案:D参考答案:B5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5参考答案:C6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41参考答案:A参考答案:B13.(单选题) 的原码、反码、补码分别是()。

A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101参考答案:B1.(单选题) 将函数式化成最小项之和的形式为()。

参考答案:D2.(单选题) 函数的反函数为()。

参考答案:B3.(单选题) 将函数式化成最小项之和的形式为()。

参考答案:A4.(单选题) 函数的反函数为()。

参考答案:B5.(单选题) 已知函数的卡诺图如图2-1所示, 则其最简与或表达式为()。

参考答案:A6.(单选题) 某电路当输入端A或B任意一个为高电平时,输出Y为高电平,当A和B均为低电平时输出为低电平,则输出Y与输入A、B之间的逻辑关系为Y=()。

参考答案:B7.(单选题) 全体最小项之和为()。

参考答案:C8.(单选题) 以下与逻辑表达式相等的式子是()。

参考答案:D9.(单选题) 和与非-与非逻辑表达式相等的式子是()。

参考答案:C11.(单选题) 某电路当输入端A或B任意一个为低电平时,输出Y为低电平,当A和B均为高电平时输出为高电平,则输出Y与输入A、B之间的逻辑关系为Y=()。

参考答案:A12.(单选题) 任何两个最小项的乘积为()。

参考答案:A13.(单选题) 以下与逻辑表达式相等的式子是()。

数字电子技术课后题答案..(精.选)

数字电子技术课后题答案..(精.选)

数字电⼦技术课后题答案..(精.选)第1单元能⼒训练检测题(共100分,120分钟)⼀、填空题:(每空0.5分,共20分)1、由⼆值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学⼯具称为逻辑代数。

2、在正逻辑的约定下,“1”表⽰⾼电平,“0”表⽰低电平。

3、数字电路中,输⼊信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和⾮逻辑。

4、⽤来表⽰各种计数制数码个数的数称为基数,同⼀数码在不同数位所代表的权不同。

⼗进制计数各位的基数是10,位权是10的幂。

5、 8421 码和 2421 码是有权码;余3 码和格雷码是⽆权码。

6、进位计数制是表⽰数值⼤⼩的各种⽅法的统称。

⼀般都是按照进位⽅式来实现计数的,简称为数制。

任意进制数转换为⼗进制数时,均采⽤按位权展开求和的⽅法。

7、⼗进制整数转换成⼆进制时采⽤除2取余法;⼗进制⼩数转换成⼆进制时采⽤乘2取整法。

8、⼗进制数转换为⼋进制和⼗六进制时,应先转换成⼆进制,然后再根据转换的⼆进数,按照三个数码⼀组转换成⼋进制;按四个数码⼀组转换成⼗六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和⾮⾮律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最⼩项的⼩⽅格按相邻原则排列⽽构成的⽅块图。

卡诺图的画图规则:任意两个⼏何位置相邻的最⼩项之间,只允许⼀位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作 1 或0 。

⼆、判断正误题(每⼩题1分,共10分)1、奇偶校验码是最基本的检错码,⽤来使⽤⽅法传送讯号时避免出错。

(对)2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421码、2421码和余3码都属于有权码。

(错)4、⼆进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最⼩项都是各变量相“与”构成的,即n 个变量的最⼩项含有n 个因⼦。

数字电子技术习题附答案

数字电子技术习题附答案

数字电子技术习题附答案(共20页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--一、填空题。

1.基本的逻辑门电路有 与 , 或 , 非 。

2.基本逻辑运算有_与_、或、非3种。

3.描述逻辑函数各个变量取值组合与函数值对应关系的表格叫 真值表 。

4.十进制数72用二进制数表示为 1001000 ,用8421BCD 码表示为 01110010 。

二进制数111101用十进制数表示为 615.数制转换: (8F)16 = ( 143 )10= ( )2 = ( 217 )8;(3EC)H = ( 1004 )D ; (2003) D = ()B = ( 3723)O 。

6.有一数码,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD 码时,它相当于十进制数 93 。

7.10=( )2 = ( )8421BCD 。

8.在8421BCD 码中,用 4 位二进制数表示一位十进制数。

9.在逻辑运算中,1+1= 1 ;十进制运算中1+1= 2 ;二进制运算中1+1= 10 。

10、表示逻辑函数功能的常用方法有逻辑表达式、逻辑真值表、卡诺图等。

11.将2004个“1”异或得到的结果是( 0 )。

12.TTL 门电路中,输出端能并联使用的有__OC 门__和三态门。

13. 在TTL 与非门电路的一个输入端与地之间接一个10K 电阻,则相当于在该输入端输入 高 电平。

14.TTL 与非门多余输入端的处理方法通常有 接至正电源 , 接至固定高电平 , 接至使用端 。

逻辑门是 单 极型门电路,而TTL 逻辑门是 双 极型门电路。

16.与TTL 电路相比,COM 电路具有功耗 低 、抗干扰能力 强 、便于大规模集成等优点。

门电路的电源电压一般为 5 V , CMOS 电路的电源电压为 3—18 V 。

门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

《数字电子技术》习题一. 单项选择题:1.十进制数128的8421BCD码是()。

A.10000000B. 000100101000C.100000000D.1001010002.已知函数F的卡诺图如图1-1,试求其最简与或表达式3. 已知函数的反演式为,其原函数为()。

A. B.C. D.4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC门输出端可以并接。

5.欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6.下列A/D转换器中转换速度最快的是()。

A.并联比较型B.双积分型C.计数型D.逐次渐近型7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。

A. 10B. 11C. 12D. 88.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。

G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输出电流为I OH(max)=–0.4mA 。

门G1的扇出系数是()。

A. 1B. 4C. 5D. 109.十数制数2006.375转换为二进制数是:A. 11111010110.011B. 1101011111.11C. 11111010110.11D. 1101011111.01110. TTL或非门多余输入端的处理是:A. 悬空B. 接高电平C. 接低电平D.接”1”二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。

2. 写出四种逻辑函数的表示方法:__________________________________________________________ _____;3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑;4. 把JK触发器改成T触发器的方法是_____________。

数字电子技术习题参考答案

数字电子技术习题参考答案

《数字电子技术》复习题参考答案一、选择题1. 在数字电路中,用“1”表示高电平,用“0”表示低电平,称为( C );(A)译码(B)编码(C)正逻辑(D)负逻辑2. AB(A+BC)化成最简式是(D)A、 AB、 BC、 A+BD、 AB3、以下说法正确的是:(A)A、将OC门输出端连在一起,再通过一个电阻接外电源,可以实现线与逻辑关系。

B、三态门的输出端可以连在一起,但不能构成数据总线。

C、将OC门输出端直接连在一起,可以实现线与逻辑关系。

D、三态门的输出端连在一起,再通过一个电阻接外电源,构成数据总线。

4、全加器有3个输入端A B C,其中C为低位进位,输出端有S和CO,S表示本位和,CO 表示向高位进位,如果输入A=1 B=1 C=1 则S和CO 各等于 ( C )A S=0 CO=1B S=1 CO=0C S=1 CO=1D S=0 CO=05、数据选择器输入端D0D1D2D3,控制端 A1A若A1A=10,则哪个输入端的数据可以输出( C )A D0B D1C D2D D36、T'触发器的特性方程是( A )A Q n+1 =nQ B Q n+1=1 C Q n+1=0 D Q n+1= T'7、有一组代码需要暂时存放,应该选用(B)A、计数器B、寄存器C、译码器D、全加器8、有关单稳态触发器的说法错误的是:( D )A、它有一个稳态和一个暂稳态B、在外来触发脉冲作用下,能从稳态翻转到暂稳态C、暂稳态维持一段时间后,将自动返回稳态。

D、它有两个稳定状态9、触发器复位端R和置位端S的关系正确的是(B)A、两者同时有效B、不可能两者同时有效C、复位就是置位D、难以判断10、十进制数63的8421BCD码是( C )(A)10000000 (B)00111111(C)01100011 (D)0101001111、十进制数256的8421BCD码是(D)(A )10000000 (B )011001000110 (C )01111111 (D )00100101011012. 逻辑函数C A AB Y +=的最简与非—与非式为( D ) (A )C A AB (B )AC AB (C )AC B A (D )C A AB 13、已知函数()Y A BC DE =+,其反演式为( B ) (A )E D BC A Y )(+= (B ) E D C B A Y +++=)( (C )E D ABC Y ++= (D )E D C B A Y +++=)(14、 在下图所示 6个电路中,能实现CD AB Y +=的电路是( D 、E ) (A ) (B ) (C ) (D )15、以下不属于CMOS 集成芯片的是( C )(A ) C663 (B )CC4043 (C )74LS47 (D )74HC152 16、以下说法错误的是( B ) (A ) 寄存器属于时序逻辑电路; (B ) 读/写存储器简称为ROM ;(C ) 基本寄存器只能采用并入并出的数据传送方式; (D ) 移位寄存器的存储单元只能用边沿触发器构成.17、欲将频率为f 的正弦波转换成为同频率的矩形脉冲,应选用( C )(A )多谐振荡器 (B )T ’型触发器 (C )施密特触发器 (D )单稳态触发器 18、存储容量为81024⨯位的RAM ,需要的地址码的位数为( B ) (A )3 (B )10 (C )13 (D )8019、以下可以用来构成计数器的是( D )【注:本题最好改成“不能构成同步触发器的是( A )】(A )基本RS 触发器 (B )主从RS 触发器 (C )同步D 锁存器 (D )边沿JK 触发器20、如图1-10所示组合电路中,Y=( B )(A )B A AB +(B )B A B A +(C )AB(D )B A 图1-10二、填空题1. =2)11000011(___195_____10 (10110101)2 = (181)10=10)222( 11011110 2 (129)10 = (10000001)2(11001)2= ( )10 (254)10=( )8421BCD 2. 在数字电路中,用“0”表示高电平,用“1”表示低电平,则称为__负__逻辑; 3. 逻辑函数的表示方法包括:真值表、卡诺图、逻辑表达式、逻辑图和__波形图__; 4. 时序逻辑电路的基本组成单元是____触发器_____; 5. 已知函数()Y A BC DE =+,其反演式E D C B A Y +++=)(; 6. T '触发器的特性方程为:n n Q Q =+1;7. 如左下图所示的TTL 电路,其输出信号Y=AB ;8. 如右上图所示电路中,若A=0、B=1,则Q= 1__;9. 用555定时器构成的单稳态触发器中,Ω=600R ,F C μ01.0=,则W t =S μ6.6; 10. 用555定时器构成的多谐振荡器中,Ω==k R R 121,F C μ1=,则输出电压的占空比q=_2/3_;11. 逻辑函数C A AB Y +=的最简与非—与非式为C A AB ; 12. 化简=+++=D C B A C B A Y A+B+C+D__; 13. T 触发器的特性方程为:n n Q T Q ⊕=+1;AY14. 逻辑函数的卡诺图如右下图所示,它的最简与或式是D B C B D A ++;15.用555定时器构成的施密特触发器,作阈值探测器,要求能将输入信号中幅值大于5V 的脉冲信号都检测出来,则电源电压CC V 应为__7.5__V ;16.用555定时器构成的多谐振荡器中,Ω==k R R 121,F C μ1=,则输出电压的频率f = 0.44 KHZ ;17.、同或门的表达式是 ( Y=A ⊙B=AB B A + ) 18、正的“或非”门也就是负( 与非 )门19、通常所说的三态门,是指哪3种状态?( 0 态、1态、高阻态 )20、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为( OC 门 ),能实现总线连接的门为( 三态门 )21、一个二进制编码器若需要对12个输入信号进行编码,则需要采用( 4 )位二进制代码。

数字电子技术习题及答案(题库)

数字电子技术习题及答案(题库)
数字电子技术基础试题(一)
一、填空题:(每空1分,共10分)
1.(30.25)10=()2=()16。
2.逻辑函数L= +A+B+C+D=。
3.三态门输出的三种状态分别为:、和。
4.主从型JK触发器的特性方程 =。
5.用4个触发器可以存储位二进制数。
6.存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
c.主从JK触发器主触发器具有一次翻转性
d.上面描述至少有一个不正确
9.下列描述不正确的是()
a.EEPROM具有数据长期保存的功能且比EPROM使用方便
b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器
d.上面描述至少有一个不正确
二.判断题(10分)
1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()
(2)当R=1k、C=20uF时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)。
A卷答案
一.选择题(18分)
1.c2.c3.c4.c5.b
6.A7.B8.A9.B
二.判断题(10分)
1.(√)2.(×)3.(×)4.(√)5.(√)6.(√)7.(√)8.(×)9.(×)10.(√)
7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为()
a.“110”b.“100”c.“010”d.“000”
8、下列描述不正确的是()
a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。

华工教育2020年《数字电子技术》随堂练习参考答案

华工教育2020年《数字电子技术》随堂练习参考答案

《数字电子技术》随堂练习参考答案1.(单选题) 为了给800份文件顺序编码,如果采用十六进制代码,最少需要()位。

A. 1B. 2C. 3D. 4答题: A. B. C. D. (已提交)参考答案:C问题解析:2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5答题: A. B. C. D. (已提交)参考答案:B问题解析:3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 答题: A. B. C. D. (已提交)参考答案:D问题解析:4.(单选题) 为了给800份文件顺序编码,如果采用二进制代码,最少需要()位。

A. 9B. 10C. 11D. 12答题: A. B. C. D. (已提交)参考答案:B问题解析:5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5答题: A. B. C. D. (已提交)参考答案:C问题解析:6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41答题: A. B. C. D. (已提交)参考答案:A问题解析:7.(单选题) 把十进制数103表示成十六进制数为( )。

A.63 B.67 C.68 D.6A答题: A. B. C. D. (已提交)参考答案:B问题解析:8.(单选题) 十进制数-3用8位二进制补码表示,写成十六进制数为( ) 。

A.83 B.FC C.FD D.03答题: A. B. C. D. (已提交)参考答案:C问题解析:9.(单选题) 用8421BCD码表示十进制数51,则相应的二进制代码为( ) 。

A.01010001 B.101001 C.110011 D.00110011答题: A. B. C. D. (已提交)参考答案:A问题解析:10.(单选题) 与十进制数136对应的十六进制数为( ) 。

数字电子技术随堂练习答案

数字电子技术随堂练习答案

第一章数制和码制2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5参考答案:B3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 参考答案:D参考答案:B5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5参考答案:C6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41参考答案:A13.(单选题) 的原码、反码、补码分别是()。

A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101参考答案:B第二章逻辑代数基础1.(单选题) 将函数式化成最小项之和的形式为()。

参考答案:D2.(单选题) 函数的反函数为()。

参考答案:B3.(单选题) 将函数式化成最小项之和的形式为()。

参考答案:A4.(单选题) 函数的反函数为()。

参考答案:B5.(单选题) 已知函数的卡诺图如图2-1所示, 则其最简与或表达式为()。

参考答案:A6.(单选题) 某电路当输入端A或B任意一个为高电平时,输出Y为高电平,当A和B均为低电平时输出为低电平,则输出Y与输入A、B之间的逻辑关系为Y=()。

参考答案:B7.(单选题) 全体最小项之和为()。

参考答案:C8.(单选题) 以下与逻辑表达式相等的式子是()。

参考答案:D9.(单选题) 和与非-与非逻辑表达式相等的式子是()。

参考答案:C11.(单选题) 某电路当输入端A或B任意一个为低电平时,输出Y为低电平,当A和B均为高电平时输出为高电平,则输出Y与输入A、B之间的逻辑关系为Y=()。

参考答案:A12.(单选题) 任何两个最小项的乘积为()。

参考答案:A13.(单选题) 以下与逻辑表达式相等的式子是()。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。

答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。

答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。

答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。

数字电子技术习题答案

数字电子技术习题答案

习题答案第一章数制和码制1.数字信号和模拟信号各有什么特点?答:模拟信号一一量值的大小随时间变化是连续的。

数字信号一一量值的大小随时间变化是离散的、突变的(存在一个最小数量单位△)。

2.在数字系统中为什么要采用二进制?它有何优点?答:简单、状态数少,可以用二极管、三极管的开关状态来对应二进制的两个数。

3.二进制:0、1;四进制:0、1、2、3 ;八进制:0、1、2、3、4、5、6、7;十六进制:0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F。

4.(30.25)10=( 11110.01)2=( 1E.4)16。

(3AB6)花=(0011101010110110)2=(35266)8。

(136.27)10=( 10001000.0100) 2=( 88.4) 16。

5. B E6.ABCD7.(432.B7) 16=( 010*********. 10110111) 2=(2062. 556) 8。

8.二进制数的1和0代表一个事物的两种不同逻辑状态。

9.在二进制数的前面增加一位符号位。

符号位为0表示正数;符号位为1表示负数。

这种表示法称为原码。

10.正数的反码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

11.正数的补码与原码相同,负数的补码即为它的反码在最低位加1形成。

12.在二进制数的前面增加一位符号位。

符号位为0表示正数;符号位为1表示负数。

正数的反码、补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

负数的补码即为它的反码在最低位加1形成。

补码再补是原码。

13.A :(+1011)2的反码、补码与原码均相同:01011;B: (-1101)2的原码为11101,反码为10010,补码为10011.14.A: (111011)2的符号位为1,该数为负数,反码为100100,补码为100101. B: (001010)2的符号位为0,该数为正,故反码、补码与原码均相同:001010.15.两个用补码表示的二进制数相加时,和的符号位是将两个加数的符号位和来自最高有效数字位的进位相加,舍弃产生的进位得到的结果就是和的符号。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术随堂练习答案1.与二进制数111010100.011相应的十六进制数是()。

A.(1D4. 3)16 B.(1D4.6)16 C.(724.3)16 D.(EA0.6)16答题: A. B. C. D. (已提交)2.与二进制数1101010.01相应的八进制数是()。

A.(152.2)8 B.(152.1)8 C.(6A.1)8 D.(650.2)8答题: A. B. C. D. (已提交)3.与二进制数1010001100.11对应的十进制数为()。

A.(650.3)10 B.(640.75)10 C.(642.3)10 D.(652.75)10答题: A. B. C. D. (已提交)4.与十六进制数2AD.E对应的十进制数为()。

A.(680.875) 10 B.(685.14) 10 C.(685.875) 10 D.(671.814) 10答题: A. B. C. D. (已提交)5.与十进制数79相应的二进制数是()。

A.(1001111)2 B.(1001110)2 C.(1001101)2 D.(1001011)2答题: A. B. C. D. (已提交)6.与十进制数101相应的二进制数是()。

A.(1100001) 2 B.(1100100) 2 C.(1100101) 2 D.(1100111) 2答题: A. B. C. D. (已提交)7.(-1011)2的原码、反码、补码分别是()。

A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101答题: A. B. C. D. (已提交)8.采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为()。

A.101100 010100 B.001100 110100C.001100 0110100 D.101100 110100答题: A. B. C. D. (已提交)9.5421BCD码中表示十进制数9的编码为()。

A.1010 B.1001 C.1100 D.1101答题: A. B. C. D. (已提交)10.8421BCD码中表示十进制数9的编码为()。

A.1010 B.1001 C.1100 D.1101答题: A. B. C. D. (已提交)1. 函数式Y=AB´+A´BD+CD´的对偶式为()A. B.C. D.答题: A. B. C. D. (已提交)2. 运用反演定理写出函数Y=A´D´+A´B´C+AC´D+CD´的反函数Y´为()。

A.B.C.D.答题: A. B. C. D. (已提交)3. 函数Y(A,B,C)=A´BC+AC´+B´的最小项之和的形式为()。

A.C.D.答题: A. B. C. D. (已提交)4. 函数转换成与非-与非式为()。

A.B.C.D.答题: A. B. C. D. (已提交)1. 图3-1(a)、(b)、(c)、(d)中74系列TTL门电路的输出状态为低电平的是()。

A.Y1 B.Y2 C.Y3 D.Y4(a)(b)(c)(d)图3-1答题: A. B. C. D. (已提交)2. 图3-2(a)、(b)、(c)、(d)中74HC系列CMOS门电路的输出状态为低电平的是()。

A.Y1 B.Y2 C.Y3 D.Y4(a)(b)(c)(d)图3-2答题: A. B. C. D. (已提交)3. TTL或非门多余的输入端在使用时()。

A.应该接高电平1 B.应该接低电平0C.可以接高电平1也可以接低电平0 D.可以与其它有用端并联也可以悬空答题: A. B. C. D. (已提交)4. CMOS与非门多余的输入端在使用时()。

A.应该接高电平1 B.可以接低电平0也可以接高电平1C.应该接低电平0 D.可以与其它有用端并联也可以通过一个51W的电阻接地答题: A. B. C. D. (已提交)5. 和CMOS电路相比,TTL电路最突出的优势在于()。

A.可靠性高B.抗干扰能力强C.速度快D.功耗低答题: A. B. C. D. (已提交)6. 和TTL电路相比,CMOS电路最突出的优势在于()。

A.可靠性高B.抗干扰能力强C.速度快D.功耗低答题: A. B. C. D. (已提交)7. 在TTL门电路中,能实现“线与”逻辑功能的门为()。

A.三态门B.OC门C.与非门D.异或门答题: A. B. C. D. (已提交)8. 在CMOS门电路中,三态输出门、OD门、与非门、异或门和非门中,能实现“线与”逻辑功能的门为()。

A.OD门B.三态门C.或非门D.异或门答题: A. B. C. D. (已提交)9. 门电路中,能实现总线连接方式的门为()。

A.OD门B.OC门C.或非门D.三态门答题: A. B. C. D. (已提交)10. 欲使漏极开路的CMOS 门电路实现“线与”,则其输出端应该()。

A.并联B.并联且外接上拉电阻和电源C.外接上拉电阻和电源但不需并联D.无需并联也无需外接上拉电阻和电源答题: A. B. C. D. (已提交)11. 三态输出的门电路其输出端()。

A.可以并联且实现“线与”B.不能并联也不能实现“线与”C.可以并联但不能实现“线与”D.无需并联但可以实现“线与”答题: A. B. C. D. (已提交)12. 图3-3中由74系列TTL与非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为()。

已知与非门的输入电流为IIL= -1.6mA,IIH=40uA。

图3-3A.3IIH、3IIL B.3IIH、6IIL C.6IIH、3IIL D.6IIH、6IIL答题: A. B. C. D. (已提交)13. 图3-4中由74系列TTL或非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为()。

已知或非门的输入电流为IIL= -1.6mA,IIH=40uA。

图3-4A.3IIH、3IIL B.6IIH、6IIL C.3IIH、6IIL D.6IIH、3IIL答题: A. B. C. D. (已提交)14. 某集成电路芯片,查手册知其最大输出低电平VOL(max)=0.5V,最大输入低电平VIL(max)=0.8V,最小输出高电平VOH(min)=2.7V,最小输入高电平VIH(min)=2.0V,则其低电平噪声容限VNL等于()。

A.0.4V B.0.6V C.0.3V D.1.2V答题: A. B. C. D. (已提交)1.图4-1中Y的逻辑函数式为()。

A.B.C.D.图4-1答题: A. B. C. D. (已提交)2.用3线-8线译码器74HC138设计的逻辑电路如图4-2所示,74HC138的功能表如图4-3所示。

、则输出Y3、Y2、Y1、Y0的函数式分别为()。

A.、、、B.、、、C.、、、D.、、、图4-2 图4-3答题: A. B. C. D. (已提交)3.用8选1数据选择器74LS152设计的逻辑电路如图4-4所示,74LS152的功能表如图4-5所示。

则其输出F的函数式为()。

A.B.C.D.图4-4 图4-5答题: A. B. C. D. (已提交)1.触发器输出的状态取决于()。

A. 输入信号B.电路的初始状态C. 时钟信号D.输入信号和电路的原始状态答题: A. B. C. D. (已提交)2.假设JK触发器的现态Q=0,要求次态Q*=0,则应使()。

A.J=×,K=0 B.J=0,K=×C.J=1,K=×D.J=K=1答题: A. B. C. D. (已提交)3.T触发器的功能是()。

A.翻转、置“0”B.保持、置“1”C.置“1”、置“0”D.翻转、保持答题: A. B. C. D. (已提交)4.在时钟脉冲作用下,图5-1所示电路的功能是()。

图5-1A. B. C. D.答题: A. B. C. D. (已提交)5.逻辑电路如图5-2所示,A=“1”时,脉冲来到后D触发器()。

Q¢图5-2A.具有计数器功能B.置“0” C.置“1” D.保持原状态答题: A. B. C. D. (已提交)6.逻辑电路如图5-3所示,当A=“0”,B=“1”时,CLK脉冲来到后D触发器()。

图5-3A.具有计数功能B.保持原状态C.置“0” D.置“1”答题: A. B. C. D. (已提交)7.设图5-4所示电路的初态Q1Q2 =00,试问加入3个时钟正脉冲后,电路的状态将变为()。

图5-4A. 0 0B. 0 1C. 1 0D. 1 1答题: A. B. C. D. (已提交)1.逻辑电路如图6-1所示,该电路的功能为()。

A.不能自启动同步五进制加法计数器B.可自启动异步五进制加法计数器C.不能自启动异步五进制减法计数器D.可自启动同步五进制减法计数器图6-1答题: A. B. C. D. (已提交)2.由同步十进制计数器74LS160和门电路组成的计数器电路如图6-2所示。

74LS160的功能表如图6-3所示。

该电路的功能为()。

A.8进制减法计数器B.8进制加法计数器C.9进制减法计数器D.9进制加法计数器图6-2 图6-3答题: A. B. C. D. (已提交)3.由同步十六进制计数器74LS161和门电路组成的计数器电路如图6-4所示。

74LS161的功能表如图6-5所示。

该电路的功能为()。

A.11进制加法计数器B.11进制减法计数器C.10进制加法计数器D.10进制减法计数器图6-4 图6-5答题: A. B. C. D. (已提交)1.数据通过()存储在存储器中。

A.读操作B.启动操作C.写操作D.寻址操作答题: A. B. C. D. (已提交)2.下列说法不正确的是()。

A.半导体存储器的基本结构都是由地址译码器、存储矩阵和读写控制电路三大部分构成B.ROM的主要特点是在工作电源下可以随机地写入或读出数据C.静态RAM存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电路D.动态RAM存储单元的结构比静态RAM存储单元的结构简单答题: A. B. C. D. (已提交)3.若存储器容量为512K×8位,则地址代码应取()位。

A. 17B. 18C. 19D. 20答题: A. B. C. D. (已提交)4.一片256K×4的ROM,它的存储单元数和数据线数分别为()。

A. 个,4条B. 个,18条C. 个,4条D. 个,18条答题: A. B. C. D. (已提交)5.快闪存储器属于()器件。

相关文档
最新文档