计算机组成原理题期中试题

合集下载

计算机组成原理期中考试试卷

计算机组成原理期中考试试卷

计算机组成原理期中考试试卷⼀、填空题(每空1 分,共30 分)1.计算机系统是由⼀个硬件和软件组成的多层次结构。

2. 随⼤规模集成电路技术的发展和软件硬化的趋势,现在已经可以将许多复杂、常⽤的程序制作成固件,从功能上说是软件,从形态上说是硬件。

3.在计算机系统中,数的真值变成机器代码时有原码表⽰法、表⽰法、补码表⽰法和移码表⽰法。

其中浮点数的阶码主要⽤采⽤移码表⽰,以利于⽐较两个指数的⼤⼩和对阶操作。

4.在计算机系统中,存储器通常采⽤由⾼速缓冲存储器、主存储器、外存储器构成的多级存储器体系结构,CPU能直接访问⾼速缓冲存储器、主存储器但不能直接访问外存储器。

5.机器字长是指计算机能直接处理的⼆进制数据的位数,它决定了计算机的运算精度。

6.形成指令地址的⽅式,称为A.___指令寻址___⽅式,有B. __顺序____寻址和C. ___跳跃___寻址。

7.⼀个较完善的指令系统应当包括数据处理、数据存储、数据传送、程序控制四⼤类指令。

8. 对存储器的要求是A. ___容量⼤___,B. _速度快_____,C. _成本低____。

为了解决这三⽅⾯的⽭盾,计算机采⽤多级存储体系结构。

9.⼀台计算机中所有机器指令的集合,称为这台计算机的指令系统,指令格式中通常由操作码字段和地址码字段字段组成。

其中__操作码____字段表征指令的特性与功能。

⼆、单项选择题(在每⼩题的四个备选答案中,选出⼀个正确答案,并将正确答案的序号填在题⼲的括号内)1.某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是( B )。

A. 64KB. 32KC. 64KBD. 32 KB2.. 双端⼝存储器在__B____情况下会发⽣读/写冲突。

A. 左端⼝与右端⼝的地址码不同B. 左端⼝与右端⼝的地址码相同C. 左端⼝与右端⼝的数据码不同D. 左端⼝与右端⼝的数据码相同3. 寄存器间接寻址⽅式中,操作数处在__B____。

计算机组成原理期中考试题

计算机组成原理期中考试题

24. 冯•诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU 区分它们的依据是______ A.指令操作码的译码结果 B.指令和数据的寻址方式 C.指令周期的不同阶段 D.指令和数据所在的存储单元 25. 某 SRAM 芯片,存储容量为 32K×8 位,该芯片的地址线和数据线数目为______。
假定变量数据类型分别为intfloatdoubleint用补码表示floatdouble分别用ieee754精度和双精度浮点数据格式表示已知i1785f2315678d1523若在32位机器中执行下列关系表达式则结果为真是iiintfloatiiiffloatintfiiiffloatdoublefivdfdf存放一个二进制信息位的存贮元b存放一个机器字的所有存贮元集合存放一个字节的所有存贮元集合d存放两个字节的所有存贮元集合
11.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。 A 10000011 B 11000100 C 11010101 D 11000000 12.某机字长 16 位,存储容量为 2MB,若按字编址,它的寻址范围是______。 A 512K B 512KB C 1M D 1MB 13.某机器字长 16 位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量 字段。假定取指令时,每取一个字节 PC 自动加 1。若某转移指令所在主存地址为 2001H,相对位移量字段的内容为 06H,则该转移 指令成功转以后的目标地址是______。 A.2006H B.2007H C.2008H D.2009H 14.下列关于 RISC 的叙述中,错误的是______。 A.RISC 普遍采用微程序控制器 C.RISC 的内部通用寄存器数量相对 CISC 多 B 运算速度快; B –101 B 存放程序 C –125 B.RISC 大多数指令在一个时钟周期内完成 D.RISC 的指令数、寻址方式和指令格式种类相对 CISC 少 D 信息处理方便;

计算机组成原理期中试卷及答案解析

计算机组成原理期中试卷及答案解析

计组期中考试考试说明考试说明:考察4.2章节之前的小题(其中3.6不考),难度接近真题。

满分100分,共20;对A.250us、400B.400us、250C.425us、235D.500us、2002.C【解析】100,000条指令总的执行周期数=1*45000+2*32000+15000*3+8000*2=170000个时钟周期,该处理器1秒钟的时钟周期数为400M,故执行时间为0.17M/400M=425us,该处理器的有效MIPS=1s/425us*100000≈235,故答案选C。

3.下面有关计算机语言的说法中,错误的是()。

Ⅰ. 机器语言是由0/1代码串构成的代码语言,而汇编语言是符号化的语言Ⅱ. 机器语言和汇编语言是面向机器的语言,因此,能够被计算机硬件直接执行Ⅲ. 高级语言需要编译成二进制机器指令后才能执行,而汇编语言因为与机器指令一一对应,所以不需要编译就可执行A.仅Ⅰ和ⅡB.仅Ⅰ和ⅢC.仅Ⅱ和ⅢD.Ⅰ、Ⅱ和Ⅲ3.C【解析】汇编语言是把机器语言的二进制代码对应成汇编的符号进行编程,因此汇编语言属于符号化的语言。

汇编语言的程序必须经过一个称为汇编程序的系统软件翻译,将其转换为计算机的机器语言程序之后,才能在计算机上执行。

4.以下有关使用GCC生成C语言程序的可执行文件的叙述中,错误的是()。

A. 第一步预处理,对#include、#define、#ifdef等预处理命令进行处理B. 第二步编译,将预处理结果编译转换为二进制形式的汇编语言程序代码C. 第三步汇编,将汇编语言代码汇编转换为机器指令表示的机器语言代码D. 第四步链接,将多个模块的机器语言代码链接生成可执行目标程序文件4.B【解析】编译是将预处理结果转换为汇编语言,汇编语言使用助记符,不是二进制形式,B错误。

5.假设sizeof (int) = 4 bytes,对于以下C语言代码:int cod=2;printf (“%d\n”,~cod); //~为按位取反操作上述程序段的输出结果为( )A.-3B. -2C.231-1D.231-25.A【解析】cod的补码表示为00 00 00 02H,则~cod为FF FF FF FDH,而FF FF FF FDH在计算机中是以补码的方式解析,其真值为-3,故选A。

计算机组成原理试题期中考试复习卷1

计算机组成原理试题期中考试复习卷1

计算机组成原理试题一、选择题1、目前的计算机中,代码形式是()CA、指令以二进制的形式存放,数据以十进制的形式存放。

B、指令以十进制的形式存放,数据以二进制的形式存放。

C、指令和数据均以二进制的形式存放。

D、指令和数据均以十进制的形式存放。

2、目前普遍使用的微型计算机采用的电路是( )DA、电子管B、晶体管C、集成电路D、超大规模集电成路3、完整的计算机系统应包括()DA、运算器、存储器、控制器B、外部设备和主机C、主机和应用程序D、配套的硬件设备和软件系统4、计算机语言有许多种,其中与硬件直接相关的是( ) CA、网络语言B、操作系统C、机器语言D、高级语言5、在8421码表示的二—十进制数中,代码1001表示( ) CA、3B、6C、9D、16.代码10101逻辑右移一位后得( ) DA、10010B、10011C、01011D、010107、下列数中最小的数是()。

BA、(1010010)2B、(0101000)BCDC、(512)8D、(235)168、下列数中最大的数是()BA、(10010101)2B、(227)8C、(96)16D、(143)109、设寄存器的位数为8位,机器数采用补码形式(一位为符号位)对应于十进制为-27,寄存器内为()CA、(27)16B、(9B)16C、(E5)16D、(5A)1610、立即寻址是指() BA、指令中直接给出操作数地址B、指令中直接给出操作数C、指令中间接给出操作数D、指令中间接给出操作数地址11、输入输出指令的功能是() CA、进行算术运算和逻辑运算B、进行主存与CPU之间的数据传送C、进行CPU与I/O设备之间的数据传送D、改变程序执行的顺序12、在主存和CPU之间增加Cache的目的是()。

CA、扩大主存的容量B、增加CPU中通用寄存器的数量C、解决CPU和主存之间的速度匹配D、代替CPU中寄存器工作13、计算机系统的输入输出接口是()之间的交接界面。

计算机组成原理期中测试试卷一及答案

计算机组成原理期中测试试卷一及答案

第一章微型计算机组成概述教学检测卷(本卷满分300分,考试时间120分钟)一、填空题(每空2分,45空,共90分)1.微型计算机从外观看主要由____________、显示器、键盘、鼠标、音箱等部件组成。

2.微型计算机中的核心部件是_____________,它是一块多层印制电路板,上面布满了各种插槽、接口和电子元件等。

3.决定微处理器性能指标主要有_____________和_____________。

4.目前的微型计算机的主板大多采用_____________(SIMM)结构,该结构的主板上提供与欧内存插槽及内存条。

5.微型计算机的各组成部件就是通过_____________相互连接而形成计算机系统的。

6.外存中的信息必须被调入_____________后才能为_____________使用。

7.VGA接口主要用于连接_____________。

8.CPU和主存、外围设备之间通过总线进行连接的逻辑部件称为_____________。

9.在大、中型机中的数据输入/输出传送控制方式一般为_____________方式。

10.当1/0设备的操作时间是固定不变时,CPU不需要测试设备状态,按规定时间直接访问设备的数据传送方式称为_____________。

11.在程序中断方式中,CPU每次执行中断服务程序前总要保护断点、保存现场,执行完中断服务程序返回现行程序之前又要_____________和_____________。

12.1/0接口中一般包括数据输入寄存器、_____________、控制寄存器、_____________和中断控制逻辑。

13.光盘按读/写方式分为____________光盘、一次写入型光盘和___________光盘三类。

14.大型计算机系统中的独立型通道一般分为字节多路通道、选择通道和_____________通道。

15.计算机的主机主要包括中央处理器和_____________。

计算机组成原理期中考试

计算机组成原理期中考试
出它所能表示的最大正数 ,非0最小正数 ,最大负数 ,最小负数 。
2、 变址寻址与基址寻址的区别就是:在基址寻址中,基址寄存器提
供 , 指令提供 ; 而在变址寻址中,变址寄存器提供 ,指令提供 。
3、 影响流水线性能的因素主要反映在与
4、 设机器数字长为16位(含1位符号位)。若1次移位需10ns,一
A、、1、11000 B、、0、01110
C、、0、01010 D、、1、00010
6.动态RAM的刷新就是以【 B 】为单位进行的。
A.存储单元 B.存储矩阵行
B.存储矩阵列 D.存储芯片
7、 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码就是【 D 】。
A.11001011 B.11010110
次加法需10ns,则补码除法需 时间,补码BOOTH算法最多需要 时间。
5、 CPU从主存取出一条指令并执行该指令的时间
叫 ,它通常包含若干个 ,而后者又包含若干个 。 组成多级时序系统。
二、名词解释(8分)
1、 微程序控制
2、 存储器带宽
3、 RISC
4、 中断隐指令及功能
三、简答(18分)
1、 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。
4、 某机主存容量为4M×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。
(1)画出一地址指令格式并指出各字段的作用;
(2)该指令直接寻址的最大范围; (3)一次间址的寻址范围;
(4)相对寻址的寻址范围。
四、(6分)
9设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则 计算 [25

计算机组成原理与汇编语言期中练习

计算机组成原理与汇编语言期中练习
计算机组成原理与汇编语言程序设计期中练习
一. 选择题 1. 操作数直接存放在指令中,则它的寻址方式是( )
A.直接寻址 B.寄存器寻址 C.寄存器间接寻址 D.立即寻址
2. 设(DS)=8225H,(DI)=3942H,指令 MOV AX, [DI]中源操作数的物理地址是( )
A.85B92H B.86192H C.BB690H
码,第 31 位为数符.其中阶码偏置为 127(即阶码为阶码真值加上 127).请将十进 制数 37.25 写成浮点数,列出其二进制代码序列.
2. 已知变形补码[X]补=00,110011;[Y]补=00,101101,请计算[X]补-[Y]补,并指出是 否有溢出.
四. 拟出下述指令的读取与执行流程.
1. MOV R1, (PC)+
2. ADD -(R2), R0
五. 若采用 IEEE754 标准的 32 位短浮点数格式,即 0~22 位为尾数,23~30 位为阶
17. 在循环右移指令 ROL 操作中,移动完成后,操作数的最低位一定是( )
A.随机的 0 或 1
B.0
C.1
D.移位前的最高位数
18. 若(AL)=10101101B,为了使其内容变为 01010010B,则如下哪个指令可完
成此操作( )
A.NOT AL B.OR AL, AL
C.AND AL, AL D.XOR AL,AL
19. 下面指令执行后,可改变 BL 寄存器内容的指令是( )
A.TEST BL,02H B.OR BL,BL C.CMP AL,BL D.AND AL,BL
20. 能保存各逻辑段的起始地址的寄存器称为( )
A.段寄存器 B.地址寄存器 C.数据寄存器 D.计数寄存器

计算机组成原理-期中考试卷

计算机组成原理-期中考试卷

计算机科学与技术系2013—2014学年第二学期期中考试《计算机组成原理》试题适用:计算机科学与技术命题人:****审核人:一、选择题(每小题2分,共20分)1、目前我们所说的个人台式商用机属于______。

A.巨型机B.中型机C.小型机D.微型机2、EPROM是指______。

A. 读写存储器B. 只读存储器C. 可编程的只读存储器D. 光擦除可编程的只读存储器3、信息只用一条传输线,且采用脉冲传输的方式称为______。

A.串行传输B.并行传输C.并串行传输D.分时传输4、下列______属于应用软件。

A. 操作系统B. 编译系统C. 连接程序D.文本处理5、计算机内存储器可以采用______。

A.RAM和ROMB.只有ROMC.只有RAMD.RAM和SAM6、一个256K×8的存储器,其地址线和数据线总和为______。

A.16B.18C.26D.207、存储单元是指______。

A.存放一个机器字的所有存储元B.存放一个二进制信息位的存储元C.存放一个字节的所有存储元的集合D.存放两个字节的所有存储元的集合8、当采用______对设备进行编址情况下,不需要专门的I/O指令组。

A.统一编址法B.单独编址法C.两者都是D.两者都不是9、下面有关“中断”的叙述,______是不正确的。

A. 一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求B. CPU响应中断时暂停运行当前程序,自动转移到中断服务程序C.中断方式一般适用于随机出现的服务D.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保护操作10、DMA方式中,周期窃取是窃取一个______。

A.存取周期B.指令周期C.CPU周期D.总线周期二、判断题(每小题2分,共10分)1、CPU只是计算机的控制器。

2、Cache是内存的一部分,它可由指令直接访问。

3、数据总线用来传输各种功能部件之间的数据信息,它是双向传输总线,其位数与机器字长有关。

计算机组成原理期中考试题整理

计算机组成原理期中考试题整理

计算机组成原理期中考试题整理计算机组成原理期中考试题一、选择。

1.存储单元是指(A)A.存放一个字节的所有存储元的集合;B.存放一个存储字的所有存储单元的集合C.存放一个二进制信息位的存储元集合D.存放一条指令的存储元的集合2.微型计算机的发展通常以(D)技术为标志。

A.操作系统B.磁盘C.软件D.微机处理3.总线中地址线的作用(C)A.只用于选择存储器单元B.由设备向主机提供地址C.用于选择制定存储单元和I/O设备接口电路的地址4.所谓三总线结构的计算机是指(B)A.地址线、数据线和控制线三组传输线B.I/O总线,住存总线和DMA总线三组传输线C.I/O总线,主存总线和系统总线三组传输线5.总线复用的方式可以(C)A.提高总线的传输带宽 B.增加总线功能C.减少总线中信号线的数量6.存储周期是指(B)A.存储器的写入时间B.存储器进行连续写操作允许的最短时间间隔C.存储器进行连续的读写操作所允许的最短时间间隔7.某存储器容量32K*16位,则(B)A.地址线16根,数据线32根 B.地址线32根,数据线16根C.地址线15根,数据线16根8.一个四体并行低位交叉存储器,每个模块的容量是64K*32位,存储周期为200ns,在下列说法中(B)是正确的。

A.在200ns内,存储器能向CPU提供256位二进制信息B.在200ns内,存储器能向CPU提供128位二进制信息C.50ns内,每个模块能向CPU提供32位二进制信息9.下列器件中存取速度最快的是(C)A.Cache B.主存 C.寄存器10.设计器字长为64位,存储容量为128MB,若按字编址,它的寻址范围是(B)A.16MB B。

16M C。

32M11.在下列因素中,与Cache的命中率无关的是(C)A.Cache块的大小 B.Cache的容量 C.主存的存取时间12.磁盘的盘面上有很多半径不同的同心圆,这些同心圆称为(B)A.扇区 B.磁道 C.磁柱13.Cache的地址映像中,若主存中的任一块均可映射到Cache内任一块的位置上,称作(B)A.直接映射 B.全相联映射 C.组相联映射14.微型机系统中,主机和高速硬盘进行数据交换一般采用(C)方式。

计算机组成原理-期中测试题参考答案

计算机组成原理-期中测试题参考答案

五邑大学期中试卷参考答案学期:2014至2015学年度第 1 学期课程:计算机组成原理课程代号:0800200使用班级:130801~120802、130803一、单项选择题1. 计算机各组成部件的相互连接方式,从早期以运算器为中心,发展到现在的以 D 为中心。

A.控制器B.运算器C.存储器D.CPU2. 下列不同进位计数制的数中,最大的数是 B 。

A.(0.100)2B.(0.55)8C.(0.61)10D.(0.75)163. 电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本原理。

他就是 D 。

A.牛顿B.爱因斯坦C.爱迪生D.冯·诺依曼4. 一个含符号16位的补码机器数的表示范围是( B )。

A.-215-1 ~ +215-1 B.-215 ~ +215-1C.-216-1~ +216-1 D.-216 ~ +216-15. 采用单符号法判定补码加减运算溢出的法则是 CA.进位是1溢出B.进位是0无溢出C.符号位与次高位进位状态相同无溢出D.符号位与次高位进位状态相异无溢出6. 设在数据传送中采用偶校验,若接收到的代码为10111011,则表明传送中___D_____。

A.未出现错误B.最低位出错C.出现奇数位错D.未出现错误或出现偶数位错7. 寻址512K×8 存储器所需最少的地址线( C )A.9 B.11C.19 D.218. 静态RAM的特点是____C____。

A.工作时存储内容不变B.断电后存储内容不变C.不需刷新D.不需电源提供电流9. 主存到cache的映射不需要替换策略的是( A )。

A.直接映射方式B.全相联映射方式C.组相联映射方式D.以上三种映射方式10. 用8K×8 存储芯片组成一个64K×32的存储系统,需要芯片( C )片。

A.8 B.16C.32 D.64二、判断题1._ √由许多部件组成,其核心部分是算术逻辑运算单元(ALU)。

计算机组成原理期中考试试卷及答案

计算机组成原理期中考试试卷及答案

试题纸课程名称:计算机组成原理适用专业年级:计算机2008级期中考试考生学号:考生姓名:…………………………………………………………………………………………………………………一.单项选择题,从供选择的答案中选出正确的答案,并将标号写在答题册中(每小题 1分,共10分)。

1.四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能()A. 行波进位B.组内先行进位,组间先行进位C. 组内先行进位,组间行波进位D. 组内行波进位,组间先行进位2.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是()A. 11001011B. 11010110C. 11000001D. 110010013. 在定点二进制运算器中,减法运算一般通过()来实现A.原码运算的二进制减法器 B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器4. 下列因素中,与cache的命中率无关的是()A.主存的存取时间B.块的大小C.cache的组织方式D.cache的容量5. 计算机的存储器采用分级存储体系的主要目的是()A.便于读写数据 B. 减小机箱的体积C. 便于系统升级D.解决存储容量、价格和存取速度之间的矛盾6. 相联存储器是按()进行寻址的存储器A. 地址制定方式B. 堆栈存取方式C. 内容制定方式D.地址制定与堆栈存取方式结合7.存储单元是指()A.存放一个二进制信息位的存储元B.存放一个机器字的所有存储元集合C.存放一个字节的所有存储元集合D.存放两个字节的所有存储元集合8. 双端口存储器之所以能高速进行读写,是因为采用()A. 高速芯片B. 两套互相独立的读写电路C. 流水技术D.新型器件9.寄存器间接寻址方式中,操作数处在()A. 通用寄存器B. 主存单元C. 程序计数器D. 堆栈10.在定点数运算中产生溢出的原因是()A.运算过程中最高位产生了进位或借位B.参加运算的操作数超出了机器的表示范围C.运算的结果超出了机器的表示范围D.寄存器的位数太少,不得不舍弃最低有效位二.填空题,将适合填入以下各题下划线处的内容写在答题册中(每个空1分,共15分)1.存储器的技术指标有()、()、()和()。

13-14(1)计算机组成原理期中考试参考答案

13-14(1)计算机组成原理期中考试参考答案

一、单项选择题(10小题,每小题2分,共20分)1.电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本原理。

他就是_________。

A.牛顿B.爱因斯坦C.爱迪生D.冯·诺依曼2.计算机各组成部件的相互连接方式,从早期以运算器为中心,发展到现在的以_________为中心。

A.控制器B.运算器C.存储器D.CPU3.下列语句中_________是正确的。

A.1KB=1024×1024B B.1KB=1024MBC.1MB=1024×1024B D.1MB=1024B4.一般8位的微型机系统以16位来表示地址,则该计算机系统由_________个地址空间。

A.256 B.65535 C.65536 D.1310725.下列不同进位计数制的数中,最大的数是_________。

A.(0.101)2 B.(0.62)10C.(0.52)8D.(0.75)166.设在数据传送中采用偶校验,若接收到的代码为10111011,则表明传送中_________。

A.未出现错误B.最低位出错C.出现奇数位错D.未出现错误或出现偶数位错7.一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其真值为________。

A.-127 B.-125 C.-32 D.-88.和辅存相比,主存的特点是_________。

A.容量小、速度快、成本高B.容量小、速度快、成本低C.容量大、速度快、成本高D.容量小、速度慢、成本低9.相联存储器与传统存储器的主要区别是前者又叫按_________寻址的存储器。

A.地址B.内容C.堆栈D.变址10.某计算机字长16位,它的存储容量是1MB,按字编址,它的寻址范围是_________。

A.512K B.1M C.512KB D.1MB二、判断题(10小题,每小题1分,共10分)√1.程序员编程所用的地址叫做逻辑地址。

计算机组成原理期中测试试卷二及答案(真题).doc

计算机组成原理期中测试试卷二及答案(真题).doc

第三、四章计算机硬件工作原理、软件控制教学检测卷二(木卷满分300分,考试时间102分钟)一、填空题(每空2分,61空,共122分)1.__________________________________________________________________________从控制存储器中读取一条微指令并执行相应的微指令所需的全部时间称为____________ 02.按在计算机系统中的作用分类,存储器可分为主存、辅存和________ 三类。

3.主存中的每一个存储单元都有唯一的编号,称为_________ 。

4.每访问一次主存器,读出或写入的单元是一个_____ o5.从启动一次存储器操作到完成该操作所经历的时间称Z为_______ o6.主存带宽又称为_______ ,他表示每秒从主存进出信息的授大数量。

7.主存通常由存储体、______ 、1\0、________ 组成。

8.半导体存储器从工作原理上可分为_______ 型和______ 型两类。

9.M0S管是一种场效应器件,有源极、________ 、和 ________ o10.存储器容量为1024*4时,地址线需耍________ 根。

11.存储器种中片选信息的译码方法口J分为______ 、_______ 和部分译码法。

12.主存与CPU的硬连接有3组连线,分别是 ______ 、_________ 和________ o13.主存与CPU之间的接口是存储器地址寄存器和 ___________ 。

14.程序的局部性包括时间局部性和_______ 局部性。

15.高速缓冲存储器就是利用称序的_______ 原理设计。

16.从主存到CACHE中的数据传送是以 _________ 为单位进行的,这样既提高了CACHE的______ ,也提高了数据传输的效率。

17.根据主存数据块在CACHE小存放的方法,可分为之间映像、______ 和________ 三种。

《计算机组成原理》期中测试A答案及评分标准_2010级信管

《计算机组成原理》期中测试A答案及评分标准_2010级信管

《计算机组成原理》期中测试A答案及评分标准_2010级信管考试班级: 2010级信管1、2、3、4班 #2010-2011学年第二学期《计算机组成原理》期中试卷(时间 120分钟)1. 在机器数________ C ___中,零的表示形式中惟一的。

A. 原码B. 补码C. 补码和移码D. 原码和反码2.某主存地址线有11根,数据线有8根,则该主存的存储空间大小为_______D____。

A .8位B .88位C .8192位D .16384位3.Intel2114为1K 4位的存储器,要组成64KB 的主存储器,需要____A___个RAM 芯片。

A .128B .48C .32D .164.原码加减法是指___B____。

A .操作数用原码表示,连同符号位直接相加减B .操作数取绝对值,直接相加减,符号位单独处理C .操作数用原码表示,尾数直接相加减,符号位单独处理D .操作数用原码表示,根据两数符号决定实际操作,符号位单独处理5.设某浮点数共12位。

其中阶码含1位阶符共4位,以2为底,补码表示; 尾数含1位数符共8位,补码表示,规格化,则该浮点数所能表示的最大正数为___C__。

A .27B .28C .27-1 D .28-1 6.通用寄存器组属于____A__的组成部件。

A .运算器B .控制器C .存储器D .适配器7.如果X 为负数,由[X]补求[-X]补是将_____D___。

A .[X]补各值保持不变B .[X]补符号位变反,其他各位不变C .[X]补除符号位外,各位变反,末位加1一、单项选择题(每小题1分,共22分,请将正确答案标号写在各题中的空白处)考试班级:2010级信管1、2、3、4班#D.[X]补连同符号位一起各位变反,末位加18. 若十进制数为132.75,则相应的十六进制数为(② )。

①21.3②84.c③24.6④84.69.若x=1011,则[x]补=(④ )。

计算机组成原理期中考试

计算机组成原理期中考试

一、单项选择题A.+10×210 11B.+10×210C.+10×2 D.+10×22. 在16位定点小数补码的表示范围中,最大正小数为 B ;-16-15A. +1–2 B. +1–2-16 -15C. 2 D. 23. 在下列有关补码和移码关系的叙述中, B 是不正确的;A.相同位数的补码和移码表示具有相同的表数范围B.零的补码和移码表示相同C.同一个数的补码和移码表示,其数值部分相同,而符号相反D.一般用移码表示浮点数的阶,而补码表示定点整数4.假定一个系统的物理地址空间大小为为512MB,按字节编址,每次读写操作最多可以一次存取32位;则存储器地址寄存器MAR和存储器数据寄存器MDR的位数分别为 B ;,8 ,32 ,8 ,325.如果浮点数的尾数用补码表示,则下列 D 中的尾数是规格化数形式 ; A.. B..C..D..6.动态RAM的刷新是以 B 为单位进行的;A.存储单元 B.存储矩阵行B.存储矩阵列 D.存储芯片7. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是D ;二、简答题:1.加法器和ALU的差别是什么答案:加法器只能实现两个输入的相加运算,而ALU可以实现多种算术逻辑运算;在数据通路中有些地方只需做加法运算,如:指令地址计算时,这时就不需要用ALU,只要用一个加法器即可;2 说明IEEE 754浮点数格式中的隐蔽位的含义与用法;答:所谓隐蔽位就是浮点数的规格化的最高数值位;规格化的浮点数其尾数的最高数值位一定是1,所以浮点数在传送与存储过程中,尾数的最高位可以不表示出来,只在计算的时候才恢复这个隐蔽位;3.浮点数表示的精度和数值范围取决于什么答:在浮点数总位数不变的情况下,阶码位数越多,则尾数位数越少;即:表数范围越大,则精度越差三.应用题已知某CPU和存储芯片组成的系统框图如下,其中A15~A0为地址总线, D7~2存贮器总存贮容量为__12K×8_________ ;3每组实现位扩展需要的芯片数为_____2________ ;4现已实现字扩展的组数为__3_____;5写出每组芯片的地址范围16进制表示起始地址终止地址第一组: 8000H 8FFFH第二组: 9000H 9FFFH第三组:第四组: B000H BFFFH6该系统的片选控制采用的是何种译码方式全译码还是部分译码___部分译码______;第二部分. 某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数 ,非0最小正数 ,最大负数 ,最小负数 ;2. 变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供 , 指令提供;而在变址寻址中,变址寄存器提供 ,指令提供 ;3. 影响流水线性能的因素主要反映在和4. 设机器数字长为16位含1位符号位;若1次移位需10ns,一次加法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间;5. CPU从主存取出一条指令并执行该指令的时间叫 ,它通常包含若干个 ,而后者又包含若干个 ; 组成多级时序系统;二、名词解释8分1. 微程序控制2. 存储器带宽3. RISC4. 中断隐指令及功能三、简答18分1. 完整的总线传输周期包括哪几个阶段简要叙述每个阶段的工作;2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位;1若Cache采用直接相联映像,求出主存地址字段中各段的位数;2若Cache采用四路组相联映像,求出主存地址字段中各段的位数;3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字;4. 某机主存容量为4M×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作;操作码位数固定,且具有直接、间接、立即、相对四种寻址方式; 1画出一地址指令格式并指出各字段的作用;2该指令直接寻址的最大范围; 3一次间址的寻址范围;4相对寻址的寻址范围;四、6分9设阶码取3位,尾数取6位均不包括符号位,按浮点补码运算规则计算 25 1116 + 2416五、画出DMA方式接口电路的基本组成框图,并说明其工作过程以输入设备为例;8分六、10分设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号,用R/W作读写控制信号,现有下列存储芯片:RAM:1K×8位、2K×4位、4K×8位ROM:2K×8位、4K×8位以及74138译码器和各种门电路自定,画出CPU与存储器连接图;要求:1最大4K地址空间为系统程序区,与其相邻2K地址空间为用户程序区;2合理选用上述存储芯片,说明各选几片写出每片存储芯片的地址范围;3详细画出存储芯片的片选逻辑;AiA0AiA0PD/ProgrCSOEWECSDnD0Y7Y6DnD0 Y074138七、假设CPU在中断周期用堆栈保存程序断点,且进栈时栈指针减一,出栈时栈指针加一;试写出中断返回指令中断服务程序的最后一条指令,在取指阶段和执行阶段所需的全部微操作命令及节拍安排;若采用微程序控制,则还需要增加哪些微操作;10分八、除了采用高速芯片外,从计算机的各个子系统的角度分析,指出6种以上提高整机速度的措施;8分一、填空12分1.127;1/512;-1/512-1/32768;-128;2.基地址;形式地址;基地址;形式地址;3.访存冲突;相关问题;4.300ns;310ns;5.指令周期;机器周期;节拍;二、名词解释8分1.微程序控制答:采用与存储程序类似的方法来解决微操作命令序列的形成,将一条机器指令编写成一个微程序,每一个微程序包含若干条微指令,每一条指令包含一个或多个微操作命令;2.存储器带宽答:每秒从存储器进出信息的最大数量,单位可以用字/秒或字节/秒或位/秒来表示;3.RISC答:RISC是精简指令系统计算机,通过有限的指令条数简化处理器设计,已达到提高系统执行速度的目的;4.中断隐指令及功能答:中断隐指令是在机器指令系统中没有的指令,它是CPU在中断周期内由硬件自动完成的一条指令,其功能包括保护程序断点、寻找中断服务程序的入口地址、关中断等功能;三、简答18分1.答:总线在完成一次传输周期时,可分为四个阶段:申请分配阶段:由需要使用总线的主模块或主设备提出申请,经总线仲裁机构决定下一传输周期的总线使用权授于某一申请者;寻址阶段:取得了使用权的主模块,通过总线发出本次打算访问的从模块或从设备的存储地址或设备地址及有关命令,启动参与本次传输的从模块;传数阶段:主模块和从模块进行数据交换,数据由源模块发出经数据总线流入目的模块;结束阶段:主模块的有关信息均从系统总线上撤除,让出总线使用权;2.答:1若Cache采用直接相联映像:字块中含64个字节,字块的位数为b=6;Cache中含有256个字块,所以字块地址位数c=8;主存容量为1M字节,总位数为20;主存字块标记位数t=6;2若Cache采用四路组相联映像,字块中含64个字节,字块的位数为b=6; 每组含有四个字块,每组含256个字节; Cache中含有64个字块,所以组地址位数q=6; 主存容量为1M字节,总位数为20; 主存字块标记位数t=8;3.答:设屏蔽位为“1”时表示对应的中断源被屏蔽,屏蔽字排列如下:4.答:1指令字长16位,操作码为7位,寻址特征位2位,地址码7位; 2-64~63; 32;4216.16四、6分答:被加数为加数为0,101;,x补 = 00,101; 0,100;,y补 = 00,100;1对阶:△j补 = jx补- jy补 = 00,101 + 11,100 = 00,001即△j = 1,则y的尾数向右移一位,阶码相应加1,即y’补= 00,101;② 求和补+Sy补补= Sx补+SySx= +=即 x+y补 = 00,101; 尾数出现“”,需左规; ③ 规格化左规后得 x+y补= 00,011; ∴x+y补 = 00,111;五、8分答:DMA方式接口电路的基本组成框图如下:第9/13页以数据输入为例,具体操作如下:① 从设备读入一个字到 DMA 的数据缓冲寄存器 BR 中,表示数据缓冲寄存器“满”如果I/O 设备是面向字符的,则一次读入一个字节,组装成一个字;② 设备向DMA接口发请求DREQ;③ DMA接口向CPU申请总线控制权HRQ;④ CPU发回HLDA信号,表示允许将总线控制权交给DMA接口;⑤ 将DMA主存地址寄存器中的主存地址送地址总线;⑥ 通知设备已被授予一个 DMA 周期DACK,并为交换下一个字做准备;⑦ 将DMA数据缓冲寄存器的内容送数据总线;⑧ 命令存储器作写操作;⑨ 修改主存地址和字计数值;⑩ 判断数据块是否传送结束,若未结束,则继续传送;若己结束,字计数器溢出,则向CPU申请程序中断,标志数据块传送结束;六、10分方法一:答:地址空间描述如下: ROM对应的空间:11111111 0000 11111111 0000 11111111 0000 11111111 RAM对应的空间: 11101110 1000 0000 0000选择ROM芯片为2K×8位的两片,RAM芯片为2K×4位的两片 ROM芯片1: 1111 1111 ROM芯片2:1111 10001111 00001111 0000第10/13页1111 1111 1110 11100111 0000 1111 10001111 0000 1111 00001111 0000 1111 0000RAM芯片1、2:位扩展CPU与存储器连接图见下页:方法二:答:地址空间描述如下: ROM对应的空间: 11111111RAM对应的空间: 11101111 0000 11111111 0000 11111111 0000 11111110 1000 0000 0000选择ROM芯片为4K×8位的一片,RAM芯片为2K×4位的两片第11/13页组合逻辑设计的微操作命令:取指:T0:PC → MART1:MMAR → MDR, PC+1 → PCT2:MDR → IR, OPIR → 微操作形成部件执行:T0:SP → MART1:MMAR → MDRT2:MDR → PC, SP+1 → SP微程序设计的微操作命令:取指微程序: T0:PC → MART1:AdCMIR → CMART2:MMAR → MDR, PC+1 → PC T3:AdCMIR → CMART4:MDR → IR, OPIR → 微操作形成部件 T5:OPIR → CMAR中断返回微程序: T0:SP → MART1:AdCMIR → CMAR T2:MMAR → MDR T3:AdCMIR → CMAR T4:MDR → PC, SP+1 → SP T5:AdCMIR → CMAR第12/13页针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度;针对存储器,可以采用主存-辅存层次的设计和管理提高整机的速度;针对控制器,可以通过指令流水或超标量设计技术提高整机的速度;针对控制器,可以通过超标量设计技术提高整机的速度;针对运算器,可以对运算方法加以改进,如进位链、两位乘除法;针对I/O系统,可以运用DMA技术来减少CPU对外设访问的干预;1将十进制数+107/128化成二进制数、八进制数和十六进制数3分一、单项选择题每小题1分,共22分,请将正确答案标号写在各题中的空白处1. 在机器数________ C ___中,零的表示形式中惟一的;A. 原码B. 补码C. 补码和移码D. 原码和反码2.某主存地址线有11根,数据线有8根,则该主存的存储空间大小为_______D____;A.8位 B.88位 C.8192位 D.16384位4位的存储器,要组成64KB的主存储器,需要____A___个RAM芯片;3. Intel2114为1KA.128 B.48 C.32 D.164.原码加减法是指___B____;A.操作数用原码表示,连同符号位直接相加减 B.操作数取绝对值,直接相加减,符号位单独处理 C.操作数用原码表示,尾数直接相加减,符号位单独处理D.操作数用原码表示,根据两数符号决定实际操作,符号位单独处理5.设某浮点数共12位;其中阶码含1位阶符共4位,以2为底,补码表示; 尾数含1位数符共8位,补码表示,规格化,则该浮点数所能表示的最大正数为___C__; A.2 B.2 C.2-1 D.2-1 6.通用寄存器组属于____A__的组成部件;A.运算器 B.控制器 C.存储器 D.适配器7.如果X为负数,由X补求-X补是将_____D___;。

计算机组成原理期中试题

计算机组成原理期中试题

计算机组成原理期中试题一、选择题(每题2分,共20分)1.在机器数___中,零的表示形式是唯一的。

A. 原码B.补码C. 补码和移码D. 原码和反码2.CRT的分辨率为1024×1024像素,像素的颜色数为256。

则刷新存储器的容量是___。

A. 512KB B.1MB C. 256KB D. 2MB3.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目是___。

A. 8, 512 B. 512, 8 C. 18, 8 D. 194. 计算机系统中的存贮器系统是指______。

A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器5. 存储单元是指______。

A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合6. 计算机使用总线结构的主要优点是便于实现积木化,同时______。

A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量7. CPU响应中断的时间是___C__。

A 中断源提出请求B 取指周期结束C 执行周期结束D 间址周期结束8. 总线通信中的同步控制是__B____。

A.只适合于CPU控制的方式; B.由统一时序控制的方式;C.只适合于外围设备控制的方式; D.只适合于主存。

9. 某计算机字长是 16 位,它的存储容量是1MB,按字编址,它的寻址范围是___ __。

A.512K; B.1M; C.512KB; D.1MB。

10. 中断向量可提供_ ____。

A.被选中设备的地址; B.传送数据的起始地址;C.中断服务程序入口地址; D.主程序的断点地址。

二、填空题(每空2分,共20分)1. 直接使用西文键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。

为此要解决汉字的____①____编码,汉字___②____, __③__码等三种不同用途的编码2. 磁盘上常用的记录方式可分为归零制、不归零制,___④_____制,___⑤____制等多种类型。

计算机组成原理题期中试题

计算机组成原理题期中试题

一、(10分)将数(-0.75)10转换成754标准的32位浮点数的二进制存储格式。

二、(10分)设有两个十进制数:x=-0.875×21,y=0.625×22,(1)将x,y的尾数转换为二进制补码形式。

(2)设阶码2位,阶符1位,数符1位,尾数3位,通过补码运算规则求出z=x–y 的二进制浮点规格化结果。

三、(10分)某加法器进位链小组信号为C4、C3、C2、C1,低位来的进位信号为C0,请分别按下述两种方式写出C4、C3、C2、C1、的逻辑表达式。

(1)串行进位方式(2)并行进位方式四、(10分)设存储器容量为4M字,字长32位,模块数m = 4,分别用顺序方式和交叉方式进行组织,存储周期T = 200ns,数据总线宽度32位,总线传送周期 = 50ns.问顺序存储器和交叉存储器带宽各是多少?五、(10分)CPU执行一段程序时,cache 完成存取的次数为1900次,主存完成存取的次数为100次,已知cache存取周期为50ns,主存存取周期为250ns.求:(1)cache/主存系统的效率。

(2)平均访问时间。

六、(10分)某机器中,配有一个ROM芯片,地址空间0000H—3FFFH。

现在再用几个16K×8的芯片构成一个32K×8的RAM 区域,使其地址空间为8000H—FFFFH。

假设此RAM芯片有CS和WE信号控制端。

CPU地址总线为A15—A0,数据总线为D7—D0,控制信号为RD(读),WR(写),MREQ(存储器请求),当且仅当MREQ和RD(或WR)同时有效时,CPU才能对有存储器进行读(或写),试画出此CPU与上述ROM芯片和RAM芯片的连接图。

七.(20分)一台处理机具有如下指令格式:2位6位3位3位格式表明有8个通用寄存器(长度16位),X指定寻址模式,主存实际容量为256K字。

(1)假设不用通用寄存器也能直接访问主存中的每一个单元,并假设操作码域OP=6位,请问地址码域应分配多少位?指令字长度应有多少位?(2)假设X=11时,指定的那个通用寄存器用做基址寄存器,请提出一个硬件设计规划,使得被指定的通用寄存器能访问1M主存空间中的每一个单元。

计算机组成原理期中试题共37页文档

计算机组成原理期中试题共37页文档
计算机组成原理期中试题
11、获得的成功越大,就越令人高兴 。野心 是使人 勤奋的 原因, 节制使 人枯萎 。 12、不问收获,只问耕耘。如同种树 ,先有 根茎, 再有枝 叶,尔 后花实 ,好好 劳动, 不要想 太多, 那样只 会使人 胆孝懒 惰,因 为不实 践,甚 至不接 触社会 ,难道 你是野 人。(名 言网) 13、不怕,不悔(虽然只有四个字,但 常看常 新。 14、我在心里默默地为每一个人祝福 。我爱 自己, 我用清 洁与节 制来珍 惜我的 身体, 我用智 慧和知 识充实 我的头 脑。 15、这世上的一切都借希望而完成。 农夫不 会播下 一粒玉 米,如 果他不 曾希望 它长成 种籽; 单身汉 不会娶 妻,如 果他不 曾希望 有小孩 ;商人 或手艺 人不会 工作, 如果他 不曾希 望因此 而有收 益。-- 马钉路 德。
31、只有永远躺在泥坑里的人,才不会再掉进坑里。——黑格尔 32、希望的灯一旦熄灭,生活刹那间变成了一片黑暗。——普列姆昌德 33、希望是人生的乳母。——科策布 34、形成天才的决定因素应该是勤奋。——郭沫若 35、学到很多东西的诀窍
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、(10分)将数(-0.75)10转换成754标
准的32位浮点数的二进制存储格式。

二、(10分)设有两个十进制数:
x=-0.875×21,y=0.625×22,
(1)将x,y的尾数转换为二进制补码形
式。

(2)设阶码2位,阶符1位,数符1位,
尾数3位,通过补码运算规则求出z=x–y 的二进制浮点规格化结果。

三、(10分)某加法器进位链小组信号为C4、
C3、C2、C1,低位来的进位信号为C0,请分
别按下述两种方式写出C4、C3、C2、C1、
的逻辑表达式。

(1)串行进位方式
(2)并行进位方式
四、(10分)设存储器容量为4M字,字长32位,模块数m = 4,分别用顺序方式和交叉方式进行组织,存储周期T = 200ns,数据总线宽度32位,总线传送周期 = 50ns.问顺序存储器和交叉存储器带宽各是多少?
五、(10分)CPU执行一段程序时,cache 完成存取的次数为1900次,主存完成存取的次数为100次,已知cache存取周期为50ns,主存存取周期为250ns.
求:(1)cache/主存系统的效率。

(2)平均访问时间。

六、(10分)某机器中,配有一个ROM芯片,地址空间0000H—3FFFH。

现在再用几个16K×8的芯片构成一个32K×8的RAM 区域,使其地址空间为8000H—FFFFH。

假设此RAM芯片有CS和WE信号控制端。

CPU地址总线为A15—A0,数据总线为D7—D0,控制信号为RD(读),WR(写),MREQ(存储器请求),当且仅当MREQ和RD(或WR)同时有效时,CPU才能对有存储器进行读(或写),试画出此CPU与上述ROM芯片和RAM芯片的连接图。

七.(20分)一台处理机具有如下指令格式:2位6位3位3位
格式表明有8个通用寄存器(长度16位),X指定寻址模式,主存实际容量为256K字。

(1)假设不用通用寄存器也能直接访问主存中的每一个单元,并假设操作码域OP=6位,请问地址码域应分配多少位?指令字长度应有多少位?
(2)假设X=11时,指定的那个通用寄存器用做基址寄存器,请提出一个硬件设计规划,使得被指定的通用寄存器能访问1M主存空间中的每一个单元。

八、(20分)某16位机器所使用的指令格式和寻址方式如下所示,该机有两个20位基址寄存器,四个16位变址寄存器,十六个16位通用寄存器,指令汇编格式中的S(源),D(目标)都是通用寄存器,m 是主存的一个单元,三种指令的操作码分别是MOV(OP) =(A ) H,STA(OP)=(1B)H, LDA(OP)=(3C)H, MOV 是传送指令,STA 为写数指令,LDA 为读数指令。

15 10 9 8 7 4 3 0
MOV S , D
15 10 9 8 7 4 3 0
STA S, M
15 10 9 8 7 4 3 0
LDA S, M (1)分析三种指令的指令格式和寻址方式特点。

(2)处理机完成哪一种操作所花时间最短?那一种最长?第二种指令的执行时间有时会等于第三种指令的执行时间吗?
(3)下列情况下每个十六进制指令字分别代表什么
操作?其中有编码不正确时,如何改正才能成为合法指令?
①(F0F1)H (3CD2)H ② (2856)H
③ (6FD6)H ④ (1C2)H。

相关文档
最新文档