杭电数电习题

合集下载

2023杭电多校第三场题解

2023杭电多校第三场题解

2023杭电多校第三场题解摘要:1.2023 杭电多校第三场题解概述2.第一题:编写一个程序,输出从1 到n 的数字3.第二题:编写一个程序,实现斐波那契数列的求解4.第三题:编写一个程序,判断一个字符串是否为回文字符串5.总结和建议正文:【2023 杭电多校第三场题解概述】2023 年杭电多校第三场考试已经结束,本次考试共设置了三道题目,分别涉及到编程基础、数列求解和字符串处理等方面的知识。

本文将为您详细解析这三道题目的解题思路和方法。

【第一题:编写一个程序,输出从1 到n 的数字】这道题目主要考察了编程基础,要求编写一个程序,输出从1 到n 的数字。

解决这个问题有多种方法,可以使用循环语句(如for 循环、while 循环)或者使用数学方法(如等差数列求和公式)。

以下是一个简单的Python 实现:```pythonfor i in range(1, n+1):print(i)```【第二题:编写一个程序,实现斐波那契数列的求解】斐波那契数列是一个经典的数列问题,要求编写一个程序,实现斐波那契数列的求解。

斐波那契数列的定义为:F(0)=0,F(1)=1,F(n)=F(n-1)+F(n-2)。

解决这个问题有多种方法,可以使用递归、循环或者矩阵求幂等方法。

以下是一个简单的Python 实现:```pythondef fibonacci(n):if n == 0:return 0elif n == 1:return 1else:return fibonacci(n-1) + fibonacci(n-2)print(fibonacci(n))```【第三题:编写一个程序,判断一个字符串是否为回文字符串】回文字符串是指正序和倒序都相同的字符串,如“abcdcba”。

这道题目要求编写一个程序,判断一个字符串是否为回文字符串。

解决这个问题有多种方法,可以使用双指针法、哈希表或者直接比较字符串等方法。

以下是一个简单的Python 实现:```pythondef is_palindrome(s):s = s.lower()left, right = 0, len(s) - 1while left < right:if s[left]!= s[right]:return Falseleft += 1right -= 1return Trueprint(is_palindrome("abcdcba"))```【总结和建议】本次考试的三道题目涉及到了编程基础、数列求解和字符串处理等方面的知识。

杭州电子科技大学考研电路习题

杭州电子科技大学考研电路习题

杭州电子科技大学考研电路习题作业习题与考试题实验预习题:1、根据实验电路给出的元件参数值,估算电路的谐振频率。

2、改变电路的哪些参数可以使电路发生谐振,电路中R的数值是否影响谐振频率值?3、如何判别电路是否发生谐振?测试谐振点的方案有哪些?4、电路发生串联谐振时,为什么输入电压不能太大?如果信号源给出1V的电压,电路谐振时,用真空管毫伏表测ULO和UCO,应该选择多大的量限?5、提高RLC串联电路的品质因数,电路参数应如何改变?6、谐振时,比较输出电压Uo与输入电压Ui是否相等?试分析原因。

7、谐振时,对应的ULO与UCO是否相等?如有差异,原因何在?实验总结题:1、根据测量数据,绘出不同Q值时的两条幅频特性曲线。

2、计算出通频带BW与Q值,说明不同R值对电路的通频带BW和品质因数的影响。

3、对两种不同的测量Q值的方法进行比较,分析误差原因。

4、利用电路的谐振特性,可以测量L或C的元件值。

试设计具体测量线路和测试方法,并说明原理。

考试样题:RLC串联谐振电路( 10 )设计一个RLC串联谐振电路,要求R=330Ω,C=自选,L=10mH,要求f0约16kHz,要求有设计过程。

自行设计数据表格,正确选择仪表,测量该电路的幅频特性,获得该电路的特征值(谐振点、通频带、品质因数等)。

注:有关特征值数据须经教师验收。

实验总结题:1、完成必要的误差分析。

2、根据实验数据,画出该电路的幅频特性曲线。

3、计算RLC谐振电路的品质因数Q和通频带BW,与理论值进行比较,说明误差原因。

4、为什么电路谐振时,电感和电容上的电压不相等?5、体会及建议。

大纲:实验教学大纲《电路分析实验》课程教学大纲课程英文译名:Experiments of electronical circuit课程编号:S0403310课内总学时:25学分:1.5开课对象:电子信息学院/信息工程学院本科生课程类别:学院定必修一、课程的任务和目的《电工电路实验》是为本校电子信息工程、电子信息科学与技术、电子科学与技术、光信息科学与技术等专业学生开设的第一门电学专业基础实验课。

杭电考研真题答案

杭电考研真题答案

杭电考研真题答案杭电考研真题是许多考生备考过程中必不可少的参考资料,它不仅能够帮助考生了解考试形式和出题规律,还能够提供实战演练的机会。

本文将为大家提供杭电考研真题答案,帮助考生更好地备考。

一、数学真题答案1. 2019年数学一真题答案第一部分:选择题1. 答案:B2. 答案:C3. 答案:D4. 答案:A5. 答案:C第二部分:填空题1. 答案:162. 答案:53. 答案:34. 答案:25. 答案:80第三部分:解答题1. 答案:(1,1,3)2. 答案:132. 2020年数学三真题答案第一部分:选择题1. 答案:B2. 答案:C3. 答案:D4. 答案:A5. 答案:C第二部分:填空题1. 答案:122. 答案:563. 答案:174. 答案:425. 答案:8第三部分:解答题2. 答案:(3,7)二、英语真题答案1. 2019年英语二真题答案第一部分:选择题1. 答案:B2. 答案:C3. 答案:A4. 答案:D5. 答案:B第二部分:阅读理解1. 答案:C2. 答案:A3. 答案:B4. 答案:D5. 答案:C第三部分:完形填空2. 答案:A3. 答案:B4. 答案:C5. 答案:D2. 2020年英语一真题答案第一部分:选择题1. 答案:C2. 答案:A3. 答案:B4. 答案:D5. 答案:C第二部分:阅读理解1. 答案:D2. 答案:C3. 答案:A4. 答案:B第三部分:完形填空1. 答案:B2. 答案:C3. 答案:D4. 答案:A5. 答案:B三、计算机真题答案1. 2019年计算机一真题答案第一部分:选择题1. 答案:B2. 答案:A3. 答案:D4. 答案:C5. 答案:B第二部分:填空题1. 答案:回溯3. 答案:插入排序4. 答案:算法复杂度5. 答案:32第三部分:解答题1. 答案:二进制2. 答案:0.7852. 2020年计算机二真题答案第一部分:选择题1. 答案:D2. 答案:B3. 答案:C4. 答案:A5. 答案:D第二部分:填空题1. 答案:深度学习2. 答案:DenseNet4. 答案:LSTM5. 答案:0.2第三部分:解答题1. 答案:B-tree2. 答案:TF-IDF通过以上给出的杭电考研真题答案,考生们可以了解到题目的解答过程和正确答案,有助于对照自己的解答情况进行分析和总结,从而找到自己的不足之处并进行针对性的复习。

杭州电子科技大学数字电路2003--2016年考研真题

杭州电子科技大学数字电路2003--2016年考研真题
4、画出101序列检测器的最简状态图和最简状态转换表,凡收到输入序列101时,输出就为1,其中101序列可以重叠检测,即
输入序列X1:010101101
输出序列X2:000101001
最近这几年杭电的数字电路每年的题型都不一样,所以不要指望会碰到以前的原题。参考往年的试题你要知道要考哪些东西这时最重要的,存储器、数模转换,可编程逻辑等等,全考。这几年的数电题都不是太难。2011年的数电有130分的题都算是简单的,两个小时就能搞定。最后一个15分的大题特难,看不懂。
5、写出图所示电路的驱动方程、输出方程和状态方程、画出状态转换图,判断电路逻辑功能,最后检查电路能否自启动。
4、设计题
1、用或非门设计一个1位全加器电路。
2、用8选1的MUX实现下列函数:
要求A2A1A0=WXY
3、用4位二进制计数器74LS161接成48进制计数器,标出输入、输出端。可以附加必要的门电路。
A
B
C
L
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
1
1
0
1
1
1
1
0
X
1
1
1
X
4.设 ,则反函数为 =______________对偶函数为 =____________
5.某或非门低电平输入电流为1mA,高电平输入电流为10μA,最大灌电流为12mA,最大拉电流为450μA,则其扇出系数为______________
2007年杭州电子科技大学数字电路考研试题
1、填空题
1.(36)10=()2=()8421BCD

杭州电子科技大学电路与模拟电子技术基础(第4版)习题解答完整版

杭州电子科技大学电路与模拟电子技术基础(第4版)习题解答完整版

第1章直流电路习题解答1.1 求图1.1中各元件的功率,并指出每个元件起电源作用还是负载作用。

图1.1 习题1.1电路图解 W 5.45.131=×=P (吸收);W 5.15.032=×=P (吸收) W 15353−=×−=P (产生);W 5154=×=P (吸收); W 4225=×=P (吸收);元件1、2、4和5起负载作用,元件3起电源作用。

1.2 求图1.2中的电流I 、电压U 及电压源和电流源的功率。

图1.2 习题1.2电路图解 A 2=I ;V 13335=+−=I I U电流源功率:W 2621−=⋅−=U P (产生),即电流源产生功率6W 2。

电压源功率:W 632−=⋅−=I P (产生),即电压源产生功率W 6。

1.3 求图1.3电路中的电流1I 、2I 及3I 。

图1.3 习题1.3电路图解 A 1231=−=I ;A 1322−=−=I由1R 、2R 和3R 构成的闭合面求得:A 1223=+=I I 1.4 试求图1.4所示电路的ab U 。

图1.4 习题1.4电路图解 V 8.13966518ab −=×+++×−=U 1.5 求图1.5中的I 及S U 。

图1.5 习题1.5电路图解 A 7152)32(232=×+−×+−=IV 221021425)32(22S =+−=×+−×+=I U1.6 试求图1.6中的I 、X I 、U 及X U 。

图1.6 习题1.6电路图解 A 213=−=I ;A 31X −=−−=I I ; V 155X −=⋅=I UV 253245X X −=×−−⋅=I U1.7 电路如图1.7所示:(1)求图(a)中的ab 端等效电阻;(2)求图(b)中电阻R 。

图1.7 习题1.7电路图解 (1) Ω=+=+++×+×+×+=1046418666661866666ab R (2) Ω=−−=712432383R1.8 电路如图1.8所示:(1)求图(a)中的电压S U 和U ;(2)求图(b)中V 2=U 时的电压S U 。

杭电 数字电路试卷2011-A

杭电 数字电路试卷2011-A

第 3 页
共 3 页

10、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用(
第1
页 共
3页
ห้องสมุดไป่ตู้
4、试用下图所示双 2 线-4 线译码器及适当逻辑门电路,构成 1 位全加器,列出真值表,画出逻辑电 路。
7. 画出序列 1011 不可重叠序列检测的原始转换图。
BIN/QUAD EN 0 0 1 G 0 3 2 1 3
一 填空选择题,每题 2 分。 (共 20 分) 1、(65)10 = ( )2 =( 2、逻辑函数
Y ( A, B , C )
)8421BCD。
m (1, 3, 5, 7 ) 以最大项表示是(
3、七段显示译码器的输出 Ya~Yg=0010010 驱动共阳极七段发光管可显示( 4、TTL 逻辑门中三极管工作在( )区和 ( )区。 5、F=A(B+C)的对偶式 F*=( ) ,反演式 F =( ) 。
3.用下列 2 选 1 的四通道数据选择器 74LS157 和四位二进制加法计数器 74LS161 以及适当门电路,设 计一个可变模值分频器,当 X=0 时,实现 M=8 分频,当 X=1 时,实现 M=5 分频。(12 分) 1) 画出完整电路图。 2) 写出对应的计数状态,并分析从哪个端口可实现所需的分频输出。
CP
三.综合分析设计题,1,2 题各 10 分,3 题 12 分。 (32 分) 1、一个寝室住四位同学,每个同学床头各有一个公共照明灯的开关:A、B、C、D,用下图所示的八 选一数据选择器 74LS151 及适当门电路设计实现控制电路,使每个同学的床头开关都能独立的控制公
C
6、下图给出了给定电路输入 A、B、C 和对应输出 F 的波形,试写出真值表,画出用最少与非门实现 的该电路逻辑图。

现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年

现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年

现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年1.从大到小依次排列下列数据 (120)10, (10011010)2 , (117)8 , (B4)16。

正确的顺序为答案:(B4)16 > (10011010)2 > (120)10 > (117)82.二进制数111001的余3码是答案:100010103.8421BCD码的1000相当于十进制的数值答案:84.求[X]原=1.1101的真值和补码,求[x]反=0.1111的补码答案:-0.1101; 1.0011; 0.11115.已知十进制数为92,其对应的余3码为:答案:(11000101)余3码6.要表达一个逻辑函数常见的方法有答案:其余都是7.试选择下图门电路的输出状态答案:高阻态8.集成电路74LS245的内部结构如图所示,试说明该电路的逻辑功能。

答案:双向传输,当C=0,X的信号传送到Y;当C=1,Y的信号传送到X9.试写出图中NMOS门电路的输出逻辑表达式。

答案:10.标准或-与式是由()构成的逻辑表达式。

答案:最大项相与11.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上相邻的关系表示逻辑上的相邻。

答案:循环码12.已知逻辑电路如图所示,分析该电路的逻辑功能:答案:13.引起组合逻辑电路中竟争与冒险的原因是答案:电路延时14.已知某电路的真值表如下,该电路的逻辑表达式为答案:Y=AB+C15.八选一数据选择器74151组成的电路如图所示,则输出函数为答案:16. 74153是四选一数据选择器,电路如下。

则Y的表达式是答案:17.以下电路中常用于总线应用的有答案:三态门18.若F(A,B,C)=∑m(1,3,4,7),以下叙述正确的是:答案:F的反函数是∑m(0,2,5,6)19.可以直接实现线与的器件答案:集电极开路门20.三变量逻辑函数F(A,B,C)= A+BC,以ABC为顺序组成最小项表示中不含下列哪项答案:m1m2m0。

杭电数字电路期末试题(朱西旦)

杭电数字电路期末试题(朱西旦)

一,选择、填空、判断(2X10分)(实际考试并没有遇到判断题)
二,基本题(5X6分)
1,用卡诺图化简逻辑函数
2,已知门电路。

写出表达式,列出真值表,说明该电路完成的功能
3,已知函数直接写出反函数及它的对偶式(不需要化简)
4,画出触发器在所示输入波形作用下的输出波形
5,分析74LS290/74LS161构成的电路,画出状态转换图,判断该电路是一个几制计数器
三,综合(5X10)
1,分析图中的时序电路,画出状态图,指明其计数器类型、模值和能否自动启动2,试用一片3-8译码器74LS138及最少与非门实现电路。

列出真值表,写出表达式,画出逻辑电路图
3,用1片8选1数据选择器74LS151及最少量与非门实现函数
4,已知函数,写出输出最小项之和的表达式,画出PROM阵列图
5,用一块74LS290/74LS161及最少量与门电路实现
小结:基本每年的题目都是这样,或许会有些小改动,每次临近期末的时候,朱老师都会在课堂上展示类似以上的考试题型,所以最后几节课一定要记得去上哦。

针对以上内容,做一些例题基本上就能应付考试了(时序电路和触发器可能需要多花些工夫)。

XX大学数电试卷《数字逻辑电路》试卷A卷(第2学期,主校本科)标准答案

XX大学数电试卷《数字逻辑电路》试卷A卷(第2学期,主校本科)标准答案

5-2(8 分)、根据所学的可编程器件知识,依据 PROM、PLA、PAL 和 GAL 的特点,完成下表。
器件
提供的最小项
与阵列
或阵列
输出型式
(全部/部分) (可编程/固定) (可编程/固定) (可编程/固定)
PROM
全部
固定
可编程
固定
VCC
8
4
7
vI
6
3
vO
2 5
VCO
1
0.01µF
VCC 电源
RD 复位
A &
C
A Y
C
Y
答案:波形画对 3 分;(1)“电路完成逻辑闸门作用”1 分;(2)C 引脚信号起闸门信号作用 1 分。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
第 1 页 共4页
2-3(5 分)、如右图,用 OC 门反相器 7406 驱动发光二极管(LED), 设 OC 门的输出级三极管饱和导通时压降 UCES=0.3V,LED 的额定工 作电流 ID 为 10mA,压降 UD 为 1.1V。求: (1)LED 的限流电阻 R 的值;
答:
L = AC A B C B = AC + ABC + B = ABC + ABC + ABC + ABC + ABC = ∑ m(2,3, 5, 6, 7)
C0 B1
A2
0 D0
0 D1
YL
1 D2 74LS151
1 D3
0 D4
1 D5
1 D6
1 D7
G
0
答:由电路图得 F = WX ⊕ YZ ,分析知,当W = X =Y=1 时,F=Z PDF 文件使用 "pdfFactory Pro" 试用版本创建

(完整版)杭州电子科技大学数字电路期末考试试卷及答案

(完整版)杭州电子科技大学数字电路期末考试试卷及答案
C.100KHzD.50KHz
9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器
10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。
A.0100100B.1100011C.1011011D.0011011
14.存储12位二进制信息需要___12____个触发器。
15.按逻辑功能分类,触发器可分为__RS___、__D__、__JK__、_T_等四种类型。
16.对于D触发器,若现态Qn= 0,要使次态Qn+1=0,则输入D=__0_____。
17.请写出描述触发器逻辑功能的几种方式___特性表、特性方程、状态图、波形图_________。
下图是共阴极七段led数码管显示译码器框图若要显示字符5则译码器输出0100100b11000111011011d0011011二填空题每小题11ttl电路的电源是5v高电平对应的电压范围是245v
杭州电子科技大学2011-2012学年第二学期
期末考试试题(答案)
考试科目:数字电路试卷类别:3卷考试时间:120分钟
解:设变量A、B、C表示三个人,逻辑1表示某人在场,0表示不在场。F表示警报信号,F=1表示报警,F=0表示不报警。
根据题意义,列出真值表
A B C
F
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
0
1
1
1
1
0
0
0
由出真值表写出逻辑函数表达式,并化简
画出逻辑电路图
得分

杭州电子科技大学电子信息学院《844数字电路》历年考研真题汇编

杭州电子科技大学电子信息学院《844数字电路》历年考研真题汇编

目 录2015年杭州电子科技大学数字电路考研真题2014年杭州电子科技大学数字电路考研真题2013年杭州电子科技大学数字电路考研真题2012年杭州电子科技大学数字电路考研真题2011年杭州电子科技大学数字电路考研真题2010年杭州电子科技大学数字电路考研真题2009年杭州电子科技大学数字电路考研真题2008年杭州电子科技大学数字电路考研真题2007年杭州电子科技大学数字电路考研试题2006年杭州电子科技大学数字电路考研真题2005年杭州电子科技大学数字电路考研真题2015年杭州电子科技大学数字电路考研真题杭州电子科技大学2015年攻读硕士学位研究生招生考试《数字电路》试题(试题共 四 大题,共8页,总分150分)姓名 报考专业 准考证号【所有答案必须写在答题纸上,撤在试卷或草稿纸上无效!】,、单.项选择题(本大题共10小题.每小题3分,木大题丹30分)F=0B.D.C=I,D=OC. 0P. I1. 今年双II 淘宝网上销包额达S71亿元,这个数转换成二进制时位数有()位.A. 36B. 37C. 38D. 392. 下列各进制数中,值最大的是( ).A. [00110101]zB. [3AJ16C. [56]ioD. [0101011UM21HU)3. 己知F=ABC+CD.选出A. A"0, BC= iC. BC=l,D=l41=(A. AB. A'5. 逻辑函数F(4B,C) =尸田,48的娘小项表达式为<).A. F(A l B ;C) = En(0,2(4,7)B. F(A,B.C) = Im(l,5,6, 7) .C. FU f 0,0 = £»(0,2,3,4)D. F(A, B,C) = Em(2. 4.6,7)6. 以卜-没有商品的器件是().A,编码器 B,译码器C.敖据选择器D,数据分配器7. J=K=1的J-K 触发器时钟输入频率为10Hz ,则Q 输出是( ).A.保持原电平B. 20Hz 方波C. 10Hz 方波D.5Hz 方波那I 也花X 页8.S-R基本触发器出现不确定输出表示此时输入SR为().A.11-10的IIB.11-00的00C.00-11的II0.00-10的009.如图所示电路中.只有()不能实现Q o+1-2".二、分折题(本大题共6小题”每小魅9分,本大题共54分)1.将表达式F化为或非-或非形式:F(A.B,C,D)/1C+5£>+ABCD(A+5)2,由位全加器和四选数据选择器构成的组合电路如下图所示.分析读电路,清用给定卡诺图化筒输出函数F金蛾筒与或式.3.数字避辑电路及CLK.A、B,C的电压波形如F图所示,忒舄出Q的表达式,圆出Q的输出电压波形,设触发器的初始态为“0”,LL不号虑器件的传输延退时间。

杭电数电实验课内题设计答案

杭电数电实验课内题设计答案

数字逻辑电路课内仿真实验第六章Quartusll 原理图设计初步二、实验仪器: Quartusll 软件。

三、实验内容:6-1用Quartusll 库中的宏功能模块 74138和与非门实现指定逻辑函数按照6.3节和6.4节的流程,使用 Quartusll 完整图6-2电路的设计,包括:创建工程, 在原理图编辑窗中绘制此电路, 全程编译,对设计进行时序仿真, 根据仿真波形说明此电路一、实验目的: 初步了解学习使用 Quartusll 软件进行电路自动化设计。

的功能,引脚锁定编译,编程下载于FPGA 中进行硬件测试。

最后完成实验报告。

1、原理图 両诬YDN A V1M ftv?NlCY 酬 G1 T4IM <?£AhY 州G 比hve'i^N0~、r冋幅亍 —j — ................ _y p -' :n :tl; ......................■■ .!・■ ■・[・・—・・・・UI •■■I■!■■且■ b 0 b J …J k ■ L J …―年1 一… ■ - ■ -p - pJ ip k ■ L JFN W ・・I HN 91… I PPJ 49I....… gk 八却拽:f=>E|| II- !■ i|E qi 1|1 ^1 1|1, JI 1|1 :JI 1|1 i_.i !■■_ i IIB -II iih.-i |ih»M^ii Liiqii i;=iqii l^iRn ■^■Rn审厂 恥1"=il2 T|H_3 刊毗J 刊口=1 匸10 吨112、 波形设置M^AIrimEdAT 皿rjs& 科B n* 1 [■遶 * L-r p. > ■-i h' M7 :to5 F B V 4Z3Si 出EwJ I弓舞"5 平“ 15 単“;[> 弩":*“30 号"呼"4竽 E «^竽"mq- 36 字“也4 366 呼 6鬥5 ra3、仿真波形rlKi.It WirMl¥iuFF4位二进制数值比较器 7485串联扩展为8位比较器,使用Quartusll 完成全部设 计和测试,包括创建工程、编辑电路图、全程编译、时序仿真及说明此电路的功能、弓I 脚锁 定、编程下载,进行硬件测试。

数字电路分析与设计_浙江大学中国大学mooc课后章节答案期末考试题库2023年

数字电路分析与设计_浙江大学中国大学mooc课后章节答案期末考试题库2023年

数字电路分析与设计_浙江大学中国大学mooc课后章节答案期末考试题库2023年1.若对8个特定对象进行编制,应该选择位二进制编码器。

参考答案:32.使逻辑函数【图片】为1的最小项有个参考答案:7##%_YZPRLFH_%##七3.条件中不可能出现的组合称为任意项,条件中不允许出现的组合称为约束项,约束项和任意项统称为无关项。

参考答案:正确4.将逻辑函数L=AB+AC+BC用卡诺图表示为:【图片】参考答案:正确5.和逻辑式【图片】相等的是参考答案:B6.已知N的反码为10110011,则补码为01001101。

参考答案:错误7.十进制数(-10)10的二进制补码表示为:参考答案:(10110)28.判断对错:D/A转换器输出模拟量的大小只取决于输入的数字量。

参考答案:错误9.执行Quartus II的______命令,可以检查设计电路错误。

参考答案:Compiler10.CPLD和FPGA器件______。

参考答案:在系统加电时可以对器件的内容进行重构11.某中规模集成计数器74HCXX的功能表和简化逻辑符号如下所示。

【图片】用该集成计数器连接而成的电路如下图所示。

该电路是(同步/异步)、(加法/减法)计数器;其中74HCXX(I)片连接成进制计数器;整个电路是进制计数器。

(答案间用中文分号隔开)【图片】参考答案:异步;加法;10;4412.已知集成计数器74HC193的功能表和引脚图如下所示,若利用反馈置数法设计一个余3码编码的10进制加计数器,则需要在输出Q3Q2Q1Q0=()时使置数端【图片】置为(),并将数据输入端D3D2D1D0置为()。

(答案间用中文分号隔开)【图片】【图片】参考答案:1101;0;001113.下列A/D转换器速度最快的是()。

参考答案:并行比较型A/D转换器14.用4选一的数据选择器扩展成16选一的数据选择器,若不加其它门电路,则最少需要()片4选一数据选择器。

参考答案:515.用中规模集成计数器74LS192构成的电路如图所示,则该电路功能为进制法(加/减)计数器。

《数字集成电路》期末试卷A(含答案)

《数字集成电路》期末试卷A(含答案)

浙江工业大学 / 学年第一学期 《数字电路和数字逻辑》期终考试试卷 A姓名 学号 班级 任课教师一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。

错填、不填均无分。

1.十进制数(68)10对应的二进制数等于 ;2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、逻辑电路图、波形图和硬件描述语言(HDL )法等,其中 描述法是基础且最直接。

3.1A⊕可以简化为 。

4.图1所示逻辑电路对应的逻辑函数L 等于 。

A B L≥1&CYC图1 图25.如图2所示,当输入C 是(高电平,低电平) 时,AB Y =。

6.两输入端TTL 与非门的输出逻辑函数AB Z =,当A =B =1时,输出低电平且V Z =0.3V ,当该与非门加上负载后,输出电压将(增大,减小) 。

7.Moore 型时序电路和Mealy 型时序电路相比, 型电路的抗干扰能力更强。

8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 状态。

9.JK 触发器的功能有置0、置1、保持和 。

10.现有容量为210×4位的SRAM2114,若要将其容量扩展成211×8位,则需要 片这样的RAM 。

二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

11.十进制数(172)10对应的8421BCD 编码是 。

【 】A .(1111010)8421BCDB .(10111010)8421BCDC .(000101110010)8421BCD D .(101110010)8421BCD12.逻辑函数AC B A C B A Z +=),,(包含 个最小项。

【 】A .2B .3C .4D .513.设标准TTL 与非门AB Z =的电源电压是+5V ,不带负载时输出高电平电压值等于+3.6V ,输出低电平电压值等于0.3V 。

龚之春数字电路习题参考答案杭电原版

龚之春数字电路习题参考答案杭电原版

龚之春数字电路习题参考答案杭电原版第一章1.1/()t m v t v e τ-=()lnm v t t v τ=-0.9ln(0.9)w t =- us = 0.105 us 0.5ln(0.5)w t =- us = 0.693 us0.1ln(0.1)w t =- us = 2.303 us1.210t ??→ 时/()(1)r t m v t v e τ-=- 充电1t ??→∞ 时 1()/()ft t m v t v eτ--= 放电0.5m v 电平宽1ln 2ln 2502ln 25ln 247.92()wa f r t t us ττ=+-=+-=1.5ttt1.8(1) 42.5 (2) 25.25 (3) 2.3125 (4) 0.78125 (5)4.1251.9(2) (11111010000.111000)B1.11(100111001) 8421 (10001011)B(213)O(8B)H (10001101100)EX-3 (100111100)5421 1. 13(1) [87]DEC= 1010111 BIN = 127 OCT = 57 HEX(2) [94] DEC= 1011110 BIN = 136 OCT = 5E HEX(3) [108] DEC=1101100 BIN = 154 OCT = 6C HEX(4) [175] DEC=10101111 BIN = 257 OCT = AF HEX1.14(1) [C5]HEX= 11000101BIN= 305 OCT= 197DEC(2) [F4] HEX= 11110100 BIN= 364OCT= 244DEC(3) [AB] HEX= 10101011 BIN= 253OCT= 171DEC(4) [97] HEX= 10010111 BIN= 227OCT= 151 DEC(5) [3C8] HEX= 1111001000 BIN= 1710 OCT= 968 DEC1.15(1) 91 11000100(2) 587 10001011(3) 10111010 11101101(4) 10011100 100111001.17(1) 010011 010011(2) 101110 101111(3) 11001110 10110010 (4) 010111011 010111011第二章2.1(3)F = 1(5)F A CD BC =+2.2略2.4(1)∑m (1,4,5,6)(2)∑m (0,1,7)(3)∑m (4,5,10,11,13,14)(4)∑m (0,1,4,5,6,7,8,9,10,11,12,13,14,15)2.5(1)∏M(0,2,4,6,7) (2)∏M(1,2,3,6,7) (3)∏M(10)(4)∏M(4,6,7,9)2.6(1)AC B + (2)XY Z + (3)D B D B + (4)Z Y W Z X Y X ++2.7(1)()()A B B C B AC ++=+ (2)))((Z Y Z X ++ (3)))((D B D B ++(4)))()((Y X X W Z Y +++2.8(1)B A B A + (2)Z WX Z W + (3)YZ X Y X +(4) ①B A BD D A C +++ ②D B A D A AB C +++ *注:卡诺图化简所得的结果并不是唯一的2.22(3)AC ABC =?2.24(2)有一式错误2.28(a) = A (b) = A (c)= A (d)= A2.34F=Σm(2,4,5,6) F=ПM(0,1,3,7) F =Σm(0,1,3,7) F =ПM(2,4,5,6)F *=Σm(0,4,6,7) F *=ΠM(1,2,3,5)2.36E D C B A E C AB E D C A E D C B ACDE E D B A CE B P ++++++=B B P E图P2-9第三章3.1(b)3.2(b)3.8(a ),(b )都为B A F ⊕=3.921211Y Y X X P ++= 21212X X Y Y P ++= )(3E D C B A P +?=3.10三态输出高阻时,后一级门的输入端悬空,对TTL 来说悬空为逻辑‘1’)()(1E D C AB F C AB F P ⊕++++=D C J FE AB D JF E AB P )()(2++++++++=3.11C=0 2P AB = F AB F P P ⊕=⊕=21 C=1 2P DE= Z P =1P2也可以合写成 E D C AB C P +=2 ,但是P1要分开讨论(C )第四章4.1(a)=P A ⊙B C ⊕ (b) C B A P += (c) C B A P )(+= ()Q P A B C ==+ (d)C B A P )(+= (e)[()]P A C B C =⊕+ A C B Q ⊕+=)( (f)B A P +=AB Q =4.42, 4, 164.64.10(1)(2)(3)(4)4.11 (1)C4.17 ∑=) 15 , 14 , 10,5,1,0(1mF,F2的MUX实现与F1完全一样D至少要用8个异或门或4.21选 34.24(1)B A F ⊕= (2)C B A F ⊕⊕= (1)∑=)14,13,11,8,17,4,2,1(m FAD注(1)也可以用三个异或门来实现即D C B A F ⊕⊕⊕= (2)∑=)15,12,9,6,3,0(m FAD (3) ∑=)12,9,4,3,2(m F(4)∑=)15,14,13,12,11,7,6,3(m FA B C D F0 0 0 0 0 0 0 0 1 1 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 10 1 1 1 01 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 1 1 1 1 1 0 DABDF+AC+BC+++=DABDDCBACD4.31A B C D F0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 1 0 1 1 0 00 1 1 1 01 0 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0 1 1 01 1 0 0 01 1 0 1 01 1 1 0 01 1 1 1 1BCA+=D+F+BCDABCDABACD4.34输入W,Z,Y,X依次改为X,W,Z,Y 输出与门改为或门第五章5.1(2)5.2(3)5.4t65.7SHRQQ(b)5.16(c) ,(d)Q n D I n D i n EN n Q n+1(b)0000000011111111X X X Xn n n I n I n n i n Q EN Q Q END Q EN END Q K Q J D Q ++=+=+==+)(1可得:ENDI J = DI EN K =5.18D I =B A C Q C B B A +++++++QS D D2 R DCP 5.25 CP JK Q S RQ2Q1D1CP第六章6.1[Q 1 Q 2]n+1 = 01 ;[Q 1 Q 2]n+2 = 10 1 2 3 4 5 6 7 8(b)6.12有两个循环序列,长度分别是1和15,解决自启动问题参考如下图所示:状态转换表(1)(2)006.18M=13S=13状态仅为过渡状态。

杭电数电习题

杭电数电习题

一.数字逻辑基础【题1.1】将下列二进制数转化为等值的十六进制数和等值的十进制数。

(1)(10010111)2 ;(2)(1101101)2 ;(3)(0.01011111)2 ;(4)(11.001)2【题1.2】将下列十六进制数转化为等值的十进制数。

(1)(8C)16 ;(3)(8F.FF)16 ;(2)(3D.BE)16 ;(4)(10.001)2 ;【题1.3】将下列十进制数转化成等效的二进制数何等小的十六进制数。

要求二进制数保留小数点以后4位有效数字。

(1)(17)10 ;(2)(127)10 ;(3)(0.39)10 ;(4)(25.7)10【题1.4】写出下列二进制的原码和补码。

(1)(+1011)2 ;(2)(+00110)2 ;(3)(-1101)2 ;(4)(-00101)2 。

【题1.5】试总结并说出(1)从真值表写逻辑函数式的方法;(2)从函数式列真值表的方法;(3)从逻辑图写逻辑函数的方法;(4)从罗辑函数式画逻辑图的方法。

【题1.6】从罗辑函数的真值表如表P1.6(a)(b),试写出对应的逻辑函数式。

【题1.7】试用列写真值表的方法证明下列异或运算公式。

【题1.8】写出图P1.8中各逻辑函数式,并简化为最简与或式。

T1.8【题1.9】用卡诺图化简法将下列函数化为最简与或形式。

【题1.10】什么叫约束项,什么叫任意项,什么叫逻辑函数式中的无关项?【题1.11】对于互相排斥的一组变量A,B,C,D,E(即任意情况下A,B,C,D,E不可能有两个以上同为1),证明【题1.12】将下列函数化为最简与或函数式。

三.组合逻辑电路的分析【题3.1】分析图P3.1电路的逻辑功能,写出Y1,Y2的逻辑函数式,列出真值表,指出电路完成什么功能。

图P3.1【题3.2】图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1,Z=0和COMP=0,Z=0时Y1Y2Y3Y4的逻辑式,列出真值表。

杭电数电习题解答

杭电数电习题解答

答案数字逻辑基础(一)将下列二进制数和十六进制数化成等值的十进制数(1)(10110)2;(2)(1011010)2;(3)(0.1011)2;(4)(0101.0110)2;(5)(3B)16; (6) (FF)16;(7)(0.35)16;(8)(7A.C1)16(二)已知逻辑函数Y的真值表如表T1.2,试写出Y的逻辑函数.(三)列出逻辑函数Y=的真值表(四)写出图T1.4中逻辑电路的逻辑函数式。

T1.4(五)利用逻辑代数的基本公式和常用公式简化下列各式。

(六)指出下列各式中哪些是四变量A,B,C,D的最大项和最小项。

在最小项后的()里填m,在最大项后的()里填M,其他填X。

(七)写出图T1.7中各卡诺图所示的逻辑函数式。

T1.7(八)用卡诺图化简以下逻辑函数(九)化简逻辑函数给定约束条件为.组合逻辑电路自我检测题(一)分析图T3.1电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。

图T3.1(二)图T3.2是一个多功能函数发生电路。

试写出当S0S1S2S3为0000~1111共16种不同状态时输出Y的函数逻辑式。

图T3.2(三)试写出图T3.3电路输出Z的逻辑函数式。

4选1数据选择器74LS153的逻辑图见图图T3.3(四)写出图T3.4电路输出Y1,Y2的逻辑函数式。

3线-8线译码器74LS138的逻辑图见图3.4。

图T3.4(五)试用数据选择器设计一个"逻辑不一致"电路,要求4个输入逻辑变量取值不一致时输出为1,取值一致时输出为0。

(六)什么叫竞争-冒险?当门电路的两个输入端同时向相反的逻辑状态转换(即一个从0变成1,一个从1变成0)时,输出端输否一定有干扰脉冲产生?时序逻辑电路(一)触发器有哪几种常见的电路结构形式?它们各有什么样的动作特点?(二)分别写出RS触发器﹑JK触发器﹑T触发器和D触发器的特性表和特征方程。

(三)触发器的逻辑功能和电路结构形式之间的关系如何?(四)在主从结构RS触发器电路中,若R﹑S﹑CP端的电压波形如图T4.4所示,试画出Q﹑端对应的电压波形。

Removed_杭州师范大学数电11-12下沙期中试题(含答案)

Removed_杭州师范大学数电11-12下沙期中试题(含答案)

F1 低 F2 低 F3 高阻
3.3
:50 45. 44. 43. by 42.41.— 4—0.— 3—9.—3—8.by37@.—— 36.35. —34—. ——33.312. 1.2.3.34.0.5.6—.—29.by28.by@27.26.—— 25. 24. 23. 22. by 21.20. — 1—9.by:18.by:17.— 1—6.— 1—5.—1—4.—— 13. 12. 111.0“. ”by: 9M.“OOOKN”b8y.:——7.——6.——5.——4.——3.——2.——1.——
:50 45. 44. 43. by 42.41.——40.——39.—3—8.by3@7.—— 36.35. —3—4. ——333. 12. 1.2.3.340.5.—.6.—29.by28.by@27.26.—— 25. 24. 23. 22. by 21.20. ——19.by:18.by1:7.——16.——15.——14.—— 13. 12. 1110.“. ”by:M9.O“OOKN”b8y.—: —7.——6.——5.——4.——3.——2.——1.——
试vvvcIc用cLc 两A级E最&N 少的与F5 非门组成vvcc与c1c0K图Ω P图E3&N.P32.所1示2F6电路vc具c 5有.v1IKL相Ω 同=逻1 辑功F能7 的电vvIc路Lc 。 & ≥1
F8
B
≥1
≥1
F
图P2.6
&
& C
v F2
5
v F6
图P2.6
图P3.3
解: F (B AB)C AB AB BC AB BC
= AC BC = ABC ABC ABC ABC =Σm(0,1,2,5)

现代数字电子技术基础_杭州电子科技大学2中国大学mooc课后章节答案期末考试题库2023年

现代数字电子技术基础_杭州电子科技大学2中国大学mooc课后章节答案期末考试题库2023年

现代数字电子技术基础_杭州电子科技大学2中国大学mooc课后章节答案期末考试题库2023年1.逻辑函数答案:2.在何种输入情况下,“与非”运算的结果是逻辑0。

答案:全部输入是1。

3.若在编码器中有50个编码对象,则要求输出二进制代码位数为()位。

答案:64.在下列逻辑电路中,不是组合逻辑电路的有()。

答案:触发器5.逻辑函数F(A,B,C)=AB+BC+AC的最小项标准式为:()答案:F(A,B,C)=∑m(3,5,6,7)6.答案:37.语句always @ (negedge CLK or posedge RST)表示含义为答案:在CLK 的下降沿或者RST的上升沿执行操作8.下列代码实现的功能为()答案:状态译码器9.下列异步控制型计数器模型,当输出状态为1100时清零,下列那段代码表述的是COMP2模块?答案:10.十进制数25用8421BCD码表示为。

答案:0010 010111.()触发器可以构成移位寄存器。

答案:边沿D触发器12.某触发器的状态转换图如图所示,该触发器应是( )答案:D触发器13.下列电路中属于时序逻辑电路的是()答案:计数器14.电路和波形如下图,正确输出的波形是()答案:115.欲使JK触发器按=工作,可使JK触发器的。

答案:J=K=116.存储8位二进制信息要个触发器。

答案:817.8位移位寄存器,串行输入时,经过个脉冲后,8位数码全部移入寄存器中。

答案:818.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。

答案:1011--0110--1100--1000--000019.两片74LS161计数器级联后最大可组成()进制计数器。

答案:25620.要构成容量为4K×8的RAM,需要多少片容量为256×4的RAM?答案:3221.组合逻辑电路的输出取决于答案:输入信号的现态22.半加器的逻辑功能是答案:两个同位的二进制数相加23.对于8421BCD码优先编码器,下面说法正确的是答案:有10根输入线,4根输出线24.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出A2A1A0的值是答案:00025.已知某电路的真值表如下,该电路的逻辑表达式为答案:Y=AB+C26.八选一数据选择器74151组成的电路如下图所示,则输出函数为答案:27.74LS148电路图如下所示,它的输出从上到下,应该是答案:1111128.若要设计一个8位数值比较器,需要的数据输入和输出端口数分别是答案:16,329.描述脉冲波形的主要参数有答案:占空比脉冲幅度上升时间脉冲周期30.下列表达式中,与相等的是:答案:31.下列哪些模块是下图异步控制型计数器的组成部分?答案:状态译码器比较器寄存器模块32.用74LS160实现模8计数器的方法有()答案:反馈清零法异步清零法同步置数法反馈置数法33.下列触发器中没有约束条件的是()答案:边沿D触发器主从JK触发器边沿JK触发器34.试选择下图TTL门电路的输出状态。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一.数字逻辑基础【题1.1】将下列二进制数转化为等值的十六进制数和等值的十进制数。

(1)(10010111)2 ;(2)(1101101)2 ;(3)(0.01011111)2 ;(4)(11.001)2【题1.2】将下列十六进制数转化为等值的十进制数。

(1)(8C)16 ;(3)(8F.FF)16 ;(2)(3D.BE)16 ;(4)(10.001)2 ;【题1.3】将下列十进制数转化成等效的二进制数何等小的十六进制数。

要求二进制数保留小数点以后4位有效数字。

(1)(17)10 ;(2)(127)10 ;(3)(0.39)10 ;(4)(25.7)10【题1.4】写出下列二进制的原码和补码。

(1)(+1011)2 ;(2)(+00110)2 ;(3)(-1101)2 ;(4)(-00101)2 。

【题1.5】试总结并说出(1)从真值表写逻辑函数式的方法;(2)从函数式列真值表的方法;(3)从逻辑图写逻辑函数的方法;(4)从罗辑函数式画逻辑图的方法。

【题1.6】从罗辑函数的真值表如表P1.6(a)(b),试写出对应的逻辑函数式。

【题1.7】试用列写真值表的方法证明下列异或运算公式。

【题1.8】写出图P1.8中各逻辑函数式,并简化为最简与或式。

T1.8【题1.9】用卡诺图化简法将下列函数化为最简与或形式。

【题1.10】什么叫约束项,什么叫任意项,什么叫逻辑函数式中的无关项?【题1.11】对于互相排斥的一组变量A,B,C,D,E(即任意情况下A,B,C,D,E不可能有两个以上同为1),证明【题1.12】将下列函数化为最简与或函数式。

三.组合逻辑电路的分析【题3.1】分析图P3.1电路的逻辑功能,写出Y1,Y2的逻辑函数式,列出真值表,指出电路完成什么功能。

图P3.1【题3.2】图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1,Z=0和COMP=0,Z=0时Y1Y2Y3Y4的逻辑式,列出真值表。

图P3.2【题3.3】用于非门设计四变量的多数表决电路。

当输入变量A,B,C,D有三个或三个以上为1时输出为1,输入为其他状态时输出为0。

【题3.4】有一水箱由大小两台水泵ML,MS供水,如图P3.4所示。

水箱中设置了3个水位检测元件A,B,C。

水位低于检测元件时,检测元件给出高电平;水位高于监测元件时,检测元件给出低电平。

要求当水位超过C点时,水泵停止工作;水位低于C点而高于B点时MS单独工作。

水位低于B点而高于A点时ML单独工作;水位低于A点时ML和MS同时工作。

试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

图P3.4【题P3.5】设计一个代码转换电路,输入4为二进制代码,输出为4位循环码。

可以采用各种逻辑功能的门电路来实现。

【题3.6】试画出用4片8线-3线优先编码器74LS148组成32线-5线优先编码器的逻辑图。

74LS148的逻辑图见图3.6。

允许附加必要的门电路。

图3.6【题3.7】某医院有一二三四号病室4间,没室设有呼叫按钮,同时在护士值班室内对应的装有一号,二号,三号,四号4个指示灯。

先要求当一号病室的按钮按下时,无论其他病室的按钮是否按下,只有一号灯亮。

当一号病室的按钮没有按下,而二号病室的按钮按下时,无论三四号的按钮是否按下,只有二号灯亮。

当一二号病室的按钮都没有按下而三号病室的按钮时,无论四号病室的安钮时否按下,只有三号灯亮。

只有一二三号病室的按钮均未按下而按下四号病室的按钮时,四号灯才亮。

试用优先编辑器74LS148和门电路逻辑设计满足上述控制要求的逻辑带路,给出控制四个指示灯状态的高,低电平信号。

【题3.8】写出图P3.8.1中Z1Z2Z3Z4的逻辑函数式,并化简为最简单的与-或表达式。

译码器74LS42的逻辑图见图3.8.2图P3.8.1图3.8.2[题3.9]画出用两片4线-16线译码器74LS145组成5线-32线译码器的接线图。

图P3.9式74LS154的逻辑框图,图中 , 是两个控制端(也称片选端),译码器工作时应使!SA 和!SB 同时为低电平。

当输入信号A3A2A1A0为0000~1111这16中状态时,输出从!Y9到!Y15依次给出低电平输出信号。

图P3.9【题3.10】试画出用3线-8线译码器74LS138(见图3.3.8)和门电路产生如下多输出逻辑函数的逻辑图。

图3.10【题3.11】画出用4线-16线译码器74LS154(参见图3.9)和门电路产生如下多输出逻辑函数的逻辑图。

【题3.12】用3线-8线译码器74LS138和么电路设计1位二进制全减器电路。

输入为减数,被减数和来自低位的借位;输出为两数之差和向高位的借位信号。

【题3.13】试用两片双4选1数据选组其74LS153接成16选1的数据选择器。

74LS153的逻辑图见图3.3.3。

图3.13.1图3.3.8【题3.14】分析图3.14电路,写出输出Z 的逻辑表达式。

CC4512为8选1数据选择器,他的逻辑功能表如表P3.14所示。

图P3.14表P.14 CC4512的功能表 DIS INH A2 A1 A0 Y 0 0 0 0 0 D0 00 D100010D2 00011D3 00100D4 00101D5 00110D6 00111D7 01X X X01X X X X 高阻【题3.15】图3.15是用两个4选1数据选择器组成的逻辑电路,试写出输出Z 与输入M,N,P,Q之间的逻辑函数式。

已知数据选择器的逻辑表达式为图P3.15【题3.16】试用4选1数据选择器产生逻辑函数。

【题3.17】用8选1数据选择器CC4512(参见题3.14)产生逻辑函数。

【题3.18】用8选1数据选择器CC4512 (参见题3.14)产生逻辑函数。

【题1.19】设计用三个开关控制一个电灯的逻辑电路,要求改变任何一个开关的状态都能控制电灯由亮变灭或由灭变亮。

要求用数据选择器来实现。

【题3.20】人的血型有A,B,AB,O 4种。

输血时输血者的血型与受血者血型必须符合图P3.20中箭头指示的授受关系。

使用数据选择器设计一个逻辑电路,判断输血者与受血者是否符合上述规定。

(提示:可以用两个逻辑变量的4中取值表示输血者的血型。

用另外两个逻辑变量的4种取值表示受血者的血型。

)图P3.20【题3.21】用8选1数据选择器CC4521(参见题3.14)设计一个逻辑电路。

该电路有3个逻辑变量A,B,C和1个工作状态控制变量M.当M=0时电路实现"意见一致"功能(A,B,C状态一致是输出为1,否则输出为0),而M=1时电路实现"多路表决"功能,即输出与A,B,C中的状态一致。

【题3.22】用8选1数据选择器设计一个函数发生器电路,他的功能表如表P3.33所示。

S1S0Y00A·B01A+B10A⊕B11!A【题3.23】试用4位并行加法器74LS283设计一个加/减运算电路。

当控制信号M=0时它将两个输入的二进制位相加,而M=1时它将两个输入的二进制位相减。

允许附加必要的门电路。

【题3.24】能否用一片4位加法器74LS283将余3代码转换成8421的二-十进制代码?如果可能应如何连线?【题3.25】试利用两片4位二进制并行加法器74LS283和必要的门电路组成1位二-十进制加法器电路。

(提示:根据BCD码中8421码加法运算规则,当两数之和小于,等于9(1001)十,相加的结果和按二进制数相加所得到的结果一样。

当两数之和大于9(即等于1010~1111)时,则应在按二进制数相加的结果上加6(0110),这样就可以给出进位信号,同时得到一个小于9的和)【题3.26】若试用4位数值比较器CC14585(见图3.26)组成十位数值比较器,需要用几片?个片之间应如何联接?图3.26【题3.27】试用4位数值比较器组成三个数的判断电路。

要求能够判断三个4位二进制数A(a3a2a1a0),B(b3b2b1b0),C(c3c2c1c0)是否相等,A是否最大,A是否最小,并分别给出"三个数相等","A最大","A最小"的输出信号。

可以附加必要的门电路。

【题3.28】将二-十进制编码中的8421码,余3码,余3循环码,2421码和5211码分别加到二-十进制译码器74LS42(见图3.8.2)的输入端,并按表1.1.1的排列顺序依次变化时,输出端是否会产生尖峰脉冲?试简述理由。

图3.8.2【题3.29】试分析图P3.29电路中当A,B,C,D单独一个改变状态时是否存在竞争-冒险现象?如果存在竞争-冒险现象,那么都发生在其他变量为何种取值得情况下?四.时序逻辑电路[题4.1]画出图P4.1由与非门组成的基本RS触发器输出端Q﹑!Q 的电压波形,输入端!SD ﹑!RD 的电压波形如图所示。

图P4.1[题4.2]画出图P4.2由或非门组成的基本RS触发器输出端Q﹑!Q 的电压波形,输入端SD﹑RD的电压波形如图中所示。

图P4.2 [题4.3]试分析图P4.3所示电路的逻辑功能,列出真值表,写出逻辑函数式。

图 P4.3[题4.4]图P4.4所示为一个防抖动输出的开关电路。

当拨动开关 S时,由于开关触点接通瞬间发生振颤,!SD 和!RD 的电压波形如图中所示,试画出Q﹑!Q 端对应的电压波形。

图P4.4[题4.5]在图P4.5电路中,若CP﹑S﹑R的电压波形如图中所示,试画出Q和 !Q 端与之对应的电压波形。

假定触发器的初始状态为Q=0。

图P4.5[题4.6]若将同步RS触发器的 Q 与R﹑ !Q与S相连,如图P4.6所示,试画出在CP信号作用下Q和!Q 端的电压波形。

已知CP信号的宽度tw=4tpd。

tpd为门电路的平均传输延迟时间.假定tpd≈t PHL≈t PLH。

设触发器的初始状态为Q=0。

图P4.6[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画出Q﹑!Q端对应的电压波形。

设触发器的初始状态为Q=0。

图P4.7[题4.8]若主从结构RS触发器的CP﹑S﹑R﹑!RD 各输入端的电压波形如图P4.8所示, !SD=1,试画出Q﹑!Q端对应的电压波形。

图P4.8[题4.9]已知主从结构JK触发器的输入端J﹑K和CP 的电压波形如图P4.9所示,试画出Q﹑!Q端对应的电压波形。

图P4.9[题4.10]若主从结构JK触发器CP﹑!RD ﹑!SD ﹑J﹑K和CP的电压波形如图P4.10所示,试画出Q﹑ !Q端对应的电压波形。

设触发器的初始状态为Q=0。

图P4.10[题4.11]已知维持阻塞结构D触发器各输入端的电压波形如图P4.11所示,试画出Q﹑!Q端对应的电压波形。

相关文档
最新文档