数字电子技术基础试题和答案
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。
答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。
答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。
答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。
答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。
答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。
答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。
答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。
答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。
答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。
答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。
A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。
A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
数电试题及答案(共11套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
数电试题及答案五套

填空题(22分每空2 分) A © 0 =JK 触发器的特性方程为:个状态都为有关,而与 某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0〜25.5V 的模拟电压。
若数字信号的最低位是“1其余各位“0”则输出的模拟电压为化简题(15分 每小题5 分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2) L(A, B,C,D) =2 m(0,13,14,15) +2:d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写出化简过程3) F(A,B,C) = AB + ABC + A(B + AB)画图题(10分每题5分) 《数字电子技术基础》试题一单稳态触发器中,两个状态一个为.态,另一个为 态.多谐振荡器两个状态都为 .态,施密特触发器两组合逻辑电路的输出仅仅只与该时刻的 无关。
一个四选一数据选择器,其地址输入端有个。
据输入波形画输出波形或状态端波形 (触发器的初始状态为四、 ■L丁, CPTIE~-1—Q : <1 7 r■E分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6 分) 2、电路如图所示,分析该电路,画出完全的时序图,并说明电hbCP*路的逻辑功能,要有分析过程(11分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用 74LS138和适当的与非门实现此电路(20 分)2、中规模同步四位二进制计数器 74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(六、分析画图题(8分)画出下图所示电路在V 作用下,输出电压的波形和电压传输特性(a)74LS138功能表如下:五、设计题(28分)8 分)《数字电子技术基础》试题一答案一、填空题(22分每空2分)1、A,A2、Q n^ = JQ n +KQ n3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A + BD2)L(A, B,C,D)=2; m(0,13,14,15)+2 d(1,2,3,9,10,11) = AB + AD + ACQ 、F(A,B,C) =AB + ABC+A(B + AB)3丿=A+ B + BC +AB + AB=A+ B+BC +A = 0三、画图题(10分每题5分)2、五、设计题(28分) 1、(20 分) 1 )根据题意,列出真值表由题意可知,令输入为 A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y, G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
(完整word版)【数字电子技术基础】试题和答案

《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
数字电子技术基本试题和答案解析

DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. =(AB )。
12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
数字电子技术基础试题和答案

D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F=( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. AB )。
12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
数字电子技术基础试题及答案

DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. AB )。
12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。
数字电子技术基础测试题及其答案

数字电子技术基础测试题测试题A一、填空题1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。
2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。
3.触发器的特点是()和()。
③画逻辑图。
如图【解A7】。
【解A7】真值表八、1.十进制数513对应的二进制数( ),对应的8421BCD 码是( ),对应的十六进制数是( )。
2.平时的负载。
3.CMOS 当接到( )电平。
4.施密特触发器有(5.JK 二、单项选题1.在图B.1 ①1种;②2种;③32.3.③D/A 转换器;④JK4.( )。
①异或门;②同或门;③5.电路和波形如图B.2形是( )。
1.C B BC A AC Y +++=2. ∑∑(d,,,mDYABC),12=)+,9,8,5,4,3,1,0(1110,2(,)14四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。
真值表B.1②函数表达式。
8403210321032101m m m A A A A A A A A A A A A Y ++=++=97531321032103210321032102m m m m m A A A A A A A A A A A A A A A A A A A A Y ++++=++++=。
③将21,Y Y 与4线-10线译码输出函数比较。
令D A C A B A A A ====3210,,,,则有8401Y Y Y Y '+'+'=;975312Y Y Y Y Y Y '+'+'+'+'=。
④连线图。
如图【解B6】。
②计数器输出状态为0110010101230123=''''=Q Q Q Q Q Q Q Q S N ; ③计数器状态相应的十进制数。
65)01100101(8421=BCD ; ④六十五进制计数器。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。
答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。
12. 一个二进制数1101转换为十进制数是________。
13. 数字电路与模拟电路相比,具有________、________和________等优点。
14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。
15. 触发器是一种________电路,用于存储________。
(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一填空题(22分每空2分)1、A 0 , A 1 ________ 。
2、JK触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态,施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0〜25.5V的模拟电压。
若数字信号的最低位是“1其余各位是“0”则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2) L(A, B,C,D) m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)三、画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为0)1、AJLBB丁L2、rLrmrLHT1 ~h 1< [i ~~i~■四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程(2、电路如图所示,分析该电路,画出完全的时序图,并说明电五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列岀控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)画岀下图所示电路在V作用下,输岀电压的波形和电压传输特性74LS138功能表如下:2 / 26(勿74LS161功能表 清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LXX XXXX 保 持 HH X LX XXXX 保 持 HHH HTXXXX计 数《数字电子技术基础》试卷一答案一、 填空题(22分每空2分)n 1nn1、A ,A2、Q JQ KQ3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、 化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BC BAY 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7 X H X X X XHHHHHHHHXX HX X XHHHHHHHHL XX XXXHHHHHHHHH L LL L L LHHHHHHHLL H HLHHHHHH H L LL H L HHLHHHHHLHHHHHLHHHHH L LH L L HHHHLHHH H L LH LH HHHHHLHH H L LH HLHHHHHHLHH L LH HHHHHHHHHLH L LH L L输 入输出2)L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB AD AC3)F(A,B,C) AB ABC A(B AB) A B BC AB AB A B BC A 0 三、画图题(10分每题5分) 1、n2、 rA 1钉厂LTLrLTLRr 1 U1―r丁 H : ■ : um四、分析题(17分)1、(6 分) L A B2、(11 分) 五进制计数器12 34 5 67 8 9.JWWWWL五、设计题(28分) 1、(20 分) 1 )根据题意,列岀真值表 由题意可知,令输入为 A 、B 、C 表示三台设备的工作情况,A B C R Y G 0 0 01 1 0 00 10 1 0 0 1 0 0 1 0 0 1 1 1 0 0 1 0 0 0 1 0 1 0 1 1 0 0 11 0 1 0 0 11 10 0 1“1”表示正常,“0”表示不正常,令输岀为 R ,Y ,G 表示红、黄、绿二个批示灯的状态,“1”表示亮,“0”表示灭。
数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术基础试题及答案

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有()根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11. );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
数电试题及答案

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i《数字电子技术基础》试题一答案一、填空题(22分每空2分) 1、A , 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,13,15)=BD A +2) AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3)0)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕= 2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
数字电子技术试题及答案

五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) (10分)
六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路 (10分)
一、填空题 :
高
AB
两 , 一
多谐振荡器
同或 , 与非门 , 或门
二、选择题:
1. D 2. B 3. D 4. B 5. A
6. C 7. C 8. C 9. C 10. B
三、 1. 2.
四、 1.
2. , , ,
五、
六、同步六进制计数器,状态转换图见图 20。
图 20
七、 , , ,波形如图 21 所示
7. 当时序逻辑电路存在无效循环时该电路不能自启动()
8. RS触发器、JK触发器均具有状态翻转功能( )
9.D/A的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三.计算题(5分)
如图所示电路在Vi=和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
74LS138的逻辑功能表
输 入
输 出
S1
A2A1A0
0
X
XX X
1 1 1 1 1 1 1 1
X
1
XX X
1 1 1 1 1 1 1 1
1
0
0 0 0
0 1 1 1 1 1 1 1
1
0
0 0 1
1 0 1 1 1 1 1 1
1
数字电子技术基础试题及答案

数字电⼦技术基础试题及答案数字电⼦技术基础试题及答案《数字电⼦技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________本试卷共 6 页,满分100 分;考试时间:90 分钟;考试⽅式:闭卷题号⼀⼆三四(1)四(2)四(3)四(4)总分得分1. 有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。
2.三态门电路的输出有⾼电平、低电平和()3种状态。
3.TTL 与⾮门多余的输⼊端应接()。
4.TTL 集成JK 触发器正常⼯作时,其d R 和d S 端应接()电平。
5. 已知某函数??+ ++=D C AB D C A B F ,该函数的反函数F =()。
6. 如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。
7. 典型的TTL 与⾮门电路使⽤的电路为电源电压为()V ,其输出⾼电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输⼊为A 2A 1A 0=110时,输出1234567Y Y Y Y Y Y Y Y 应为()。
9.将⼀个包含有32768个基本存储单元的存储电路设计16位为⼀个字节的ROM 。
该ROM 有()根地址线,有()根数据读出线。
10. 两⽚中规模集成电路10进制计数器串联后,最⼤计数容量为()位。
11. 下图所⽰电路中, Y 1=();Y 2 =();Y 3 =()。
12. 某计数器的输出波形如图1所⽰,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
A B Y 1 Y 2 Y 3⼆、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. =(AB )。
12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( C )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。
A .15 B .8 C .7 D .1 7. 随机存取存储器具有( A )功能。
A.读/写 B.无读/写 C.只读 D.只写8.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。
A.N B.2N C.N 2D.2N9.某计数器的状态转换图如下, 其计数的容量为( B )A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B( C )。
A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D. Q n+1 = B11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( A )。
A . 8.125V B.4V C. 6.25V D.9.375V 12.函数F=AB+BC ,使F=1的输入ABC 组合为( D ) A .ABC=000B .ABC=010C .ABC=101D .ABC=11013.已知某电路的真值表如下,该电路的逻辑表达式为( C )。
A .C Y = B. ABC Y = C .C AB Y +=D .C C B Y +=14.四个触发器组成的环行计数器最多有( D )个有效状态。
A.4 B. 6 C. 8 D. 16答案A三、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。
) 1、逻辑变量的取值,1比0大。
( × )2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( √ )。
3.八路数据分配器的地址输入(选择控制)端有8个。
( × ) 4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
(× )5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是短暂的过渡状态,不能稳定而是立刻变为0状态。
( √ ) 6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
(√ )7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。
( √ )8.时序电路不含有记忆功能的器件。
( × )9.计数器除了能对输入脉冲进行计数,还能作为分频器用。
( √ )10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( √ )四、综合题(共30分)1.对下列Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。
(8分)Z=C B A C B A B A ∙∙+∙∙+BC=02分)(3) 表达式(2分) 逻辑图(2分) Z=C B A B A ++=A ⊕B+C BC=02.试用3线—8线译码器74LS138和门电路实现下列函数。
(8分)Z (A 、B 、C )=AB+A C解:Z (A 、B 、C )=AB +A C =AB (C +C )+A C (B +B )=ABC +AB C +A BC +A B C = m 1+ m 3+ m 6+ m 7=7 6 3 1 m m m m ∙∙∙ (4分)ZCB A “1Z3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。
(8分)74LS161逻辑功能表解:1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。
(2分)2.该电路构成同步十进制加法计数器。
(2分) 3.状态图(4分)CP“1”4.触发器电路如下图所示,试根据CP 及输入波形画出输出端Q 1 、Q 2 的波形。
设各触发器的初始状态均为“0”(6分)。
4.Q 1、Q 2的波形各3分。
一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是( 真值表、)、( 逻辑图式 )、( 、逻辑表达 )和( 卡诺图 )。
2.将2004个“1”异或起来得到的结果是( 0 )。
3.由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入(高)电平。
5.基本逻辑运算有: (与)、(或 )和(非)运算。
6.采用四位比较器对两个四位数比较时,先比较(最高)位。
7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型; 8.如果要把一宽脉冲变换为窄脉冲应采用 (积分型) 触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是TTL )电路和(CMOS )电路。
10.施密特触发器有(两)个稳定状态.,多谐振荡器有(0)个稳定状态。
11.数字系统按组成方式可分为 功能扩展电路、功能综合电路 两种; 12.两二进制数相加时,不考虑低位的进位信号是 (半 ) 加器。
13.不仅考虑两个_本位_相加,而且还考虑来自_低位进位_相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和_该时刻输入变量的取值___有关,而且还与__该时刻电路所取的状态__有关。
15.计数器按CP 脉冲的输入方式可分为___同步计数器__和__异步计数器_。
16.触发器根据逻辑功能的不同,可分为___RS 触发器________、____T 触发器_______、___JK 触发器________、_____T ’触发器______、___D 触发器________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用_反馈归零法_、__预置数法__、___进出输出置最小数法__等方法可以实现任意进制的技术器。
18.4. 一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。
20. 把JK 触发器改成T 触发器的方法是 J=K=T 。
21.N 个触发器组成的计数器最多可以组成 2^n 进制的计数器。
22.基本RS 触发器的约束条件是 RS=0 。
23.对于JK 触发器,若K J =,则可完成 T 触发器的逻辑功能;若K J =,则可完成 D 触发器的逻辑功能。
二.数制转换(5分):1、(11.001)2=( 3.2 )16=(3.125)102、(8F.FF)16=(10001111.11111111)2=(143.9960937)103、( 25.7)10=(11001.1011)2=(19.B )164、(+1011B)原码=(01011)反码=(01011 )补码5、(-101010B)原码=(1010101)反码=(1010110)补码三.函数化简题:(5分) 1、 化简等式Y ABC ABC ABC =++ C B AC B A Y ++=D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB+CD=01、利用摩根定律证明公式反演律(摩根定律):2 用卡诺图化简函数为最简单的与或式(画图)。
化简得 Y AC AD =+四.画图题:(5分)1.试画出下列触发器的输出波形 (设触发器的初态为0)。
(12分)1.2.⎪ ⎩ ⎪ ⎨⎧ ⋅ = + + = ⋅ B A B A B A B A3.2.已知输入信号X ,Y ,Z的波形如图3所示,试画出Z Y X YZ X Z Y X XYZ F ⋅++⋅+=的波形。