数字电子技术(一)答案

合集下载

2011数字电子技术试题及答案(题库)

2011数字电子技术试题及答案(题库)

2011数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接VCC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术 (1)

数字电子技术 (1)

数字电子技术您的姓名: [填空题] *_________________________________1.ROM和RAM中存入的信息在电源断电后都不会丢失。

() [单选题] *对错(正确答案)2.用2片容量为16K×8的ROM构成容量为32K×8的ROM是位扩展。

() [单选题] *对错(正确答案)3.半导体存储器的存储阵列由若干位存储单元组成,每个存储单元可存放一位二进制信息。

() [单选题] *对(正确答案)错4.所有的半导体存储器在运行时都具有读和写的功能。

() [单选题] *对错(正确答案)5.一个4输入端或非门,使其输出为1的输入变量组合有()种。

[单选题] *1(正确答案)48156.分析下图所示组合逻辑电路,其输出逻辑表达式正确的是()。

[单选题] * Y=ABY=A+BY=A'B'+ABY=A'B+AB'(正确答案)7.图示全加器符号,当A = 0,B = 1,CI = 1时,S和CO分别为( )。

[单选题] *CO=0, S=0CO=0, S=1CO=1, S=1CO=1, S=0(正确答案)8.引起组合逻辑电路中竟争与冒险的原因是()。

[单选题] *干扰信号逻辑关系错误电源不稳定电路工作延时(正确答案)9.下列门电路中,()的输出端可以并联使用。

[单选题] *TTL与非门CMOS与非门TTLOC门(正确答案)CMOS反相器10.组合逻辑电路的分析过程中,通常最终得到(),并由此总结得到具体的逻辑功能表述。

[单选题] *卡诺图逻辑表达式真值表(正确答案)逻辑电路图11.如下图所示,输出F为1,A、B、C的取值应为()。

[单选题] *101 011(正确答案)11011112.已知如下逻辑函数的真值表,其输出的标准与或式为()。

[单选题] *A.B.(正确答案)C.D.13. 4位二进制译码器有()个输出信号端。

[单选题] *4 816(正确答案)3214.要扩展得到5-32线译码器,需要()片3-8线译码器。

数电试题及答案五套。

数电试题及答案五套。

数字电子技术基础试题一一、 填空题22分 每空2分1、=⊕0A , =⊕1A ;2、JK 触发器的特性方程为: ;3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关;5、某数/模转换器的输入为8位二进制数字信号D 7~D 0,输出为0~25.5V 的模拟电压;若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 ;6、一个四选一数据选择器,其地址输入端有 个; 二、化简题15分 每小题5分用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15 2∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题10分 每题5分据输入波形画输出波形或状态端波形触发器的初始状态为0. 1、2、四、分析题17分1、分析下图,并写出输出逻辑关系表达式,要有分析过程6分2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程11分五、设计题28分1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常;列出控制电路真值表,要求用74LS138和适当的与非门实现此电路20分2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器;8分六、分析画图题8分V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表数字电子技术基础试题一答案一、填空题22分每空2分 1、A,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题15分 每小题5分 1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15=BD A +2 AC AD B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题10分 每题5分 1、 2、四、分析题17分 1、6分B A L ⊕=2、11分五进制计数器五、设计题28分 1、20分1根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭; 2由真值表列出逻辑函数表达式为:A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1∑=)6,5,3,0(),,(m C B A R ∑=)4,2,1,0(),,(m C B A Y7),,(m C B A G =3根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图;2、8分六、分析画图题8分数字电子技术基础试题二一、填空题:每空1分,共15分1.逻辑函数Y AB C =+的两种标准形式分别为 、 ; 2.将2004个“1”异或起来得到的结果是 ;R D Q D Q C Q B Q A L D EPET 161CP D C B A&11CP3.半导体存储器的结构主要包含三个部分,分别是、、;4.8位D/A转换器当输入数字量10000000为5v;若只有最低位为高电平,则输出电压为v;当输入为10001000,则输出电压为v;5.就逐次逼近型和双积分型两种A/D转换器而言, 的抗干扰能力强, 的转换速度快;6.由555定时器构成的三种电路中, 和是脉冲的整形电路;7.与PAL相比,GAL器件有可编程的输出结构,它是通过对进行编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活;二、根据要求作题:15分1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现;2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形;三、分析图3所示电路:10分1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能;四、设计“一位十进制数”的四舍五入电路采用8421BCD码;要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图;15分五、已知电路及CP、A的波形如图4a b所示,设触发器的初态均为“0”,试画出输出端B和C的波形;8分六、用T触发器和异或门构成的某种电路如图5a所示,在示波器上观察到波形如图5b所示;试问该电路是如何连接的请在原图上画出正确的连接图,并标明T的取值;6分七、图6所示是164位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路;ROM中的数据见表1所示;试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比;16分表1:地址输入数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 1 0 0 1 0 1 1 1 1 0 0 0 0 0 0 1 1CP 波形如图所示:八、综合分析图7所示电路,RAM 的16个地址单元中的数据在表中列出;18分 要求:1说明555定时器构成什么电路 2说明74LS160构成多少进制计数器3说明RAM 在此处于什么工作状态,起什么作用4写出D\A 转换器CB7520的输出表达式U O 与d 9~d 0之间的关系; 5画出输出电压U o 的波形图要求画一个完整的循环;数字电子技术基础试题二答案0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 10 1 0 0 0 1 0 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0一、 填空每空1分,共15分1.)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i2.0 3.地址译码器、存储矩阵、输出缓冲器4.0.039、5.31 5.双积分型、逐次逼近型6.施密特触发器、单稳态触发器 7.结构控制字、输出逻辑宏单元、E 2CMOS二、根据要求作题:共15分1.CB AC B A P ⋅=+= 2.C Q B C B A Q BC C A P nn ⋅++⋅+=+=+1;OC 与非门实现如图:三、112701260125012401230122012101207A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D D m Y ii +++++++=∑=23该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y 端输出连续脉冲10110011;四、设用A3A2A1A0表示该数,输出F;列出真值表6分A3 A2 A1 A0 F 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 0 0 0 0 1 11 11 0 0 1 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1X XX X X X∑⋅⋅==12023)9,8,7,6,5(A A A A A m F五、六、T=1, 连线Q CP F ⊕=如图:七、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(1) 555定时器构成多谐振荡器,发出矩形波;CP A B C D0 CPD1 D2 D3(2)74LS160构成九进制计数器,状态转换图如下:(3)RAM处于读出状态,将0000B~1000B单元的内容循环读出;(4))2222(2826677889910ddddDVVNnREFO+++=-=5输出电压波形图如下:数字电子技术基础试题三一、填空题:每空1分,共16分1.逻辑函数有四种表示方法,它们分别是、、和;2.将2004个“1”异或起来得到的结果是;3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是电路和电路; 4.施密特触发器有个稳定状态.,多谐振荡器有个稳定状态;5.已知Intel2114是1K 4位的RAM集成电路芯片,它有地址线条,数据线条;6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于kHz;完成一次转换所用的时间应小于; 7.GAL器件的全称是,与PAL相比,它的输出电路是通过编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使用更为方便灵活;二、根据要求作题:共16分3.试画出用反相器和集电极开路与非门实现逻辑函数CBABY+ =;2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式;三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形;设触发器的初始状态均为0;8分四、分析图5所电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能;10分五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0;要求使用两种方法实现:20分1用最少与非门实现,画出逻辑电路图;2用一片8选1数据选择器74LS151加若干门电路实现,画出电路图;六、电路如图6所示,其中R A=R B=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态共15分七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数;试分析电路的功能;要求:15分1列出状态转换表;2检验自启动能力;3说明计数模值;数字电子技术基础试题三答案二、填空每空1分,共16分1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS;7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:共16分1.CB B AC B B A Y ⋅=+= 三、2. B C CA F C F B A F +==+=321;;四、1表达式7321742121m m m m Z m m m m Z +++=+++=2真值表3逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图: 1最简“与-或式”为:BCD D C B D C B D A D C B A Y++++=;“与非-与非式”为:BCD D C B D C B D A D C B A Y ⋅⋅⋅⋅= 与非门实现图略2六、1多谐振荡器;HzC R R f B A 4812ln )2(10=+=2驱动方程: 状态方程:⎩⎨⎧==⎩⎨⎧==⎩⎨⎧==232312123121;;;Q K Q J Q K Q J Q K Q J⎪⎪⎩⎪⎪⎨⎧+=+=+=+++311211212112323213Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n n状态转换图:3初态为000,五个周期后将保持在100状态;七、1状态转换图如下:2可以自启动;3模=8;数字电子技术基础试题四一、填空每题1分,共10分1. TTL门电路输出高电平为 V,阈值电压为 V;2. 触发器按动作特点可分为基本型、、和边沿型;3. 组合逻辑电路产生竞争冒险的内因是;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为 V;二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;G1、G2为OC门,TG1、TG2为CMOS传输门 10分三、由四位并行进位全加器74LS283构成图2所示: 15分1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0= ,W=2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0= ,W=3.写出XX3X2X1X0,YY3Y2Y1Y0,A与ZZ3Z2Z1Z0,W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形;设触发器的初态为0,画6个完整的CP脉冲的波形 15分五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示;15分1. 计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:20分1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图要求采用置数法;4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能;七、时序PLA电路如图所示: 16分1. 求该时序电路的驱动方程、状态方程、输出方程;2. 画该电路的状态转换表和状态转换图;3. 试对应X的波形如图所示,画Q1、Q2和Z的波形;4. 说明该电路的功能;数字电子技术基础试题四答案一、 填空题:1. 3.4 V 、1.4 V ;2. 同步型 、主从型 ;3. 逻辑器件的传输延时 ;4. 001 ;5. 积分型单稳态 ;6. 字扩展 、位扩展 ;7. 与阵列 、或阵列 ;8. 组合输出 ;9. 5/3 V ; 10.2/15 V ;二、1 C B B A C B AB Y +=⋅= 2 B A Z =三、1A =0时: Z =X +Y =0111; W =Co =0;2A =1时:1++=Y X Z =0100; 0==Co W ; 3电路功能为:四位二进制加/减运算电路:当A =0时,Z =X +Y ;当A =1时,Z =X -Y ;四、五、(1)存储容量为:2K×8;(2)数码管显示“6”;(3)BCDAmZ==7;六、1.状态转换图2.3.4.CPZ1 2 3 4 5 6 7 8 9 10 11 12 13七、1驱动方程和状态方程相同:⎪⎩⎪⎨⎧⋅⋅==⋅⋅==++1211112212Q Q X D Q Q Q X D Q n n输出方程:2121Z X Q Q X Q Q =⋅⋅+⋅⋅2状态转换表:状态转换图:3(4) 电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”;数字电子技术基础试题五一、填空每题2分,共20分1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2.CAABY+=,Y的最简与或式为;3. 如图2所示为TTL的TSL门电路,EN=0时,Y为,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF、JKF、、和DF;5. 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为;6. EPROM2864的有地址输入端,有数据输出端;7. 数字系统按组成方式可分为、两种;8. GAL是可编程,GAL中的OLMC称;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V;10. 某3位ADC输入电压的最大值为1V,采用“取整量化法”时它的量化阶距为V;二、试分析如图3所示的组合逻辑电路; 10分1. 写出输出逻辑表达式;2. 化为最简与或式;3. 列出真值表;4. 说明逻辑功能;三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0要有设计过程; 10分四、试画出下列触发器的输出波形设触发器的初态为0; 12分1.2.3.五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统;试分析:10分1当X3X2X1X0=0011,Y3Y2Y1Y0=0011时,Z3Z2Z1Z0=T=2当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=T=3说明该系统的逻辑功能;六、试用74LS161设计一计数器完成下列计数循环10分七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器; 22分1. CB555构成什么功能电路2. 当2K 的滑动电阻处于中心位置时,求CP2频率3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y 的频率;4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;5. 试说明电路输出Y 有哪几种输出频率成份 每一频率成份持续多长时间数字电子技术基础试题五答案二、 填空题:1. Y =0、Y =1 ;2.CA B A +=Y ;3. 高阻态、A Y =;4. TF 、T’F ;5. 1111 ;6. 13个、8个;7. 功能扩展电路、功能综合电路 ; 8. 与阵列、输出逻辑宏单元 ; 9. 5/3 ; 10. 1/8 ; 二、1逻辑表达式CB A YC B A AB Y ⊕⊕=⊕+=21)(2最简与或式:ABC C B A C B A C B A Y BCAC AB Y +++=++=213 真值表A B C Y 1 Y 2 0 0 00 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 010 1 0 1 0 1 1 1 0 0 1 1 1 1114逻辑功能为:全加器; 三、1真值表2逻辑表达式:75327532Y Y Y Y m m m m Y ⋅⋅⋅=+++=3用74LS138和与非门实现如下:四、五、1.Z 3Z 2Z 1Z 0=0110,T =0;2.Z 3Z 2Z 1Z 0=1110,T =1;3系统的逻辑功能为:两位BCD 数求和电路; 六、七、1多谐振荡器; 2HzC R R f CP 1101010)48248(43.12ln )2(163212≈⨯⨯⨯⨯+=+=-3状态转换图如下;74LS160构成九进制计数器;191CP Y f f =474LS194构成电路的状态转换图:5可输出4种频率的信号,它们的频率分别为:191CP f 、181CP f 、161CP f 、121CP f ;。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。

4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。

5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。

数字电子技术基础试题及答案一

数字电子技术基础试题及答案一

数字电子技术基础试题及答案一TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】数字电子技术基础期末考试试卷1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。

2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=Ω,C=μF 。

试求脉冲宽度T ,振荡频率f 和占空比q 。

图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。

………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号……………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图D= Q n+1=Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图41.设计一个三变量偶检验逻辑电路。

当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。

数字电子技术试卷及答案(1)

数字电子技术试卷及答案(1)

一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。

1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的DA C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。

数字电子技术试题(1-5章)

数字电子技术试题(1-5章)

第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。

一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。

第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。

数字电子技术试卷和答案

数字电子技术试卷和答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.100001100001是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。

8.实现A/D 转换的主要方法有 , , 。

二.判断题(10)1.BCD 码即8421码 ( 错 )2.八位二进制数可以表示256种不同状态。

( 对 )3.TTL 与非门与CMOS 与非门的逻辑功能不一样。

( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。

(对 )5.计数器可作分频器。

( 对 )三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

数字电子技术期末考试试题及答案(试卷一)

数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则


5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、

、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5

数字电子技术(高吉祥) 课后答案1

数字电子技术(高吉祥) 课后答案1




Y

(3)
A
1
B C

Y
A
1
B
1
C
1
(4)



1
Y

A
B

C
1.17 略。 1.18 略。 1.19 略。 1.20 略。 1.21 略。

1
Y
1.22 略。
第一章 数字逻辑基础
1.1 填空题 (1)数制是人们对数量计数的一种统计规则。任何一种进位计数包含 基数 和 位权 两个基本因素。 (2)十进制数转换为 R 进制数可分为整数和小数部分分别考虑,整数部分按 除 R 取余,逆序排列 ,小数部分按 乘 R 取整,顺序排列 。 (3)(0011)631-1BCD=( 0 )10 (4)编码就是用二进制码来表示给定的 信息符号 。
(3)(8F.FF)16=(1000 1111.1111 1111)2=(143.99609375)10
(4)(10.00)16=(0001 0000.0000 0000)2=(16.0)10
1.3 将下列十进制数转换成等效的二进制数和等值的十六进制数。要求二进制数
保留小数点以后 4 位有效数字。
(1)(17)10=(10001)2=(11)16
(2)(127)10=(1111111)2=(7F)16
(3)(0.39)10=(0.0110)2=(0.63D7)16
(4)(25.7)10=(11001.1011)2=(19.B333)16
1.4 写出下列二进制数的原码和补码。
(1)(+1011)2
原码:01011 补码:01011
(2)(+00110)2

数字电子技术试题及答案题库

数字电子技术试题及答案题库

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

地大《数字电子技术》在线作业一答卷

地大《数字电子技术》在线作业一答卷
A.转换速度快
B.转换速度低
C.抗干扰能力强
D.抗干扰能力弱
答案:BC
16.逻辑函数的表示方法有()。
A.逻辑图
B.逻辑函数式
C.真值表
D.波形图和卡诺图
答案:ABCD
17.欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端()。
A.J=Q,K=Q
B.J=Q,K=1
D.主从JK触发器
答案:ACD
13.三态输出门的输出状态为()。
A.高阻
B.高电平
C.低阻
D.低电平
答案:ABD
14.施密特触发器有两个阈值电压,分别称作()。
A.高电压#低电压
B.正向阈值电压
C.反向阈值电压
答案:BC
15.与逐次逼近型ADC比较,双积分型ADC的特点是()。
A.高速度
B.高抗干扰能力
C.电源范围宽
D.微功耗
答案:BCD
三、判断题 (共 10 道试题,共 30 分)
21.DAC是将输入的数字量转换成输出的模拟量的器件。
答案:正确
22.构成计数电路的基本单元是具有记忆作用的触发器。
答案:正确
23.CMOS集成门电路是当前组合逻辑电路的基本逻辑单元。
C.J=K=1
D.J=0,K=1
答案:ACD
18.一种进位计数制包含两个基本因素()。
A.码制
B.数制
C.基数
D.位权
答案:CD
19.数字系统的优点有()。
A.较大的动态范围
B.对温度变化敏感性低
C.可预先决定精度

数字电子技术课后习题答案

数字电子技术课后习题答案

ABACBC
BC
A
00 01 11 10
00
1
0
1
11
0
1
0
Y ABC
❖ 3.13某医院有一、二、三、四号病室4间,每室设有 呼叫按钮,同时在护士值班室内对应的装有一号、 二号、三号、四号4个指示灯。
❖ 现要求当一号病室的按钮按下时,无论其它病室的 按钮是否按下,只有一号灯亮。当一号病室的按钮 没有按下而二号病室的按钮按下时,无论三、四号 病室的按钮是否按下,只有二号灯亮。当一、二号 病室的按钮都未按下而三号病室的按钮按下时,无 论四号病室的按钮是否按下,只有三号灯亮。只有 在一、二、三号病室的按钮均未按下四号病室的按 钮时,四号灯才亮。试用优先编码器74148和门电路 设计满足上述控制要求的逻辑电路,给出控制四个 指示灯状态的高、低电平信号。
HP RI/BIN
I0
0/ Z1 0 10 ≥1
I1
1/ Z1 1 11
I2
2/ Z1 2 12 18
YS
I3
3/ Z1 3 13
I4
4/ Z1 4 14
YEX
I5
5/ Z1 5 15
I6
6/ Z1 6 16
I7
7/ Z1 7 17
Y0
V18
Y1
ST
E N
Y2
(b)
74148
(a)引脚图;(b)逻辑符号
A
00 01 11 10
00
0
0
1
11
1
0
1
Y AB BC AC
由于存在AC 项,不存在相切的圈,故无冒险。
❖ 4.1在用或非门组成的基本RS触发器中,已知 输入SD 、RD的波形图如下,试画出输出Q, Q

《数字电子技术》习题参考答案

《数字电子技术》习题参考答案

《数字电子技术》答案1一、填空题1、301100002、11011111111000003、11101111111100004、F=Σm(0,1,2,……,15)5、0001001001110100010110106、+0111二、单选题1、②2、③3、②4、③5、①三、判断题1、√2、×3、√四、(1)参见课件(2)课件五、计算题1.试简化函数(5分)解:(配项加AB)(消因律)(消项AB)六、设计题《数字电子技术》答案2一、填空题1、-0.10112、Q n+1=D3、16.54、15、+01116、81.77、卡诺图8、A(B+C)9、16二、单选题1、③2、②三、判断题1、 x2、 x四、名词解释1、位权:——表示某种进位制的数中,不同位置上的数字所具有的单位数值2、必要质蕴涵项——若函数的某个质蕴涵项至少包含了一个其它任何质蕴涵项都不包含的标1最小项,则此质蕴涵项称为必要质蕴涵项。

3、正逻辑——高电平用“1”表示,低电平用“0”表示。

4、同步时序网络——具有统一的起同步作用的时钟脉冲,只有当某个时钟脉冲到来时,电路的状态才发生改变,且每个时钟脉冲只能使电路的状态改变一次,这种时序网络称同步时序网络。

5、真值——用“+”与“-”表示数的符号的数据表示形式。

五、简答题1、简述机器数表示法中原码、反码和补码的优缺点。

答:①原码表示法的优点是简单、直观,易于和真值转换。

缺点是加、减运算复杂。

②反码的优点是加、减运算比原码简单,但循环进位问题降低了加法运算速度。

③补码的优点是加、减运算简单,没有循环进位问题,运算速度快。

其缺点是负数补码与真值转换时,要按位取反后,末位加“1”,不如原码、反码直观。

2、什么是原始状态图,一个正确的原始状态图应满足何条件?把对时序电路的一般文字描述变成电路的输入、输出及状态关系的图形说明而形成的状态图,原始状态图可能包含多余的状态。

在正确的原始状态图中状态个数不能少,状态之间的转移关系不能错。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为: 、 和 。

4 . 主从型JK 触发器的特性方程 = 。

5 . 用4个触发器可以存储 位二进制数。

6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。

图 12.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。

A 、或非门B 、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电路试题五套含答案

数字电路试题五套含答案

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是:、、。

3、有N 个变量组成的最小项有个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有字,字长_____位,地址线根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y=。

9、如图所示逻辑电路的输出Y=。

10、已知Y=D AC BC B A ++,则Y =,Y/=。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABD(2)(1,3,4,9,11,12,14,15)(5,6,7,13)Y=∑+∑m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

数字电子技术第1章 习题参考答案

数字电子技术第1章 习题参考答案

第1章习题参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16 (2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16 (4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1)10110001;(2)10101010;(3)11110001;(4)10001000解:(1)10110001=177 (2)10101010=170(3)11110001=241 (4)10001000=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255 (2)(3FF)16=1023(3)(AB)16=171 (4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。

(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25 (2)(1010.11)2=10.75(3)(1100. 101)2=12.625 (4)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。

(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子技术》作业(一)参考答案本课程作业由两部分组成。

第一部分为“选择题”,由8个选择题组成,每题1分,共8分。

第二部分为“分析题”,由简答题和论述题组成,共22分。

作业总分30分,将作为平时成绩记入课程总成绩。

一、选择题(每题1分,共8分)
1、③;
2、③;
3、②;
4、④;
5、①;
6、①;
7、④;
8、①。

二、分析题(共22分)
1、(5分)
解:A C D A BC D A BCD AD A C D A B D
Y=++=++
2、(5分)
解:由图知,U BE=0.7V,所以:
3、(6分)
解:画D i 与C i 的卡诺图,如下:
合并最小项,可得:
1111
1111 =i i i i i i i i i i i i i i i i i i i i i i i i i D A B C A B C A B C A B C A B C A B C A B C A B C --------=+++
11
11
=i i i i i i i i i i i i i C A B A C B C A B A C B C ----=++
用与非门实现的组合电路如下图所示:
4、(6分)
解:(1)设触发器状态用Q2,Q1,Q0表示,C 表示输出进位,画七进制加法计数器状态图:
(2) 求时钟方程、状态方程和输出方程 时钟方程:012 == C P C P C P C P =
利用其卡诺图分别求各触发器状态方程和输出方程:
合并最小项可得:
122110
1
11021010
1
2
21
n n n n n n n
n
n
n
n
n n n n n n
n Q Q Q Q Q Q Q Q Q Q Q Q
Q Q Q Q
C Q Q +++=+=+=+=
(3) 求驱动方程:
(4) 检查能否自启动:
(5) 画逻辑电路图:。

相关文档
最新文档