【免费下载】数字电子技术数电试题库试卷1
数字电子技术试卷与答案(1).doc
精品一、单项选择题(每小题 1 分,共 15 分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。
1 .一位十六进制数可以用多少位二进制数来表示?( C )A. 1B. 2C. 4D. 162 .以下电路中常用于总线应用的是( A )A. TSL 门B.OC 门C. 漏极开路门D.CMOS 与非门3.以下表达式中符合逻辑运算法则的是( D )A. C·C= C2B.1+1=10C.0<1D.A+1=14 . T 触发器的功能是( D )A.翻转、置“ 0” B. 保持、置“ 1 ”C. 置“ 1”、置“ 0”D. 翻转、保持5. 存储 8位二进制信息要多少个触发器(D )A. 2B. 3C. 4D. 86.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波7.一个 16选一的数据选择器,其地址输入(选择控制输入)端的个数是( C )A. 1B. 2C. 4D.168 .引起组合逻辑电路中竟争与冒险的原因是( C )A. 逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A )A.工作速度高B.触发器利用率高C.电路简单D.不受时钟 CP 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B )A.N-1B. NC.N+1D.2Nn 1 nAB,则JK端的方程应为11.若用 JK触发器来实现特性方程Q AQ( B )A. J= AB, K= ABB.J= AB, K= ABC.J= A B,K=ABD.J= AB, K=AB12.一个无符号10位数字输入的DAC,其输出电平的级数是(C)A. 4B.10C.1024D.10013.要构成容量为4K×8的 RAM,需要多少片容量为256×4的RAM ?(D)A.2B.4C.8D.3214.随机存取存储器RAM中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?(C)A.全部改变B.全部为1C.不确定D.保持不变1 5 .用 555 定时器构成单稳态触发器,其输出的脉宽为(B)A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共 5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。
《数字电子技术》试题库
数字电子技术一.选择题(每小题1.5分) 第一章:1.正逻辑是指( )A.高电平用“1”表示,低电平用“0”表示B.高电平用“0”表示,低电平用“1”表示C.高电平、低电平均用“1”或“0”表示2.8421BCD 码01100010表示十进制数为( ) A.15 B.98 C.62 D.423. 若1101是2421码的一组代码,则它对应的十进制数是( )A.9B.8C.7D.6第二章:1. 下列各式中哪个是四变量A 、B 、C 、D 的最小项?( ) A.A′+B′+C B.AB′C C.ABC′DD.ACD2. AB+A 'C+( )=AB+A 'CA.A C 'B.B 'CC.ACD.BC3. F=A (A '+B )+B (B+C+D )=( )A.BB.A+BC.1D.C 4.AB C '+A D '在四变量卡诺图中有( )个小格是“1”。
A. 13 B. 12 C. 6 D. 5 5. A ⊕1⊕0⊕1⊕1⊕0⊕1=( )。
A. AB.A 'C. 0D. 1 6. F(A ,B ,C)的任意两个最小项之积=( )A. 0B. 1C. ()ABC 'D. ABC7.已知函数F 1=(A ⊕B)C+AB,F 2=AB+AC+BC ;试问F 1与F 2的关系是( ) A.相等 B.反演 C.对偶 D.不相关 8. 下列逻辑等式中不成立的是( ) A .()A B '+=A B ''B.()AB '=A B ''+C.A '+AB=A+BD.A+AB=A9. 某函数卡诺图中有4个“1”几何相邻,合并成一项可消去( )个变量。
A. 1 B. 2 C. 3 D. 4 第三章:1.当TTL 与非门的输入端悬空时相当于输入为( ) A.逻辑0B.逻辑1C.不确定D.0.5V2.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有( )结构,否则会产生数据冲突。
数字电子技术试题及答案(题库)
数字电子技术试题及答案(题库)预览说明:预览图片所展示的格式为文档的源格式展示,下载源文件没有水印,内容可编辑和复制《数字电子技术》试卷:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD 码时,它相当于十进制数()。
2.三态门电路的输出有高电平、低电平和()3种状态。
3.TTL 与非门多余的输入端应接()。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接()电平。
5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =()。
6. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为()V ,其输出高电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为()。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有()根地址线,有()根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
11. );Y 3 =()。
12. 某计数器的输出波形如图1所示,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4)B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4)D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是()。
数字电子技术模拟试题1(含答案)
《数字电子技术》模拟试题 1 (试卷共8页,答题时间120分钟)一、填空题(每空1分,共30分,请将答案直接填在空内)1.()()()1610201.110111==;()()()102163D.B ==2. 逻辑与是当决定事物结果的条件 具备时,结果才发生。
逻辑或是当决定事物结果的条件 具备时,结果才发生。
3. 利用卡诺图法化简逻辑函数的方法称为 ,其依据是具有的最小项可以合并。
4. TTL 反相器电路由 , 和 三部分组成。
5. 编码器的逻辑功能是把输入的高低电平编成一个 ,目前经常使用的编码器有 和 两类。
6. 从一组输入数据中选出一个作为数据传输的逻辑电路叫做 。
7. 触发器按照逻辑功能的不同可以分为 ,, , 等几类。
8. 时序逻辑电路在任一时刻的输出不仅取决于 ,而且还取决于电路 。
9. 触发器在脉冲作用下同时翻转的计数器叫做 计数器, n 位二进制计数器的容量等于 。
10. 施密特触发器可以用于 , , 等。
11. 从数字信号到模拟信号的转换称为 ,通常用 和描述转换精度,用 来定量描述转换速度。
二、判断题(每题1分,共10分,正确的用T 表示,错误的用F 表示,请将答案填在下面的方格内)1. 数字信号在时间和数值上都是离散的,如人数统计;2. 同或运算关系,当两输入不相等时,其输出为1;3. 最小项,顾名思义就是指的乘积项中变量个数尽可能的少;4. 集电极开路的门电路输出可以实现线与;5. 译码器,顾名思义就是把高低电平信号翻译成二进制代码;6. 数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的;7. 基本RS 触发器只能由与非门电路组成,用或非门是不能实现的; 8. 触发器的结构形式和逻辑功能有一一对应的关系,也就是说同一种逻辑功能只能用唯一一种结构来实现;9. 移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理; 10. 占空比是指脉冲宽度与脉冲周期的比值;三、化简题(每题 6 分,共 12 分)1. 用代数法化简逻辑函数CD D AC ABC C A Y +++=解:2. 用卡诺图法化简逻辑函数C B AC B A Y ++=四、分析与设计题(第1题18分,第2题18分,第3题12分,共 48 分)1、电路如图所示,请写出Y的逻辑函数式,列出真值表,指出电路完成了什么功能?AC2、如图所示电路,CP为时钟脉冲,Y为输出,请写出电路的驱动方程、状态方程和输出方程,列出状态转换表,画出状态转换图,说明电路的功能。
(完整版)数电试题及标准答案(五套)。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
数电试题库试卷1全版.doc
1.将二进制数化为等值的十进制和十六进制:(1100101)2=( 101 )10 =( 65 )162.写出下列二进制数的原码和补码:(-1011)2=( 11011 )原=( 10101 )补3.输出低电平有效的3线 – 8线译码器的输入为110时,其8个输出端07~Y Y 的电平依次为 10111111 。
4.写出J 、K 触发器的特性方程: Q K Q J Q +=* ;5. TTL 集电极开路门必须外接__上拉电阻______才能正常工作。
1.余3码10001000对应的8421码为(A )。
A .01010101 B.10000101 C.10111011 D.111010112.使逻辑函数)')(')(''(C A C B B A F +++=为0的逻辑变量组合为( D )A. ABC=000B. ABC=010C. ABC=011D. ABC=1103.标准或-与式是由( C )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R 、S触发器,则其输入端R 、S 应满足的约束条件为( B )。
A. R+S=0 B. RS=0 C. R+S=1 D.RS=15.一个8选一数据选择器的地址输入端有(C )个。
A.1B.2C.3D.86.RAM 的地址线为16条,字长为32,则此RAM 的容量为( D )。
A .16×32 位 B. 16K ×32位 C. 32K ×32位 D.64K ×32位7.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为(D )。
A .JK=00 B. JK=01 C. JK=10 D. JK=118. 用8个触发器可以记忆( D )种不同状态.A.8 B.16 C.128 D.2569. 多谐振荡器可以产生下列哪种波形( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波10.输出在每个时钟周期翻转一次的触发器是( A )。
(完整版)数电试题及标准答案(五套)。
《数字电子技术基础》试卷一一填空题(22分每空2分)1、A 0 , A 1 ________ 。
2、JK触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态,施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0〜25.5V的模拟电压。
若数字信号的最低位是“1其余各位是“0”则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2) L(A, B,C,D) m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)三、画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为0)1、AJLBB丁L2、rLrmrLHT1 ~h 1< [i ~~i~■四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程(2、电路如图所示,分析该电路,画出完全的时序图,并说明电五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列岀控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)画岀下图所示电路在V作用下,输岀电压的波形和电压传输特性74LS138功能表如下:2 / 26(勿74LS161功能表 清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LXX XXXX 保 持 HH X LX XXXX 保 持 HHH HTXXXX计 数《数字电子技术基础》试卷一答案一、 填空题(22分每空2分)n 1nn1、A ,A2、Q JQ KQ3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、 化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BC BAY 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7 X H X X X XHHHHHHHHXX HX X XHHHHHHHHL XX XXXHHHHHHHHH L LL L L LHHHHHHHLL H HLHHHHHH H L LL H L HHLHHHHHLHHHHHLHHHHH L LH L L HHHHLHHH H L LH LH HHHHHLHH H L LH HLHHHHHHLHH L LH HHHHHHHHHLH L LH L L输 入输出2)L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB AD AC3)F(A,B,C) AB ABC A(B AB) A B BC AB AB A B BC A 0 三、画图题(10分每题5分) 1、n2、 rA 1钉厂LTLrLTLRr 1 U1―r丁 H : ■ : um四、分析题(17分)1、(6 分) L A B2、(11 分) 五进制计数器12 34 5 67 8 9.JWWWWL五、设计题(28分) 1、(20 分) 1 )根据题意,列岀真值表 由题意可知,令输入为 A 、B 、C 表示三台设备的工作情况,A B C R Y G 0 0 01 1 0 00 10 1 0 0 1 0 0 1 0 0 1 1 1 0 0 1 0 0 0 1 0 1 0 1 1 0 0 11 0 1 0 0 11 10 0 1“1”表示正常,“0”表示不正常,令输岀为 R ,Y ,G 表示红、黄、绿二个批示灯的状态,“1”表示亮,“0”表示灭。
(完整版)数字电子技术基础试题及答案(1)
数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。
图2………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号……线………………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。
图3D= Q n+1= Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。
当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。
2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。
(完整word版)数字电子技术_4套期末试卷_含答案分解
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
(完整版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术期末复习题库及答案(1).doc
第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数 ,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10, 位权是10的幂。
5、 8421 BCD码和 2421 码是有权码;余3 码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作 1 或 0 。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。
(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
数电试题[1]
数字电子综合练习练习(一)一、填空:(14分)1. 数制转换 (DC)H = ( )D= ( )B = ( )O。
2. 有一数码10010011,作为自然二进制数时,它相当于十进制数,作为8421BCD码时,它相当于十进制数。
3. 已知某函数,该函数的反函数 =( ),该函数的对偶函数F '= ( )。
4. 某函数有n个变量,则共有个最小项。
5. 将一个最大幅值为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低位LSB发生变化,则应选用位转换器。
6. 一个1024×8位的ROM,其存储容量为。
7. 为构成4096×4片RAM,需要片1024×1的RAM。
8. 在TTL门电路的一个输入端与地之间接一个10KW电阻,则相当于在该输入端输入电平;在CMOS门电路的输入端与地之间接一个10KW电阻,相当于在该输入端输入电平。
二、用代数法将下列函数化简为最简与或表达式。
(10分)1.;2..三、用卡诺图法化简函数,写出它们的最简与或表达式。
(10分)1.;2..四、将题图电路各输出逻辑表达式填入表1栏中;各门电路的名称填入表2栏中;若ABCD = 1001,将各输出值填入表3栏中。
(14分)五、设计一组合逻辑电路,X为控制端,A、B、C为输入,F为输出。
当X =0时,该电路完成意见一致功能(只有当A、B、C都相同时,F=1,否则为0);当X=1时,该电路完成意见不一致功能。
供选择的器件有:四选一数据选择器、异或门、两输入端与非门。
(12分)六、用一片3线--8线译码器和两个四输入与非门构成一位全加器。
(10分)七、试画出题图电路在时钟脉冲CP、输入信号A作用下,Q1、Q2和X的输出波形,并说明电路的逻辑功能。
设触发器的初始状态均为0。
(10分)八、中规模四位二进制计数器T214,其功能表和符号如下图所示,其中A,B,C,D是同步预置数端(A为低位,D为高位),是预置数控制端,是异步清零端,P、T是计数允许控制端,进位端OC未标出。
《数字电子技术》复习题.docx
《数字电子技术》复习题(一)一、填空题1 •数制转换:(143 )10= ( )2 = ( )8。
2 •按逻辑功能的不同特点,数字电路可分为________ 和—一两大类。
3. 8线—3线编码器是由_ _位二进制数表示_ _个信号的编码电路。
4 •同步D触发器的特性方程为_ _。
5. 时序逻辑电路的逻辑功能可以用_ _、和_ 一等方程式表示。
二、单项选择题1. (33)10转化为二进制是(—_)2。
(A) 100001 ; (B) 10001 ; (C) 100010 ; (D) 10000012. 下列各式中,为四变量A、B、C、D最小项的是:_ -。
(A) ABCD ; (B) AB(C+D) ; (C) A +B+C+ D ; (D) A+B+C+D3. _____________________________________________________ 8421 BCD码译码器的数据输入线与译码输出线的组合是______________________________ 。
(A) 4 : 6 ; (B) 1 : 10 ; (C) 4 : 10 ; (D) 2 : 44. _______________________________ 四个逻辑变量的取值组合共有。
(A) 8 ; (B) 16 _ ; _ (C) 4 ; (D) 155. __________________________________________________________ 已知逻辑函数γ = A B∙A B ,函数值为1的A, B取值组合是:_______________________ 。
(A) 00, 11 ; (B) 01, 00 ; (C) 01, 10 ; (D) 01, 116. _______________________ 组合逻辑电路通常由组合而成。
(A)门电路;(B)触发器;(C)计数器;(D) 存储电路7. 若在编码器中有50个编码对象,则其输出二进制代码位数应为位。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
广东海洋大学
-- 学年第 学期
《数字电子技术基础》课程试题■考试■A 卷■闭卷课程号: 16632205□考查□B 卷□开卷题 号一二三四五六七八九十总分阅卷教师
各题分数1025
153020100实得分数一.填空题。
(每题2分,共10分)
1.将二进制数化为等值的十进制和十六进制:
(1100101)2=( 101)10 =(65)162.写出下列二进制数的原码和补码:
(-1011)2=( 10001011)原=(
11110101)补3.输出低电平有效的3线 – 8线译码器的输入为110时,其8个输出端的电平依次为 1011111。
07~Y Y 4.写出J 、K 触发器的特性方程: ;5. TTL 集电极开路门必须外接__电源和上拉电阻______才能正常工作。
二.单项选择题。
(1~15每题1分,16~20每题2分,共25分)1.余3码10001000对应的8421码为( B )。
A .01010101 B.10000101 C.10111011 D.111010112.使逻辑函数为0的逻辑变量组合为( D )
)')(')(''(C A C B B A F +++= A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=1103.标准或-与式是由( B )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 班级: 姓名: 学号: 试题共 10 页 加白纸 1 张密 封 线
4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为( B)。
A. R+S=0 B. RS=0 C. R+S=1 D.RS=1
5.一个8选一数据选择器的地址输入端有( C )个。
A.1
B.2
C.3
D.8
6.RAM的地址线为16条,字长为32,则此RAM的容量为( C )。
A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。
A.JK=00 B. JK=01 C. JK=10 D. JK=11
8. 用8个触发器可以记忆( A )种不同状态.
A.8 B.16 C.128 D.256
9. 多谐振荡器可以产生下列哪种波形( B )
A.正弦波
B.矩形脉冲
C.三角波
D.锯齿波
10.输出在每个时钟周期翻转一次的触发器是( A )。
A. T′触发器
B. T触发器
C. D触发器
D. JK触发器
11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?(
C )
A. 接地
B. 悬空
C. 通过电阻接电源
D. 以上都可
12. 当TTL与非门的输入端悬空时相当于输入为( B )
A.逻辑0
B.逻辑1
C.不确定
D.0.5V
13. 在下列电路中,只有( D )属于组合逻辑电路.
A. 触发器
B. 计数器
C.数据选择器
D.寄存器.
14. 数码管的每个显示线段是由( B )构成的.
A.灯丝
B.发光二极管
C.发光三极管
D.熔丝.
15.逻辑函数F=A⊕B 和G=A⊙B 满足关系( A )。
A. F=G ´ B. F=G ´+1 C. F ´=G´ D. F=G 16.下列四种类型的逻辑门中,可以用( A )实现三种基本运算。
A. 与门 B. 或门C. 非门 D. 与非门17. 逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F 和G 相“与”的结果是( C )。
A .m2+m3 B . 1 C . A ´+B D . A+B 18. 某移位寄存器的时钟脉冲频率为100KHZ ,欲将存放在该寄存器中的数左移4位,完成该操作需要( B )时间。
A.10μs
B.40μs
C.100μs
D.400ms 19. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( B )。
A. 或非门
B. 与非门
C. 异或门
D. 同或门20.8位DAC 转换器,设转换系数k=0.05, 数字01000001转换后的电压值为(
A )V 。
A.0.05 B.3.25 C.6.45 D. 0.4三. 函数化简题。
(共15分)
1.用代数法求函数F(A,B,C)= 的最简“与-或”表B A C B AC AB ''+''++达式。
(本题4分)AC+AC’+A’B’
2.用卡诺图化简逻辑函数(本题6分)
F(A,B,C,D)=∑m(2,3,9,11,12)+∑d(5,6,7,8, 10,13) 求出最简“与-或”表达式。
AC’+AB’+A’C
F+
⊕
(
A
=)
B
C
B
3.求函数的最小项表达式。
(5分)
A
AB’C+AB’C’+A’B’C+A’BC’
四.分析题。
(共30分)
1.写出F表达式。
(本题4分)
F=
2.已知反相输出的施密特触发器的正向域值电压为V T+ =3V ,
负向域值电压为V T- =1.5V ,电压输入端V I 波形如下,请画出输出端Vo 的波形。
(本题6
分)3.(本题10分)电路如图,所用器件为4选1数据选择器.
(1)写出四选一数据选择器的输出逻辑表达式。
(3分)Y=(2)在图中所示输入下,写出L 的表达式。
(4分)(3)画出函数L 的真值表。
(3分)
4.电路如下图所示,写出电路的驱动方程,状态方程和输出方程,作出状态转换图,并说明电路的功能。
(本题10分)
五.设计题。
(每题10分,共20分)
1.试用一个3线-8线译码器和适当的门电路设计一个组合逻辑电路,使
其实现函数:F(A,B,C)=∑m(0,3,6,7)。
在下图中完成引脚接线示意图。
(本题10分)
2.集成四位二进制计数器74LS161逻辑符号如图,功能表如下, Q3为最高位,
R
Q0为最低位。
利用置零端实现10进制计数器,在下图中画出电路接线
D
图.(注:可以采用门电路)(本题10分)。