74ls00 是常用的2输入四与非门集成电路
医院病人呼叫系统 简单电路
综合课程设计报告医院病人紧急呼叫系统学生姓名:周跃、周怡洁、张卓、郑锐、杨蕾、汪金强指导教师:曹喜珠所在系:电子工程系所学专业:电子信息工程年级:2012级2014年6月医院紧急呼叫系统摘要关键词:置零编码译码数码显示管系统可由信号输入,信号编码电路,信号译码电路,数码管显示等几部分组成。
系统首先通过开关闭合接受呼叫信号,用与非门电路将没有信号输入时,数码显示管显示零,并将其信号输入到74LS148D芯片,由74LS148D芯片进行编码,然后将这一时刻所有的呼叫信号传到8路译码器(这里用74LS248D),译码器再根据这一时刻信号对这些信号进行译码,然后传到显示电路根据优先级依次由高到低显示,护士根据病人病情严重情况进行处理,处理一个清除一个,清除的具体方法就是每按一下74LS248D芯片中的BI/RBO端,使芯片工作与不工作,然后电路又可以用同样的原理处理下一时刻的呼叫信号了。
一、设计任务与要求1.1设计内容1.根据病人病情设置优先级别。
当有多人呼叫时,病情严重者优先;2.医护人员处理完当前最高级别的呼叫后,系统按优先级别显示其它呼叫病人的编号;3.在实验室组装实际电路并调试通过;4.写出设计报告。
1.2设计要求1.思路清晰,给出整体设计框图和总电路图;2.单元电路设计,给出具体设计思路和电路;3.写出设计报告。
二、元器件清单及简介2.1元器件74LS248D1个,74LS148D1个,单刀单掷开关5个,74LS002个,电阻11个,电压5个。
2.2元器件简介74LS248D:74LS248D是一个七段译码器。
七段显示译码器输入的是8421BCD码,输出的是能驱动七段显示器的高低电平信号,有四个输入端,译码后产生的信号输入给相应的数码管,248采用共阳极数码管。
当某字段的电平为"1"时,该字段发亮,否则不亮。
RBI:灭零输入端,低电平有效。
当输入端DCBA=0000时,只要RBI=0,译码器各字段输出均为"0",不显示数字"0"。
74ls00
电ViL
74
输出高电平电流IOH
2 0.8 0.8
-400
2 0.8 0.8
-500
2 0.8 0.8 -1000
V 0.7 0.8 V -400 µA
输出低电平 54
16
20
20
电流IOL
74
16
20
20
4 8 mA
静态特性(TA 为工作环境温度范围)
参数
测 试 条 件【1】
‘00 最小 最大
Iik=-8mA
54/7400
四2输入与非门
简要说明
00 为四组 2 输入端与非门(正逻辑),共有 54/7400、54/74H00、54/74S00、54/74LS00
四种线路结构形式,其主要电特性的典型值如下:
型号
tPLH
tPHL
PD
5400/7400
11ns
7ns
40mW
54H00/74H00
5.9ns
6.2ns
20 -0.4
-20 -100 -20 -100
1.6 4.4
单位
V
V V mA uA mA mA mA mA
[1]: 测试条件中的“最小”和“最大”用推荐工作条件中的相应值。
三毛电子世界
动态特性(TA=25℃)
参数
tPLH输出由低到高传输延迟时间 tPHL输出由高到低传输延迟时间
三毛电子世界
54XXX …………………………………. -55~125℃ 74XXX …………………………………. 0~70℃ 存储温度 ………………………………………….-65~150℃
功能表
推荐工作条件
5400/7400
74芯片大全
74芯片大全74芯片是一种常用的集成电路芯片,广泛应用于电子设备中。
本文将介绍一些常见的74芯片及其功能。
1. 74LS00 NAND闸门芯片:具有四个独立的两输入与非门,可用于逻辑门电路的设计与实现。
2. 74LS02 NOR闸门芯片:包含四个独立的两输入或非门,可用于逻辑门电路的搭建。
3. 74LS08 AND闸门芯片:包含四个独立的两输入与门,可用于逻辑门电路的组成。
4. 74LS32 OR闸门芯片:具有四个独立的两输入或门,用于逻辑门电路的设计。
5. 74LS74 双D触发器芯片:有两个D触发器,可用于时序电路的设计,如计数器、寄存器等。
6. 74LS86 XOR闸门芯片:含有四个两输入异或门,用于逻辑电路的设计。
7. 74LS138 3-8译码器芯片:具有三线至八线译码功能,用于地址选择和数据路复用。
8. 74LS151 8-1数据选择器芯片:有8个输入端和一个输出端,用于信号选择和数据传输。
9. 74LS161 4位二进制计数器芯片:可进行4位二进制计数和复位操作,适用于数字计数电路。
10. 74LS245 缓冲转换芯片:用于逻辑电平转换和信号缓冲,能够提供高电平和低电平的接口。
11. 74LS373 透明锁存器芯片:用于数据暂存和传输,可实现数据的存储和保持。
12. 74LS595 移位寄存器芯片:通过串行输入和并行输出,实现数据移位和存储的功能。
13. 74LS688 8位比较器芯片:用于比较两个8位二进制数的大小,并生成相应的输出信号。
14. 74LS139 双3-8译码器芯片:包含双3-8译码器,可实现高级逻辑电路的设计和实现。
15. 74LS240 缓冲器芯片:用于数据传输和信号缓冲,具有高驱动能力和低输出电平。
以上是一些常见的74芯片及其功能介绍。
这些芯片的功能多样,广泛应用于逻辑电路、计算机系统、通信设备、控制系统等领域中。
通过合理使用这些芯片,可以设计出高性能的电子设备和电路。
74ls00芯片工作电压
74ls00芯片工作电压
74LS00芯片是一种常用的数字逻辑集成电路,其工作电压为5V。
它由四个二输入与非门组成,每个门有两个输入端和一个输出端。
当两个输入端的逻辑电平都为高电平时,输出端将会输出低电平,否则输出高电平。
这款芯片主要用于逻辑门电路的设计和实现。
逻辑门电路是计算机和其他数字系统中的基本构建模块,用于实现各种逻辑功能。
74LS00芯片的高速、低功耗和可靠性使得它成为了广泛应用于各种数字电路设计中的理想选择。
在数字电路设计中,选择适当的工作电压是非常重要的。
74LS00芯片的工作电压为5V,这意味着它需要5V的电压供应来正常工作。
如果工作电压过高或过低,芯片可能会损坏或无法正常工作。
除了工作电压,74LS00芯片还有一些其他的特性。
例如,它具有较低的功耗和高的工作速度,可以满足大多数数字系统对性能和能效的要求。
此外,它还具有较高的噪声容忍度和较强的抗干扰能力,可以在复杂的电磁环境下稳定工作。
为了保证芯片的正常工作,我们需要注意一些使用注意事项。
首先,应确保芯片的供电电压稳定并符合规定范围。
其次,要避免超过芯片的最大电流负载,否则可能会导致芯片损坏。
此外,还需要注意正确连接芯片的输入和输出端,以确保信号的正确传递和逻辑功能
的实现。
74LS00芯片作为一种常用的数字逻辑集成电路,在数字电路设计中扮演着重要的角色。
它具有5V的工作电压,高速、低功耗和可靠性等特点,适用于各种数字系统的设计和实现。
在使用时,需要注意工作电压的稳定和符合要求,以及正确连接输入输出端,以确保芯片的正常工作和逻辑功能的实现。
74LS系列集成块管脚图大全之一
74LS42 4线-10线译码器(BCD输入)
74LS43 4线-10线译码器(余3码输入)
74LS44 4线-10线译码器(余3葛莱码输入)
74LS45/46/47 BCD-七段译码器/驱动器(共阳极)
74LS45/46/47 BCD-七段译码器/驱动器(共阳极)
74LS45/46/47 BCD-七段译码器/驱动器(共阳极)
YA
74LS04、74LS05(oc) 、74LS06(oc,30V)
74LS07 六高压输出缓冲器/驱动器(oc,30v)
74LS08 2输入四与门、74LS09(oc)
74LS10 3输入三与非门
74LS10 3输入三与非门
74LS11 四-3输入与门
74LS12 3输入三与非门 (oc)
外引脚排列图
逻辑符号图
74LS148 优先编码器
74LS148 优先编码器
74LS148 优先编码器
74LS148 的扩展
74LS85数据比较器
74LS85数据比较器
74LS85 4位幅度比较器
74LS85
8
组 成 的 位 二 进 制 数 比 较 电 路
74LS86
74LS86 四-2输入异或门
74LS86 四-2输入异或门
74LS89 64位读/写存储器
74LS90二/五分频中规模异步加法计数器
74LS91 八位移位寄存器
74LS75双上升沿D触发器4位D型锁存器
74LS76 双J-K触发器(带预置端和清除端)
GND
16 15 14 13 12 11 10 9
QQ RD K CPJ SD
QQ RD K CPJ SD
12 3 4 56 7 8
74LS系列主要芯片引脚及参数
<74LS00引脚图>74l s00 是常用的2输入四与非门集成电路,他的作用很简单顾名思义就是实现一个与非门。
Vcc 4B 4A 4Y 3B 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐__ │14 13 12 11 10 9 8│Y = AB )│ 2输入四正与非门 74LS00│ 1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1B 1Y 2A 2B 2Y GND74LS00真值表:A=1 B=1 Y=0A=0 B=1 Y=1A=1 B=0 Y=1A=0 B=0 Y=174HC138基本功能74LS138 为3 线-8 线译码器,共有54/74S138和54/74LS138 两种线路结构型式,其74LS138工作原理如下:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。
74LS138的作用:利用G1、/(G2A)和/(G2B)可级联扩展成24 线译码器;若外接一个反相器还可级联扩展成32 线译码器。
若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器用与非门组成的3线-8线译码器74LS138图74ls138译码器内部电路3线-8线译码器74LS138的功能表备注:这里的输入端的三个A0~1有的原理图中也用A B C表示(如74H138.pdf中所示,试用于普中科技的HC-6800 V2.2单片机开发板)。
<74ls138功能表>74LS138逻辑图无论从逻辑图还是功能表我们都可以看到74LS138的八个输出管脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出管脚全为高电平1。
如果出现两个输出管脚在同一个时间为0的情况,说明该芯片已经损坏。
当附加控制门的输出为高电平(S=1)时,可由逻辑图写出74ls138逻辑图由上式可以看出,在同一个时间又是这三个变量的全部最小项的译码输出,所以也把这种译码器叫做最小项译码器。
74ls系列集成电路功能一览表
74LS系列集成电路功能一览表型号内容74LS002输入四与非门74LS01 2输入四与非门(OC)74LS02 2输入四或非门74LS03 2输入四与非门(OC)74LS04 六倒相器74LS05 六倒相器(OC)74LS06 六高压输出反相缓冲器/驱动器(OC,30V) 74LS07 六高压输出缓冲器/驱动器(OC,30V)74LS08 2输入四与门74LS09 2输入四与门(OC)74LS10 3输入三与非门74LS11 3输入三与门74LS12 3输入三与非门(OC)74LS13 4输入双与非门(斯密特触发)74LS14 六倒相器(斯密特触发)74LS15 3输入三与门(OC)74LS16 六高压输出反相缓冲器/驱动器(OC,15V) 74LS17 六高压输出缓冲器/驱动器(OC,15V)74LS18 4输入双与非门(斯密特触发)74LS19 六倒相器(斯密特触发)74LS20 4输入双与非门74LS21 4输入双与门74LS22 4输入双与非门(OC)74LS23 双可扩展的输入或非门74LS24 2输入四与非门(斯密特触发)74LS25 4输入双或非门(有选通)74LS26 2输入四高电平接口与非缓冲器(OC,15V) 74LS27 3输入三或非门74LS28 2输入四或非缓冲器74LS30 8输入与非门74LS31 延迟电路74LS32 2输入四或门74LS33 2输入四或非缓冲器(集电极开路输出)74LS34 六缓冲器74LS35 六缓冲器(OC)74LS36 2输入四或非门(有选通)74LS37 2输入四与非缓冲器74LS38 2输入四或非缓冲器(集电极开路输出)74LS39 2输入四或非缓冲器(集电极开路输出)74LS40 4输入双与非缓冲器74LS41 BCD-十进制计数器74LS42 4线-10线译码器(BCD输入)74LS43 4线-10线译码器(余3码输入)74LS44 4线-10线译码器(余3葛莱码输入)74LS45 BCD-十进制译码器/驱动器74LS46 BCD-七段译码器/驱动器74LS47 BCD-七段译码器/驱动器74LS48 BCD-七段译码器/驱动器74LS49 BCD-七段译码器/驱动器(OC)74LS50 双二路2-2输入与或非门(一门可扩展)74LS51 双二路2-2输入与或非门74LS51 二路3-3输入,二路2-2输入与或非门74LS52 四路2-3-2-2输入与或门(可扩展)74LS53 四路2-2-2-2输入与或非门(可扩展)74LS53 四路2-2-3-2输入与或非门(可扩展)74LS54 四路2-2-2-2输入与或非门74LS54 四路2-3-3-2输入与或非门74LS54 四路2-2-3-2输入与或非门74LS55 二路4-4输入与或非门(可扩展)74LS60 双四输入与扩展74LS61 三3输入与扩展74LS62 四路2-3-3-2输入与或扩展器74LS63 六电流读出接口门74LS64 四路4-2-3-2输入与或非门74LS65 四路4-2-3-2输入与或非门(OC)74LS70 与门输入上升沿JK触发器74LS71 与输入RS主从触发器74LS72 与门输入主从JK触发器74LS73 双JK触发器(带清除端)74LS74 正沿触发双D型触发器(带预置端和清除端)74LS75 4位双稳锁存器74LS76 双JK触发器(带预置端和清除端)74LS77 4位双稳态锁存器74LS78 双JK触发器(带预置端,公共清除端和公共时钟端) 74LS80 门控全加器74LS81 16位随机存取存储器74LS82 2位二进制全加器(快速进位)74LS83 4位二进制全加器(快速进位)74LS84 16位随机存取存储器74LS85 4位数字比较器74LS86 2输入四异或门74LS87 四位二进制原码/反码/OI单元74LS89 64位读/写存储器74LS90 十进制计数器74LS91 八位移位寄存器74LS92 12分频计数器(2分频和6分频)74LS93 4位二进制计数器74LS94 4位移位寄存器(异步)74LS95 4位移位寄存器(并行IO)74LS96 5位移位寄存器74LS97 六位同步二进制比率乘法器74LS100 八位双稳锁存器74LS103 负沿触发双JK主从触发器(带清除端)74LS106 负沿触发双JK主从触发器(带预置,清除,时钟) 74LS107 双JK主从触发器(带清除端)74LS108 双JK主从触发器(带预置,清除,时钟)74LS109 双JK触发器(带置位,清除,正触发)74LS110 与门输入JK主从触发器(带锁定)74LS111 双JK主从触发器(带数据锁定)74LS112 负沿触发双JK触发器(带预置端和清除端)74LS113 负沿触发双JK触发器(带预置端)74LS114 双JK触发器(带预置端,共清除端和时钟端)74LS116 双四位锁存器74LS120 双脉冲同步器/驱动器74LS121 单稳态触发器(施密特触发)74LS122 可再触发单稳态多谐振荡器(带清除端)74LS123 可再触发双单稳多谐振荡器74LS125 四总线缓冲门(三态输出)74LS126 四总线缓冲门(三态输出)74LS128 2输入四或非线驱动器74LS131 3-8译码器74LS132 2输入四与非门(斯密特触发)74LS133 13输入端与非门74LS134 12输入端与门(三态输出)74LS135 四异或/异或非门74LS136 2输入四异或门(OC)74LS137 八选1锁存译码器/多路转换器74LS138 3-8线译码器/多路转换器74LS139 双2-4线译码器/多路转换器74LS140 双4输入与非线驱动器74LS141 BCD-十进制译码器/驱动器74LS142 计数器/锁存器/译码器/驱动器74LS145 4-10译码器/驱动器74LS147 10线-4线优先编码器74LS148 8线-3线八进制优先编码器74LS150 16选1数据选择器(反补输出)74LS151 8选1数据选择器(互补输出)74LS152 8选1数据选择器多路开关74LS153 双4选1数据选择器/多路选择器74LS154 4线-16线译码器74LS155 双2-4译码器/分配器(图腾柱输出)74LS156 双2-4译码器/分配器(集电极开路输出)74LS157 四2选1数据选择器/多路选择器74LS158 四2选1数据选择器(反相输出)74LS160 可预置BCD计数器(异步清除)74LS161 可预置四位二进制计数器(并清除异步)74LS162 可预置BCD计数器(异步清除)74LS163 可预置四位二进制计数器(并清除异步)74LS164 8位并行输出串行移位寄存器74LS165 并行输入8位移位寄存器(补码输出)74LS166 8位移位寄存器74LS167 同步十进制比率乘法器74LS168 4位加/减同步计数器(十进制)74LS169 同步二进制可逆计数器74LS170 4*4寄存器堆74LS171 四D触发器(带清除端)74LS172 16位寄存器堆74LS173 4位D型寄存器(带清除端)74LS174 六D触发器74LS175 四D触发器74LS176 十进制可预置计数器74LS177 2-8-16进制可预置计数器74LS178 四位通用移位寄存器74LS179 四位通用移位寄存器74LS180 九位奇偶产生/校验器74LS181 算术逻辑单元/功能发生器74LS182 先行进位发生器74LS183 双保留进位全加器74LS184 BCD-二进制转换器74LS185 二进制-BCD转换器74LS190 同步可逆计数器(BCD,二进制)74LS191 同步可逆计数器(BCD,二进制)74LS192 同步可逆计数器(BCD,二进制)74LS193 同步可逆计数器(BCD,二进制)74LS194 四位双向通用移位寄存器74LS195 四位通用移位寄存器74LS196 可预置计数器/锁存器74LS197 可预置计数器/锁存器(二进制)74LS198 八位双向移位寄存器74LS199 八位移位寄存器74LS210 2-5-10进制计数器74LS213 2-n-10可变进制计数器74LS221 双单稳触发器74LS230 八3态总线驱动器74LS231 八3态总线反向驱动器74LS240 八缓冲器/线驱动器/线接收器(反码三态输出) 74LS241 八缓冲器/线驱动器/线接收器(原码三态输出)74LS243 4同相三态总线收发器74LS244 八缓冲器/线驱动器/线接收器74LS245 八双向总线收发器74LS246 4线-七段译码/驱动器(30V)74LS247 4线-七段译码/驱动器(15V)74LS248 4线-七段译码/驱动器74LS249 4线-七段译码/驱动器74LS251 8选1数据选择器(三态输出)74LS253 双四选1数据选择器(三态输出)74LS256 双四位可寻址锁存器74LS257 四2选1数据选择器(三态输出)74LS258 四2选1数据选择器(反码三态输出)74LS259 8为可寻址锁存器74LS260 双5输入或非门74LS261 4*2并行二进制乘法器74LS265 四互补输出元件74LS266 2输入四异或非门(OC)74LS270 2048位rom(512位四字节,OC)74LS271 2048位rom(256位八字节,OC)74LS273 八D触发器74LS274 4*4并行二进制乘法器74LS275 七位片式华莱士树乘法器74LS276 四JK触发器74LS278 四位可级联优先寄存器74LS279 四S-R锁存器74LS280 9位奇数/偶数奇偶发生器/较验器74LS28174LS283 4位二进制全加器74LS290 十进制计数器74LS291 32位可编程模74LS293 4位二进制计数器74LS294 16位可编程模74LS295 四位双向通用移位寄存器74LS298 四-2输入多路转换器(带选通)74LS299 八位通用移位寄存器(三态输出)74LS348 8-3线优先编码器(三态输出)74LS352 双四选1数据选择器/多路转换器74LS353 双4-1线数据选择器(三态输出)74LS354 8输入端多路转换器/数据选择器/寄存器,三态补码输出74LS355 8输入端多路转换器/数据选择器/寄存器,三态补码输出74LS356 8输入端多路转换器/数据选择器/寄存器,三态补码输出74LS357 8输入端多路转换器/数据选择器/寄存器,三态补码输出74LS365 6总线驱动器74LS366 六反向三态缓冲器/线驱动器74LS368 六反向三态缓冲器/线驱动器74LS373 八D锁存器74LS374 八D触发器(三态同相)74LS375 4位双稳态锁存器74LS377 带使能的八D触发器74LS378 六D触发器74LS379 四D触发器74LS381 算术逻辑单元/函数发生器74LS382 算术逻辑单元/函数发生器74LS384 8位*1位补码乘法器74LS385 四串行加法器/乘法器74LS386 2输入四异或门74LS390 双十进制计数器74LS391 双四位二进制计数器74LS395 4位通用移位寄存器74LS396 八位存储寄存器74LS398 四2输入端多路开关(双路输出)74LS399 四-2输入多路转换器(带选通)74LS422 单稳态触发器74LS423 双单稳态触发器74LS440 四3方向总线收发器,集电极开路74LS441 四3方向总线收发器,集电极开路74LS442 四3方向总线收发器,三态输出74LS443 四3方向总线收发器,三态输出74LS444 四3方向总线收发器,三态输出74LS445 BCD-十进制译码器/驱动器,三态输出74LS446 有方向控制的双总线收发器74LS448 四3方向总线收发器,三态输出74LS449 有方向控制的双总线收发器74LS465 八三态线缓冲器74LS466 八三态线反向缓冲器74LS467 八三态线缓冲器74LS468 八三态线反向缓冲器74LS490 双十进制计数器74LS540 八位三态总线缓冲器(反向)74LS541 八位三态总线缓冲器74LS589 有输入锁存的并入串出移位寄存器74LS590 带输出寄存器的8位二进制计数器74LS591 带输出寄存器的8位二进制计数器74LS592 带输出寄存器的8位二进制计数器74LS593 带输出寄存器的8位二进制计数器74LS594 带输出锁存的8位串入并出移位寄存器74LS595 8位输出锁存移位寄存器74LS596 带输出锁存的8位串入并出移位寄存器74LS597 8位输出锁存移位寄存器74LS598 带输入锁存的并入串出移位寄存器74LS599 带输出锁存的8位串入并出移位寄存器74LS604 双8位锁存器74LS605 双8位锁存器74LS606 双8位锁存器74LS607 双8位锁存器74LS620 8位三态总线发送接收器(反相)74LS621 8位总线收发器74LS622 8位总线收发器74LS623 8位总线收发器74LS640 反相总线收发器(三态输出)74LS641 同相8总线收发器,集电极开路74LS642 同相8总线收发器,集电极开路74LS643 8位三态总线发送接收器74LS644 真值反相8总线收发器,集电极开路74LS645 三态同相8总线收发器74LS646 八位总线收发器,寄存器74LS647 八位总线收发器,寄存器74LS648 八位总线收发器,寄存器74LS649 八位总线收发器,寄存器74LS651 三态反相8总线收发器74LS652 三态反相8总线收发器74LS653 反相8总线收发器,集电极开路74LS654 同相8总线收发器,集电极开路74LS668 4位同步加/减十进制计数器74LS669 带先行进位的4位同步二进制可逆计数器74LS670 4*4寄存器堆(三态)74LS671 带输出寄存的四位并入并出移位寄存器74LS672 带输出寄存的四位并入并出移位寄存器74LS673 16位并行输出存储器,16位串入串出移位寄存器74LS674 16位并行输入串行输出移位寄存器74LS681 4位并行二进制累加器74LS682 8位数值比较器(图腾柱输出)74LS683 8位数值比较器(集电极开路)74LS684 8位数值比较器(图腾柱输出)74LS685 8位数值比较器(集电极开路)74LS686 8位数值比较器(图腾柱输出)74LS687 8位数值比较器(集电极开路)74LS688 8位数字比较器(OC输出)74LS689 8位数字比较器74LS690 同步十进制计数器/寄存器(带数选,三态输出,直接清除) 74LS691 计数器/寄存器(带多转换,三态输出)74LS692 同步十进制计数器(带预置输入,同步清除)74LS693 计数器/寄存器(带多转换,三态输出)74LS696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除)74LS697 计数器/寄存器(带多转换,三态输出)74LS698 计数器/寄存器(带多转换,三态输出)74LS699 计数器/寄存器(带多转换,三态输出)74LS716 可编程模n十进制计数器74LS718 可编程模n十进制计数器。
74ls00 max232 89c51的引脚图
74ls00的引脚图 是常用的2输入四与非门集成电路 vcc 4A 4B 4Y 3A 3B 3Y------------------------------ 14 13 12 11 10 9 81 2 3 4 5 6 7------------------------------1A 2A 1Y 2A 2B 2Y GND逻辑图Y=nor(A and B)74LS00真值表:A =1 B=1 Y=0 A =0 B=1 Y=1 A =1 B=0 Y=1 A =0 B=0 Y=1 与非门经常用来实现组合逻辑的运算 双列直插封装 极限值 电源电压7V max232是一种把电脑的串行口rs232信号电平(-10 ,+10v )转换为单片机所用到的TTL 信号点平(0 ,+5)的芯片,这个芯片的价格比较贵大约要6元,下面我来介绍一下max232引脚图以及max232和电脑串口的连接电路,RS232引脚定义。
看下面的图。
1 :DCD :载波检测。
主要用于Modem 通知计算机其处于在线状态,即Modem 检测到拨号音,处于在线状态。
2 :RXD:此引脚用于接收外部设备送来的数据;在你使用Modem 时,你会发现RXD指示灯在闪烁,说明RXD 引脚上有数据进入。
3 :TXD:此引脚将计算机的数据发送给外部设备;在你使用Modem 时,你会发现TXD指示灯在闪烁,说明计算机正在通过TXD引脚发送数据。
4 :DTR:数据终端就绪;当此引脚高电平时,通知Modem 可以进行数据传输,计算机已经准备好。
5 :GND:信号地;此位不做过多解释。
6 :DSR:数据设备就绪;此引脚高电平时,通知计算机Modem 已经准备好,可以进行数据通讯了。
7 :RTS:请求发送;此脚由计算机来控制,用以通知Modem 马上传送数据至计算机;否则,Modem 将收到的数据暂时放入缓冲区中。
8 :CTS: 清除发送;此脚由Modem 控制,用以通知计算机将欲传的数据送至Modem 。
74ls00产生方波原理
74ls00产生方波原理
74LS00是一种四个二输入与非门的集成电路,每个与非门都
有两个输入端和一个输出端。
当第一个输入端(A)和第二个输入端(B)都为高电平(逻
辑1)时,与非门的输出端(Y)为低电平(逻辑0),否则
输出端为高电平(逻辑1)。
通过适当地连接74LS00的输入端和输出端,可以将它应用于
产生方波。
一种常见的74LS00产生方波的应用电路如下:
- 将一个与非门的第一个输入端(A)接地(逻辑0),第二
个输入端(B)通过一个电阻连接到一个周期性改变的电压源(如正弦波发生器)。
- 将该与非门的输出端(Y)作为该74LS00的一个输入端。
- 将另外一个与非门的第一个输入端(A)接地(逻辑0),
第二个输入端(B)通过一个电阻连接到该74LS00的输出端。
- 将该与非门的输出端(Y)通过一个衰减电路(如电容和电
阻组成的RC电路)反馈到该74LS00的另一个输入端。
当周期性电压源的电压高于74LS00的输入端阈值电压时(如
输入为逻辑1),74LS00的输出端为低电平(逻辑0);当周
期性电压源的电压低于74LS00的输入端阈值电压时(如输入
为逻辑0),74LS00的输出端为高电平(逻辑1)。
通过反馈
电路的作用,高电平和低电平交替出现,形成了一个方波。
综上所述,通过适当连接74LS00的输入端和输出端,并结合适当的外围电路,就可以实现产生方波的功能。
74LS系列集成块管脚图大全之一解读
2Y
GND
VC1
VC2 VRng1
1Cext
1G
1Y GND~
74LS124 压控振荡器
74LS124 压控振荡器
74LS125 四总线缓冲门(三态输出)
74LS125 四总线缓冲门(三态输出)
74LS126 三态输出四总线缓冲门
74LS132 2输入四与非门(斯密特触发)
UCC
A4
B4
74LS55 四-2输入与或非门
74LS56/57 分频器
74LS58 4位比较器
串联方式位扩展
并联方式位扩展
74LS58 4位比较器
74LS63 六电流读出接口门
74LS64 四路4-2-3-2输入与或非门
74LS65 四路4-2-3-2输入与或非门(oc)
NC RD
S1
1 2 3 4
74LS74 正沿触发双D型触发器
74LS75双上升沿D触发器4位D型锁存器
74LS76 双J-K触发器(带预置端和清除端)
GND
16 15 14 13 12 11 10 9
Q
Q
Q
Q
RD K CPJ S D
RD K CPJ S D
1
2
3
4
5
6
7
8
VCC
74LS76 双J-K触发器(带预置端和清除端)
Yf 15
Yg 14
Ya 13
Yb 12
Yc 11
Yd 10
Ye 9
a f g b
74LS48
e
1 A1 灯测试输 入 灭灯输入/灭零 输出 2 A2 3 LT 4 5 RBI 6 A3 7 A0 8 GND
医院病人呼叫系统 简单电路
综合课程设计报告医院病人紧急呼叫系统学生姓名:周跃、周怡洁、张卓、郑锐、杨蕾、汪金强指导教师:曹喜珠所在系:电子工程系所学专业:电子信息工程年级:2012级2014 年 6 月医院紧急呼叫系统摘要关键词:置零编码译码数码显示管系统可由信号输入,信号编码电路,信号译码电路,数码管显示等几部分组成。
系统首先通过开关闭合接受呼叫信号,用与非门电路将没有信号输入时,数码显示管显示零,并将其信号输入到74LS148D芯片,由74LS148D芯片进行编码,然后将这一时刻所有的呼叫信号传到8路译码器(这里用74LS248D),译码器再根据这一时刻信号对这些信号进行译码,然后传到显示电路根据优先级依次由高到低显示,护士根据病人病情严重情况进行处理,处理一个清除一个,清除的具体方法就是每按一下74LS248D芯片中的BI/RBO端,使芯片工作与不工作,然后电路又可以用同样的原理处理下一时刻的呼叫信号了。
一、设计任务与要求1.1 设计内容1. 根据病人病情设置优先级别。
当有多人呼叫时,病情严重者优先;2. 医护人员处理完当前最高级别的呼叫后,系统按优先级别显示其它呼叫病人的编号;3.在实验室组装实际电路并调试通过;4.写出设计报告。
1.2 设计要求1.思路清晰,给出整体设计框图和总电路图;2.单元电路设计,给出具体设计思路和电路;3.写出设计报告。
二、元器件清单及简介2.1 元器件74LS248D 1个,74LS148D 1个,单刀单掷开关 5个,74LS00 2个,电阻11个,电压 5个。
2.2元器件简介74LS248D:74LS248D是一个七段译码器。
七段显示译码器输入的是8421BCD码,输出的是能驱动七段显示器的高低电平信号,有四个输入端,译码后产生的信号输入给相应的数码管,248采用共阳极数码管。
当某字段的电平为"1"时,该字段发亮,否则不亮。
RBI:灭零输入端,低电平有效。
当输入端DCBA=0000时,只要RBI=0,译码器各字段输出均为"0",不显示数字"0"。
74ls74中文资料
74ls74中文资料74ls74中文资料74LS74内含两个独立的D上升沿双d触发器,每个触发器有数据输入(D)、置位输入()复位输入()、时钟输入(CP)和数据输出(Q、)。
、的低电平使输出预置或清除,而与其它输入端的电平无关。
当、均无效(高电平式)时,符合建立时间要求的D数据在CP上升沿作用下传送到输出端。
74ls74功能表:输入输出S D R D CP D Qn+1 Qn+10 1 ×× 1 01 0 ××0 10 0 ××φ φ1 1 ↑ 1 1 01 1 ↑0 0 11 1 ↓×Qn Qn图1 74ls74引脚图实验:用74LS74构成4位寄存器一个D触发器可实现一位二进数的存储,因此应采用4个D触发器实现4位寄存器。
由于要实现移位寄存,4个D触发器之间应相互联接。
(1)首先在图2中完成相应的联线,构成可实现并入并出、串入串出、并入串出、串入并出的多功能移位寄存。
按图接好电路。
(2) D3 D2 D1 D0分别接逻辑开关,Q3 Q2 Q1 Q0接发光二极管;(3) 先清零;(4) 按下列要求,实现相应功能,观察结果,并描述工作过程。
并入并出:使数据输入端D3D2D1D0=1011,给CP端输入一个正单脉冲,观察Q3Q2Q1Q0发光二极管的状态,、将结果填入表中。
并入串出:使数据输入端D3D2D1D0=1011,给CP端输入4个正单脉冲,观察Q3端发光二极管的状态,将结果填入表6中。
串入并出:使数据输入端D0分别为1011,同时通过给CP 端输入正单脉冲将D0端的4 个数据送入寄存器。
观察Q3Q2Q1Q0端发光二极管的状态,将结果填入表中。
串入串出:使数据输入端D0分别为1011,同时通过给CP 端输入正单脉冲,将D0端的4 个数据送入寄存器。
在CP端输完8个脉冲后,观察Q3端发光二极管的状态,将结果填入表2中。
并入并出:D3D2D1D0=10111个CP脉冲Q3Q2Q1Q0=结论:并入串出D3D2D1D0=10114个CP脉冲Q3=结论串入并D3=10114个CQ3Q2Q1Q0=结论出P 脉冲串入串出D3=1011 8个C P 脉冲Q3= 结论图274ls153芯片管脚图引脚逻辑功能以及封装2007年12月17日 23:53 本站原创 作者:本站 用户评论()关键字:74ls153管脚图逻辑功能图封装:74LS163引脚功能表及管脚定义图(带时序波形图)发布:2011-08-30 | 作者: | 来源: huangjiapeng| 查看:2620次 | 用户关注:定时器由与系统秒脉冲(由时钟脉冲产生器提供)同步的计数器构成,要求计数器在状态信号ST作用下,首先清零,然后在时钟脉冲上升沿作用下,计数器从零开始进行增1计数,向控制器提供模5的定时信号TY和模25的定时信号TL。
74ls系列中文资料功能介绍
74ls293 4位二进制计数器
74ls294 16位可编程模
74ls295 四位双向通用移位寄存器
74ls298 四-2输入多路转换器(带选通)
74ls299 八位通用移位寄存器(三态输出)
74ls348 8-3线优先编码器(三态输出)
74ls352 双四选1数据选择器/多路转换器
74ls40 4输入双与非缓冲器
74ls41 bcd-十进制计数器
74ls42 4线-10线译码器(bcd输入)
74ls43 4线-10线译码器(余3码输入)
74ls44 4线-10线译码器(余3葛莱码输入)
74ls45 bcd-十进制译码器/驱动器
74ls46 bcd-七段译码器/驱动器
74ls353 双4-1线数据选择器(三态输出)
74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出
74ls355 8输入端多路转换器/数据选择器/寄存器,三态补码输出
74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出
74ls357 8输入端多路转换器/数据位移位寄存器
74ls210 2-5-10进制计数器
74ls213 2-n-10可变进制计数器
74ls221 双单稳触发器
74ls230 八3态总线驱动器
74ls231 八3态总线反向驱动器
74ls240 八缓冲器/线驱动器/线接收器(反码三态输出)
74ls241 八缓冲器/线驱动器/线接收器(原码三态输出)
74ls260 双5输入或非门
74ls261 4*2并行二进制乘法器
74ls265 四互补输出元件
常用门电路74系列芯片
TTL门74ls00 2输入四与非门74ls01 2输入四与非门(oc)74ls02 2输入四或非门74ls03 2输入四与非门(oc)74ls04 六倒相器74ls05 六倒相器(oc)74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v)74ls08 2输入四与门74ls09 2输入四与门(oc)74ls10 3输入三与非门74ls11 3输入三与门74ls12 3输入三与非门(oc)74ls13 4输入双与非门(斯密特触发)74ls14 六倒相器(斯密特触发)74ls15 3输入三与门(oc)74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v)74ls18 4输入双与非门(斯密特触发)74ls19 六倒相器(斯密特触发)74ls20 4输入双与非门74ls21 4输入双与门74ls22 4输入双与非门(oc)74ls23 双可扩展的输入或非门74ls24 2输入四与非门(斯密特触发)74ls25 4输入双或非门(有选通)74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门74ls28 2输入四或非缓冲器74ls30 8输入与非门74ls31 延迟电路74ls32 2输入四或门74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器74ls35 六缓冲器(oc)74ls36 2输入四或非门(有选通)74ls37 2输入四与非缓冲器74ls38 2输入四或非缓冲器(集电极开路输出) 74ls39 2输入四或非缓冲器(集电极开路输出) 74ls40 4输入双与非缓冲器74ls41 bcd-十进制计数器74ls42 4线-10线译码器(bcd输入)74ls43 4线-10线译码器(余3码输入)74ls44 4线-10线译码器(余3葛莱码输入)74ls45 bcd-十进制译码器/驱动器74ls46 bcd-七段译码器/驱动器74ls47 bcd-七段译码器/驱动器74ls48 bcd-七段译码器/驱动器74ls49 bcd-七段译码器/驱动器(oc)74ls50 双二路2-2输入与或非门(一门可扩展)74ls51 双二路2-2输入与或非门74ls51 二路3-3输入,二路2-2输入与或非门74ls52 四路2-3-2-2输入与或门(可扩展)74ls53 四路2-2-2-2输入与或非门(可扩展)74ls53 四路2-2-3-2输入与或非门(可扩展)74ls54 四路2-2-2-2输入与或非门74ls54 四路2-3-3-2输入与或非门74ls54 四路2-2-3-2输入与或非门74ls55 二路4-4输入与或非门(可扩展)74ls60 双四输入与扩展74ls61 三3输入与扩展74ls62 四路2-3-3-2输入与或扩展器74ls63 六电流读出接口门74ls64 四路4-2-3-2输入与或非门74ls65 四路4-2-3-2输入与或非门(oc)74ls70 与门输入上升沿jk触发器74ls71 与输入r-s主从触发器74ls72 与门输入主从jk触发器74ls73 双j-k触发器(带清除端)74ls74 正沿触发双d型触发器(带预置端和清除端)74ls75 4位双稳锁存器74ls76 双j-k触发器(带预置端和清除端)74ls77 4位双稳态锁存器74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器74ls81 16位随机存取存储器74ls82 2位二进制全加器(快速进位)74ls83 4位二进制全加器(快速进位)74ls84 16位随机存取存储器74ls85 4位数字比较器74ls86 2输入四异或门74ls87 四位二进制原码/反码/oi单元74ls89 64位读/写存储器74ls90 十进制计数器74ls91 八位移位寄存器74ls92 12分频计数器(2分频和6分频)74ls93 4位二进制计数器74ls94 4位移位寄存器(异步)74ls95 4位移位寄存器(并行io)74ls96 5位移位寄存器74ls97 六位同步二进制比率乘法器74ls100 八位双稳锁存器74ls103 负沿触发双j-k主从触发器(带清除端)74ls106 负沿触发双j-k主从触发器(带预置,清除,时钟) 74ls107 双j-k主从触发器(带清除端)74ls108 双j-k主从触发器(带预置,清除,时钟)74ls109 双j-k触发器(带置位,清除,正触发)74ls110 与门输入j-k主从触发器(带锁定)74ls111 双j-k主从触发器(带数据锁定)74ls112 负沿触发双j-k触发器(带预置端和清除端)74ls113 负沿触发双j-k触发器(带预置端)74ls114 双j-k触发器(带预置端,共清除端和时钟端) 74ls116 双四位锁存器74ls120 双脉冲同步器/驱动器74ls121 单稳态触发器(施密特触发)74ls122 可再触发单稳态多谐振荡器(带清除端)74ls123 可再触发双单稳多谐振荡器74ls125 四总线缓冲门(三态输出)74ls126 四总线缓冲门(三态输出)74ls128 2输入四或非线驱动器74ls131 3-8译码器74ls132 2输入四与非门(斯密特触发)74ls133 13输入端与非门74ls134 12输入端与门(三态输出)74ls135 四异或/异或非门74ls136 2输入四异或门(oc)74ls137 八选1锁存译码器/多路转换器74ls138 3-8线译码器/多路转换器74ls139 双2-4线译码器/多路转换器74ls140 双4输入与非线驱动器74ls141 bcd-十进制译码器/驱动器74ls142 计数器/锁存器/译码器/驱动器74ls145 4-10译码器/驱动器74ls147 10线-4线优先编码器74ls148 8线-3线八进制优先编码器74ls150 16选1数据选择器(反补输出)74ls151 8选1数据选择器(互补输出)74ls152 8选1数据选择器多路开关74ls153 双4选1数据选择器/多路选择器74ls154 4线-16线译码器74ls155 双2-4译码器/分配器(图腾柱输出)74ls156 双2-4译码器/分配器(集电极开路输出) 74ls157 四2选1数据选择器/多路选择器74ls158 四2选1数据选择器(反相输出)74ls160 可预置bcd计数器(异步清除)74ls161 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除)74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器74ls165 并行输入8位移位寄存器(补码输出) 74ls166 8位移位寄存器74ls167 同步十进制比率乘法器74ls168 4位加/减同步计数器(十进制)74ls169 同步二进制可逆计数器74ls170 4*4寄存器堆74ls171 四d触发器(带清除端)74ls172 16位寄存器堆74ls173 4位d型寄存器(带清除端)74ls174 六d触发器74ls175 四d触发器74ls176 十进制可预置计数器74ls177 2-8-16进制可预置计数器74ls178 四位通用移位寄存器74ls179 四位通用移位寄存器74ls180 九位奇偶产生/校验器74ls181 算术逻辑单元/功能发生器74ls182 先行进位发生器74ls183 双保留进位全加器74ls184 bcd-二进制转换器74ls185 二进制-bcd转换器74ls190 同步可逆计数器(bcd,二进制)74ls191 同步可逆计数器(bcd,二进制)74ls192 同步可逆计数器(bcd,二进制)74ls193 同步可逆计数器(bcd,二进制)74ls194 四位双向通用移位寄存器74ls195 四位通用移位寄存器74ls196 可预置计数器/锁存器74ls197 可预置计数器/锁存器(二进制)74ls198 八位双向移位寄存器74ls199 八位移位寄存器74ls210 2-5-10进制计数器74ls213 2-n-10可变进制计数器74ls221 双单稳触发器74ls230 八3态总线驱动器74ls231 八3态总线反向驱动器74ls240 八缓冲器/线驱动器/线接收器(反码三态输出)74ls241 八缓冲器/线驱动器/线接收器(原码三态输出)74ls242 八缓冲器/线驱动器/线接收器74ls243 4同相三态总线收发器74ls244 八缓冲器/线驱动器/线接收器74ls245 八双向总线收发器74ls246 4线-七段译码/驱动器(30v)74ls247 4线-七段译码/驱动器(15v)74ls248 4线-七段译码/驱动器74ls249 4线-七段译码/驱动器74ls251 8选1数据选择器(三态输出)74ls253 双四选1数据选择器(三态输出)74ls256 双四位可寻址锁存器74ls257 四2选1数据选择器(三态输出)74ls258 四2选1数据选择器(反码三态输出)74ls259 8为可寻址锁存器74ls260 双5输入或非门74ls261 4*2并行二进制乘法器74ls265 四互补输出元件74ls266 2输入四异或非门(oc)74ls270 2048位rom (512位四字节,oc)74ls271 2048位rom (256位八字节,oc)74ls273 八d触发器74ls274 4*4并行二进制乘法器74ls275 七位片式华莱士树乘法器74ls276 四jk触发器74ls278 四位可级联优先寄存器74ls279 四s-r锁存器74ls280 9位奇数/偶数奇偶发生器/较验器74ls28174ls283 4位二进制全加器74ls290 十进制计数器74ls291 32位可编程模74ls293 4位二进制计数器74ls294 16位可编程模74ls295 四位双向通用移位寄存器74ls298 四-2输入多路转换器(带选通)74ls299 八位通用移位寄存器(三态输出)74ls348 8-3线优先编码器(三态输出)74ls352 双四选1数据选择器/多路转换器74ls353 双4-1线数据选择器(三态输出)74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls355 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls357 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls365 6总线驱动器74ls366 六反向三态缓冲器/线驱动器74ls367 六同向三态缓冲器/线驱动器74ls368 六反向三态缓冲器/线驱动器74ls373 八d锁存器74ls374 八d触发器(三态同相)74ls375 4位双稳态锁存器74ls377 带使能的八d触发器74ls378 六d触发器74ls379 四d触发器74ls381 算术逻辑单元/函数发生器74ls382 算术逻辑单元/函数发生器74ls384 8位*1位补码乘法器74ls385 四串行加法器/乘法器74ls386 2输入四异或门74ls390 双十进制计数器74ls391 双四位二进制计数器74ls395 4位通用移位寄存器74ls396 八位存储寄存器74ls398 四2输入端多路开关(双路输出)74ls399 四-2输入多路转换器(带选通)74ls422 单稳态触发器74ls423 双单稳态触发器74ls440 四3方向总线收发器,集电极开路74ls441 四3方向总线收发器,集电极开路74ls442 四3方向总线收发器,三态输出74ls443 四3方向总线收发器,三态输出74ls444 四3方向总线收发器,三态输出74ls445 bcd-十进制译码器/驱动器,三态输出74ls446 有方向控制的双总线收发器74ls448 四3方向总线收发器,三态输出74ls449 有方向控制的双总线收发器74ls465 八三态线缓冲器74ls466 八三态线反向缓冲器74ls467 八三态线缓冲器74ls468 八三态线反向缓冲器74ls490 双十进制计数器74ls540 八位三态总线缓冲器(反向)74ls541 八位三态总线缓冲器74ls589 有输入锁存的并入串出移位寄存器74ls590 带输出寄存器的8位二进制计数器74ls591 带输出寄存器的8位二进制计数器74ls592 带输出寄存器的8位二进制计数器74ls593 带输出寄存器的8位二进制计数器74ls594 带输出锁存的8位串入并出移位寄存器74ls595 8位输出锁存移位寄存器74ls596 带输出锁存的8位串入并出移位寄存器74ls597 8位输出锁存移位寄存器74ls598 带输入锁存的并入串出移位寄存器74ls599 带输出锁存的8位串入并出移位寄存器74ls604 双8位锁存器74ls605 双8位锁存器74ls606 双8位锁存器74ls607 双8位锁存器74ls620 8位三态总线发送接收器(反相)74ls621 8位总线收发器74ls622 8位总线收发器74ls623 8位总线收发器74ls640 反相总线收发器(三态输出)74ls641 同相8总线收发器,集电极开路74ls642 同相8总线收发器,集电极开路74ls643 8位三态总线发送接收器74ls644 真值反相8总线收发器,集电极开路74ls645 三态同相8总线收发器74ls646 八位总线收发器,寄存器74ls647 八位总线收发器,寄存器74ls648 八位总线收发器,寄存器74ls649 八位总线收发器,寄存器74ls651 三态反相8总线收发器74ls652 三态反相8总线收发器74ls653 反相8总线收发器,集电极开路74ls654 同相8总线收发器,集电极开路74ls668 4位同步加/减十进制计数器74ls669 带先行进位的4位同步二进制可逆计数器74ls670 4*4寄存器堆(三态)74ls671 带输出寄存的四位并入并出移位寄存器74ls672 带输出寄存的四位并入并出移位寄存器74ls673 16位并行输出存储器,16位串入串出移位寄存器74ls674 16位并行输入串行输出移位寄存器74ls681 4位并行二进制累加器74ls682 8位数值比较器(图腾柱输出)74ls683 8位数值比较器(集电极开路)74ls684 8位数值比较器(图腾柱输出)74ls685 8位数值比较器(集电极开路)74ls686 8位数值比较器(图腾柱输出)74ls687 8位数值比较器(集电极开路)74ls688 8位数字比较器(oc输出)74ls689 8位数字比较器74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除)74ls691 计数器/寄存器(带多转换,三态输出)74ls692 同步十进制计数器(带预置输入,同步清除)74ls693 计数器/寄存器(带多转换,三态输出)74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出)74ls698 计数器/寄存器(带多转换,三态输出)74ls699 计数器/寄存器(带多转换,三态输出)74ls716 可编程模n十进制计数器74ls718 可编程模n十进制计数器CMOS门CD4001 4二输入或非门CD4002 双4输入或非门CD4006 18位静态移位寄存器CD4007 双互补对加反相器CD4009 六缓冲器/转换-倒相CD4010 六缓冲器/转换-正相CD4011 四2输入与非门CD4012 双4输入与非门CD4013 置/复位双D型触发器CD4014 8位静态同步移位寄存CD4015 双4位静态移位寄存器CD4016 四双向模拟数字开关CD4017 10译码输出十进制计数器CD4018 可预置1/N计数器CD4019 四与或选择门CD4020 14位二进制计数器CD4021 8位静态移位寄存器CD4022 8译码输出8进制计数器CD4023 三3输入与非门CD4024 7位二进制脉冲计数器CD4025 三3输入与非门CD4026 十进制/7段译码/驱动CD4027 置位/复位主从触发器CD4028 BCD十进制译码器CD4029 4位可预置可逆计数器CD4030 四异或门CD4031 64位静态移位寄存器CD4032 三串行加法器CD4033 十进制计数器/7段显示CD4034 8位静态移位寄存器CD4035 4位并入/并出移位寄存器CD4038 3位串行加法器CD4040 12位二进制计数器CD4041 四原码/补码缓冲器CD4042 四时钟D型锁存器CD4043 四或非R/S锁存器CD4044 四与非R/S锁存器CD4046 锁相环CD4047 单非稳态多谐振荡器CD4048 可扩充八输入门CD4049 六反相缓冲/转换器CD4050 六正相缓冲/转换器CD4051 单8通道多路转换/分配CD4052 双4通道多路转换/分配CD4053 三2通道多路转换/分配CD4056 7段液晶显示译码/驱动CD4060 二进制计数/分频/振荡CD4063 四位数值比较器CD4066 四双相模拟开管CD4067 16选1模拟开关CD4068 8输入端与非/与门CD4069 六反相器CD4070 四异或门CD4071 四2输入或门CD4072 双四输入或门CD4073 三3输入与门CD4075 三3输入与门CD4076 4位D型寄存器CD4077 四异或非门CD4078 八输入或/或非门CD4081 四输入与门CD4082 双4输入与门CD4085 双2组2输入与或非门CD4086 可扩展2输入与或非门CD4093 四与非斯密特触发器CD4094 8位移位/贮存总线寄存CD4096 3输入J-K触发器CD4098 双单稳态触发器CD4099 8位可寻址锁存器CD40103 同步可预置减法器CD40106 六斯密特触发器CD40107 双2输入与非缓冲/驱动CD40110 计数/译码/锁存/驱动CD40174 6D触发器CD40175 4D触发器CD40192 BCD可预置可逆计数器CD40193 二进制可预置可逆计数器CD40194 4位双相移位寄存器74HC/LS/HCT/F系列芯片的区别1、LS是低功耗肖特基,HC是高速COMS。
74系列TTL集成电路
四位双向通用移位寄存器
DAC 0832
DAC0832 数模转换器
IN3 IN4 IN5 IN6 IN7 START EOC D3 OE CLOCK Vcc VREF+ GND D1
1 2 3 4 5 6 7 8 9 10 11 12 13 14
ADC 0809
28 27 26 25 24 23 22 21 20 19 18 17 16 15
NE555
NE555
定时器
74LS95
4 位移位寄存器
图 5-1 集成块引脚排列图
图 6-1 集成块引脚排列图
图 4-1 集成块引脚排列图
图 3-3 集成块管脚排列图
图 2-1 集成块引脚排列图
图 7-1 集成块引脚排列图
1G 1 1A 2 1B 3 1Y0 4 1Y1 5 1Y2 6 1Y3 7 GND 8 74LS74 74LS139
74LS83
A4A3 A2A1 被加数 B4B3 B2B1 加数 S4S3 S2S1 全加和 C1 C0 进位入 进位出
类别 双 2-4 译 码器
电路简称 74LS139 门 控 G 1 0 0 0 0 输入 B A X X 0 0 0 1 1 0 1 1
真值表 输出 Y3 Y2 Y1 Y0 1 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 0 1 1 1
74LS00 2 输入端四与非门
74LS04 六反相器
74LS08 2 输入端四与门
74LS11 3 输入端 3 与门
74LS161 四位二进制同步计数器
74LS148 8-3 编码器
74LS139 74LS151 8 选 1 数据选择器
双 2-4 译码器