数字电路第4章(2编码器及应用)_2

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

对病房编码
八个病房呼叫请求
任何时刻只允许输 入一个编码请求
其它输入取值组合不允 许出现,为无关项 。
3位二进制编码器真值表


I0 I1 I2 I3 I4 I5 I6 I7
1 000 0 000
0 100 0 000
0 010 0 000
0 001 0 000
0 000 1 000
0 000 0 100
0
0 × × ×× × 0 1 1 0 1 0 1
0
0 × × ×× 0 1 1 1 0 1 1 1
0
0×× ×0 1 1 1 1 1 0 0 1
0
0×× 0 1 1 1 1 1 1 0 1 1
0
0× 0 1 1 1 1 1 1 1 1 0 1
0
00 1 11 11 1 1 1 1 1 1
0
YS? YE?X
输入
输出
S' I'0 I'1 I'2 I'3 I'4 I'5 I'6 I'7 Y'2 Y'1 Y'0 Y'S Y'EX
1 × × ×× ×× × × 1 1 1 1 1
01 1 11 11 1 1 1 1 1 0 1
0 × × ×× ×× × 0 0 0 0 1
0
0 × × ×× ×× 0 1 0 0 1 1
Y0
I1
(2)优先编码器:
普通编码器每次只能输入一个信号。 优先编码器可以同时输入几个信号,但在设计时已 经将各输入信号的优先顺序排好。当几个信号同时 输入时,优先权最高的信号优先编码。
例如:有一个
火灾 小偷
网络家电产品, 煤气泄漏
优 先 编
可以按优先权 电视

自动处理同时 空调

出现的险情。 其它
Y1'
?
[( I 7
?
I6
?
I
5
I
' 4
I
' 3
?
I
2
I
' 4
I
' 5
)
S
]'
Y0'
?
[( I 7
?
I
' 6
I
5
?
I
3
I来自百度文库
' 4
I
' 6
?
I1
I
2
I
' 4
I
' 6
)
S
]'
其中,S'为选通输入端:
①当S=0时,S ?=1时所有输出端均被锁定在高电平, 即Y?2Y'1Y?0=111。 ②当S=1时,S ?=0,编码器正常工作。
本章主要内容
4.1 概述 4.2 组合逻辑电路的分析和设计 4.3 若干常用的组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象
§4.3 常用的组合逻辑电路
MSI组合部件具有功能强、兼容性好、体积小、功 耗低、使用灵活等优点,因此得到广泛应用。本节介 绍几种典型MSI组合逻辑部件的功能及应用:
0
0×× 0 1 1 1 1 1 1 0 1 1
0
0× 0 1 1 1 1 1 1 1 1 0 1
0
00 1 11 11 1 1
1111
0
如果不考虑输出扩展端, 8线-3线优先编码器 (设I7优先权最高, …,I0优先权最低)其输出端的 逻辑式为:
Y2' ? [(I7 ? I6 ? I5 ? I4 )S ]'
S' S
74HC148
YS
Y'S
扩展 端
YES
Y2 Y1
Y0
选通输 出端
Y'ES Y'2 Y'1 Y'0
低电平
I'1
I'2 I'3 I'4 I'5 I'6 I'7
选通信号
S'
Y'S Y'ES
附加输出信号
Y'0
输 出 信 号
Y'1
Y'2
输入
输出
S' I'0 I'1 I'2 I'3 I'4 I'5 I'6 I'7 Y'2 Y'1 Y'0 Y'S Y'EX
★ 编码器 ★ 译码器 ★ 数据选择器(多路选择器)、数据分配器 ★ 算术逻辑运算单元 ★ 数值比较器
编码器
定义:
编码:将某一特定的逻辑信号变换为二进制代码;
能够实现编码功能的逻辑部件称为编码器 . 在数字系统中:用 n位二进制数进行编码,共有 2n 个编码信息 。
分类:
★ 普通编码器 ★ 优先编码器 ★ 二-十进制编码器
状态
1 1 不工作
0 1 工作,但 无输入
1 0 工作,且 有输入
数字逻辑
又名:数字电子技术、数字电路
Digital-Electronics
第四章 组合逻辑电路
内容提要
本章重点介绍组合逻辑电路的特点、分析与设计。 在此基础上,介绍常用的集成组合逻辑电路。最后介 绍组合逻辑电路上存在地竞争-冒险现象,产生的原 因及消除的方法。
在这一章中,应能在给定电路的情况下,分析其逻 辑功能;也可在给定逻辑要求的情况下,用逻辑电路 实现。另外对于集成组合逻辑电路,如编码器、译码 器、数据选择器等,应了解其电路的逻辑功能、输出 输入的逻辑关系、利用它们实现逻辑功能。
I5
Y2
I4
用“或门”电路实现逻辑电路 :
I3
Y1
I2
Y0
I1
用“与非门”电路实现逻
I7
辑电非路门化可简用为“:与非”、“或非”门代替:
I6
Y2 ? (I4?I 5?I6?I7?)?
I5
Y2
Y1 ? (I 2?I 3?I6?I7?)?
0I4
Y0 ? ( I1?I 3?I5?I 7?)?
I3
Y1
I2
电 路
处 119 理 110 电 传呼业主 路 其它
以8线-3线集成优先编码器74HC148:
★ 8个输入端, 3个输出端。
★ 该电路输入输出均以低电平作为有效信号。
I'7 I'6 I'5 I'4 I'3 I'2 I'1 I'0
选通 输入 端
I7 I6 I5 I4 I3 I2 I1 I0
逻辑框 图外面 的小圆 圈表示 低电平 有效
0 000 0 010
0 000 0 001


Y2 Y1 Y0
0 00 0 01 0 10 0 11 1 00 1 01 1 10 1 11
: 由真值表写出各输出的逻辑表达式为
Y2 ? I 4 ? I 5 ? I6 ? I7
I7
Y1 ? I 2 ? I 3 ? I6 ? I7
I6
Y0 ? I1 ? I 3 ? I 5 ? I7
1 × × ×× ×× × × 1 1 1 1 1
01 1 11 11 1 1 1 1 1 0 1
0 × × ×× ×× × 0 0 0 0 1
0
0 × × ×× ×× 0 1 0 0 1 1
0
0 × × ×× × 0 1 1 0 1 0 1
0
0 × × ×× 0 1 1 1 0 1 1 1
0
0×× ×0 1 1 1 1 1 0 0 1
I7 I6 I5 I4 I3 I2 I1 I0
(1)普通编码器:
8线-3线编码器
Y2 Y1 Y0
在任何时刻只允许输入一个编码信号,否则输出将发生混 乱。
3 位二进制编码器 :I0~I7 为信号输入端,高电平有效; Y2Y1Y0为三位二进制代码输出端,由于输入端为 8个, 输出端为3个,故也叫做8线-3线编码器
相关文档
最新文档