2017烽火通信招聘线上笔试题(硬件工程师)
电子硬件工程师笔试题
下列是自己整理的各个公司电子硬件工程师笔试的题目与答案:汉王笔试1.什么是建立时间和保持时间?建立时间(Setup Time)和保持时间(Hold time)。
建立时间是指在触发器时钟沿到来前,数据信号保持不变的时间。
保持时间是指在触发器时钟沿到来以后,数据信号保持不变的时间。
如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。
如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
2.什么是竞争与冒险现象?怎样判断?如何消除?在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。
产生毛刺叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是接入滤波电容,二是引入选通脉冲,三是增加冗余项(只能消除逻辑冒险而不能消除功能冒险)。
3.请画出用D触发器实现2倍分频的逻辑电路?什么是状态图?答D触发器的输出端加非门接到D端,实现二分频。
状态图是以图形方式表示输出状态转换的条件和规律。
用圆圈表示各状态,圈内注明状态名和取值。
用→表示状态间转移。
条件可以多个Verilog语言:module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out; endmodule4. 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?线与逻辑是两个输出信号相连可以实现与的功能。
在硬件上,要用OC/OD门来实现,由于不用OC门可能使灌电流过大,而烧坏逻辑门。
常见硬件工程师笔试题(标准答案)
硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
烽火笔试题
1 如何设计数据库答:存储信息的大小,每次扩容的大小,冗余2 几十上百万行,如何快速查询出表数据答:用分页存储过程/*函数名称: GetRecordFromPage函数功能: 获取指定页的数据参数说明: @tblName 包含数据的表名@fldName 关键字段名@PageSize 每页记录数@PageIndex 要获取的页码@OrderType 排序类型, 0 - 升序, 1 - 降序@strWhere 查询条件(注意: 不要加where)*/CREATE PROCEDURE GetRecordFromPage@tblName varchar(255), -- 表名@fldName varchar(255), -- 字段名@PageSize int = 10, -- 页尺寸@PageIndex int = 1, -- 页码@OrderType bit = 0, -- 设置排序类型, 非0 值则降序@strWhere varchar(2000) = ’’ -- 查询条件(注意: 不要加where)ASdeclare @strSQL varchar(6000) -- 主语句declare @strTmp varchar(1000) -- 临时变量declare @strOrder varchar(500) -- 排序类型if @OrderType != 0beginset @strTmp = ’<(select min’set @strOrder = ’ order by [’ + @fldName + ’] desc’endelsebeginset @strTmp = ’>(select max’set @strOrder = ’order by [’ + @fldName +’] asc’endset @strSQL = ’select top ’ + str(@PageSize) + ’ * from [’+ @tblName + ’] where [’ + @fldName + ’]’ + @strTmp + ’([’+ @fldName + ’]) from (select top ’ + str((@PageIndex-1)*@PageSize) + ’ [’ + @fld Name + ’] from [’ + @tblName + ’]’ + @strOrder + ’) as tblTmp)’ + @strOrderif @strWhere != ’’set @strSQL = ’select top ’ + str(@PageSize) + ’ * from [’+ @tblName + ’] where [’ + @fldName + ’]’ + @strTmp + ’([’+ @fldName + ’]) from (select top ’ + str((@PageIndex-1)*@PageSize) + ’ [’+ @fldName + ’] from [’ + @tblName + ’] where ’ + @strWhere + ’ ’+ @strOrder + ’) as tblTmp) and ’ + @strWhere + ’ ’ + @strOrderif @PageIndex = 1beginset @strTm p = ’’if @strWhere != ’’set @strTmp = ’ where (’ + @strWhere + ’)’set @strSQL = ’select top ’ + str(@PageSize) + ’ * from [’+ @tblName + ’]’ + @strTmp + ’ ’ + @strOrderendexec (@strSQL)GO3 SQL语句左联接与内连接的区别答:Inner Join 逻辑运算符返回满足第一个(顶端)输入与第二个(底端)输入联接的每一行。
硬件工程师考试试题-答案
硬件工程师考试试题-答案(总5页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除硬件工程师考试试题答案模拟电路1.基尔霍夫定理的内容是什么?a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为0.b.公式:I1+ I2+I3+In=I OUT2.设计一个20倍运放,说明高频运放及低频运放区别,在选用运放时注意哪几个参数?a.b. 低频运算放大器工作频率,相对频带宽度却很宽,自20 Hz至20KHz,高低频之比1000 。
高频运算放大器工作频率高,几百KHz万MHz,相对于其中心频率却较窄。
如果高频运算放大器用于低频电路,就会产生很大的高频噪声,所以用时注意。
c.差模放大倍数大、差模输入电阻大、共模抑制比CMMR高;输入失调电压及其温漂、输入失调电流及其温漂小,以及噪声小。
3.画出如下B点的波开:B4.什么叫差模信号?什么叫共模信号在设计电路中如何处理差模干扰及共模干扰设计逻辑门电路及运放大器时,悬空引脚如何处理?a.小相等、极性相反的一对信号称为差模信号。
差动放大电路输入差模信号(u il =-u i2)时,称为差模输入。
两个大小相等、极性相同的一对信号称为共模信号。
差动放大电路输入共模信号(u il =u i2)时,称为共模输入。
在差动放大器中,有用信号以差模形式输入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。
b.差模干扰设计正负2条信号线紧靠,2条信号线平行,包地走线;共模干扰设计增加屏蔽,布线远高电压大电流走线,采用稳定的电源和高品质开关电源(低噪声电源)。
c.逻辑门电路时,悬空引脚应接高电平;运放大器悬空引脚正极端接运放输出,负端接低电平。
数字电路5. 用逻辑门画出D触发器,实现2倍分频的逻辑电路?( verilog HDL实现)a.b. module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule6.如何用串行数字接口转换并行数字接口如何用并行数字接口转换串行数字接口并举例说明7.你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗?用C语言描述RS232通信数据。
硬件工程师任职试题
硬件工程师任职试题一、选择题(每题5分,共20分)1. 下列哪项不属于计算机系统的硬件组成部分?A. CPUB. 内存C. 操作系统D. 主板2. 在计算机中,主要负责控制和调度各个硬件设备的是?A. CPUB. 内存C. 硬盘D. 显卡3. 下列哪个接口是用于主板和显卡之间的连接?A. USBB. HDMIC. SATAD. PCI-E4. 基尔霍夫电压定律描述的是:A. 在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。
B. 在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。
C. 反馈电路的输出电压趋向于维持恒定。
D. SRAM是一种静态RAM。
二、简答题(每题10分,共40分)1. 请简述Cache的主要作用及其与Buffer的区别。
答案要点:Cache是高速缓冲存储器,用于存储频繁访问的数据,以提高CPU和内存之间的数据交换速度。
Buffer则是为了提高内存和硬盘(或其他I/O设备)之间的数据交换速度而设计的。
2. 请解释什么是“建立时间”(Setup Time)和“保持时间”(Hold Time),并说明它们的重要性。
答案要点:建立时间是指触发器的时钟信号上升沿到来之前,数据稳定不变的时间。
保持时间是指触发器的时钟信号上升沿到来之后,数据稳定不变的时间。
这两个时间参数对于确保数据能被正确打入触发器至关重要,不满足这些时间要求可能会导致数据错误。
3. 请列举并解释模拟电路中的基尔霍夫定律的两个子定律。
答案要点:基尔霍夫定律包括电流定律和电压定律。
电流定律指出,在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。
电压定律指出,在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。
4. 请描述嵌入式微控制器、嵌入式微处理器和嵌入式DSP之间的主要区别。
答案要点:嵌入式微控制器(单片机)将整个计算机系统集成到一块芯片中,体积小、功耗低、成本低,适合控制应用。
输送2017烽火通信招聘线上笔试题(硬件【机械工程】师)
一、选择题1.以下对MAC地址描述正确的是哪一个?A.由48位2进制数组成B.由32位2进制数组成C.前6位16进制由IEEE负责分配D.后6为16进制由IEEE负责分配2.与二进制数100101.001101等值的十进制数是哪一个?A.37.340125B.25.181255C.37.203125D.25.3403753.已知一个及承运方的开环差模增益是40db,最大输出电压峰峰值是+-14V,现输入电压是1mV时的输出是什么?A.10mVB.10VC.100mVD.14V4.场效应管是一种什么器件?A.电压控制B.电流控制C.都不是D.双极性5.奇偶校验码是通过增加冗余位來使得码字中“1”的个数保持奇或偶数的编码方法,是一种什么码?A.可以纠正奇数位错误的编码B.纠错码C.检错码D.纠、检错码6.请在下面的IP地址中选出哪个是专用于本地主机的回环地址?A.255.255.255.0B.127.0.0.1C.202.112.0.33D.192.10.2.2547.若两个输入变量A,B取值相同时,输出F=0,则其输出与输入的关系是什么?A.或运算B.异或运算C.与运算D.同或运算8.共模抑制比是查分放大电路的一个主要技术指标,它反映放大电路的什么能力?A.降低输出阻抗B.共模信号放大C.放大差模抑制共模D.提升输入阻抗9.在端到端时延数据发送率一定的情况下,关于帧长、信道使用率和吞吐量的关系,描述正确的是哪一个?A.帧长越短,信道利用率越小,信道的吞吐量越大B.帧长越长,信道利用率越小,信道的吞吐量越大C.帧长越短,信道利用率越大,信道的吞吐量越大D.帧长越长,信道利用率越大,信道的吞吐量越大10.一个128选一的数据选择器,其地址输入端有多少个?A.7B.128C.8D.611.关于三极管饱和工作状态,描述正确的是?A.增加Ib电流,放大倍数增加不明显B.Ie电流变小C.增加Ib电流,Ic电流增加不明显D.Ib电流发生突变12.断电后,不会使存储的数据丢失的存储器是什么?A.RAMB.SDRAMC.FLASHD.DDR213.振荡器的输出信号最初由什么而来的?A.本振信号B.干扰或噪声信号C.基本放大器D.选频网络14.逻辑函数Y=~A~C+~CD+~AB与哪个逻辑函数不等价?A.Y=~A~C+~CD+~AB+~A~B~CB.Y=~A~C~D+AD+~AB~CC.Y=~A~C~D+~CD+~ABCD.Y=~(~A~B~C+A~C~D+AC)15.锁相环回路中的滤波电路是什么?A.低通B.高通C.带通D.全通16.一个8进制信号的符号速率为4800波特,则其对应的信息速率是多少?A.9600bit/sB.38400bit/sC.14400bit/sD.4800bit/s17.下列逻辑电路中,不属于时序逻辑电路的是哪一个?A.计数器B.D触发器C.加法器D.移位寄存器18.用卡诺图化简逻辑函数Y=ABC+ABD+A~CD+~C~D+A~BC简化为?A.~ACD+A~BCB.A+~C~DC.AB+~C~DD.A~C~D+AC19.在微型计算机中,采用中断方式的优点之一是什么?A.CPU可以部工作B.可实时响应突发事件C.简单且容易实现D.传送速度最快20.查分放大电路是为了什么而设置的?A.稳定AuB.抑制零点漂移C.放大信号D.提高信噪比二、填空题1.掺铒光纤放大器在光纤通信系统中的主要作用是________。
硬件测试笔试题V1-(附答案)
硬件测试工程师笔试题(本试卷满分100分,请将答案写在答题卡上与试卷一并上交)姓名:日期:分数:一.判断题:本题共10小题,每题2分,共20分。
1.发现错误多的模块,残留在模块中的错误也多。
( )2.测试人员在测试过程中发现一处问题,如果问题影响不大,而自己又可以修改,应立即将此问题正确修改,以加快、提高开发的进程。
()3.功能测试是系统测试的主要内容,检查系统的功能、性能是否与需求规格说明相同。
()4.编写测试计划的目的是:使测试工作顺利进行,使项目参与人员沟通更舒畅,使测试工作更加系统化。
()5.硬件测试目的是杜绝产品硬件上无任何问题。
()6.验收测试是由最终用户来实施的。
()7.钽电容最适合用来滤除高频噪音。
()8.负载测试是验证要检验的系统的能力最高能达到什么程度。
()9.无线电监测中,常用一些单位有dBuv、dBm等,dBm是功率单位。
()10.10W功率可由40dBm表示。
()二.选择题(不定向选择):本题共10小题,每题4分,共40分。
1.常见的信号完整性问题有:()A,过冲 B,反射 C,震荡 D,环绕2.下列属于产品可靠性指标的是:()A,失效率 B,平均寿命 C,直通率 D,可靠度 E,维修度3.SRAM中文名称是:()A,动态随机存储器 B,动态 C,静态 D,静态随机存储器4.以下几种可以做为硬件测试标准的输入:()A,用户需求 B,国标 C,产品规格 D,硬件测试工程师经验5.稳压管通常工作于(),来稳定直流输出电压A,截止区 B,正向导通区 C,反向击穿区6.已知如图所示放大电路中的RB=100kΩ,RC=Ω,Vcc=12V ,晶体管的β=80,UBE=。
则可以判定,该晶体管处于()A,放大状态 B,饱和状态 C,截止状态7.场效应管是一种()控制型的电子器件A,电流 B,光 C,电压 D,功率8.数字示波器双踪显示时,触发源选择短周期信号、或是幅度稍小的信号。
()A,对 B,错9.半导体三极管的放大条件是()。
硬件工程师笔试、面试题与答案详细版
一.浪潮笔试考察的主要是数电、模电和微机原理的基础知识。
1.有源、无源滤波器答案:最初的滤波器主要是由电阻、电感和电容等无源器件构成的无源滤波器,无源滤波器虽然有电路结构简单、使用方便、价格低廉等优点,但它对有用信号成分也会有很大的衰减作用,本身不具备放大能力,而且带负载能力差,性能不够理想。
后来,出现了由运放和RC元件等构成的性能优良的有源滤波电路。
相继出现了开关电容滤波器、单片集成有源滤波器、数字滤波器。
五种滤波器类型:低通滤波器LPF、高通滤波器HPF、全通滤波器APF、带通滤波器BPF、带阻滤波器BEF。
有源滤波器是一种重要的信号处理电路,它可以突出有用频段的信号,衰减无用频段的信号,抑制干扰和噪声信号,达到选频和提高信噪比的目的。
利用开关电容积分器可以构成开关电容滤波器,除了工作频率外,其精度和其他性能均超过了常规的有源滤波器,达到了实用水平。
扩展:active power filter,APF利用可关断电力电子器件,产生与负荷电流中谐波分量大小相等、相位相反的电流来抵消谐波的滤波装置。
一、基本概念:顾名思义该装置需要提供电源,其应用可克服LC滤波器等传统的谐波抑制和无功补偿方法的缺点(传统的只能固定补偿),实现了动态跟踪补偿,而且可以既补谐波又补无功;三相电路瞬时无功功率理论是APF发展的主要基础理论;APF有并联型和串联型两种,前者用的多;并联有源滤波器主要是治理电流谐波,串联有源滤波器主要是治理电压谐波等引起的问题。
有源滤波器同无源滤波器比较,治理效果好,主要可以同时滤除多次及高次谐波,不会引起谐振,但是价位相对高!二、基本原理:有源电力滤波器,是采用现代电力电子技术和基于高速DSP器件的数字信号处理技术制成的新型电力谐波治理专用设备。
它由指令电流运算电路和补偿电流发生电路两个主要部分组成。
指令电流运算电路实时监视线路中的电流,并将模拟电流信号转换为数字信号,送入高速数字信号处理器(DSP)对信号进行处理,将谐波与基波分离,并以脉宽调制(PWM)信号形式向补偿电流发生电路送出驱动脉冲,驱动IGBT或IPM功率模块,生成与电网谐波电流幅值相等、极性相反的补偿电流注入电网,对谐波电流进行补偿或抵消,主动消除电力谐波。
烽火通信笔试
烽火通信笔试技术开发部与业务与应用产品部SDH,C/C++,三对连接的特点设计模块MAC地址指针的重点Const的区别define的作用Endifstrcpy编写字符串复制函数Include “filename.h”与Include 的区别#include系统检索头文件时会先从系统文件里开始找,再找其他地方。
用于系统文件较快。
#include"filename.h"系统检索头文件时先从程序所处目录开始查找。
用于自定义文件较快读程序:1用位运算计算二进制的位数2链表删除节点和插入节点操作写程序:关于链表和指针的1单链表逆序int NIXU(LNode *head){LNode *rear = head->next->next->next; /*指向第三个节点*/ LNode *pre = head->next; /*指向头节点*/LNode *cur = head ->next->next; /*指向第二个节点*//*原来的头节点变成尾节点*/pre->next = NULL;cur->next = pre;/*移动三个指针*/pre = cur;cur = rear;rear = rear->next;while(rear) /*反序,需要三个节点支持*/{cur->next = pre;/*移动三个指针*/pre = cur;cur = rear;rear = rear->next;}cur->next = pre; /*尾节点处理*/head->next = cur; /*更新头节点*/}2 两个带头结点的单链表合并合成的链接排序英译汉:WDM的翻译Wavelength Division Multiplexing 字符型指针和常量指针的区别单片机处理中断的机制面向对象的特点1.信息隐藏和封装特性:2.继承:3.组合特性4.动态特性(1)抽象:(2)多态性:OSI七层模型TCP/UDP的区别是否连接面向连接面向非连接传输可靠性可靠不可靠应用场合传输大量数据少量数据速度慢快程序改错题51与X86寻址的区别单片机计数的功能单片机中断宽带产品部填空和简单1二进制/16进制2 组播地址范围3 点对点通信方式哪三种4 Hub在哪一层交换机在哪一层5 Linux挂取指令光驱弹出指令6 PON中文网络拓扑结构7 VOIP编码方式ITU-T的各种建议的分类由一个首字母来代表,每个系列的建议除了分类字母以外还有一个编号,比如说"V.90"。
硬件工程师笔试题集锦
硬件工程师笔试题集锦硬件工程师笔试题集锦,作为一份难度较高的题库,是用于测试硬件工程师在设计、构建和维护计算机硬件方面的能力和知识的。
这份题集整理了大量的题目,涵盖了硬件工程师所需掌握的各个领域,包括电路设计、数字电路、模拟电路、嵌入式系统、计算机组成原理等等。
下面,我将为大家介绍一些题目的类型和难点。
首先,电路设计是硬件工程师必备的基础知识之一。
在电路设计这一领域,会涉及到电路图的绘制、电路组件的选择和电路功能的实现等基本要素。
考生需要掌握电路的基本理论,了解各种电路元件的特性和使用方法,以及能够熟练运用电路设计工具进行仿真和验证。
例如,一道电路设计题目可以是:根据给定的功能要求,设计一个包含多个逻辑门和触发器的数字电路电路图,并通过仿真工具验证其正确性。
其次,数字电路是硬件工程师不可或缺的重要内容。
数字电路涉及到逻辑门、触发器、时序逻辑等基本元件和电路。
在数字电路方面,考生需要掌握基本逻辑门的实现和使用方法,了解时序逻辑电路的设计和分析原理,能够进行组合逻辑和时序逻辑电路的设计和优化。
例如,一道数字电路题目可以是:给定一个逻辑功能要求,设计一个能够实现该功能的组合逻辑电路,并通过仿真工具验证其正确性。
此外,模拟电路也是硬件工程师需要了解和掌握的重要内容。
模拟电路涉及到电压、电流和信号处理等基本概念和原理。
在模拟电路方面,考生需要了解各种基本电路的特性和使用方法,能够进行放大电路、滤波电路、调制电路等模拟电路的设计和分析。
例如,一道模拟电路题目可以是:设计一个用于音频放大的放大电路,并通过仿真工具验证其放大功能和输出波形的正确性。
此外,嵌入式系统是硬件工程师需要熟悉的重要领域之一。
嵌入式系统涉及到硬件和软件的结合,主要用于控制和执行特定任务。
在嵌入式系统方面,考生需要了解各种嵌入式系统的构成和组成部件,了解嵌入式系统的设计和开发流程,能够熟练地编写和调试嵌入式软件。
例如,一道嵌入式系统题目可以是:设计一个用于控制温度和湿度的嵌入式系统,能够实时监测环境参数并根据设定值自动控制温湿度。
求职硬件工程师笔试、面试题及答案..
一.浪潮笔试考察的主要是数电、模电和微机原理的基础知识。
1.有源、无源滤波器答案:最初的滤波器主要是由电阻、电感和电容等无源器件构成的无源滤波器,无源滤波器虽然有电路结构简单、使用方便、价格低廉等优点,但它对有用信号成分也会有很大的衰减作用,本身不具备放大能力,而且带负载能力差,性能不够理想。
后来,出现了由运放和RC元件等构成的性能优良的有源滤波电路。
相继出现了开关电容滤波器、单片集成有源滤波器、数字滤波器。
五种滤波器类型:低通滤波器LPF、高通滤波器HPF、全通滤波器APF、带通滤波器BPF、带阻滤波器BEF。
有源滤波器是一种重要的信号处理电路,它可以突出有用频段的信号,衰减无用频段的信号,抑制干扰和噪声信号,达到选频和提高信噪比的目的。
利用开关电容积分器可以构成开关电容滤波器,除了工作频率外,其精度和其他性能均超过了常规的有源滤波器,达到了实用水平。
扩展:active power filter,APF利用可关断电力电子器件,产生与负荷电流中谐波分量大小相等、相位相反的电流来抵消谐波的滤波装置。
一、基本概念:顾名思义该装置需要提供电源,其应用可克服LC滤波器等传统的谐波抑制和无功补偿方法的缺点(传统的只能固定补偿),实现了动态跟踪补偿,而且可以既补谐波又补无功;三相电路瞬时无功功率理论是APF发展的主要基础理论;APF有并联型和串联型两种,前者用的多;并联有源滤波器主要是治理电流谐波,串联有源滤波器主要是治理电压谐波等引起的问题。
有源滤波器同无源滤波器比较,治理效果好,主要可以同时滤除多次及高次谐波,不会引起谐振,但是价位相对高!二、基本原理:有源电力滤波器,是采用现代电力电子技术和基于高速DSP器件的数字信号处理技术制成的新型电力谐波治理专用设备。
它由指令电流运算电路和补偿电流发生电路两个主要部分组成。
指令电流运算电路实时监视线路中的电流,并将模拟电流信号转换为数字信号,送入高速数字信号处理器(DSP)对信号进行处理,将谐波与基波分离,并以脉宽调制(PWM)信号形式向补偿电流发生电路送出驱动脉冲,驱动IGBT或IPM功率模块,生成与电网谐波电流幅值相等、极性相反的补偿电流注入电网,对谐波电流进行补偿或抵消,主动消除电力谐波。
硬件工程师考试试题-答案教学内容
硬件工程师考试试题答案模拟电路1.基尔霍夫定理的内容是什么?a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为0.b.公式:I1+ I2+I3+In=I OUT2.设计一个20倍运放,说明高频运放及低频运放区别,在选用运放时注意哪几个参数?a.b. 低频运算放大器工作频率,相对频带宽度却很宽,自20 Hz至20KHz,高低频之比1000 。
高频运算放大器工作频率高,几百KHz万MHz,相对于其中心频率却较窄。
如果高频运算放大器用于低频电路,就会产生很大的高频噪声,所以用时注意。
c.差模放大倍数大、差模输入电阻大、共模抑制比CMMR高;输入失调电压及其温漂、输入失调电流及其温漂小,以及噪声小。
3.画出如下B点的波开:B4.什么叫差模信号?什么叫共模信号?在设计电路中如何处理差模干扰及共模干扰?设计逻辑门电路及运放大器时,悬空引脚如何处理?a.小相等、极性相反的一对信号称为差模信号。
差动放大电路输入差模信号(u il =-u i2)时,称为差模输入。
两个大小相等、极性相同的一对信号称为共模信号。
差动放大电路输入共模信号(u il =u i2)时,称为共模输入。
在差动放大器中,有用信号以差模形式输入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。
b.差模干扰设计正负2条信号线紧靠,2条信号线平行,包地走线;共模干扰设计增加屏蔽,布线远高电压大电流走线,采用稳定的电源和高品质开关电源(低噪声电源)。
c.逻辑门电路时,悬空引脚应接高电平;运放大器悬空引脚正极端接运放输出,负端接低电平。
数字电路5. 用逻辑门画出D触发器,实现2倍分频的逻辑电路?(verilog HDL实现)a.b. module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule6.如何用串行数字接口转换并行数字接口?如何用并行数字接口转换串行数字接口?并举例说明7.你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗?用C语言描述RS232通信数据。
(完整版)硬件工程师笔试题
1、同步电路和异步电路的区别是什么?同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
电路设计可分类为同步电路和异步电路设计。
同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。
异步电路具有下列优点--无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性整个设计中只有一个全局时钟成为同步逻辑。
只有时钟脉冲同时到达各记忆元件的时钟端,才能发生预期改变。
多时钟系统逻辑设计成为异步逻辑。
电路状态改变由输入信号引起同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?线与逻辑是两个输出信号相连可以实现与的功能。
在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。
同时在输出端口应加一个上拉电阻。
3、什么是Setup 和Hold up时间?建立时间(Setup Time)和保持时间(Hold time)。
建立时间是指在时钟边沿前,数据信号需要保持不变的时间。
保持时间是指时钟跳变边沿后数据信号需要保持不变的时间(Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求)5、什么是竞争与冒险现象?怎样判断?如何消除?在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此产生的干扰脉冲毛刺叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
6、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。
CMOS输出接到TTL是可以直接互连。
(完整版)常见硬件工程师笔试题(标准答案).doc
硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件: Proteus4、Setup 和 Hold timeSetup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效) T 时间到达芯片,这个 T 就是建立时间 -Setup time. 如不满足 setup time, 这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果 hold time 不够,数据同样不能被打入触发器。
5、IC 设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
硬件工程师笔试题目汇总
1. 首先是接地。
接地目的包括:保证电路系统能稳定地干作;防止外界电磁场的干扰;保证安全工作。
其次是屏蔽。
屏蔽就是对两个空间区域之间进行金属的隔离,以控制电场、磁场和电磁波由一个区域对另一个区域的感应和辐射。
屏蔽体材料选择的原则是:当干扰电磁场的频率较高时,利用低电阻率的金属材料;当干扰电磁波的频率较低时,要采用高导磁率的材料;在某些场合下,如果要求对高频和低频电磁场都具有良好的屏蔽效果时,往往采用不同的金属材料组成多层屏蔽体。
另外还有其它抑制干扰方法,包括滤波、正确选用无源元件和电路技术。
滤波是抑制和防止干扰的一项重要措施。
滤波器可以显著地减小传导干扰的电平,对高频电路可采用两个电容器和一个电感器(高频扼流圈)组成的CLCM型滤波器。
滤波器的种类很多,选择适当的滤波器能消除不希望的耦合。
实用的无源元件并不是“理想”的,其特性与理想的特性是有差异的。
实用的元件本身可能就是一个干扰源,因此正确选用无源元件非常重要。
有时也可以利用元件具有的特性进行抑制和防止干扰。
有时候采用屏蔽后仍不能满足抑制和防止干扰的要求,可以结合屏蔽,采取平衡措施等电路技术。
平衡电路是指双线电路中的两根导线与连接到这两根导线的所有电路,对地或对其它导线都具有相同的阻抗。
2. 二极管工作原理(正向导电,反向不导电)晶体二极管为一个由p型半导体和n型半导体形成的p-n结,在其界面处两侧形成空间电荷层,并建有自建电场。
当不存在外加电压时,由于p-n结两边载流子浓度差引起的扩散电流和自建电场引起的漂移电流相等而处于电平衡状 ^态。
当外界有正向电压偏置时,外界电场和自建电场的互相抑消作用使载流子的扩散电流增加引起了正向电流。
(这也就是导电的原因)当外界有反向电压偏置时,外界电场和自建电场进一步加强,形成在一定反向电压范围内与反向偏置电压值无关的反向饱和电流。
(这也就是不导电的原因)三极管的工作原理(电流放大作用)三极管是一种控制元件,主要用来控制电流的大小,以共发射极接法为例(信号从基极输入,从集电极输出,发射极接地),当基极电压UB有一个微小的变化时,基极电流IB也会随之有一小的变化,受基极电流IB的控制,集电极电流IC会有一个很大的变化,基极电流IB越大,集电极电流IC也越大,反之,基极电流越小,集电极电流也越小,即基极电流控制集电极电流的变化。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、选择题
1.以下对MAC地址描述正确的是哪一个?
A.由48位2进制数组成
B.由32位2进制数组成
C.前6位16进制由IEEE负责分配
D.后6为16进制由IEEE负责分配
2.与二进制数100101.001101等值的十进制数是哪一个?
A.37.340125
B.25.181255
C.37.203125
D.25.340375
3.已知一个及承运方的开环差模增益是40db,最大输出电压峰峰值是+-14V,现输入电压是1mV时的输出是什么?
A.10mV
B.10V
C.100mV
D.14V
4.场效应管是一种什么器件?
A.电压控制
B.电流控制
C.都不是
D.双极性
5.奇偶校验码是通过增加冗余位來使得码字中“1”的个数保持奇或偶数的编码方法,是一种什么码?
A.可以纠正奇数位错误的编码
B.纠错码
C.检错码
D.纠、检错码
6.请在下面的IP地址中选出哪个是专用于本地主机的回环地址?
A.255.255.255.0
B.127.0.0.1
C.202.112.0.33
D.192.10.2.254
7.若两个输入变量A,B取值相同时,输出F=0,则其输出与输入的关系是什么?
A.或运算
B.异或运算
C.与运算
D.同或运算
8.共模抑制比是查分放大电路的一个主要技术指标,它反映放大电路的什么能力?
A.降低输出阻抗
B.共模信号放大
C.放大差模抑制共模
D.提升输入阻抗
9.在端到端时延数据发送率一定的情况下,关于帧长、信道使用率和吞吐量的关系,描述正确的是哪一个?
A.帧长越短,信道利用率越小,信道的吞吐量越大
B.帧长越长,信道利用率越小,信道的吞吐量越大
C.帧长越短,信道利用率越大,信道的吞吐量越大
D.帧长越长,信道利用率越大,信道的吞吐量越大
10.一个128选一的数据选择器,其地址输入端有多少个?
A.7
B.128
C.8
D.6
11.关于三极管饱和工作状态,描述正确的是?
A.增加Ib电流,放大倍数增加不明显
B.Ie电流变小
C.增加Ib电流,Ic电流增加不明显
D.Ib电流发生突变
12.断电后,不会使存储的数据丢失的存储器是什么?
A.RAM
B.SDRAM
C.FLASH
D.DDR2
13.振荡器的输出信号最初由什么而来的?
A.本振信号
B.干扰或噪声信号
C.基本放大器
D.选频网络
14.逻辑函数Y=~A~C+~CD+~AB与哪个逻辑函数不等价?
A.Y=~A~C+~CD+~AB+~A~B~C
B.Y=~A~C~D+AD+~AB~C
C.Y=~A~C~D+~CD+~ABC
D.Y=~(~A~B~C+A~C~D+AC)
15.锁相环回路中的滤波电路是什么?
A.低通
B.高通
C.带通
D.全通
16.一个8进制信号的符号速率为4800波特,则其对应的信息速率是多少?
A.9600bit/s
B.38400bit/s
C.14400bit/s
D.4800bit/s
17.下列逻辑电路中,不属于时序逻辑电路的是哪一个?
A.计数器
B.D触发器
C.加法器
D.移位寄存器
18.用卡诺图化简逻辑函数Y=ABC+ABD+A~CD+~C~D+A~BC简化为?
A.~ACD+A~BC
B.A+~C~D
C.AB+~C~D
D.A~C~D+AC
19.在微型计算机中,采用中断方式的优点之一是什么?
A.CPU可以部工作
B.可实时响应突发事件
C.简单且容易实现
D.传送速度最快
20.查分放大电路是为了什么而设置的?
A.稳定Au
B.抑制零点漂移
C.放大信号
D.提高信噪比
二、填空题
1.掺铒光纤放大器在光纤通信系统中的主要作用是________。
2.采用交流耦合方式引入输入信号时,串接电容的大小是根据信号________选择的。
3.一器件输入功率为1mW,输出功率为10μW,该器件插入损耗_________dB。
4.DSP有自己的汇编语言,为了方便使用,也可以采用高级语言编程,然后采用______将程序汇编,形成________。
5.在数据通信中,为了_______,对传送的数据加了扰码。
6.LVDS和CML信号都是________模式信号,特别适合用于高速信号传输。
7.按网络覆盖范围分类,计算机通信网可分为广域网(WAN)、___________、局域网(LAN)。
8.单板内信号互连常用________电平接口,高速信号互连常用________等差分接口电平。
9.在电路设计中,消除信号线反射的最主要方法是________。
10.光传输设备的传输距离主要由________等主要因素决定。
三、简答题
1.
2.
3.
4.
5.
6.
7.
8.。