数字电子技术试卷1

合集下载

数电试题及答案五套。

数电试题及答案五套。

数字电子技术基础试题一一、 填空题22分 每空2分1、=⊕0A , =⊕1A ;2、JK 触发器的特性方程为: ;3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关;5、某数/模转换器的输入为8位二进制数字信号D 7~D 0,输出为0~25.5V 的模拟电压;若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 ;6、一个四选一数据选择器,其地址输入端有 个; 二、化简题15分 每小题5分用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15 2∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题10分 每题5分据输入波形画输出波形或状态端波形触发器的初始状态为0. 1、2、四、分析题17分1、分析下图,并写出输出逻辑关系表达式,要有分析过程6分2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程11分五、设计题28分1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常;列出控制电路真值表,要求用74LS138和适当的与非门实现此电路20分2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器;8分六、分析画图题8分V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表数字电子技术基础试题一答案一、填空题22分每空2分 1、A,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题15分 每小题5分 1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15=BD A +2 AC AD B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题10分 每题5分 1、 2、四、分析题17分 1、6分B A L ⊕=2、11分五进制计数器五、设计题28分 1、20分1根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭; 2由真值表列出逻辑函数表达式为:A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1∑=)6,5,3,0(),,(m C B A R ∑=)4,2,1,0(),,(m C B A Y7),,(m C B A G =3根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图;2、8分六、分析画图题8分数字电子技术基础试题二一、填空题:每空1分,共15分1.逻辑函数Y AB C =+的两种标准形式分别为 、 ; 2.将2004个“1”异或起来得到的结果是 ;R D Q D Q C Q B Q A L D EPET 161CP D C B A&11CP3.半导体存储器的结构主要包含三个部分,分别是、、;4.8位D/A转换器当输入数字量10000000为5v;若只有最低位为高电平,则输出电压为v;当输入为10001000,则输出电压为v;5.就逐次逼近型和双积分型两种A/D转换器而言, 的抗干扰能力强, 的转换速度快;6.由555定时器构成的三种电路中, 和是脉冲的整形电路;7.与PAL相比,GAL器件有可编程的输出结构,它是通过对进行编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活;二、根据要求作题:15分1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现;2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形;三、分析图3所示电路:10分1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能;四、设计“一位十进制数”的四舍五入电路采用8421BCD码;要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图;15分五、已知电路及CP、A的波形如图4a b所示,设触发器的初态均为“0”,试画出输出端B和C的波形;8分六、用T触发器和异或门构成的某种电路如图5a所示,在示波器上观察到波形如图5b所示;试问该电路是如何连接的请在原图上画出正确的连接图,并标明T的取值;6分七、图6所示是164位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路;ROM中的数据见表1所示;试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比;16分表1:地址输入数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 1 0 0 1 0 1 1 1 1 0 0 0 0 0 0 1 1CP 波形如图所示:八、综合分析图7所示电路,RAM 的16个地址单元中的数据在表中列出;18分 要求:1说明555定时器构成什么电路 2说明74LS160构成多少进制计数器3说明RAM 在此处于什么工作状态,起什么作用4写出D\A 转换器CB7520的输出表达式U O 与d 9~d 0之间的关系; 5画出输出电压U o 的波形图要求画一个完整的循环;数字电子技术基础试题二答案0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 10 1 0 0 0 1 0 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0一、 填空每空1分,共15分1.)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i2.0 3.地址译码器、存储矩阵、输出缓冲器4.0.039、5.31 5.双积分型、逐次逼近型6.施密特触发器、单稳态触发器 7.结构控制字、输出逻辑宏单元、E 2CMOS二、根据要求作题:共15分1.CB AC B A P ⋅=+= 2.C Q B C B A Q BC C A P nn ⋅++⋅+=+=+1;OC 与非门实现如图:三、112701260125012401230122012101207A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D D m Y ii +++++++=∑=23该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y 端输出连续脉冲10110011;四、设用A3A2A1A0表示该数,输出F;列出真值表6分A3 A2 A1 A0 F 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 0 0 0 0 1 11 11 0 0 1 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1X XX X X X∑⋅⋅==12023)9,8,7,6,5(A A A A A m F五、六、T=1, 连线Q CP F ⊕=如图:七、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(1) 555定时器构成多谐振荡器,发出矩形波;CP A B C D0 CPD1 D2 D3(2)74LS160构成九进制计数器,状态转换图如下:(3)RAM处于读出状态,将0000B~1000B单元的内容循环读出;(4))2222(2826677889910ddddDVVNnREFO+++=-=5输出电压波形图如下:数字电子技术基础试题三一、填空题:每空1分,共16分1.逻辑函数有四种表示方法,它们分别是、、和;2.将2004个“1”异或起来得到的结果是;3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是电路和电路; 4.施密特触发器有个稳定状态.,多谐振荡器有个稳定状态;5.已知Intel2114是1K 4位的RAM集成电路芯片,它有地址线条,数据线条;6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于kHz;完成一次转换所用的时间应小于; 7.GAL器件的全称是,与PAL相比,它的输出电路是通过编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使用更为方便灵活;二、根据要求作题:共16分3.试画出用反相器和集电极开路与非门实现逻辑函数CBABY+ =;2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式;三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形;设触发器的初始状态均为0;8分四、分析图5所电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能;10分五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0;要求使用两种方法实现:20分1用最少与非门实现,画出逻辑电路图;2用一片8选1数据选择器74LS151加若干门电路实现,画出电路图;六、电路如图6所示,其中R A=R B=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态共15分七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数;试分析电路的功能;要求:15分1列出状态转换表;2检验自启动能力;3说明计数模值;数字电子技术基础试题三答案二、填空每空1分,共16分1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS;7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:共16分1.CB B AC B B A Y ⋅=+= 三、2. B C CA F C F B A F +==+=321;;四、1表达式7321742121m m m m Z m m m m Z +++=+++=2真值表3逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图: 1最简“与-或式”为:BCD D C B D C B D A D C B A Y++++=;“与非-与非式”为:BCD D C B D C B D A D C B A Y ⋅⋅⋅⋅= 与非门实现图略2六、1多谐振荡器;HzC R R f B A 4812ln )2(10=+=2驱动方程: 状态方程:⎩⎨⎧==⎩⎨⎧==⎩⎨⎧==232312123121;;;Q K Q J Q K Q J Q K Q J⎪⎪⎩⎪⎪⎨⎧+=+=+=+++311211212112323213Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n n状态转换图:3初态为000,五个周期后将保持在100状态;七、1状态转换图如下:2可以自启动;3模=8;数字电子技术基础试题四一、填空每题1分,共10分1. TTL门电路输出高电平为 V,阈值电压为 V;2. 触发器按动作特点可分为基本型、、和边沿型;3. 组合逻辑电路产生竞争冒险的内因是;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为 V;二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;G1、G2为OC门,TG1、TG2为CMOS传输门 10分三、由四位并行进位全加器74LS283构成图2所示: 15分1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0= ,W=2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0= ,W=3.写出XX3X2X1X0,YY3Y2Y1Y0,A与ZZ3Z2Z1Z0,W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形;设触发器的初态为0,画6个完整的CP脉冲的波形 15分五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示;15分1. 计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:20分1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图要求采用置数法;4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能;七、时序PLA电路如图所示: 16分1. 求该时序电路的驱动方程、状态方程、输出方程;2. 画该电路的状态转换表和状态转换图;3. 试对应X的波形如图所示,画Q1、Q2和Z的波形;4. 说明该电路的功能;数字电子技术基础试题四答案一、 填空题:1. 3.4 V 、1.4 V ;2. 同步型 、主从型 ;3. 逻辑器件的传输延时 ;4. 001 ;5. 积分型单稳态 ;6. 字扩展 、位扩展 ;7. 与阵列 、或阵列 ;8. 组合输出 ;9. 5/3 V ; 10.2/15 V ;二、1 C B B A C B AB Y +=⋅= 2 B A Z =三、1A =0时: Z =X +Y =0111; W =Co =0;2A =1时:1++=Y X Z =0100; 0==Co W ; 3电路功能为:四位二进制加/减运算电路:当A =0时,Z =X +Y ;当A =1时,Z =X -Y ;四、五、(1)存储容量为:2K×8;(2)数码管显示“6”;(3)BCDAmZ==7;六、1.状态转换图2.3.4.CPZ1 2 3 4 5 6 7 8 9 10 11 12 13七、1驱动方程和状态方程相同:⎪⎩⎪⎨⎧⋅⋅==⋅⋅==++1211112212Q Q X D Q Q Q X D Q n n输出方程:2121Z X Q Q X Q Q =⋅⋅+⋅⋅2状态转换表:状态转换图:3(4) 电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”;数字电子技术基础试题五一、填空每题2分,共20分1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2.CAABY+=,Y的最简与或式为;3. 如图2所示为TTL的TSL门电路,EN=0时,Y为,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF、JKF、、和DF;5. 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为;6. EPROM2864的有地址输入端,有数据输出端;7. 数字系统按组成方式可分为、两种;8. GAL是可编程,GAL中的OLMC称;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V;10. 某3位ADC输入电压的最大值为1V,采用“取整量化法”时它的量化阶距为V;二、试分析如图3所示的组合逻辑电路; 10分1. 写出输出逻辑表达式;2. 化为最简与或式;3. 列出真值表;4. 说明逻辑功能;三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0要有设计过程; 10分四、试画出下列触发器的输出波形设触发器的初态为0; 12分1.2.3.五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统;试分析:10分1当X3X2X1X0=0011,Y3Y2Y1Y0=0011时,Z3Z2Z1Z0=T=2当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=T=3说明该系统的逻辑功能;六、试用74LS161设计一计数器完成下列计数循环10分七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器; 22分1. CB555构成什么功能电路2. 当2K 的滑动电阻处于中心位置时,求CP2频率3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y 的频率;4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;5. 试说明电路输出Y 有哪几种输出频率成份 每一频率成份持续多长时间数字电子技术基础试题五答案二、 填空题:1. Y =0、Y =1 ;2.CA B A +=Y ;3. 高阻态、A Y =;4. TF 、T’F ;5. 1111 ;6. 13个、8个;7. 功能扩展电路、功能综合电路 ; 8. 与阵列、输出逻辑宏单元 ; 9. 5/3 ; 10. 1/8 ; 二、1逻辑表达式CB A YC B A AB Y ⊕⊕=⊕+=21)(2最简与或式:ABC C B A C B A C B A Y BCAC AB Y +++=++=213 真值表A B C Y 1 Y 2 0 0 00 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 010 1 0 1 0 1 1 1 0 0 1 1 1 1114逻辑功能为:全加器; 三、1真值表2逻辑表达式:75327532Y Y Y Y m m m m Y ⋅⋅⋅=+++=3用74LS138和与非门实现如下:四、五、1.Z 3Z 2Z 1Z 0=0110,T =0;2.Z 3Z 2Z 1Z 0=1110,T =1;3系统的逻辑功能为:两位BCD 数求和电路; 六、七、1多谐振荡器; 2HzC R R f CP 1101010)48248(43.12ln )2(163212≈⨯⨯⨯⨯+=+=-3状态转换图如下;74LS160构成九进制计数器;191CP Y f f =474LS194构成电路的状态转换图:5可输出4种频率的信号,它们的频率分别为:191CP f 、181CP f 、161CP f 、121CP f ;。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。

4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。

5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

数字电子技术基础试卷及答案套

数字电子技术基础试卷及答案套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。

三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。

并计算出V 01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。

(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。

数字电子技术试卷及答案(1)

数字电子技术试卷及答案(1)

一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。

1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的DA C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。

数字电子技术试题(1-5章)

数字电子技术试题(1-5章)

第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。

一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。

第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。

数字电子技术期末考试试题及答案(试卷一)

数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则


5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、

、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5

数字电子技术试卷及答案(免费版)(1)课案

数字电子技术试卷及答案(免费版)(1)课案

数字电子技术试卷及答案(免费版)(1)课案《数字电子技术》试卷姓名:_________班级:__________考号:___________成绩:____________本试卷共6页,满分100分;考试时间:90分钟;考试方式:闭卷题号一二三四(1)四(2)四(3)四(4)总分得分一、填空题(每空1分,共20分)1.有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()。

2.三态门电路的输出有高电平、低电平和()3种状态。

3.TTL与非门多余的输入端应接()。

4.TTL集成JK触发器正常工作时,其Rd和Sd端应接()电平。

5.已知函数FB?A?CD??AB?CD???,该函数的反函数F=()。

6.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。

7.典型的TTL与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V,CMOS电路的电源电压为()V。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出Y7Y6Y5Y4Y3Y2Y1Y0应为()。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。

该ROM有()根地址线,有()根数据读出线。

10.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。

11.下图所示电路中,Y1=();Y2=();Y3=()。

AY1BY2第1页(共28页)13.驱动共阳极七段数码管的译码器的输出电平为()有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1.函数F(A,B,C)=AB+BC+AC的最小项表达式为()。

A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)2.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出Y2?Y1?Y0的值是()。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

数字电子技术基础试卷及答案8套

数字电子技术基础试卷及答案8套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

AA B 1 0L2AENENB CL3A X1X1CP D Rd QQL4JKCP QQL5BL11 111&&X2二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F 的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i ,其中m i 是S 2S 1S 0最小项。

D7D6 D5 D4 D3 D2 D1 D0 S1YS2 S074LS151M2 M1A1 1 0 0FB&M 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。

Y 0=G1(G2A+G2B )A2A1A0Y 1=G1(G2A+G2B )A2A1A0。

Y 7=G1(G2A+G2B )A2A1A0五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D 触发器实现该计数器。

要求按步骤设计。

CPQ2 Q1 Q0六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

CPQ 0Q 1Q 2J KCP CPCPKK J J Q QQ QQ QF1F2F0图5-1BCCP AEpE TLDDQ0Q1Q3Q274LS163Rd1M&1计数脉冲001图5-2七.八.(10分)电路下如图所示,按要求完成下列问题。

数字电子技术基础试卷及答案8套

数字电子技术基础试卷及答案8套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5.设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式.八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项.三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A〉B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现.四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数.74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持—阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5—1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动.2.分析图5—2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5—1图5—2七.八.(10分)电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称。

2.对应画出V C、V01、A、B、C的波形。

并计算出V01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0。

7v。

(1)求电路的静态工作点;(2) 画出微变等效电路图,求Au、r i和r o;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势。

二.(15分)求图示电路中、、、及。

三.(8分)逻辑单元电路符号和具有“0"、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。

设各触发器初始状态为“0"态。

数字电子技术基础试卷1

数字电子技术基础试卷1

数字电子技术基础试卷(本科)及参考答案试卷一及其参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.011000100101C.11.01 和11.011000100101 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3VI+5V 8 41 562 3555(1)+4V 图1-8二、(12分)已知输入信号A 、B 、C 的波形,试画出图2所示各电路输出(L 1、L 2、L3)的波形。

设触发器的初态为0。

A +5VAB C L 1B C&&=11J 1K1AB C QL 2C1 S 0 Y W S 1 S 2 G D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7A B C1L 374HC151图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。

答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。

答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。

答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。

(完整版)数字电子技术试题及答案(题库)

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试卷1 .doc

数字电子技术试卷1 .doc
束项当作1,也可当作0。
19.()移位寄存器74LS194可串行输入并行输出,但不能串行输入串行输出。
20.()将几个D触发器进行串接,前一级触发器的输出与后一级触发器的输入连接
起来,就构成了移位寄存器。
21.()三态门的作用就是为了提高电路的负载能力,使总线带负载能力有较大提高。
22.()采用显示译码器是因为用BCD码不能直接使数码管显示正确字符。
g.1024 h.2048 I.4096 j.8192
1 1.在实训6中,若S 1 S 0(B、A端)=01,在CLK(秒信号输入端)输入8个脉冲后,
相应的8只发光二极管(18),若此时改变S 1 S 0 =00,8只发光二极管(19),
再改变S 1 S 0 =11,8只发光二极管(20)。
a.熄灭b.点亮
得分
阅卷人
四.根据给定的电路和输入信号波形,作出相应的输出信号稳态
波形(共15分,每图3分)
得分
阅卷人
五.简答题(共7分)
一个8位的倒T形电阻网络D/A转换器,设VREF=5V,RF=R,求d7---d0=11111111、11000000、00000001时的输出电压。
得分
阅卷人
六.电路设计题(共18)
3.()CMOS电路和TTL电路在使用时,不用的管脚可悬空
4.()采用“OC门”可提高电路的负载能力,它主要应用于灌电流负载。
5.()寄存器、计数器都属于组合电路;编码器、译码器属于时序电路。
6.()采用74LS161芯片可构成地址计数器,但最多不能超过8位地址。
7.()触发器的异步复位端 不受CP脉冲的控制。
题号






总分

《数字电子技术》试题库1

《数字电子技术》试题库1

数字电子技术一.选择题(每小题1.5分) 第一章:1.正逻辑是指( )A.高电平用“1”表示,低电平用“0”表示B.高电平用“0”表示,低电平用“1”表示C.高电平、低电平均用“1”或“0”表示2.8421BCD 码01100010表示十进制数为( ) A.15 B.98 C.62 D.423. 若1101是2421码的一组代码,则它对应的十进制数是( )A.9B.8C.7D.6第二章:1. 下列各式中哪个是四变量A 、B 、C 、D 的最小项?( ) A.A′+B′+C B.AB′C C.ABC′DD.ACD2. AB+A 'C+( )=AB+A 'CA.A C 'B.B 'CC.ACD.BC3. F=A (A '+B )+B (B+C+D )=( )A.BB.A+BC.1D.C 4.AB C '+A D '在四变量卡诺图中有( )个小格是“1”。

A. 13 B. 12 C. 6 D. 5 5. A ⊕1⊕0⊕1⊕1⊕0⊕1=( )。

A. AB.A 'C. 0D. 1 6. F(A ,B ,C)的任意两个最小项之积=( )A. 0B. 1C. ()ABC 'D. ABC7.已知函数F 1=(A ⊕B)C+AB,F 2=AB+AC+BC ;试问F 1与F 2的关系是( ) A.相等 B.反演 C.对偶 D.不相关 8. 下列逻辑等式中不成立的是( ) A .()A B '+=A B ''B.()AB '=A B ''+C.A '+AB=A+BD.A+AB=A9. 某函数卡诺图中有4个“1”几何相邻,合并成一项可消去( )个变量。

A. 1 B. 2 C. 3 D. 4 第三章:1.当TTL 与非门的输入端悬空时相当于输入为( ) A.逻辑0B.逻辑1C.不确定D.0.5V2.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有( )结构,否则会产生数据冲突。

数字电路试题五套(含答案)

数字电路试题五套(含答案)
5.存储8位二进制信息,要个触发器。
6.JK触发器特征方程为。
二、单项选择题:(5×3=15分)
1.下列各式中的四变量A、B、C、D的最小项是:。
(A)ABCD(B)AB(C+D)(C) +B+C+ (D)A+B+C+D
2.Y= 的反函数为。
(A) = (B) =
(C) = (D) =
3.四个逻辑变量的取值组合共有。
5.一位8421BCD码译码器的数据输入线与译码输出线的组合是()。
A.4:6 B.1:10 C.4:10 D.2:4
6.常用的数字万用表中的A/D转换器是()。
A.逐次逼近型ADC B.双积分ADC C.并联比较型ADC
7.ROM属于()。
A.组合逻辑电路B.时序逻辑电路
8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。
1、解:Z(A、B、C)=AB+ C=AB(C+ )+ C(B+ )
=ABC+AB + BC+ C
=m1+m3+m6+m7
= (5分)
(5分)
2、(1)当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(1分)
(2)该电路构成同步十进制加法计数器。(2分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子技术及应用》试卷1
一、填空题 (共20分)
1. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。

2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD 码时, 它相当于十进制数 93 。

3.门电路及由门电路组合的各种逻辑电路种类很多、应用广泛,但其中最基本的三种门电路是_与 门、__或 _门和_ 非_门。

4. 在TTL 门电路的一个输入端与地之间接一个10k Ω电阻,则相当于在该输入端输入 高 电平; 在CMOS 门电路的输入端与电源之间接一个1k Ω电阻,相当于在该输入端输入 高 电平。

5. 能够实现“线与”的TTL 门电路叫 OC 门 ,能够实现“线与”的CMOS 门电路叫 OD 门 。

6.主从触发器可以避免 空翻 现象的发生。

7.异或门的逻辑功能是两输入变量相异输出为1,相同输出为0。

8. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出
01234567Y Y Y Y Y Y Y Y 应为 10111111 。

9.若使JK 触发器直接置1,必须使S D = 0,R D = 1 ,而与输入信号J 、K 及 时钟脉冲 信号无关。

10.单稳态触发器有 1 个稳态, 1 个暂稳态。

二、选择题(10分)
1.表示最大3位十进制数,需要( C )位二进制数。

A. 8 B .9 C .10 D .12
2.下列选项不属于组合逻辑电路的是( C )
A . 译码器
B .编码器
C .寄存器
D .显示器
3.标准与或式是由( B )构成的逻辑表达式。

A .与项相或
B .最小项相或
C .最大项相与
D .或项相与
4.( B )门的输出端可直接相连,实现线与。

A .一般TTL 与非门
B .集电极开路TTL 与非门
C .一般CMOS 与非门
D .一般TTL 或非门
5.若将十进制数15存入一个移位寄存器中,所需的移位脉冲个数为( B )。

A .3个
B .4个
C .5个
D .6个
6.下列触发器中,( A )不可作为同步时序逻辑电路的存储元件。

A .基本RS 触发器 B. D 触发器
C .JK 触发器 D. T 触发器
7.八路数据选择器应有( B )个选择控制端。

A .2
B .3
C .6
D .8
8.要使JK 触发器在时钟脉冲作用下的次态与现态相反,J 、K 的取值应为( B )。

A .00
B .11
C .01
D .01或10
9.逻辑函数F=A ⊕B+A ⊙B 化简后的结果为( D )。

A .F=AB+A
B B .F=AB+AB
C .F=0
D .F=1
10.可使逻辑函数AB+CA+BC 取值为1的A 、B 、C 变量组合为( B )
A .010
B .011
C .001
D .100
三、化简逻辑函数(15分)
1. 用代数法化简函数C B BD ABC D BC ABD D ABC Y +++++=
= B
2.用卡诺图法化简函数,写出最简与或表达式。

()()()∑∑+=6,114,13,11,9,8,5,3,,,d m D C B A Y .
解答 C B A D BC D B D C Y +++=
四、用四选一数据选择器74LS153设计一个3变量的多数表决电路,画出接线图。

(15分)
(过程略)接线图如上
五、分析图示时序逻辑电路,列出状态表,画出状态转换图和时序图。

(设初始状态皆为0。

)(20分)
(过程略,时序图如上图示)
六、试用CT74LS160构成25进制计数器,画出接线图。

(10分)
(接线图如上图示)
七、写出由ROM 所实现的逻辑函数的表达式。

(10分)
; ;21ABC C B A BC A Y ABC C B A C B A C B A Y ++=+++=。

相关文档
最新文档