数字电子技术试卷1
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术及应用》试卷1
一、填空题 (共20分)
1. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD 码时, 它相当于十进制数 93 。
3.门电路及由门电路组合的各种逻辑电路种类很多、应用广泛,但其中最基本的三种门电路是_与 门、__或 _门和_ 非_门。
4. 在TTL 门电路的一个输入端与地之间接一个10k Ω电阻,则相当于在该输入端输入 高 电平; 在CMOS 门电路的输入端与电源之间接一个1k Ω电阻,相当于在该输入端输入 高 电平。
5. 能够实现“线与”的TTL 门电路叫 OC 门 ,能够实现“线与”的CMOS 门电路叫 OD 门 。
6.主从触发器可以避免 空翻 现象的发生。
7.异或门的逻辑功能是两输入变量相异输出为1,相同输出为0。
8. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出
01234567Y Y Y Y Y Y Y Y 应为 10111111 。
9.若使JK 触发器直接置1,必须使S D = 0,R D = 1 ,而与输入信号J 、K 及 时钟脉冲 信号无关。
10.单稳态触发器有 1 个稳态, 1 个暂稳态。
二、选择题(10分)
1.表示最大3位十进制数,需要( C )位二进制数。
A. 8 B .9 C .10 D .12
2.下列选项不属于组合逻辑电路的是( C )
A . 译码器
B .编码器
C .寄存器
D .显示器
3.标准与或式是由( B )构成的逻辑表达式。
A .与项相或
B .最小项相或
C .最大项相与
D .或项相与
4.( B )门的输出端可直接相连,实现线与。
A .一般TTL 与非门
B .集电极开路TTL 与非门
C .一般CMOS 与非门
D .一般TTL 或非门
5.若将十进制数15存入一个移位寄存器中,所需的移位脉冲个数为( B )。
A .3个
B .4个
C .5个
D .6个
6.下列触发器中,( A )不可作为同步时序逻辑电路的存储元件。
A .基本RS 触发器 B. D 触发器
C .JK 触发器 D. T 触发器
7.八路数据选择器应有( B )个选择控制端。
A .2
B .3
C .6
D .8
8.要使JK 触发器在时钟脉冲作用下的次态与现态相反,J 、K 的取值应为( B )。
A .00
B .11
C .01
D .01或10
9.逻辑函数F=A ⊕B+A ⊙B 化简后的结果为( D )。
A .F=AB+A
B B .F=AB+AB
C .F=0
D .F=1
10.可使逻辑函数AB+CA+BC 取值为1的A 、B 、C 变量组合为( B )
A .010
B .011
C .001
D .100
三、化简逻辑函数(15分)
1. 用代数法化简函数C B BD ABC D BC ABD D ABC Y +++++=
= B
2.用卡诺图法化简函数,写出最简与或表达式。
()()()∑∑+=6,114,13,11,9,8,5,3,,,d m D C B A Y .
解答 C B A D BC D B D C Y +++=
四、用四选一数据选择器74LS153设计一个3变量的多数表决电路,画出接线图。(15分)
(过程略)接线图如上
五、分析图示时序逻辑电路,列出状态表,画出状态转换图和时序图。(设初始状态皆为0。)(20分)
(过程略,时序图如上图示)
六、试用CT74LS160构成25进制计数器,画出接线图。(10分)
(接线图如上图示)
七、写出由ROM 所实现的逻辑函数的表达式。(10分)
; ;21ABC C B A BC A Y ABC C B A C B A C B A Y ++=+++=